--- /srv/rebuilderd/tmp/rebuilderdEvIk9m/inputs/qemu-system-mips_10.1.0+ds-5_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdEvIk9m/out/qemu-system-mips_10.1.0+ds-5_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-09-13 07:57:08.000000 debian-binary │ -rw-r--r-- 0 0 0 1436 2025-09-13 07:57:08.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6267176 2025-09-13 07:57:08.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 6267500 2025-09-13 07:57:08.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-mips │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 79f74ce32f5e39237a08811d3d8c7b3cb0bf18a9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ca4bd15384d661384270d14ba424657dcc291da5 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -1078567,50 +1078567,48 @@ │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ubfx r3, r1, #21, #1 │ │ │ │ ubfx ip, r1, #6, #5 │ │ │ │ ubfx r2, r1, #16, #5 │ │ │ │ adds r3, #2 │ │ │ │ ubfx r1, r1, #11, #5 │ │ │ │ - str.w ip, [r0, #4] │ │ │ │ + strd r3, ip, [r0] │ │ │ │ strd r1, r2, [r0, #8] │ │ │ │ - str r3, [r0, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ cmpge r3, #0 │ │ │ │ - ble.n 4d63b6 │ │ │ │ + ble.n 4d63b2 │ │ │ │ rsb lr, r2, #32 │ │ │ │ cmp r3, lr │ │ │ │ - bgt.n 4d63b6 │ │ │ │ + bgt.n 4d63b2 │ │ │ │ rsb r3, r3, #32 │ │ │ │ lsr.w r2, r4, r2 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ ands r3, r2 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - beq.n 4d63a8 │ │ │ │ + beq.n 4d63a4 │ │ │ │ add.w ip, ip, #1 │ │ │ │ adds r1, #12 │ │ │ │ cmp.w ip, #4 │ │ │ │ - bne.n 4d6364 │ │ │ │ + bne.n 4d6360 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, ip │ │ │ │ @@ -1078628,90 +1078626,90 @@ │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ mov r4, r0 │ │ │ │ add.w r5, r1, #48 @ 0x30 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ cmpge r3, #0 │ │ │ │ - ble.n 4d642a │ │ │ │ + ble.n 4d6426 │ │ │ │ rsb r0, r2, #32 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 4d642a │ │ │ │ + bgt.n 4d6426 │ │ │ │ rsb r3, r3, #32 │ │ │ │ ldr r6, [r1, #8] │ │ │ │ lsr.w ip, r4, r2 │ │ │ │ lsr.w r3, lr, r3 │ │ │ │ and.w r3, r3, ip │ │ │ │ cmp r6, r3 │ │ │ │ - beq.n 4d6414 │ │ │ │ + beq.n 4d6410 │ │ │ │ adds r1, #12 │ │ │ │ cmp r5, r1 │ │ │ │ - bne.n 4d63d4 │ │ │ │ + bne.n 4d63d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r2, 4d642a │ │ │ │ + cbz r2, 4d6426 │ │ │ │ lsr.w lr, lr, r0 │ │ │ │ and.w r0, lr, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21fa38 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #64] @ (4d6484 ) │ │ │ │ + ldr r1, [pc, #64] @ (4d6480 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - ubfx r3, r4, #6, #5 │ │ │ │ - adds r1, #12 │ │ │ │ - str r3, [r0, #4] │ │ │ │ ubfx r0, r4, #16, #6 │ │ │ │ + adds r1, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4d634c │ │ │ │ + bl 4d6348 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ubfx r0, r4, #16, #6 │ │ │ │ str r3, [r5, #0] │ │ │ │ + ubfx r3, r4, #6, #5 │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ - bl 4d63bc │ │ │ │ - strd r4, r0, [r5, #8] │ │ │ │ + strd r3, r4, [r5, #4] │ │ │ │ + bl 4d63b8 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bvs.n 4d64dc │ │ │ │ + bvs.n 4d64e0 │ │ │ │ movs r1, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ sub sp, #24 │ │ │ │ - ldr.w ip, [pc, #112] @ 4d6510 │ │ │ │ + ldr.w ip, [pc, #112] @ 4d650c │ │ │ │ and.w lr, r3, #96 @ 0x60 │ │ │ │ add ip, pc │ │ │ │ cmp.w lr, #32 │ │ │ │ - beq.n 4d6506 │ │ │ │ + beq.n 4d6502 │ │ │ │ lsls r3, r3, #7 │ │ │ │ - bpl.n 4d64fa │ │ │ │ - ldr r3, [pc, #96] @ (4d6514 ) │ │ │ │ + bpl.n 4d64f6 │ │ │ │ + ldr r3, [pc, #96] @ (4d6510 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 4508c4 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -1078739,33 +1078737,33 @@ │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4e9f7c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4e9f8c │ │ │ │ - cmp ip, lr │ │ │ │ + cmp r8, pc │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ sub sp, #12 │ │ │ │ - ldr.w ip, [pc, #84] @ 4d6584 │ │ │ │ + ldr.w ip, [pc, #84] @ 4d6580 │ │ │ │ and.w lr, r3, #96 @ 0x60 │ │ │ │ add ip, pc │ │ │ │ cmp.w lr, #32 │ │ │ │ - beq.n 4d657a │ │ │ │ + beq.n 4d6576 │ │ │ │ lsls r3, r3, #7 │ │ │ │ - bpl.n 4d656e │ │ │ │ + bpl.n 4d656a │ │ │ │ mov r3, r1 │ │ │ │ - ldr r1, [pc, #68] @ (4d6588 ) │ │ │ │ + ldr r1, [pc, #68] @ (4d6584 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr.w r2, [ip, r1] │ │ │ │ ldr r4, [r2, #0] │ │ │ │ bl 4508c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -1078782,32 +1078780,32 @@ │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4e9f7c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4e9f8c │ │ │ │ - cmp r4, ip │ │ │ │ + cmp r0, sp │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ sub sp, #8 │ │ │ │ - ldr.w ip, [pc, #88] @ 4d65fc │ │ │ │ + ldr.w ip, [pc, #88] @ 4d65f8 │ │ │ │ and.w r4, r3, #96 @ 0x60 │ │ │ │ add ip, pc │ │ │ │ cmp r4, #32 │ │ │ │ - beq.n 4d65f2 │ │ │ │ + beq.n 4d65ee │ │ │ │ lsls r3, r3, #7 │ │ │ │ - bpl.n 4d65e6 │ │ │ │ - ldr r3, [pc, #76] @ (4d6600 ) │ │ │ │ + bpl.n 4d65e2 │ │ │ │ + ldr r3, [pc, #76] @ (4d65fc ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 4508c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -1078826,33 +1078824,33 @@ │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4e9f7c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4e9f8c │ │ │ │ - add r8, lr │ │ │ │ + add ip, lr │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ mov r6, r2 │ │ │ │ - ldr.w ip, [pc, #92] @ 4d6678 │ │ │ │ + ldr.w ip, [pc, #92] @ 4d6674 │ │ │ │ sub sp, #8 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ add ip, pc │ │ │ │ cmp r2, #32 │ │ │ │ - beq.n 4d6672 │ │ │ │ + beq.n 4d666e │ │ │ │ lsls r3, r3, #7 │ │ │ │ - bpl.n 4d666a │ │ │ │ - ldr r3, [pc, #76] @ (4d667c ) │ │ │ │ + bpl.n 4d6666 │ │ │ │ + ldr r3, [pc, #76] @ (4d6678 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 4508c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ @@ -1078870,46 +1078868,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ bl 4e9f7c │ │ │ │ - b.n 4d6656 │ │ │ │ + b.n 4d6652 │ │ │ │ bl 4e9f8c │ │ │ │ - b.n 4d6656 │ │ │ │ - add r6, lr │ │ │ │ + b.n 4d6652 │ │ │ │ + add r2, pc │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ - ldr r5, [pc, #88] @ (4d66f0 ) │ │ │ │ + ldr r5, [pc, #88] @ (4d66ec ) │ │ │ │ and.w ip, r4, #96 @ 0x60 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #32 │ │ │ │ - beq.n 4d66e8 │ │ │ │ + beq.n 4d66e4 │ │ │ │ lsls r3, r4, #7 │ │ │ │ - bpl.n 4d66de │ │ │ │ + bpl.n 4d66da │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ bl 44fec8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ bl 4f7108 │ │ │ │ - ldr r3, [pc, #44] @ (4d66f4 ) │ │ │ │ + ldr r3, [pc, #44] @ (4d66f0 ) │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 4508c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r8 │ │ │ │ @@ -1078917,32 +1078915,32 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ b.w 4e9f7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4e9f8c │ │ │ │ - mvns r6, r7 │ │ │ │ + add r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ sub sp, #24 │ │ │ │ - ldr.w ip, [pc, #112] @ 4d6780 │ │ │ │ + ldr.w ip, [pc, #112] @ 4d677c │ │ │ │ and.w lr, r3, #96 @ 0x60 │ │ │ │ add ip, pc │ │ │ │ cmp.w lr, #32 │ │ │ │ - beq.n 4d6776 │ │ │ │ + beq.n 4d6772 │ │ │ │ lsls r3, r3, #7 │ │ │ │ - bpl.n 4d676a │ │ │ │ - ldr r3, [pc, #96] @ (4d6784 ) │ │ │ │ + bpl.n 4d6766 │ │ │ │ + ldr r3, [pc, #96] @ (4d6780 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 4508c4 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -1078970,33 +1078968,33 @@ │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4e9f7c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4e9f8c │ │ │ │ - bics r4, r0 │ │ │ │ + bics r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ mov r6, r2 │ │ │ │ - ldr.w ip, [pc, #104] @ 4d6808 │ │ │ │ + ldr.w ip, [pc, #104] @ 4d6804 │ │ │ │ sub sp, #24 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ add ip, pc │ │ │ │ cmp r2, #32 │ │ │ │ - beq.n 4d6800 │ │ │ │ + beq.n 4d67fc │ │ │ │ lsls r3, r3, #7 │ │ │ │ - bpl.n 4d67f8 │ │ │ │ - ldr r3, [pc, #88] @ (4d680c ) │ │ │ │ + bpl.n 4d67f4 │ │ │ │ + ldr r3, [pc, #88] @ (4d6808 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 4508c4 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ @@ -1079018,61 +1079016,61 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ bl 4e9f7c │ │ │ │ - b.n 4d67e4 │ │ │ │ + b.n 4d67e0 │ │ │ │ bl 4e9f8c │ │ │ │ - b.n 4d67e4 │ │ │ │ + b.n 4d67e0 │ │ │ │ nop │ │ │ │ - cmn r2, r6 │ │ │ │ + cmn r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [r0, #132] @ 0x84 │ │ │ │ sub sp, #16 │ │ │ │ - ldr r5, [pc, #184] @ (4d68e0 ) │ │ │ │ + ldr r5, [pc, #188] @ (4d68e0 ) │ │ │ │ mov r4, r0 │ │ │ │ and.w lr, ip, #96 @ 0x60 │ │ │ │ add r5, pc │ │ │ │ cmp.w lr, #32 │ │ │ │ - beq.n 4d68be │ │ │ │ + beq.n 4d68ba │ │ │ │ tst.w ip, #16777216 @ 0x1000000 │ │ │ │ - beq.n 4d68ca │ │ │ │ + beq.n 4d68c6 │ │ │ │ mov.w lr, #63488 @ 0xf800 │ │ │ │ movt lr, #135 @ 0x87 │ │ │ │ tst.w ip, lr │ │ │ │ - bne.n 4d68be │ │ │ │ + bne.n 4d68ba │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 44ff30 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r8, r5 │ │ │ │ - ldr r2, [pc, #136] @ (4d68e4 ) │ │ │ │ + ldr r2, [pc, #140] @ (4d68e4 ) │ │ │ │ mov r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r1, #1 │ │ │ │ ldr.w r1, [r2, r1, lsl #2] │ │ │ │ ldr.w r2, [r2, ip, lsl #2] │ │ │ │ bl 458958 │ │ │ │ - vldr d7, [pc, #100] @ 4d68d8 │ │ │ │ + vldr d7, [pc, #104] @ 4d68d8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 459498 │ │ │ │ - ldr r2, [pc, #100] @ (4d68e8 ) │ │ │ │ + ldr r2, [pc, #104] @ (4d68e8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 45ce50 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ lsls r3, r6, #2 │ │ │ │ @@ -1079094,18 +1079092,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4e9f8c │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4e9f7c │ │ │ │ nop │ │ │ │ + nop.w │ │ │ │ ... │ │ │ │ - negs r2, r5 │ │ │ │ + negs r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 4d6b74 │ │ │ │ + b.n 4d6b7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -1079310,34 +1079309,34 @@ │ │ │ │ b.n 4d69d6 │ │ │ │ and.w r3, r4, #6291456 @ 0x600000 │ │ │ │ cmp.w r3, #6291456 @ 0x600000 │ │ │ │ bne.w 4d69d4 │ │ │ │ movs r3, #9 │ │ │ │ sxth r2, r4 │ │ │ │ ubfx r1, r4, #16, #5 │ │ │ │ - bl 4d6810 │ │ │ │ + bl 4d680c │ │ │ │ b.n 4d6b0e │ │ │ │ and.w r3, r4, #6291456 @ 0x600000 │ │ │ │ cmp.w r3, #6291456 @ 0x600000 │ │ │ │ bne.w 4d69d4 │ │ │ │ movs r3, #8 │ │ │ │ sxth r2, r4 │ │ │ │ ubfx r1, r4, #16, #5 │ │ │ │ - bl 4d6810 │ │ │ │ + bl 4d680c │ │ │ │ b.n 4d6b0e │ │ │ │ and.w r2, r4, #3 │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 4d72fa │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 4d7280 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 4d69d4 │ │ │ │ - ldr.w r1, [r0, #132] @ 0x84 │ │ │ │ - sbfx r5, r4, #16, #8 │ │ │ │ + ldr.w r1, [r6, #132] @ 0x84 │ │ │ │ ubfx r3, r4, #24, #2 │ │ │ │ + sbfx r5, r4, #16, #8 │ │ │ │ ubfx r0, r4, #6, #5 │ │ │ │ mov r9, r5 │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ and.w ip, r1, #96 @ 0x60 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 4d825c │ │ │ │ cmp r3, #3 │ │ │ │ @@ -1079405,28 +1079404,28 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr r1, [pc, #620] @ (4d6eb8 ) │ │ │ │ ubfx r3, r4, #16, #7 │ │ │ │ mov r0, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ubfx r5, r4, #6, #5 │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - str r1, [sp, #16] │ │ │ │ - bl 4d634c │ │ │ │ + str r1, [sp, #20] │ │ │ │ + bl 4d6348 │ │ │ │ mov r7, r0 │ │ │ │ - ldrd r1, r0, [sp, #16] │ │ │ │ - bl 4d63bc │ │ │ │ + ldrd r0, r1, [sp, #16] │ │ │ │ + bl 4d63b8 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #896 @ 0x380 │ │ │ │ ands r3, r4 │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #384 @ 0x180 │ │ │ │ mov ip, r0 │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ @@ -1079451,15 +1079450,15 @@ │ │ │ │ ldr r2, [pc, #516] @ (4d6ebc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.n 4d6b0e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #896 @ 0x380 │ │ │ │ ands r3, r4 │ │ │ │ movs r2, #3 │ │ │ │ movt r2, #384 @ 0x180 │ │ │ │ ubfx r1, r4, #21, #2 │ │ │ │ @@ -1079487,15 +1079486,15 @@ │ │ │ │ ldr r2, [r3, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #896 @ 0x380 │ │ │ │ ands r3, r4 │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #384 @ 0x180 │ │ │ │ ubfx r0, r4, #21, #2 │ │ │ │ @@ -1079548,15 +1079547,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #212] @ (4d6ec4 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.n 4d6b0e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #960 @ 0x3c0 │ │ │ │ ands r3, r4 │ │ │ │ cmp.w r3, #20971520 @ 0x1400000 │ │ │ │ beq.w 4d8510 │ │ │ │ bhi.w 4d714c │ │ │ │ @@ -1079580,28 +1079579,28 @@ │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #2 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr r3, [pc, #100] @ (4d6ecc ) │ │ │ │ and.w r2, r4, #3 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ strd r2, r1, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #24 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ubfx r2, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #10 │ │ │ │ strd r2, r4, [sp, #32] │ │ │ │ ldr.w r2, [r3, #1056] @ 0x420 │ │ │ │ - bl 4d6680 │ │ │ │ + bl 4d667c │ │ │ │ b.n 4d6b0e │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -1079649,67 +1079648,67 @@ │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1744] @ 4d75ec │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ strd lr, ip, [sp, #28] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr.w r3, [pc, #1728] @ 4d75f0 │ │ │ │ and.w r2, r4, #3 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ strd r2, r1, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #24 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ubfx r2, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #10 │ │ │ │ strd r2, r4, [sp, #32] │ │ │ │ ldr.w r2, [r3, #1072] @ 0x430 │ │ │ │ - bl 4d6680 │ │ │ │ + bl 4d667c │ │ │ │ b.n 4d6b0e │ │ │ │ ldr.w r3, [pc, #1684] @ 4d75f4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr.w r3, [pc, #1652] @ 4d75f8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #352] @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr.w r3, [pc, #1616] @ 4d75fc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ mov r0, r6 │ │ │ │ bl 4e9f8c │ │ │ │ b.n 4d6b0e │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ bl 4e9f7c │ │ │ │ @@ -1079739,41 +1079738,41 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr.w r3, [pc, #1476] @ 4d7604 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #592] @ 0x250 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ ldr.w r3, [pc, #1440] @ 4d7608 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #624] @ 0x270 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #704 @ 0x2c0 │ │ │ │ cmp r1, r2 │ │ │ │ beq.w 4d8ea6 │ │ │ │ bhi.w 4d7380 │ │ │ │ movs r3, #3 │ │ │ │ @@ -1079797,15 +1079796,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr.w r2, [pc, #1324] @ 4d760c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.n 4d6b0e │ │ │ │ movs r2, #3 │ │ │ │ movt r2, #640 @ 0x280 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d87f8 │ │ │ │ bhi.w 4d74fc │ │ │ │ movs r2, #3 │ │ │ │ @@ -1079827,15 +1079826,15 @@ │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ cmp.w r3, #50331648 @ 0x3000000 │ │ │ │ beq.w 4d84e6 │ │ │ │ bhi.w 4d7654 │ │ │ │ cmp.w r3, #41943040 @ 0x2800000 │ │ │ │ beq.w 4d8468 │ │ │ │ bhi.w 4d8338 │ │ │ │ @@ -1079849,15 +1079848,15 @@ │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #2 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.n 4d6b0e │ │ │ │ cmp.w r3, #50331648 @ 0x3000000 │ │ │ │ beq.w 4d82b6 │ │ │ │ bhi.w 4d7462 │ │ │ │ cmp.w r3, #41943040 @ 0x2800000 │ │ │ │ beq.w 4d80d4 │ │ │ │ movs r2, #1 │ │ │ │ @@ -1079874,15 +1079873,15 @@ │ │ │ │ ldr.w r2, [r3, #848] @ 0x350 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.n 4d6b0e │ │ │ │ movt r2, #640 @ 0x280 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d7fc0 │ │ │ │ bhi.w 4d7a10 │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ @@ -1079898,15 +1079897,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.n 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #640 @ 0x280 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d7f32 │ │ │ │ bhi.w 4d79d8 │ │ │ │ movs r2, #2 │ │ │ │ @@ -1079922,15 +1079921,15 @@ │ │ │ │ ldr r2, [pc, #948] @ (4d7620 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.n 4d6b0e │ │ │ │ ubfx r0, r4, #24, #2 │ │ │ │ cmp r0, #3 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ @@ -1079967,16 +1079966,16 @@ │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ bl 45108c │ │ │ │ b.n 4d6b0e │ │ │ │ ubfx r2, r4, #24, #2 │ │ │ │ - sbfx r1, r4, #16, #8 │ │ │ │ ubfx r0, r4, #6, #5 │ │ │ │ + sbfx r1, r4, #16, #8 │ │ │ │ cmp r2, #1 │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ beq.w 4d81a4 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 4d8146 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 4d69d4 │ │ │ │ @@ -1080036,15 +1080035,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #620] @ (4d7630 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 4d8d4e │ │ │ │ bhi.w 4d7d7c │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #192 @ 0xc0 │ │ │ │ @@ -1080062,15 +1080061,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #544] @ (4d7634 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d8120 │ │ │ │ cmp.w r3, #25165824 @ 0x1800000 │ │ │ │ beq.w 4d80fa │ │ │ │ @@ -1080082,15 +1080081,15 @@ │ │ │ │ ldr.w r2, [r3, #784] @ 0x310 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ cmp.w r3, #58720256 @ 0x3800000 │ │ │ │ beq.w 4d8440 │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #896 @ 0x380 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d8418 │ │ │ │ @@ -1080104,15 +1080103,15 @@ │ │ │ │ ldr.w r2, [r3, #912] @ 0x390 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #384 @ 0x180 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d886e │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #384 @ 0x180 │ │ │ │ @@ -1080132,15 +1080131,15 @@ │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #896 @ 0x380 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d8672 │ │ │ │ bhi.w 4d863e │ │ │ │ movs r2, #1 │ │ │ │ @@ -1080157,15 +1080156,15 @@ │ │ │ │ ldr.w r2, [r3, #288] @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #3 │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ cmp r3, r2 │ │ │ │ bhi.w 4d8896 │ │ │ │ cmp.w r3, #16777216 @ 0x1000000 │ │ │ │ bcc.w 4d69d4 │ │ │ │ @@ -1080183,41 +1080182,41 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #176] @ (4d764c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #480] @ 0x1e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #144] @ (4d7650 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ strb r4, [r7, #24] │ │ │ │ movs r7, r7 │ │ │ │ strb r0, [r6, #22] │ │ │ │ movs r7, r7 │ │ │ │ bhi.n 4d766a │ │ │ │ vtbl.8 d22, {d15-d18}, d10 │ │ │ │ @@ -1080315,141 +1080314,141 @@ │ │ │ │ bne.w 4d909e │ │ │ │ ldr.w r2, [pc, #1292] @ 4d7be8 │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d90d2 │ │ │ │ ldr.w r2, [pc, #1248] @ 4d7bec │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d90ec │ │ │ │ ldr.w r2, [pc, #1208] @ 4d7bf0 │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d9036 │ │ │ │ ldr.w r2, [pc, #1164] @ 4d7bf4 │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d906a │ │ │ │ ldr.w r2, [pc, #1124] @ 4d7bf8 │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d9050 │ │ │ │ ldr.w r2, [pc, #1080] @ 4d7bfc │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d9084 │ │ │ │ ldr.w r2, [pc, #1040] @ 4d7c00 │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r3, r4, #16, #1 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ ubfx ip, r4, #11, #5 │ │ │ │ adds r3, #2 │ │ │ │ ands.w r4, r4, #131072 @ 0x20000 │ │ │ │ bne.w 4d90b8 │ │ │ │ ldr r2, [pc, #996] @ (4d7c04 ) │ │ │ │ strd r1, ip, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #980] @ (4d7c08 ) │ │ │ │ ubfx r2, r4, #16, #2 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ strd r4, r2, [sp, #32] │ │ │ │ ldr.w r2, [r3, #1040] @ 0x410 │ │ │ │ - bl 4d6518 │ │ │ │ + bl 4d6514 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #940] @ (4d7c0c ) │ │ │ │ ubfx r2, r4, #16, #2 │ │ │ │ ubfx r1, r4, #6, #5 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ strd r4, r2, [sp, #32] │ │ │ │ ldr.w r2, [r3, #1008] @ 0x3f0 │ │ │ │ - bl 4d6518 │ │ │ │ + bl 4d6514 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx r0, r4, #16, #2 │ │ │ │ cmp r0, #3 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ @@ -1080492,15 +1080491,15 @@ │ │ │ │ ubfx r4, r4, #11, #5 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ strd r4, r2, [sp, #32] │ │ │ │ ldr.w r2, [r3, #1024] @ 0x400 │ │ │ │ - bl 4d6518 │ │ │ │ + bl 4d6514 │ │ │ │ b.w 4d6b0e │ │ │ │ movt r2, #192 @ 0xc0 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d8612 │ │ │ │ cmp.w r3, #16777216 @ 0x1000000 │ │ │ │ beq.w 4d85e8 │ │ │ │ cmp.w r3, #12582912 @ 0xc00000 │ │ │ │ @@ -1080511,15 +1080510,15 @@ │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #2 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #3 │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d7e70 │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #384 @ 0x180 │ │ │ │ @@ -1080531,15 +1080530,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d7f54 │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ @@ -1080550,15 +1080549,15 @@ │ │ │ │ ldr r2, [pc, #612] @ (4d7c24 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #768 @ 0x300 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d7fe8 │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #896 @ 0x380 │ │ │ │ @@ -1080569,15 +1080568,15 @@ │ │ │ │ ldr r2, [pc, #560] @ (4d7c28 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #3 │ │ │ │ movt r2, #640 @ 0x280 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d7de2 │ │ │ │ movs r2, #3 │ │ │ │ movt r2, #768 @ 0x300 │ │ │ │ @@ -1080634,15 +1080633,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ sub.w r3, r3, #41943040 @ 0x2800000 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 4d9152 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r5, r2, #8 │ │ │ │ @@ -1080654,41 +1080653,41 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #296] @ (4d7c38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #656] @ 0x290 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #264] @ (4d7c3c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #688] @ 0x2b0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ sub.w r3, r3, #8388608 @ 0x800000 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 4d919e │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r5, r2, #8 │ │ │ │ @@ -1080700,41 +1080699,41 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #176] @ (4d7c44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #416] @ 0x1a0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #140] @ (4d7c48 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #448] @ 0x1c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ nop │ │ │ │ strb r4, [r0, #1] │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r5, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ stmia r5!, {r0, r2, r3, r4, r5} │ │ │ │ @@ -1080788,15 +1080787,15 @@ │ │ │ │ ldr.w r2, [r3, #240] @ 0xf0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #128 @ 0x80 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 4d8712 │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #128 @ 0x80 │ │ │ │ @@ -1080808,15 +1080807,15 @@ │ │ │ │ ldr r2, [r3, #64] @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #128 @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 4d8e74 │ │ │ │ movs r3, #2 │ │ │ │ movt r3, #128 @ 0x80 │ │ │ │ @@ -1080829,15 +1080828,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr.w r2, [pc, #1676] @ 4d8384 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r3, #2 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 4d8b20 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -1080850,15 +1080849,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr.w r2, [pc, #1620] @ 4d8388 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #960 @ 0x3c0 │ │ │ │ cmp r1, r2 │ │ │ │ beq.w 4d8c66 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 4d8c4e │ │ │ │ @@ -1080869,15 +1080868,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr.w r2, [pc, #1568] @ 4d838c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #320 @ 0x140 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 4d8b98 │ │ │ │ movs r3, #2 │ │ │ │ movt r3, #320 @ 0x140 │ │ │ │ @@ -1080890,199 +1080889,199 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr.w r2, [pc, #1508] @ 4d8390 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1496] @ 4d8394 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1460] @ 4d8398 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r1, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1416] @ 4d839c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r0, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1388] @ 4d83a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r2, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1356] @ 4d83a4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1332] @ 4d83a8 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1296] @ 4d83ac │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1260] @ 4d83b0 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1224] @ 4d83b4 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r2, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1184] @ 4d83b8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r0, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1152] @ 4d83bc │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1124] @ 4d83c0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r1, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1092] @ 4d83c4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1068] @ 4d83c8 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ sbfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1032] @ 4d83cc │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx r3, r4, #21, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #6, #5 │ │ │ │ str r3, [sp, #28] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d66f8 │ │ │ │ + bl 4d66f4 │ │ │ │ b.w 4d6b0e │ │ │ │ adds r1, r7, #1 │ │ │ │ beq.w 4d69d4 │ │ │ │ ldr r2, [pc, #992] @ (4d83d0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str.w ip, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6788 │ │ │ │ + bl 4d6784 │ │ │ │ b.w 4d6b0e │ │ │ │ cmp.w ip, #32 │ │ │ │ beq.w 4d6fce │ │ │ │ lsls r7, r1, #7 │ │ │ │ bpl.w 4d6fd6 │ │ │ │ ldr r3, [pc, #956] @ (4d83d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -1081119,75 +1081118,75 @@ │ │ │ │ ldr.w r2, [r3, #832] @ 0x340 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #852] @ (4d83e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #768] @ 0x300 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #820] @ (4d83e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #880] @ 0x370 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #784] @ (4d83e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #752] @ (4d83ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #816] @ 0x330 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #716] @ (4d83f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #800] @ 0x320 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ beq.w 4d6fce │ │ │ │ lsls r5, r3, #7 │ │ │ │ bpl.w 4d6fd6 │ │ │ │ @@ -1081325,59 +1081324,59 @@ │ │ │ │ ldr.w r2, [r3, #896] @ 0x380 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ cmp.w r3, #8388608 @ 0x800000 │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr r2, [pc, #288] @ (4d8408 ) │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #2 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #252] @ (4d840c ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ strd lr, ip, [sp, #28] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #236] @ (4d8410 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ strd lr, ip, [sp, #28] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ cmp.w r3, #46137344 @ 0x2c00000 │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr r2, [pc, #208] @ (4d8414 ) │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #2 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r6, [r1, #12] │ │ │ │ movs r7, r7 │ │ │ │ str r4, [r1, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ str r6, [r5, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ @@ -1081446,162 +1081445,162 @@ │ │ │ │ ldr.w r2, [r3, #944] @ 0x3b0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #2356] @ 4d8d78 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #2320] @ 4d8d7c │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #2 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #2284] @ 4d8d80 │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #2244] @ 4d8d84 │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #2208] @ 4d8d88 │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #2168] @ 4d8d8c │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ ubfx r3, r4, #16, #5 │ │ │ │ ubfx r1, r4, #11, #5 │ │ │ │ ands.w r4, r4, #2097152 @ 0x200000 │ │ │ │ bne.w 4d8eda │ │ │ │ ldr.w r2, [pc, #2112] @ 4d8d90 │ │ │ │ strd ip, r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ ubfx r3, r4, #16, #5 │ │ │ │ ubfx r1, r4, #11, #5 │ │ │ │ ands.w r4, r4, #2097152 @ 0x200000 │ │ │ │ bne.w 4d8f0e │ │ │ │ ldr.w r2, [pc, #2072] @ 4d8d94 │ │ │ │ strd ip, r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #2052] @ 4d8d98 │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ ubfx r3, r4, #16, #5 │ │ │ │ ubfx r1, r4, #11, #5 │ │ │ │ ands.w r4, r4, #2097152 @ 0x200000 │ │ │ │ bne.w 4d8ef4 │ │ │ │ ldr.w r2, [pc, #1992] @ 4d8d9c │ │ │ │ strd ip, r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r2, [pc, #1972] @ 4d8da0 │ │ │ │ ubfx r3, r4, #21, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ ands.w r3, r4, #2097152 @ 0x200000 │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr.w r2, [pc, #1928] @ 4d8da4 │ │ │ │ add r1, sp, #24 │ │ │ │ ubfx ip, r4, #6, #5 │ │ │ │ strd r3, ip, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ubfx r4, r4, #16, #5 │ │ │ │ strd r3, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #896 @ 0x380 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr.w r3, [pc, #1884] @ 4d8da8 │ │ │ │ add r3, pc │ │ │ │ @@ -1081609,197 +1081608,197 @@ │ │ │ │ ldr.w r2, [r3, #320] @ 0x140 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1848] @ 4d8dac │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #304] @ 0x130 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1812] @ 4d8db0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1776] @ 4d8db4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1740] @ 4d8db8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1704] @ 4d8dbc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1668] @ 4d8dc0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #176] @ 0xb0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1632] @ 4d8dc4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r2, [r3, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1600] @ 4d8dc8 │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1568] @ 4d8dcc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1532] @ 4d8dd0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1496] @ 4d8dd4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1460] @ 4d8dd8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1428] @ 4d8ddc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1392] @ 4d8de0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr.w r2, [r3, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ str.w lr, [sp, #28] │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ cmp.w r3, #25165824 @ 0x1800000 │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr.w r3, [pc, #1348] @ 4d8de4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #528] @ 0x210 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r2, #2 │ │ │ │ movt r2, #896 @ 0x380 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 4d69d4 │ │ │ │ ldr.w r3, [pc, #1300] @ 4d8de8 │ │ │ │ add r3, pc │ │ │ │ @@ -1081808,87 +1081807,87 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1264] @ 4d8dec │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #736] @ 0x2e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1228] @ 4d8df0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #560] @ 0x230 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1192] @ 4d8df4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #704] @ 0x2c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [pc, #1156] @ 4d8df8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #544] @ 0x220 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #832 @ 0x340 │ │ │ │ cmp r1, r3 │ │ │ │ bne.w 4d69d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr.w r2, [pc, #1100] @ 4d8dfc │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ cmp r1, r3 │ │ │ │ bne.w 4d69d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 4d6430 │ │ │ │ + bl 4d642c │ │ │ │ ldr.w r3, [pc, #1068] @ 4d8e00 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #992 @ 0x3e0 │ │ │ │ bl 4d68ec │ │ │ │ b.w 4d69d6 │ │ │ │ @@ -1081897,15 +1081896,15 @@ │ │ │ │ cmp r1, r3 │ │ │ │ bne.w 4d69d4 │ │ │ │ and.w r3, r4, #4128768 @ 0x3f0000 │ │ │ │ cmp.w r3, #4063232 @ 0x3e0000 │ │ │ │ beq.w 4d8fd8 │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4d6430 │ │ │ │ + bl 4d642c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 4d69d4 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ beq.w 4d6fce │ │ │ │ @@ -1081955,109 +1081954,109 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #880] @ (4d8e0c ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #860] @ (4d8e10 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #840] @ (4d8e14 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #820] @ (4d8e18 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #800] @ (4d8e1c ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #780] @ (4d8e20 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #760] @ (4d8e24 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #740] @ (4d8e28 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #720] @ (4d8e2c ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #700] @ (4d8e30 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #680] @ (4d8e34 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4d6430 │ │ │ │ + bl 4d642c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 4d69d4 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ beq.w 4d6fce │ │ │ │ @@ -1082104,49 +1082103,49 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #532] @ (4d8e3c ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #512] @ (4d8e40 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #492] @ (4d8e44 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #472] @ (4d8e48 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ and.w r3, r4, #4128768 @ 0x3f0000 │ │ │ │ cmp.w r3, #4063232 @ 0x3e0000 │ │ │ │ beq.w 4d8f28 │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4d6430 │ │ │ │ + bl 4d642c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 4d69d4 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ beq.w 4d6fce │ │ │ │ @@ -1082189,15 +1082188,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ bl 45108c │ │ │ │ b.w 4d6b0e │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 4d6430 │ │ │ │ + bl 4d642c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 4d6b0e │ │ │ │ ldr r3, [pc, #300] @ (4d8e50 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ @@ -1082207,24 +1082206,24 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #276] @ (4d8e54 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #256] @ (4d8e58 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ nop │ │ │ │ ldrsh r0, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r0, [r4, r4] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r5, r0] │ │ │ │ @@ -1082319,23 +1082318,23 @@ │ │ │ │ vrsubhn.i d20, , │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #872] @ (4d91d0 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ and.w r3, r4, #4128768 @ 0x3f0000 │ │ │ │ cmp.w r3, #4063232 @ 0x3e0000 │ │ │ │ beq.w 4d8f82 │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 4d6430 │ │ │ │ + bl 4d642c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 4d6b0e │ │ │ │ ldr r3, [pc, #832] @ (4d91d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ @@ -1082345,55 +1082344,55 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #808] @ (4d91d8 ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 4d6320 │ │ │ │ ldr r2, [pc, #788] @ (4d91dc ) │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4d6488 │ │ │ │ + bl 4d6484 │ │ │ │ b.w 4d6b0e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #772] @ (4d91e0 ) │ │ │ │ movs r4, #0 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #28] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #748] @ (4d91e4 ) │ │ │ │ movs r4, #0 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #28] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #728] @ (4d91e8 ) │ │ │ │ movs r4, #0 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #28] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ and.w r2, r3, #96 @ 0x60 │ │ │ │ cmp r2, #32 │ │ │ │ beq.w 4d6fce │ │ │ │ lsls r3, r3, #7 │ │ │ │ bpl.w 4d6fd6 │ │ │ │ @@ -1082485,143 +1082484,143 @@ │ │ │ │ ldr r2, [pc, #452] @ (4d91fc ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #428] @ (4d9200 ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #408] @ (4d9204 ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #384] @ (4d9208 ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #364] @ (4d920c ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #340] @ (4d9210 ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #320] @ (4d9214 ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [pc, #296] @ (4d9218 ) │ │ │ │ movs r4, #0 │ │ │ │ strd r3, r1, [sp, #24] │ │ │ │ add r1, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #32] │ │ │ │ - bl 4d658c │ │ │ │ + bl 4d6588 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #276] @ (4d921c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #336] @ 0x150 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #240] @ (4d9220 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #576] @ 0x240 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #208] @ (4d9224 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #640] @ 0x280 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #172] @ (4d9228 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #464] @ 0x1d0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r3, [pc, #140] @ (4d922c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r2, [r3, #400] @ 0x190 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 4d69d4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #24 │ │ │ │ strd ip, r4, [sp, #32] │ │ │ │ - bl 4d6604 │ │ │ │ + bl 4d6600 │ │ │ │ b.w 4d6b0e │ │ │ │ ldr r2, [r6, r6] │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ movs r7, r7 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 66373463 65333266 35653339 32333761 f74ce32f5e39237a │ │ │ │ - 0x00000010 30383831 31643364 38633762 33636230 08811d3d8c7b3cb0 │ │ │ │ - 0x00000020 62663138 61392e64 65627567 00000000 bf18a9.debug.... │ │ │ │ - 0x00000030 648c7a07 d.z. │ │ │ │ + 0x00000000 34626431 35333834 64363631 33383432 4bd15384d6613842 │ │ │ │ + 0x00000010 37306431 34626134 32343635 37646363 70d14ba424657dcc │ │ │ │ + 0x00000020 32393164 61352e64 65627567 00000000 291da5.debug.... │ │ │ │ + 0x00000030 94c34a18 ..J. │ │ ├── ./usr/bin/qemu-system-mipsel │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x223619 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x807690 0x00807690 0x00807690 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8076a0 0x008076a0 0x008076a0 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8076bc 0x8076bc R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8076cc 0x8076cc R E 0x10000 │ │ │ │ LOAD 0x80d1e8 0x0081d1e8 0x0081d1e8 0x183d5c 0x1aa920 RW 0x10000 │ │ │ │ DYNAMIC 0x8ba8c4 0x008ca8c4 0x008ca8c4 0x001d8 0x001d8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x80769c 0x0080769c 0x0080769c 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8076ac 0x008076ac 0x008076ac 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x80d1e8 0x0081d1e8 0x0081d1e8 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x80d1e8 0x0081d1e8 0x0081d1e8 0xb2e18 0xb2e18 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008958c 08958c 0a880e 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00131d9a 131d9a 00bd22 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013dabc 13dabc 0003f0 00 A 5 19 4 │ │ │ │ [ 8] .rel.dyn REL 0013deac 13deac 0dbfa0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00219e4c 219e4c 001e70 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0021bcbc 21bcbc 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0021bcc8 21bcc8 002fd4 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0021eca0 21eca0 4979f8 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 006b6698 6b6698 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 006b66a0 6b66a0 150ff0 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00807690 807690 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00807698 807698 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 0080769c 80769c 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0021eca0 21eca0 497a08 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 006b66a8 6b66a8 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 006b66b0 6b66b0 150ff0 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008076a0 8076a0 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008076a8 8076a8 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008076ac 8076ac 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0081d1e8 80d1e8 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0081d1e8 80d1e8 000710 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0081d8f8 80d8f8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0081d900 80d900 0acfc4 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 008ca8c4 8ba8c4 0001d8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 008caa9c 8baa9c 005564 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 008d0000 8c0000 0d0f44 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1031,266 +1031,266 @@ │ │ │ │ 1027: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1028: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1029: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1030: 009c668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1031: 003ff529 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1032: 00993700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ 1033: 008f0004 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_s │ │ │ │ - 1034: 00597de1 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1034: 00597de9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1035: 008d55cc 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1036: 0057a169 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1036: 0057a171 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1037: 009c6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1038: 0099bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1039: 009a1158 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1040: 008dcadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1041: 009c51cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1042: 00620b21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1043: 00573c95 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1044: 00670589 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1042: 00620b29 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1043: 00573c9d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1044: 00670591 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1045: 009c5e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1046: 009c6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1047: 00498109 74 FUNC GLOBAL DEFAULT 12 helper_shra_r_w │ │ │ │ 1048: 00991194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1049: 008a2b4c 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1050: 0048f52d 168 FUNC GLOBAL DEFAULT 12 helper_mtthi │ │ │ │ 1051: 009c6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1052: 0062312d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1052: 00623135 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1053: 00253541 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1054: 009c7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1055: 009c607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1056: 0099bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1057: 0065fbbd 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1058: 0063b771 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1057: 0065fbc5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1058: 0063b779 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1059: 0098d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1060: 0065989d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1060: 006598a5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1061: 009c59d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1062: 00339c6d 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1063: 0062975d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1063: 00629765 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1064: 002616c9 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1065: 00993c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1066: 0068eadd 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1066: 0068eae5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1067: 009c58d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1068: 009c6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1069: 0099cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1070: 009c5326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1071: 0067b1ad 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1071: 0067b1b5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1072: 00999274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1073: 0099fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1074: 0061cfa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1074: 0061cfad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1075: 0089fd8c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1076: 0099e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1077: 009c5e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1078: 009c6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1079: 0098cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1080: 0036de51 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1081: 009c54c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1082: 0059e4f9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1083: 00524e51 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1082: 0059e501 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1083: 00524e59 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1084: 00497b95 76 FUNC GLOBAL DEFAULT 12 helper_precrq_rs_ph_w │ │ │ │ 1085: 0099773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1086: 009c603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1087: 0098db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1088: 009c58a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1089: 00998124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1090: 003cf561 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1091: 009937b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1092: 009c6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1093: 00612ec9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1094: 00657b11 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1093: 00612ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1094: 00657b19 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1095: 009c6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1096: 009908bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1097: 0040afc1 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1098: 009c58fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1099: 009939d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1100: 003d40a1 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1101: 0061f9a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1101: 0061f9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1102: 009c5650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1103: 009c6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1104: 0029730d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1105: 0066a169 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1105: 0066a171 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1106: 009c6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1107: 009c5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1108: 0098c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1109: 008ffc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_b │ │ │ │ 1110: 004705b9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1111: 008ffa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_d │ │ │ │ 1112: 0034119d 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1113: 0046f13d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1114: 00644de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1115: 0052a605 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1114: 00644de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1115: 0052a60d 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1116: 00441dd1 292 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1117: 008f769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsri_df │ │ │ │ - 1118: 00606231 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1118: 00606239 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1119: 008ffba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_h │ │ │ │ 1120: 00994bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1121: 005aff61 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1121: 005aff69 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1122: 0098edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1123: 0044fd31 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1124: 00265229 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1125: 009c6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1126: 009a40a0 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1127: 003e0ead 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1128: 00663aa5 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1128: 00663aad 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1129: 00989844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1130: 009c5c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1131: 0065c915 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1131: 0065c91d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1132: 0099766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1133: 00482915 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1134: 009c68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1135: 009c7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1136: 008ffb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_w │ │ │ │ 1137: 009c6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1138: 0063d0a1 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1139: 0066af9d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1138: 0063d0a9 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1139: 0066afa5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1140: 009c6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1141: 00604f5d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1141: 00604f65 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1142: 009c6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1143: 00414edd 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1144: 00303055 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1145: 00497b15 32 FUNC GLOBAL DEFAULT 12 helper_precrq_qb_ph │ │ │ │ 1146: 009c52fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1147: 0099d63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1148: 003d3e79 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1149: 00313371 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1150: 00990024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1151: 0098d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1152: 006aebc9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1152: 006aebd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1153: 002b84a5 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1154: 00599e19 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1154: 00599e21 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1155: 0040d1c1 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ 1156: 00497361 44 FUNC GLOBAL DEFAULT 12 helper_subqh_ph │ │ │ │ - 1157: 0068c97d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1157: 0068c985 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1158: 0098b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1159: 009c697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1160: 00999a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1161: 008d0010 4 OBJECT GLOBAL DEFAULT 24 bfd_mips_num_opcodes │ │ │ │ 1162: 003e75a9 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1163: 009c5aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1164: 0084a2f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1165: 00990124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1166: 0027e87d 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1167: 009c739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1168: 00991b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1169: 0099b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1170: 0049cca1 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_d │ │ │ │ 1171: 00224e49 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1172: 006532ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1172: 006532b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1173: 009c64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1174: 0098f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1175: 00993ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1176: 009c6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1177: 009c6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1178: 0099f780 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1179: 008de7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1180: 009c59fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1181: 003c0dd5 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1182: 009c50c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1183: 0048f7e9 252 FUNC GLOBAL DEFAULT 12 helper_evpe │ │ │ │ - 1184: 00656d59 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1184: 00656d61 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1185: 0098f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1186: 0049cca9 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_s │ │ │ │ 1187: 00441339 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1188: 0067fa81 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1189: 0064a319 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1188: 0067fa89 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1189: 0064a321 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1190: 0098dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1191: 002ff13d 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1192: 006842c5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1193: 007e7f48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1192: 006842cd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1193: 007e7f58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1194: 009c5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1195: 009c696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1196: 0049b2fd 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_d │ │ │ │ - 1197: 00580635 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1197: 0058063d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1198: 009c6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1199: 0099feb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1200: 0061e651 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1200: 0061e659 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1201: 002b3e45 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1202: 00658571 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1203: 006169f5 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1202: 00658579 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1203: 006169fd 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1204: 0099a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1205: 0099ebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1206: 003e9185 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1207: 009c5712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1208: 009c6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1209: 0046b0c5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1210: 009c5045 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1211: 00661af5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1211: 00661afd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1212: 008f3d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsu │ │ │ │ 1213: 004418ad 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1214: 003c0115 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1215: 002572cd 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1216: 0049b3c1 192 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_s │ │ │ │ 1217: 002565c9 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1218: 008e9128 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_eq │ │ │ │ 1219: 0047f785 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1220: 00649b91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1220: 00649b99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1221: 008db5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1222: 0055ad9d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1222: 0055ada5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1223: 009c51c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1224: 005cf709 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1224: 005cf711 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1225: 009c6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1226: 00383fed 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1227: 009c5da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1228: 0099d69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1229: 002e6221 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1230: 0098e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1231: 0098f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1232: 00485719 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1233: 0048f485 168 FUNC GLOBAL DEFAULT 12 helper_mttlo │ │ │ │ 1234: 009c511c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1235: 006102d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1236: 0053e315 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1237: 00666325 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1235: 006102e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1236: 0053e31d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1237: 0066632d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1238: 002c0aa9 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1239: 0060ed0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1239: 0060ed15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1240: 0043aab5 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1241: 009936a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1242: 009a0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1243: 00556d51 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1243: 00556d59 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1244: 009c55f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1245: 0069b919 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1245: 0069b921 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1246: 009c7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1247: 00991514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1248: 0067724d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1248: 00677255 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1249: 0099a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1250: 0045a9f1 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1251: 00643d05 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1251: 00643d0d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1252: 00989cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1253: 006499c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1253: 006499c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1254: 0099be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1255: 009c53d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1256: 0099760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1257: 0059e8d5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1258: 005234e5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1257: 0059e8dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1258: 005234ed 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1259: 00993870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1260: 00290205 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1261: 009c561a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1262: 009a047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1263: 005e4a85 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1263: 005e4a8d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1264: 0098f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1265: 00996868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1266: 009c6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1267: 00637b8d 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1267: 00637b95 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1268: 00339bc5 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1269: 0098c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1270: 0026e131 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1271: 009c5928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1272: 0099dfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1273: 009c6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1274: 005828dd 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1274: 005828e5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1275: 0099c3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1276: 0098fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1277: 0064cc35 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1277: 0064cc3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1278: 009c5978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1279: 00348e49 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1280: 008a1c18 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1281: 009c5938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1282: 0065b619 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1282: 0065b621 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1283: 0098c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1284: 0098f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1285: 00529bc5 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1285: 00529bcd 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1286: 002fe319 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1287: 009c5cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1288: 0025d6c9 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1289: 008ee534 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhuh │ │ │ │ 1290: 0098a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1291: 009c68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1292: 00990fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1308,261 +1308,261 @@ │ │ │ │ 1304: 009c65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1305: 009c5aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1306: 003a2f51 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1307: 004cc48d 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_s_df │ │ │ │ 1308: 004854c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1309: 0031332d 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1310: 00398585 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1311: 0057d975 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1311: 0057d97d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1312: 00294a15 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1313: 006ad2d1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1314: 005953bd 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1315: 006322d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1313: 006ad2d9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1314: 005953c5 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1315: 006322dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1316: 008a2424 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1317: 009c5004 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1318: 009c710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1319: 0046b4ad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1320: 008ef638 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_s │ │ │ │ 1321: 003eb111 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1322: 00672bf1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1322: 00672bf9 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1323: 009c54f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1324: 00991b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1325: 0048a059 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1326: 0068f1fd 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1326: 0068f205 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1327: 009c6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1328: 0046785d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1329: 005980c9 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1329: 005980d1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1330: 004c3519 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_df │ │ │ │ 1331: 002f7805 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1332: 0025d4cd 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1333: 009c6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1334: 00334415 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1335: 004cc83d 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_s_df │ │ │ │ 1336: 009c7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1337: 0062d67d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1337: 0062d685 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1338: 009c557a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1339: 00644f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1339: 00644f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1340: 009c5df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1341: 0051f741 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1342: 00633549 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1341: 0051f749 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1342: 00633551 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1343: 004861ed 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1344: 0043f741 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1345: 00639f71 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1345: 00639f79 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1346: 00405f71 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1347: 00997228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1348: 00998e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1349: 0036ddfd 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1350: 003e1791 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1351: 0099ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1352: 002f85f9 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1353: 004ca4d5 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_a_df │ │ │ │ 1354: 0098cad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1355: 009a0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1356: 009c66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1357: 00403a85 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1358: 00626bc5 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1358: 00626bcd 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1359: 00991724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1360: 009a0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1361: 0098ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1362: 00999884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1363: 009c5f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1364: 009c693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1365: 0057bf3d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1366: 006553ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1365: 0057bf45 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1366: 006553f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1367: 0098dddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1368: 007e7fa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1368: 007e7fb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1369: 00991e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1370: 008d9644 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1371: 0045a92d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1372: 0041a009 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1373: 009c772c 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1374: 0039e015 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1375: 00499c2d 48 FUNC GLOBAL DEFAULT 12 helper_wait │ │ │ │ - 1376: 00654f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1377: 0054e5bd 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1376: 00654f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1377: 0054e5c5 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1378: 0098bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1379: 0049ed15 184 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1380: 006a7da1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1381: 006a3e9d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1380: 006a7da9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1381: 006a3ea5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1382: 009c6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1383: 00996fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1384: 009c688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1385: 009c7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1386: 0061d4ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1386: 0061d4f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1387: 00261381 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1388: 00542691 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1388: 00542699 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1389: 009c59f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1390: 0099b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1391: 002e58d9 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1392: 0066e679 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1392: 0066e681 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1393: 009c746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1394: 0099502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1395: 009c59e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1396: 009c6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1397: 0049edcd 182 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1398: 009c5ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1399: 009c5e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1400: 0065bbc5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1400: 0065bbcd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1401: 009c69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1402: 009910c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1403: 0048d52d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschedule │ │ │ │ 1404: 009c708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1405: 0049d5a1 250 FUNC GLOBAL DEFAULT 12 float_class_d │ │ │ │ 1406: 004a1c8d 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ole │ │ │ │ 1407: 0045695d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1408: 0069d26d 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1408: 0069d275 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1409: 009c73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1410: 0055572d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1411: 00684451 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1410: 00555735 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1411: 00684459 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1412: 00989764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1413: 008d7af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1414: 009c6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1415: 00583ea9 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1415: 00583eb1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1416: 0098d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1417: 00489359 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1418: 00551725 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1418: 0055172d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1419: 009c6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1420: 009c73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1421: 0098e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1422: 009c6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1423: 0098b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1424: 0049d75d 206 FUNC GLOBAL DEFAULT 12 float_class_s │ │ │ │ 1425: 004a1931 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_olt │ │ │ │ 1426: 008db4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1427: 009c5eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1428: 0055afb9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1428: 0055afc1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1429: 00992df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ - 1430: 004d9339 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ + 1430: 004d9341 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ 1431: 009c5424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ 1432: 004bc2e5 104 FUNC GLOBAL DEFAULT 12 helper_msa_xor_v │ │ │ │ - 1433: 005995d5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1434: 006b1c45 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1435: 00630685 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1433: 005995dd 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1434: 006b1c4d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1435: 0063068d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1436: 0099bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1437: 009c54d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1438: 009c5974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1439: 006a5bb9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1440: 00684bd9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1441: 0059e40d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1439: 006a5bc1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1440: 00684be1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1441: 0059e415 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1442: 002f052d 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1443: 008d08e0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1444: 009999c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1445: 0098c0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1446: 0048c05d 102 FUNC GLOBAL DEFAULT 12 sync_c0_status │ │ │ │ - 1447: 00636da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1447: 00636da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1448: 00479b21 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1449: 0098ef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1450: 003cf451 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1451: 003d4571 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1452: 004a7e9d 124 FUNC GLOBAL DEFAULT 12 helper_pminsh │ │ │ │ 1453: 004cc2dd 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffqr_df │ │ │ │ 1454: 00994c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1455: 008f1f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_d │ │ │ │ 1456: 009c6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1457: 0098e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1458: 00376a55 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1459: 0064d591 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1460: 00661de9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1459: 0064d599 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1460: 00661df1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1461: 00998d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1462: 0098aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1463: 00660181 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1463: 00660189 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1464: 009a39d4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1465: 009c51f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1466: 009c614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1467: 00482839 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1468: 00421fd5 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1469: 009c7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1470: 003be3e9 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1471: 009c6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1472: 00342db9 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1473: 004894e9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1474: 005cddf1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1475: 006302b5 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1474: 005cddf9 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1475: 006302bd 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1476: 004991f5 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_le_qb │ │ │ │ 1477: 008f09d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_s │ │ │ │ 1478: 009c5c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1479: 0048991d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1480: 008a2104 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1481: 0099bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1482: 009998d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1483: 00993dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1484: 0064f77d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1484: 0064f785 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1485: 009a00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1486: 0059dfd5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1486: 0059dfdd 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1487: 003d5435 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1488: 006879e5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1488: 006879ed 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1489: 00998804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1490: 0058c375 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1491: 006275d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1490: 0058c37d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1491: 006275d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1492: 009c7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1493: 00481529 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1494: 009c717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1495: 008e9338 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_le │ │ │ │ 1496: 003d64a5 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1497: 002535f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1498: 0061ece9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1498: 0061ecf1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1499: 00989704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1500: 00440281 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1501: 00658bb9 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1501: 00658bc1 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1502: 009c660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1503: 009c69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1504: 004c7029 116 FUNC GLOBAL DEFAULT 12 helper_msa_ctcmsa │ │ │ │ 1505: 003f4069 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1506: 009c736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1507: 008d95c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1508: 003132ed 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1509: 00618e3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1509: 00618e45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1510: 002b9871 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1511: 002a3759 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1512: 00402905 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1513: 00996278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1514: 009c74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1515: 009c5030 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ 1516: 008e9230 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_lt │ │ │ │ - 1517: 00621c9d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1518: 0066c1b5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1517: 00621ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1518: 0066c1bd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1519: 00260085 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1520: 009c6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1521: 008f4180 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_b │ │ │ │ 1522: 009c53b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1523: 009915b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1524: 009c72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1525: 003fe75d 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1526: 009c730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1527: 009c6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ 1528: 008f3e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_d │ │ │ │ - 1529: 0060d2bd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1529: 0060d2c5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1530: 009c5126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1531: 00405ce5 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1532: 009c6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1533: 008f4078 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_h │ │ │ │ 1534: 0098f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1535: 0098ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1536: 009c5770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1537: 00893238 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1538: 00629521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1538: 00629529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1539: 004a7f91 120 FUNC GLOBAL DEFAULT 12 helper_pminub │ │ │ │ 1540: 00991454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1541: 0046cb89 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1542: 006460ed 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1542: 006460f5 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1543: 009c6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1544: 00398181 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1545: 005735f5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1545: 005735fd 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1546: 008ca5d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1547: 005f5b1d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1547: 005f5b25 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1548: 002eba61 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1549: 002ecd4d 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1550: 0045a2d5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1551: 00679db1 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1551: 00679db9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1552: 00996fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1553: 0098f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1554: 008f3f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_w │ │ │ │ - 1555: 0066a9e5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1555: 0066a9ed 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1556: 009c65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1557: 0067fc79 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1557: 0067fc81 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1558: 0098fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1559: 0098d74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1560: 00253491 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1561: 00331c85 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1562: 0039b4ad 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1563: 0098a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1564: 00489c65 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1579,59 +1579,59 @@ │ │ │ │ 1575: 009c6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1576: 00340891 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1577: 002c2291 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1578: 002b3725 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1579: 00257c89 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1580: 009c6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1581: 0048d935 66 FUNC GLOBAL DEFAULT 12 helper_mtc0_index │ │ │ │ - 1582: 00680c2d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1582: 00680c35 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1583: 0032ef01 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1584: 009c692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1585: 009c7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1586: 0098dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1587: 00312795 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1588: 009994f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1589: 00993fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1590: 0098fa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1591: 00472d11 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1592: 009c5d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1593: 008e9968 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ne │ │ │ │ 1594: 009c71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1595: 0053bc61 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1595: 0053bc69 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1596: 003d4ca1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1597: 009c60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1598: 009c5b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1599: 008f1000 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ - 1600: 006b0311 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1600: 006b0319 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1601: 008f1ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_d │ │ │ │ 1602: 0099e8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1603: 009c5e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1604: 00549725 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1605: 00636e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1604: 0054972d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1605: 00636e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1606: 0099f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1607: 0048eec9 16 FUNC GLOBAL DEFAULT 12 helper_mthc0_watchhi │ │ │ │ 1608: 004735ad 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1609: 00678cfd 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1609: 00678d05 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1610: 0099c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1611: 00662bd9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1611: 00662be1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1612: 003148d5 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1613: 0098f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1614: 008efa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1615: 0062cfd1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1615: 0062cfd9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1616: 009c715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1617: 008f0a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_s │ │ │ │ 1618: 009c6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1619: 009c6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1620: 0059efc9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1620: 0059efd1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1621: 0048d335 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcrestart │ │ │ │ 1622: 00997298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1623: 0065c4ad 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1624: 00557739 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1623: 0065c4b5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1624: 00557741 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1625: 00226e11 6 FUNC GLOBAL DEFAULT 12 print_insn_big_mips │ │ │ │ - 1626: 0068e765 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1626: 0068e76d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1627: 009c5dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1628: 003d532d 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1629: 009c699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1630: 009c655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1631: 009c7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00998464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1633: 009c6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1643,159 +1643,159 @@ │ │ │ │ 1639: 00992f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1640: 009c6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1641: 00999d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1642: 009967e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1643: 009c6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1644: 0098e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1645: 009c607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1646: 0066295d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1646: 00662965 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1647: 009c6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1648: 008d7e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1649: 008e9860 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_or │ │ │ │ 1650: 0099c75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1651: 00998864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1652: 00300825 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1653: 005457c9 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1653: 005457d1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1654: 0099be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1655: 009c5af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1656: 003ca255 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1657: 00660ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1657: 00660ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1658: 009c562a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1659: 0039b111 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1660: 009c545e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1661: 009c5792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1662: 00653d09 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1662: 00653d11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1663: 009978bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1664: 006a7191 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1664: 006a7199 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1665: 00254621 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1666: 0098e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1667: 00224e09 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1668: 0067259d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1668: 006725a5 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1669: 009c6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1670: 0088fa7c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1671: 00598499 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1671: 005984a1 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1672: 009c5a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1673: 00989f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1674: 00638ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1674: 00638ae9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1675: 009c5972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1676: 009c5a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1677: 0098c084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1678: 0099ff2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1679: 003b2525 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1680: 009c6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1681: 005fc8b9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1681: 005fc8c1 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1682: 00452bf1 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1683: 009c64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1684: 009c59a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1685: 0060e4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1685: 0060e4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1686: 009c53ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1687: 009c58ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1688: 00649239 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1688: 00649241 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1689: 008f493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_u_df │ │ │ │ 1690: 003f3101 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1691: 009900a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1692: 009c5364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1693: 0064d79d 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1693: 0064d7a5 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1694: 009c69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1695: 0099ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1696: 00991994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1697: 002b5501 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1698: 00694df1 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1699: 00661a1d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1698: 00694df9 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1699: 00661a25 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1700: 009c5c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1701: 00688eb9 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1702: 0061a57d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1703: 00646589 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1704: 00579841 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1701: 00688ec1 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1702: 0061a585 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1703: 00646591 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1704: 00579849 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1705: 0039bce9 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1706: 0099d43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1707: 002b85d9 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1708: 009c5708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1709: 009c5748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1710: 0099a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1711: 003386a5 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1712: 00256d1d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1713: 003146e5 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1714: 004dbe49 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ - 1715: 0054e03d 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1714: 004dbe51 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ + 1715: 0054e045 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1716: 009c5cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1717: 00993e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1718: 009c700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1719: 00251a7d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1720: 006534d1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1721: 0064da0d 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1720: 006534d9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1721: 0064da15 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1722: 0098baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1723: 008e5c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcschefback │ │ │ │ 1724: 00291831 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1725: 00989484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1726: 00990784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1727: 0060e49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1728: 00555bf5 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1727: 0060e4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1728: 00555bfd 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1729: 009c6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1730: 006abd65 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1730: 006abd6d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1731: 003742dd 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1732: 009c58f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1733: 009c5be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1734: 00996528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1735: 005e75f9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1735: 005e7601 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1736: 0048dccd 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo0 │ │ │ │ 1737: 00264edd 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1738: 0084a2a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1739: 0048e3c1 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo1 │ │ │ │ 1740: 009c6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1741: 009c5b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1742: 009a017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1743: 0098edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1744: 006a599d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1745: 005bf105 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1746: 0065eed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1744: 006a59a5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1745: 005bf10d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1746: 0065eedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1747: 003c29a9 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1748: 009c708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1749: 009c6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1750: 0089f8d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1751: 0058f471 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1751: 0058f479 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1752: 0043daa5 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1753: 005461bd 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1754: 0066fb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1755: 00632f35 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1753: 005461c5 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1754: 0066fb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1755: 00632f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1756: 0099f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1757: 00991094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1758: 009940a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1759: 0099c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1760: 006b57a9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1760: 006b57b1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1761: 003e22f5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1762: 0098e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1763: 006a5ed5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1764: 00610351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1763: 006a5edd 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1764: 00610359 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1765: 00224e79 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1766: 009c6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1767: 0048e451 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagemask │ │ │ │ 1768: 003be489 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1769: 0063aab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1769: 0063aab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1770: 0024f5f5 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1771: 009c5642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1772: 0062964d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1773: 00582fe9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1772: 00629655 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1773: 00582ff1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1774: 0048d28d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcbind │ │ │ │ 1775: 00485e6d 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1776: 009c7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1777: 00991604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1778: 00657109 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1778: 00657111 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1779: 00476165 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1780: 00496d09 84 FUNC GLOBAL DEFAULT 12 cpu_type_supports_cps_smp │ │ │ │ 1781: 0099c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1782: 00468765 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1783: 0098c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1784: 009c6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1785: 0042bd25 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1786: 002be621 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1787: 00999cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1788: 00297a09 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1789: 00993990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1790: 0063d955 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1790: 0063d95d 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1791: 009a2794 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1792: 00376991 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1793: 003492c1 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1794: 0030062d 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1795: 009c512a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1796: 004bfd49 380 FUNC GLOBAL DEFAULT 12 helper_msa_srli_df │ │ │ │ 1797: 009c7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ @@ -1803,106 +1803,106 @@ │ │ │ │ 1799: 008e1b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_dps_w_ph │ │ │ │ 1800: 009a023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1801: 0039b4c1 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1802: 009c6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1803: 0099085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1804: 00998b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1805: 00297d69 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1806: 006228d5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1806: 006228dd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1807: 009915c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1808: 009979ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1809: 008f139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_d │ │ │ │ 1810: 009c6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1811: 008a9c30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1812: 0034353d 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1813: 0024f0f1 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1814: 009c65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1815: 009892ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1816: 00670c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1816: 00670c65 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1817: 0098eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1818: 002eb55d 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1819: 0062e2e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1819: 0062e2e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ 1820: 008e2c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcbind │ │ │ │ - 1821: 005417b5 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1821: 005417bd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1822: 0042c3bd 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1823: 008efdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_s │ │ │ │ 1824: 00989c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1825: 0047d295 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1826: 0098c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1827: 00373e3d 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1828: 0059f319 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1828: 0059f321 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1829: 0098a23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1830: 00300491 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1831: 009c6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1832: 004894f1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1833: 0065d9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1834: 00659755 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1835: 0058368d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1836: 0057fc95 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1833: 0065d9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1834: 0065975d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1835: 00583695 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1836: 0057fc9d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1837: 009c6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1838: 0026afcd 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1839: 0099a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1840: 008daf88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1841: 00990774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1842: 006b1de5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1842: 006b1ded 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1843: 009c5d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1844: 00224e89 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1845: 009c6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1846: 00603cfd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1846: 00603d05 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1847: 009c73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1848: 003f2511 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1849: 00993610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1850: 009c713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1851: 009947bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1852: 007e7ed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1853: 005984e5 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1852: 007e7ee0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1853: 005984ed 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1854: 0098fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1855: 009c7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1856: 0099e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1857: 0067fd7d 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1857: 0067fd85 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1858: 0099740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1859: 009c569e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1860: 0099e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1861: 0025cce5 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1862: 00462cd5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1863: 008f1084 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ - 1864: 0053b631 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1864: 0053b639 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1865: 009c6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1866: 009c6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1867: 004761e1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1868: 00251b35 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1869: 009c53fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1870: 009c5f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1871: 0064d6e9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1872: 0068ead9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1871: 0064d6f1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1872: 0068eae1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1873: 009c5ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1874: 0099f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1875: 00618d7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1875: 00618d85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1876: 0098afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1877: 00576555 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1877: 0057655d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1878: 009c69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1879: 009c6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1880: 0060f889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1881: 0062005d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1880: 0060f891 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1881: 00620065 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1882: 0098ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1883: 00455fe9 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1884: 008efadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1885: 00645479 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1885: 00645481 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1886: 009c7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1887: 009975dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1888: 009c5ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1889: 00613691 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1890: 006b49c5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1889: 00613699 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1890: 006b49cd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1891: 009961d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1892: 009c5054 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1893: 009c6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1894: 009c6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1895: 008a2eb4 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1896: 0098fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1897: 006a5789 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1897: 006a5791 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1898: 00441c41 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1899: 009c71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1900: 00432f55 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1901: 0040e23d 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1902: 0098eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1903: 004bc019 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_b │ │ │ │ 1904: 009c6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1916,99 +1916,99 @@ │ │ │ │ 1912: 009c73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1913: 004bc0d1 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_h │ │ │ │ 1914: 009c6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1915: 0099093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1916: 009c5ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1917: 0099a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1918: 0046967d 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1919: 0060caa5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1919: 0060caad 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1920: 00990414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1921: 008daf04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1922: 009a06f4 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1923: 00484719 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1924: 008e12d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_extpdp │ │ │ │ 1925: 008e90a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_un │ │ │ │ 1926: 0099b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1927: 009c5a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1928: 009c7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1929: 0053e359 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1930: 0057925d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1929: 0053e361 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1930: 00579265 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1931: 009c502b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1932: 009c509a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1933: 009c5666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1934: 009950fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1935: 00543925 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1935: 0054392d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1936: 00469971 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1937: 009c50c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1938: 009963f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1939: 00481aa9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1940: 00358a81 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1941: 00547ad9 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1941: 00547ae1 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ 1942: 004bc145 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_w │ │ │ │ - 1943: 00621001 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1943: 00621009 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1944: 0099f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1945: 009c59ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1946: 006b39b5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1946: 006b39bd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1947: 009c6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1948: 0098b4f0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ 1949: 0048fdc5 120 FUNC GLOBAL DEFAULT 12 mips_io_recompile_replay_branch │ │ │ │ - 1950: 006521e9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1951: 0066e769 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1950: 006521f1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1951: 0066e771 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1952: 0099a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1953: 003bc991 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1954: 009c677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1955: 003020b9 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1956: 0024f1e1 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1957: 009c7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1958: 005ce069 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1958: 005ce071 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1959: 00469ef9 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1960: 00999bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1961: 008eaf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ueq │ │ │ │ 1962: 009c503b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1963: 00991254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1964: 00643f41 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1964: 00643f49 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1965: 009c6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1966: 009a0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1967: 004ac0b9 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_b │ │ │ │ - 1968: 0059e13d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1968: 0059e145 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 1969: 004ac87d 394 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_d │ │ │ │ - 1970: 0069f989 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1970: 0069f991 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1971: 009c68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1972: 0099f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1973: 008a2f88 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1974: 004ac521 578 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_h │ │ │ │ 1975: 00999594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1976: 003a27c5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1977: 009985f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1978: 008f78ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclri_df │ │ │ │ - 1979: 005c658d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1980: 005d3191 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1979: 005c6595 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1980: 005d3199 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1981: 009c6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1982: 00478941 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1983: 00489365 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1984: 00618dd1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1985: 00596191 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1984: 00618dd9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1985: 00596199 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1986: 0043ce69 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1987: 006994c5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1988: 00611439 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1987: 006994cd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1988: 00611441 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1989: 002ebc6d 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1990: 006993b5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1990: 006993bd 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1991: 00990464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1992: 004ac765 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_w │ │ │ │ 1993: 009c71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1994: 002f876d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1995: 00595295 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1995: 0059529d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1996: 009c73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1997: 009c5988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1998: 009c5aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1999: 00476261 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2000: 00484599 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2001: 003e03f5 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2002: 00414c75 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2003: 005485f1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2003: 005485f9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2004: 009c67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2005: 0046a489 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2006: 00298001 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2007: 009c60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2008: 00989dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2009: 0034176d 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2010: 0099ce60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -2019,250 +2019,250 @@ │ │ │ │ 2015: 009933f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2016: 009c7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2017: 0048e489 120 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagegrain │ │ │ │ 2018: 0099a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2019: 0098e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2020: 003eade1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2021: 002f1b0d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2022: 005476c1 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2022: 005476c9 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2023: 0099e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2024: 009c6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2025: 009c6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2026: 0098ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2027: 00261359 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2028: 00459315 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2029: 0066a325 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2029: 0066a32d 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ 2030: 008ea5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_maar │ │ │ │ 2031: 0048d165 128 FUNC GLOBAL DEFAULT 12 helper_mfc0_random │ │ │ │ - 2032: 00597755 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2032: 0059775d 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2033: 004c7579 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsult_df │ │ │ │ - 2034: 006a9ab5 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2035: 00596e0d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2034: 006a9abd 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2035: 00596e15 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2036: 009999d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2037: 00668f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2038: 0068ed85 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2037: 00668f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2038: 0068ed8d 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2039: 0099c69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2040: 009c71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2041: 00647d51 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2041: 00647d59 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2042: 0098c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2043: 00340a49 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2044: 0069ddf9 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2045: 005a29c5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2044: 0069de01 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2045: 005a29cd 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2046: 009c70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2047: 00666451 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2047: 00666459 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2048: 0025fc3d 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2049: 009c72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2050: 0099c85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2051: 00555495 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2051: 0055549d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2052: 004b9509 90 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_d │ │ │ │ 2053: 00271dd1 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2054: 0049f31d 114 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_ps │ │ │ │ 2055: 009a15bc 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2056: 0098bf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2057: 004b93f1 188 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_h │ │ │ │ 2058: 0098d32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2059: 008ea544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_maar │ │ │ │ 2060: 009c6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2061: 009c5948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2062: 009c5dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2063: 005a0909 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2063: 005a0911 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2064: 00993ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2065: 009c7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2066: 009c58ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2067: 006a0ce5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2067: 006a0ced 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2068: 00901c28 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2069: 009903b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2070: 009960d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2071: 008dae80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2072: 00260111 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2073: 00639d01 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2074: 006a2379 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2073: 00639d09 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2074: 006a2381 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2075: 004500d5 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2076: 0058291d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2076: 00582925 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2077: 00471da1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2078: 004b94ad 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_w │ │ │ │ 2079: 008e2b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_random │ │ │ │ 2080: 00484dc5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2081: 009c73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2082: 008a9cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2083: 009c6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2084: 009982d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2085: 002c1689 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2086: 009c686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2087: 009c5036 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2088: 0033d705 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2089: 00294535 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2090: 00636541 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2091: 0061bdb1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2090: 00636549 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2091: 0061bdb9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2092: 009c6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2093: 00993b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2094: 0062e651 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2094: 0062e659 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2095: 00497add 24 FUNC GLOBAL DEFAULT 12 helper_raddu_w_qb │ │ │ │ 2096: 0028e8d9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2097: 009c591c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2098: 009c610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2099: 0099fefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2100: 003fec4d 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2101: 00292e9d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2102: 009c5724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2103: 008e2354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsaq_s_w_ph │ │ │ │ 2104: 0040624d 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2105: 008a27cc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2106: 009c552e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2107: 009c4d95 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2108: 0064634d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2108: 00646355 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2109: 00998ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2110: 009a49a4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2111: 0028ed3d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2112: 009c5880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2113: 009c52b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2114: 002b829d 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2115: 0098a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2116: 009c7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2117: 009c721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2118: 00619035 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2118: 0061903d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2119: 009c5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2120: 008a20cc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2121: 009c7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2122: 00544e31 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2122: 00544e39 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2123: 009c5166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2124: 009c7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2125: 0060f84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2125: 0060f855 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2126: 004be78d 50 FUNC GLOBAL DEFAULT 12 helper_msa_xori_b │ │ │ │ 2127: 009c5ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2128: 0068c2c9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2129: 007acbd4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2128: 0068c2d1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2129: 007acbe4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2130: 009c7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2131: 002eba19 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2132: 009c592e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2133: 0099e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2134: 0060b131 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2135: 00673c89 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2136: 00688195 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2134: 0060b139 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2135: 00673c91 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2136: 0068819d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2137: 00993cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2138: 0057926d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2139: 006a5215 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2138: 00579275 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2139: 006a521d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2140: 00258261 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2141: 0099c6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2142: 0098f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2143: 0040ec41 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2144: 008db63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2145: 00999204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2146: 0066d7f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2146: 0066d801 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2147: 0099aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2148: 009c530a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2149: 0068efc1 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2149: 0068efc9 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2150: 009c60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2151: 009904a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2152: 0099487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2153: 0048925d 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2154: 0063feed 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2155: 00597029 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2154: 0063fef5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2155: 00597031 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2156: 00992760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2157: 0024804d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2158: 009c5f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2159: 009c5eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2160: 0098c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2161: 0099c79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2162: 0067c9ad 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2162: 0067c9b5 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2163: 0048f001 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_performance0 │ │ │ │ 2164: 00995df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2165: 0059e731 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2165: 0059e739 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2166: 009c6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2167: 00471e21 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2168: 00297fa5 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2169: 005719b1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2169: 005719b9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2170: 00290dc9 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2171: 00598185 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2171: 0059818d 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2172: 003fcd15 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2173: 0099c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2174: 009c73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2175: 00690591 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2175: 00690599 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2176: 003f257d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2177: 00284745 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2178: 00991244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2179: 002934c1 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2180: 0099558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2181: 0099d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2182: 009c5528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2183: 00442975 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2184: 00425411 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2185: 008e69f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config0 │ │ │ │ 2186: 00483141 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2187: 0099a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2188: 009967c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2189: 006b49c9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2189: 006b49d1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2190: 008e6a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config2 │ │ │ │ 2191: 008e6b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config3 │ │ │ │ 2192: 008e2fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_memorymapid │ │ │ │ 2193: 008e6b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config4 │ │ │ │ 2194: 00482ebd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2195: 009a04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2196: 00253ab9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2197: 005015e1 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ + 2197: 005015e9 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ 2198: 008e6c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config5 │ │ │ │ 2199: 008ea2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttgpr │ │ │ │ - 2200: 0064fda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2200: 0064fdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2201: 0049da49 184 FUNC GLOBAL DEFAULT 12 helper_float_add_ps │ │ │ │ 2202: 0048b31d 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2203: 009c6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2204: 009c53da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2205: 00674125 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2205: 0067412d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2206: 009c6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2207: 00998814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2208: 00691851 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2209: 006481cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2210: 0063e8b9 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2208: 00691859 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2209: 006481d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2210: 0063e8c1 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2211: 00994fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2212: 009c5252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2213: 009c5478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2214: 0099c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2215: 0067fe19 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2215: 0067fe21 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2216: 009970e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2217: 00578649 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2218: 00597af5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2217: 00578651 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2218: 00597afd 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ 2219: 008e6554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_hwrena │ │ │ │ - 2220: 00577fb9 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2220: 00577fc1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2221: 009c5e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2222: 0064cfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2222: 0064cff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2223: 0098cac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2224: 00536ee9 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2224: 00536ef1 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2225: 009917a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2226: 008fd474 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_b │ │ │ │ 2227: 009c7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2228: 008fd2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_d │ │ │ │ 2229: 0099d74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2230: 009c5d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2231: 00440369 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2232: 008fd3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_h │ │ │ │ 2233: 009c5e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2234: 0034a3c9 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2235: 009c667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2236: 0059694d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2236: 00596955 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2237: 0038e29d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2238: 00670e5d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2238: 00670e65 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2239: 009c70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2240: 006330ed 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2240: 006330f5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2241: 009976fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ 2242: 008e9d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcbind │ │ │ │ - 2243: 00688681 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2244: 0065f9bd 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2245: 006101ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2246: 006ad00d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2243: 00688689 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2244: 0065f9c5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2245: 006101b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2246: 006ad015 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2247: 0029dd29 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2248: 00993f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2249: 0065b301 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2249: 0065b309 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2250: 002f4dc1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2251: 009c7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2252: 002bddc5 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2253: 009c5bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2254: 0046b87d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2255: 009c7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2256: 008fd36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_w │ │ │ │ - 2257: 0063f569 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2257: 0063f571 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2258: 009c4dd8 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2259: 009c711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2260: 00481b7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2261: 009a07c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2262: 003a33a9 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2263: 00991284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2264: 00254fa1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2271,875 +2271,875 @@ │ │ │ │ 2267: 00991e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2268: 003f3ac9 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2269: 009c6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2270: 00456ffd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2271: 009c5c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2272: 00992cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2273: 003a3489 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2274: 005556cd 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2274: 005556d5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2275: 009a2a08 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2276: 0098fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2277: 0098d1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2278: 008d0bb0 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2279: 009c64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2280: 0066aa75 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2280: 0066aa7d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2281: 00461df1 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2282: 00651239 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2283: 007f9b58 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2282: 00651241 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2283: 007f9b68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2284: 00480c7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2285: 00293e89 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2286: 0099f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2287: 00489731 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2288: 009c6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2289: 003d3f05 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2290: 0039dc09 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2291: 009c6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2292: 009c547e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2293: 0058d0d9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2293: 0058d0e1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2294: 003a3419 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2295: 009c5422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2296: 008eb120 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ule │ │ │ │ 2297: 009c6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2298: 005490f5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2298: 005490fd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2299: 009c5e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2300: 006a5cb5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2301: 0062d959 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2300: 006a5cbd 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2301: 0062d961 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2302: 009945bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2303: 0099bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2304: 0065ee21 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2304: 0065ee29 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2305: 00993a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2306: 009c6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2307: 00340b95 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2308: 0098d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2309: 003caf05 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2310: 0098d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2311: 0033eac5 68 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2312: 0099e43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2313: 008f5830 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_a_df │ │ │ │ - 2314: 0066dfe9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2314: 0066dff1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2315: 009c5482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ 2316: 008eb018 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ult │ │ │ │ - 2317: 0055aab9 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2317: 0055aac1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2318: 0099fec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2319: 009c67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2320: 00471e99 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2321: 0099b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2322: 008e1f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_s_w_ph │ │ │ │ - 2323: 005a5771 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2324: 0068e525 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2323: 005a5779 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2324: 0068e52d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2325: 00998374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2326: 009c5bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2327: 009c69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2328: 009c645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2329: 006481dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2329: 006481e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2330: 009c547a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2331: 0068d981 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2332: 0063d711 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2333: 006477f9 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2331: 0068d989 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2332: 0063d719 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2333: 00647801 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2334: 008e56e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf0 │ │ │ │ 2335: 009c737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2336: 008e5768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf1 │ │ │ │ 2337: 0099c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2338: 0099c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2339: 009c5382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2340: 0099eb84 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2341: 009c5e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2342: 009c6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2343: 009c7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2344: 009a0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2345: 009c6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2346: 00660f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2347: 00657671 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2348: 00616261 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2349: 00686831 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2350: 0063207d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2346: 00660f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2347: 00657679 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2348: 00616269 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2349: 00686839 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2350: 00632085 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2351: 009c648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2352: 0036495d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2353: 009c6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2354: 009c74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2355: 002954d9 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2356: 0044ffcd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2357: 003afa79 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2358: 0040ed41 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2359: 00282199 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2360: 00594b65 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2360: 00594b6d 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2361: 00849b74 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2362: 00991e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2363: 0099d68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2364: 00685c99 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2364: 00685ca1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2365: 009c7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2366: 003775b9 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2367: 0098f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2368: 002bc3a9 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2369: 009c5f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2370: 009c54f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2371: 009c64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2372: 0058d909 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2372: 0058d911 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2373: 0098e00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2374: 009c73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2375: 0098d3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2376: 0025c6cd 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2377: 0060b67d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2377: 0060b685 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2378: 00473c9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2379: 006758a5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2379: 006758ad 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2380: 009c7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2381: 009c747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2382: 003d6519 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2383: 009c585a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2384: 0058fb51 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2384: 0058fb59 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2385: 0033a489 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2386: 009c7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2387: 00468a39 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2388: 00998294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2389: 00405885 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2390: 009c7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2391: 009a0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2392: 009c6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2393: 00998984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2394: 00483a79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2395: 009c6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2396: 00281875 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2397: 0053fc5d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2398: 00595675 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2397: 0053fc65 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2398: 0059567d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2399: 009c58cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2400: 0099f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2401: 004141b1 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2402: 0041a069 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2403: 006ac83d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2403: 006ac845 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2404: 0045b509 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2405: 0053d965 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2405: 0053d96d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2406: 004a0295 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ole │ │ │ │ 2407: 009c63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2408: 0099463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2409: 008e4c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_ph │ │ │ │ 2410: 0098e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2411: 004bf4f1 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_u_df │ │ │ │ 2412: 009c6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2413: 0063d09d 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2413: 0063d0a5 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2414: 003d76f1 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2415: 002f6571 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2416: 0099fc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2417: 009c67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2418: 009974fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2419: 003e1bbd 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2420: 003aee59 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2421: 009966c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2422: 0099bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2423: 006920d9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2423: 006920e1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2424: 00991d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2425: 0049ff81 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_olt │ │ │ │ 2426: 00994aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2427: 009c62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2428: 009c638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2429: 009c561e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2430: 005f9e89 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2431: 0062d331 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2430: 005f9e91 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2431: 0062d339 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2432: 00489fb9 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2433: 0055db1d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2433: 0055db25 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2434: 0098f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2435: 004979d1 76 FUNC GLOBAL DEFAULT 12 helper_subuh_qb │ │ │ │ 2436: 009c6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2437: 0098a02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2438: 009c7a28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2439: 0063e8c9 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2439: 0063e8d1 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2440: 0099ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2441: 006400d9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2442: 0064c0a1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2441: 006400e1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2442: 0064c0a9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2443: 009c684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2444: 00571a4d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2444: 00571a55 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2445: 002b85e1 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2446: 009c70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2447: 009c5d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2448: 0061dc65 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2449: 0063fb99 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2448: 0061dc6d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2449: 0063fba1 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2450: 0046d4fd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2451: 003614c5 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2452: 0025b3bd 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2453: 0031d619 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2454: 004985ad 68 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbl │ │ │ │ - 2455: 004f714d 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ + 2455: 004f7155 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ 2456: 009c5106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2457: 009c50ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2458: 0047d01d 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2459: 008d0b00 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2460: 0069a2a9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2460: 0069a2b1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2461: 009c6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2462: 008d0b20 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2463: 00280d2d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2464: 00671ded 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2464: 00671df5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2465: 008d0b60 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2466: 0040af1d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2467: 008e89f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_cause │ │ │ │ 2468: 004985f1 70 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbr │ │ │ │ 2469: 00998db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2470: 006a2441 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2470: 006a2449 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2471: 0099088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2472: 00995fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2473: 003d3e95 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2474: 009945fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2475: 006193a1 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2475: 006193a9 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2476: 0099c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2477: 0048a801 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2478: 009a025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2479: 006ab0bd 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2479: 006ab0c5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2480: 00483849 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2481: 003f34d5 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2482: 00993010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2483: 0065f079 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2483: 0065f081 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2484: 009c5462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2485: 009c6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2486: 00497745 152 FUNC GLOBAL DEFAULT 12 helper_subq_s_ph │ │ │ │ 2487: 002f6c61 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2488: 00583c11 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2489: 006a2621 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2488: 00583c19 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2489: 006a2629 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2490: 004987a5 162 FUNC GLOBAL DEFAULT 12 helper_dpaq_s_w_ph │ │ │ │ 2491: 009935a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2492: 005bd019 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2492: 005bd021 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2493: 002fee15 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2494: 00457755 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2495: 003eada5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2496: 0052deb5 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2497: 0061c5ad 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2496: 0052debd 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2497: 0061c5b5 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2498: 002eb161 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2499: 0063e995 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2499: 0063e99d 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2500: 009c5050 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2501: 007e63d8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2501: 007e63e8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2502: 009c5460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2503: 00992790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2504: 009c6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2505: 00615029 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2506: 005473d5 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2505: 00615031 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2506: 005473dd 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2507: 00998954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2508: 0047fde1 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2509: 009c673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2510: 009c6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2511: 003de911 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2512: 0049780d 88 FUNC GLOBAL DEFAULT 12 helper_subu_ph │ │ │ │ 2513: 00999484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2514: 009c5b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2515: 008dbe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2516: 0098bfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2517: 009c70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2518: 0099db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2519: 00654cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2519: 00654cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2520: 003f1f65 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2521: 0099fc68 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2522: 003773ed 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2523: 004143ad 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2524: 009c59d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2525: 00672ecd 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2526: 006678c5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2525: 00672ed5 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2526: 006678cd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2527: 0025bff5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2528: 003bf5a1 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2529: 0068f941 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2529: 0068f949 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2530: 0098ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2531: 00994f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2532: 006680b1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2532: 006680b9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2533: 009971f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2534: 009c6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2535: 00994b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2536: 0098c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2537: 009c61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2538: 0099d46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2539: 009c5b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2540: 0099d75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2541: 00468ab9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2542: 009c6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2543: 009c5ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2544: 00659add 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2544: 00659ae5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2545: 00499c5d 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception_debug │ │ │ │ 2546: 009c69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2547: 003d3465 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2548: 0066c6dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2549: 0065e1b9 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2548: 0066c6e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2549: 0065e1c1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2550: 008dff74 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2551: 009c5638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2552: 00497865 136 FUNC GLOBAL DEFAULT 12 helper_subu_qb │ │ │ │ - 2553: 0067289d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2553: 006728a5 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2554: 009c6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2555: 004c6a05 270 FUNC GLOBAL DEFAULT 12 helper_msa_splat_df │ │ │ │ - 2556: 0062023d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2556: 00620245 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2557: 009c6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2558: 0058f811 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2559: 00563ddd 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2558: 0058f819 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2559: 00563de5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2560: 009c6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2561: 009c6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2562: 0058d60d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2563: 00540015 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2562: 0058d615 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2563: 0054001d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2564: 008a208c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2565: 00263425 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2566: 009a0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2567: 00461389 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2568: 005799f5 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2568: 005799fd 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2569: 002721e9 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2570: 008ee6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_biadd │ │ │ │ 2571: 008a28fc 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2572: 0033b0d1 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2573: 006544c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2574: 0055528d 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2573: 006544c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2574: 00555295 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2575: 00996c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2576: 0099d5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2577: 005a29d9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2577: 005a29e1 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2578: 003417c5 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2579: 009c7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2580: 008a9bb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2581: 008e9f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschedule │ │ │ │ 2582: 00997028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2583: 0098d31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2584: 0066b5c5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2585: 0068fe99 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2584: 0066b5cd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2585: 0068fea1 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2586: 0098ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2587: 009c5b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2588: 009a3790 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2589: 008a2cb4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2590: 003412b1 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2591: 00999904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2592: 008dcb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2593: 009c6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2594: 009c70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2595: 006629ed 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2596: 0058de59 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2595: 006629f5 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2596: 0058de61 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2597: 009c61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2598: 00222d41 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2599: 004b6d19 1468 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_b │ │ │ │ 2600: 009c5ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2601: 00648c69 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2601: 00648c71 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2602: 004b773d 224 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_d │ │ │ │ 2603: 0099ca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2604: 0098daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2605: 009c5b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2606: 009c6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2607: 004b72d5 744 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_h │ │ │ │ 2608: 009931d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2609: 008a9d98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2610: 003f34c1 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2611: 008a30d0 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2612: 008e497c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_s_ph │ │ │ │ 2613: 009895f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2614: 009c74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2615: 005974bd 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2615: 005974c5 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2616: 009c6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2617: 009c6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2618: 0025f7b5 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2619: 00294ac5 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2620: 008e5b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tchalt │ │ │ │ 2621: 009c5db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2622: 002549a1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2623: 00294d0d 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2624: 004b75bd 384 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_w │ │ │ │ 2625: 00293601 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2626: 0099eea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2627: 0099f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2628: 009c6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2629: 002582c9 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2630: 007e7ea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2630: 007e7eb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2631: 00482ddd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2632: 0099afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2633: 0052391d 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2634: 00654971 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2633: 00523925 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2634: 00654979 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2635: 009c61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2636: 0045c969 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2637: 00996f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2638: 00989d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2639: 009c6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2640: 009c67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2641: 009c705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2642: 008fb794 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_b │ │ │ │ 2643: 003afbb1 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2644: 0046ad99 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2645: 008f36ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2646: 00990064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ 2647: 008fb608 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_d │ │ │ │ - 2648: 005cfd29 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2648: 005cfd31 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2649: 0098e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2650: 0099e5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2651: 009c5f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2652: 008fb710 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_h │ │ │ │ 2653: 002fb8bd 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2654: 009c6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2655: 009c6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2656: 0036b069 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2657: 009c5508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2658: 009928a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2659: 0062ea9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2659: 0062eaa5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2660: 002eca09 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2661: 009c52a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2662: 002c0921 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2663: 009c6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2664: 00482441 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2665: 005c78b5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2666: 0067c8cd 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2665: 005c78bd 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2666: 0067c8d5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2667: 009c74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2668: 009c6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2669: 008fb68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_w │ │ │ │ 2670: 0098cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2671: 006ac8a5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2671: 006ac8ad 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2672: 008df5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2673: 005f7989 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2673: 005f7991 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2674: 0099df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2675: 009c5566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2676: 00537a55 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2676: 00537a5d 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2677: 009c551a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2678: 009c65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2679: 00299281 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2680: 007f9b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2680: 007f9b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2681: 009c5c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2682: 0098d29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2683: 003e0dfd 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2684: 003a22c9 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2685: 00642d09 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2685: 00642d11 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2686: 002581e1 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2687: 005464f9 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2687: 00546501 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2688: 0099bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2689: 00991434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2690: 00616015 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2690: 0061601d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2691: 009c6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2692: 003bf97d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2693: 00340b21 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2694: 009a0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2695: 0068ebf1 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2696: 0066ff61 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2695: 0068ebf9 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2696: 0066ff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2697: 0098b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2698: 005f6981 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2699: 005aed19 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2698: 005f6989 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2699: 005aed21 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2700: 003765dd 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2701: 0098af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2702: 0099492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2703: 0062bb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2703: 0062bb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2704: 008a20e4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2705: 006aea59 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2705: 006aea61 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2706: 0099b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2707: 0027f895 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2708: 009c6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2709: 009c6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2710: 0047fae5 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2711: 00998a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2712: 008f4390 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_u_df │ │ │ │ 2713: 00993170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2714: 006ae465 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2714: 006ae46d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2715: 009932f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2716: 005188b9 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2716: 005188c1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2717: 003c9cbd 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2718: 0048ec21 236 FUNC GLOBAL DEFAULT 12 helper_mftc0_configx │ │ │ │ 2719: 003ecd61 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2720: 00581d4d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2720: 00581d55 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2721: 008dd424 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2722: 0031a3c9 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2723: 008de840 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2724: 0066000d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2724: 00660015 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2725: 008a24d4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2726: 00994e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2727: 009c6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2728: 006b04b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2729: 005f9145 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2728: 006b04bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2729: 005f914d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2730: 00280dcd 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2731: 009c6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2732: 008a2f14 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2733: 00990134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2734: 009c55dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2735: 009c576e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2736: 0099bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2737: 0064dbd5 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2737: 0064dbdd 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2738: 009c6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2739: 0099ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2740: 008f4288 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_u_df │ │ │ │ 2741: 009c4898 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2742: 002e3869 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2743: 00651629 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2743: 00651631 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2744: 0099d56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2745: 009c64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2746: 009c666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2747: 0099ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2748: 0099feec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2749: 00674cd9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2749: 00674ce1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ 2750: 0048c6c1 84 FUNC GLOBAL DEFAULT 12 cpu_mips_clock_init │ │ │ │ - 2751: 00657c4d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2751: 00657c55 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2752: 009c6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2753: 00996db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2754: 006ac1b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2755: 006312ad 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2754: 006ac1bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2755: 006312b5 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2756: 003cf509 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2757: 0059e749 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2758: 0059ebb1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2759: 006662e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2757: 0059e751 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2758: 0059ebb9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2759: 006662f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2760: 009c6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2761: 0037cee1 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2762: 009c6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2763: 00666541 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2763: 00666549 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2764: 00374ff1 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2765: 008e8864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschefback │ │ │ │ 2766: 003b0ac5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2767: 0098b140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2768: 00990454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2769: 0098dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2770: 009c601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 2771: 008e3c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_w │ │ │ │ - 2772: 0068fcb5 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2773: 006b3b51 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2774: 00668c71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2775: 006a7081 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2776: 00536d9d 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2772: 0068fcbd 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2773: 006b3b59 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2774: 00668c79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2775: 006a7089 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2776: 00536da5 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2777: 009c696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2778: 00992ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2779: 0060af15 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2779: 0060af1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2780: 004640ad 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2781: 0047fc11 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2782: 009c559c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2783: 0098a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2784: 008a240c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2785: 0025702d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2786: 009894e4 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2787: 009c5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2788: 009973fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2789: 009c6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2790: 009a0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ - 2791: 0063b199 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2791: 0063b1a1 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2792: 0099ffb0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2793: 003f4825 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2794: 00676e59 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2794: 00676e61 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2795: 009c705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2796: 00645039 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2796: 00645041 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2797: 003f2179 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2798: 00606c69 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2798: 00606c71 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2799: 0099c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2800: 002bbdfd 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2801: 0059e9f5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2802: 00694255 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2801: 0059e9fd 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2802: 0069425d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2803: 0099b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2804: 008a34d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2805: 0031d675 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2806: 0042f8c9 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2807: 0098fff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2808: 003d4ccd 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2809: 0098f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2810: 0051b3e1 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2810: 0051b3e9 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2811: 0098cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2812: 0099bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2813: 00470f49 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2814: 009c5d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2815: 00291ab5 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2816: 0098933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2817: 00989754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2818: 00680031 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2819: 0053e06d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2818: 00680039 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2819: 0053e075 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2820: 009c69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2821: 0099fc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2822: 009c66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2823: 0098f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2824: 00993240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2825: 009c5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2826: 0098b190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2827: 0060b31d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2827: 0060b325 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2828: 009c510a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2829: 009c6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2830: 009c685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2831: 003d441d 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2832: 0099e55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2833: 00992db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2834: 00679f5d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2834: 00679f65 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2835: 0099a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2836: 0098b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2837: 00999ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2838: 009c5ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2839: 0059e035 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2840: 0060ea3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2839: 0059e03d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2840: 0060ea45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2841: 004a8285 128 FUNC GLOBAL DEFAULT 12 helper_psllh │ │ │ │ 2842: 009c59c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2843: 009c553e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2844: 0041513d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2845: 009c646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2846: 0029e38d 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2847: 006573e5 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2848: 0065dafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2847: 006573ed 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2848: 0065db05 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2849: 009c5d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2850: 002583b9 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2851: 005a0c5d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2851: 005a0c65 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2852: 008e3b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_ph │ │ │ │ - 2853: 00638849 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2853: 00638851 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2854: 00999034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2855: 00684ba1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2855: 00684ba9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2856: 0049311d 72 FUNC GLOBAL DEFAULT 12 cpu_mips_irq_init_cpu │ │ │ │ 2857: 00990434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2858: 002600ed 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2859: 002c10d1 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2860: 00998164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2861: 0047ffd1 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2862: 004a8241 24 FUNC GLOBAL DEFAULT 12 helper_psllw │ │ │ │ 2863: 0098dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2864: 00656c95 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2864: 00656c9d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2865: 0099bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2866: 00579095 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2866: 0057909d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2867: 0098fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2868: 008e413c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_ph │ │ │ │ 2869: 009c5682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2870: 0065c325 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2871: 0069ed31 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2870: 0065c32d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2871: 0069ed39 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2872: 00441849 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2873: 009c73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2874: 00998e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2875: 003dcb61 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2876: 0098b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2877: 007f9b6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2877: 007f9b7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2878: 008d84bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2879: 009c599e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2880: 008de9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2881: 005f91fd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2881: 005f9205 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2882: 0026dd71 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2883: 002930a9 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2884: 0050e785 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2884: 0050e78d 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2885: 00263ead 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2886: 005951b9 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2886: 005951c1 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2887: 0046a909 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2888: 0048103d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2889: 00422941 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2890: 00536c05 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2890: 00536c0d 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2891: 008e3a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_qb │ │ │ │ - 2892: 00580b8d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2892: 00580b95 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2893: 009c709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2894: 0099deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2895: 008e5660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpecontrol │ │ │ │ 2896: 008d7c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2897: 009934b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2898: 0046e929 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2899: 0068a081 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2899: 0068a089 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2900: 00376b19 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2901: 009c6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2902: 006472cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2902: 006472d5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2903: 00241c65 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2904: 0063fd69 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2904: 0063fd71 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2905: 00339e01 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2906: 009c524c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2907: 00250631 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2908: 009c5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2909: 009c6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2910: 00576335 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2910: 0057633d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2911: 0099dd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2912: 009c707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2913: 009c5840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2914: 00579379 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2914: 00579381 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2915: 0098ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2916: 008fdaa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_b │ │ │ │ 2917: 0099f6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 2918: 008fd918 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_d │ │ │ │ - 2919: 0063c3c5 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2919: 0063c3cd 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2920: 003752b1 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2921: 0066b941 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2921: 0066b949 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2922: 0036ec51 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2923: 009c651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2924: 009911c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2925: 008fda20 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_h │ │ │ │ 2926: 009c74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2927: 009c69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2928: 004a7621 136 FUNC GLOBAL DEFAULT 12 helper_psubsb │ │ │ │ 2929: 009967a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2930: 00692271 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2930: 00692279 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2931: 009c7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2932: 009c5d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2933: 0099ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2934: 00436ab9 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2935: 009c6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2936: 008e5030 132 OBJECT GLOBAL DEFAULT 24 helper_info_addsc │ │ │ │ 2937: 009c6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2938: 00990144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2939: 0058f585 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2939: 0058f58d 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2940: 009c56e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2941: 004a7739 144 FUNC GLOBAL DEFAULT 12 helper_psubsh │ │ │ │ 2942: 009c6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2943: 0099f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2944: 00276c15 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2945: 00663119 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2945: 00663121 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2946: 009c58fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2947: 00995ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2948: 009a0f44 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2949: 009c67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2950: 00555e59 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2950: 00555e61 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2951: 008fd99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_w │ │ │ │ 2952: 00992bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2953: 008a9b68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2954: 00265101 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2955: 009c5686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2956: 009c56c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2957: 008f283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_ps │ │ │ │ 2958: 009981f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2959: 009c5cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2960: 009c600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2961: 008d5a5c 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2962: 0099bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2963: 009c5e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2964: 00691b99 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2964: 00691ba1 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2965: 0045d17d 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2966: 00649141 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2966: 00649149 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2967: 009c6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2968: 00999584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2969: 00337c35 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2970: 0098a15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2971: 00663b09 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2971: 00663b11 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2972: 0098ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2973: 004c8da5 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_df │ │ │ │ 2974: 008d08ec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2975: 009c506b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2976: 00998674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2977: 008dbf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2978: 006af5e9 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2979: 006abd61 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2980: 005241b9 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2978: 006af5f1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2979: 006abd69 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2980: 005241c1 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2981: 0099a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2982: 00994ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2983: 00991e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2984: 006428f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2984: 006428f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2985: 009c64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2986: 00898424 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2987: 00538f71 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2987: 00538f79 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2988: 00993b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2989: 0066e3b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2990: 00615481 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2991: 005f5271 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2989: 0066e3c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2990: 00615489 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2991: 005f5279 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2992: 0098abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2993: 003cb561 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2994: 0066c915 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2994: 0066c91d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2995: 003384b5 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2996: 006670dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2996: 006670e5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2997: 00994e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ 2998: 0048e879 188 FUNC GLOBAL DEFAULT 12 helper_mtc0_status │ │ │ │ - 2999: 0060c631 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2999: 0060c639 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ 3000: 008f1e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_d │ │ │ │ - 3001: 005401a5 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3002: 006086b1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3001: 005401ad 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3002: 006086b9 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3003: 0099466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3004: 0099fbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3005: 0065062d 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3005: 00650635 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3006: 00486615 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3007: 0098a26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3008: 00996c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3009: 009c637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ - 3010: 0062bbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3010: 0062bbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3011: 009c5814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3012: 008f58b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_df │ │ │ │ 3013: 009c716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3014: 0099f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3015: 00998bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3016: 0065ea59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3017: 0054e1fd 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3016: 0065ea61 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3017: 0054e205 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3018: 0098ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3019: 006846d9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3019: 006846e1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3020: 009974cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3021: 009c60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3022: 009c6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3023: 009a0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3024: 008f08c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_s │ │ │ │ 3025: 0099a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3026: 00412795 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3027: 006877bd 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3028: 0069b8d9 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3027: 006877c5 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3028: 0069b8e1 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3029: 00996368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3030: 0098c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3031: 009c5051 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3032: 0098b8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3033: 006ad5f9 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3033: 006ad601 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3034: 009c5ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3035: 0048e07d 308 FUNC GLOBAL DEFAULT 12 helper_mttc0_tchalt │ │ │ │ - 3036: 00666631 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3037: 00548c49 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3036: 00666639 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3037: 00548c51 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3038: 009c6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3039: 0099f730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3040: 002b3971 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3041: 009c5a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3042: 004810e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3043: 00673ef1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3044: 0068fe41 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3043: 00673ef9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3044: 0068fe49 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3045: 009c5b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3046: 0099c49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3047: 00338c01 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3048: 005829bd 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3048: 005829c5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3049: 008dcbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3050: 0052a529 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3050: 0052a531 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3051: 00993040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3052: 009c62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3053: 00989674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3054: 00999d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3055: 00231951 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3056: 009c7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3057: 0061532d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3058: 00688e35 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3059: 005802a1 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3057: 00615335 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3058: 00688e3d 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3059: 005802a9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3060: 009c5ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3061: 009c5944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3062: 006914d5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3062: 006914dd 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3063: 00479821 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3064: 006ae4f5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3064: 006ae4fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3065: 0099be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3066: 00607d05 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3067: 0055dcb9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3066: 00607d0d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3067: 0055dcc1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3068: 008f7abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ldi_df │ │ │ │ 3069: 009c7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3070: 009c6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3071: 00554f85 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3071: 00554f8d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3072: 00993c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3073: 006a55a1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3073: 006a55a9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3074: 00440b3d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3075: 009c4d84 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3076: 009c58dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3077: 0057a11d 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3077: 0057a125 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3078: 009c6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3079: 00473c1d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3080: 00996138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3081: 004b8799 738 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_b │ │ │ │ 3082: 0027ce31 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3083: 0045a44d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3084: 0099c84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3085: 004b8cd5 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_d │ │ │ │ 3086: 00261e19 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3087: 009c52c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3088: 00654e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3088: 00654e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3089: 00990304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3090: 009c663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3091: 004ae089 614 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_b │ │ │ │ 3092: 004b8a7d 386 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_h │ │ │ │ 3093: 008f56a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcor_df │ │ │ │ - 3094: 006786ed 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3094: 006786f5 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ 3095: 004ae491 162 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_d │ │ │ │ - 3096: 0061ec25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3096: 0061ec2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3097: 00461f05 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3098: 008e665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entryhi │ │ │ │ 3099: 00993dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3100: 004ae2f1 268 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_h │ │ │ │ 3101: 009c54f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3102: 0064d97d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3103: 00597119 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3104: 00674649 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3102: 0064d985 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3103: 00597121 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3104: 00674651 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3105: 008ff0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bsel_v │ │ │ │ - 3106: 004d968d 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3107: 00638009 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3106: 004d9695 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3107: 00638011 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3108: 0025fe5d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3109: 00418521 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3110: 004b8c01 212 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_w │ │ │ │ 3111: 00994f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3112: 0098e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3113: 0048afa9 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3114: 009c63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3115: 009c5786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3116: 0061c8b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3117: 0066c05d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3118: 0063a3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3116: 0061c8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3117: 0066c065 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3118: 0063a3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3119: 0084e4d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3120: 008ffa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_b │ │ │ │ 3121: 009c6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3122: 002f427d 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3123: 004ae3fd 148 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_w │ │ │ │ 3124: 008ff88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_d │ │ │ │ 3125: 009907f4 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3126: 0098c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3127: 005f56a5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3127: 005f56ad 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3128: 009c579e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3129: 006646f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3129: 006646fd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ 3130: 008e13dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthlip │ │ │ │ - 3131: 0060efdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3132: 005498b9 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3131: 0060efe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3132: 005498c1 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3133: 008ff994 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_h │ │ │ │ - 3134: 00597f51 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3134: 00597f59 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3135: 0089fd14 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3136: 00996a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3137: 008e50b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_addwc │ │ │ │ 3138: 009c7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3139: 002258f9 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3140: 0042268d 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3141: 0098e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3149,117 +3149,117 @@ │ │ │ │ 3145: 0098ea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3146: 0098d85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3147: 009c7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3148: 008df524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3149: 009c5394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3150: 009c51c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ 3151: 008f661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cfcmsa │ │ │ │ - 3152: 0060e76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3152: 0060e775 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3153: 003b7a35 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3154: 00998bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3155: 009c71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3156: 0098a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3157: 009c6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3158: 0098b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3159: 008ff910 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_w │ │ │ │ 3160: 009c7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3161: 0059ea49 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3161: 0059ea51 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3162: 003e7dbd 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3163: 006160d9 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3164: 005afa39 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3163: 006160e1 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3164: 005afa41 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3165: 0098b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3166: 009c6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3167: 00992de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3168: 009a05b4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3169: 00662831 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3169: 00662839 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3170: 003f7745 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3171: 009c69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3172: 009c5e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3173: 009c611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3174: 009c7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3175: 00900058 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3176: 0065a74d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3176: 0065a755 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3177: 0099e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3178: 00555225 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3179: 0064e329 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3180: 0064ff11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3178: 0055522d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3179: 0064e331 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3180: 0064ff19 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3181: 0099b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3182: 009928b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3183: 00595139 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3183: 00595141 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3184: 009c6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3185: 008a21a0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3186: 0098fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3187: 009c65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3188: 0024ca69 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3189: 006502bd 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3189: 006502c5 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3190: 0098f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3191: 0068bbe9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3191: 0068bbf1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3192: 00260c61 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ 3193: 004a6585 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_saf │ │ │ │ - 3194: 0066e6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3194: 0066e6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3195: 008dd4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3196: 006661f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3196: 00666201 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3197: 008de8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3198: 0042d449 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3199: 00406e35 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3200: 009c64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3201: 009c6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3202: 0060c7cd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3203: 0055dfed 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3202: 0060c7d5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3203: 0055dff5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3204: 009c6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3205: 0099f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3206: 009c7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3207: 00995e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3208: 003a7069 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3209: 0084d164 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3210: 009956ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3211: 0068e081 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3211: 0068e089 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3212: 009c5a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3213: 00993600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ 3214: 008f1d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_d │ │ │ │ - 3215: 00664da5 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3215: 00664dad 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3216: 009a37a0 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3217: 004028f5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3218: 0033b375 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3219: 009c5d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3220: 004f70b9 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ - 3221: 005fe285 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3220: 004f70c1 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ + 3221: 005fe28d 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3222: 0040ec1d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3223: 0098fa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3224: 008f7510 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srari_df │ │ │ │ 3225: 009c728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3226: 003dfb21 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3227: 00890938 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3228: 008f07c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_s │ │ │ │ 3229: 003c0a9d 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3230: 00655e05 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3231: 0065da49 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3230: 00655e0d 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3231: 0065da51 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3232: 0028e7e9 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3233: 006956f5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3233: 006956fd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3234: 003354d5 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3235: 009c74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3236: 0045a3c5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3237: 0098f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3238: 0063e7dd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3239: 0050178d 102 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ - 3240: 00614f21 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3241: 005fad41 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3238: 0063e7e5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3239: 00501795 102 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ + 3240: 00614f29 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3241: 005fad49 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3242: 0048410d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3243: 003ebe09 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3244: 00456a65 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3245: 009c59dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3246: 006032e9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3246: 006032f1 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3247: 009a0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3248: 0061f7e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3249: 0063a115 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3250: 0069c731 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3251: 00556725 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3248: 0061f7e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3249: 0063a11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3250: 0069c739 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3251: 0055672d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3252: 0045ce85 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3253: 0043e6ed 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3254: 00681139 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3254: 00681141 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3255: 00256591 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3256: 0099a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3257: 009c7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3258: 009c5828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3259: 008a1d70 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3260: 009c71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3261: 009c7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ @@ -3267,251 +3267,251 @@ │ │ │ │ 3263: 009c7a29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3264: 009c534a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3265: 00455315 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3266: 009c740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3267: 009c50e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3268: 009913f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3269: 0099cdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3270: 005723c5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3270: 005723cd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3271: 008d03a0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3272: 004917a9 284 FUNC GLOBAL DEFAULT 12 r4k_invalidate_tlb │ │ │ │ 3273: 00414925 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3274: 006848e1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3274: 006848e9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3275: 003770ad 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3276: 00250ed9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3277: 006a053d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3277: 006a0545 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3278: 009c576c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3279: 006ac691 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3279: 006ac699 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3280: 0099f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3281: 009c5d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3282: 00298115 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3283: 009c6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3284: 00340bed 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3285: 009c52fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3286: 005a0331 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3286: 005a0339 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3287: 009c7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3288: 00488e49 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3289: 009c60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3290: 009c5b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3291: 0099f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3292: 009897a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3293: 009c6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3294: 00671679 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3295: 00603d7d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3296: 005c2cf5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3294: 00671681 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3295: 00603d85 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3296: 005c2cfd 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3297: 003a26b5 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3298: 003f3c05 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3299: 009c5011 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3300: 00594e75 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3301: 00650001 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3302: 0068e3d5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3303: 006538a5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3300: 00594e7d 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3301: 00650009 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3302: 0068e3dd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3303: 006538ad 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3304: 009c65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3305: 006452f1 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3305: 006452f9 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3306: 0098d3fc 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3307: 002b1fd5 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3308: 009c53a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3309: 0068e031 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3310: 0058945d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3311: 00662999 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3309: 0068e039 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3310: 00589465 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3311: 006629a1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3312: 009c6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3313: 00998174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3314: 00993d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3315: 0053b9a5 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3315: 0053b9ad 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3316: 009c6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3317: 009c7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3318: 00664465 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3318: 0066446d 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3319: 00478795 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3320: 0066115d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3321: 0063da31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3320: 00661165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3321: 0063da39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3322: 0043ac5d 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3323: 009c5c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3324: 0098deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3325: 0060e8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3325: 0060e8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3326: 002bea09 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3327: 0098f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3328: 0098b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3329: 0068f199 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3329: 0068f1a1 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3330: 0099515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3331: 009c631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3332: 009c638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3333: 00691e09 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3333: 00691e11 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3334: 0048e1b1 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tccontext │ │ │ │ 3335: 003e943d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3336: 008dea50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3337: 0033fc3d 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3338: 0098d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3339: 00519079 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3339: 00519081 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3340: 009c6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3341: 008e6f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_framemask │ │ │ │ 3342: 0099f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3343: 003e8b3d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3344: 004802f1 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3345: 009a0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3346: 00607951 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3346: 00607959 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3347: 00995360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3348: 009c590e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3349: 0089a620 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3350: 00993f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3351: 008d06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3352: 0046df81 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3353: 009c5efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3354: 006041a5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3354: 006041ad 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3355: 00373ed9 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3356: 0098c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3357: 0098cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3358: 009c7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3359: 009c5f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3360: 009c6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3361: 0067fb6d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3361: 0067fb75 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3362: 003e4fad 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3363: 009c5d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3364: 008e55dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_mvpcontrol │ │ │ │ 3365: 009c5abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3366: 00637399 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3366: 006373a1 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3367: 0045a335 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3368: 008f0ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3369: 0099ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3370: 0099d50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3371: 004a66d5 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_seq │ │ │ │ 3372: 009c6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3373: 0033c87d 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3374: 0042c10d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3375: 0054e5c1 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3375: 0054e5c9 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3376: 009c5ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3377: 0057136d 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3377: 00571375 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3378: 009c5e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3379: 002eb481 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3380: 00406579 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3381: 009c5300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3382: 0069a8ad 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3382: 0069a8b5 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3383: 00992a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3384: 0069f535 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3385: 00666ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3384: 0069f53d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3385: 00666bb1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3386: 009c68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3387: 0042d4d1 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3388: 0060b0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3388: 0060b0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3389: 009c5a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3390: 005f59b1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3390: 005f59b9 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3391: 0098d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3392: 00992ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3393: 009a05a0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3394: 009c702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3395: 008e1a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitrev │ │ │ │ 3396: 00499289 60 FUNC GLOBAL DEFAULT 12 helper_cmp_lt_ph │ │ │ │ 3397: 008ef950 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3398: 009c5b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3399: 0063dde1 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3400: 005297e1 384 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3399: 0063dde9 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3400: 005297e9 384 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3401: 0033b025 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3402: 00671b45 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3402: 00671b4d 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3403: 00232295 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3404: 00998424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3405: 00458c21 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3406: 0098a2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3407: 009c54b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3408: 009c7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3409: 009c6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3410: 00666e19 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3410: 00666e21 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3411: 0098a0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3412: 009c58ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3413: 009986d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3414: 006522ad 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3414: 006522b5 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3415: 00232349 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3416: 003c5ae5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3417: 002c0ec5 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3418: 0098bf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3419: 003ff519 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3420: 0062f859 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3421: 00556c71 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3422: 006197d9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3420: 0062f861 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3421: 00556c79 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3422: 006197e1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3423: 009c6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3424: 008da3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3425: 009970f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3426: 0098ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3427: 009c57b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3428: 008a3788 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3429: 00685b05 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3429: 00685b0d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3430: 00437d4d 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3431: 00225009 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3432: 00396931 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3433: 0068520d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3434: 00501935 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ - 3435: 00627401 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3433: 00685215 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3434: 0050193d 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ + 3435: 00627409 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3436: 008d9f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3437: 00330ba5 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3438: 004799c5 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3439: 0060e3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3439: 0060e3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3440: 004129d1 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3441: 009c6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3442: 006a2349 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3442: 006a2351 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3443: 009c6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3444: 0040e1e1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3445: 00999a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3446: 002257f5 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3447: 0055fb85 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3447: 0055fb8d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3448: 0033a371 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3449: 0060f1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3449: 0060f201 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3450: 0048d5d5 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschefback │ │ │ │ 3451: 0098af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3452: 004829dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3453: 00524459 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3454: 005575f9 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3455: 007cd6a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3453: 00524461 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3454: 00557601 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3455: 007cd6b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3456: 009c6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3457: 0060cf5d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3457: 0060cf65 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3458: 009c7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3459: 009c57ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3460: 00548139 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3461: 005433d1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3462: 007cd698 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ - 3463: 00523061 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3460: 00548141 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3461: 005433d9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3462: 007cd6a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3463: 00523069 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3464: 009c6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3465: 0099a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3466: 0098d1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3467: 00556a7d 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3467: 00556a85 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3468: 00992d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3469: 00256461 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3470: 00641471 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3470: 00641479 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3471: 003f283d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3472: 00475299 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3473: 0039c24d 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3474: 00996908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3475: 009c5c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3476: 006820d1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3476: 006820d9 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3477: 003b0b05 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3478: 002876d1 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3479: 009c6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3480: 0099c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3481: 0061a9a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3481: 0061a9b1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3482: 003738f1 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3483: 003f5231 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3484: 00657321 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3484: 00657329 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3485: 0040f789 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3486: 005477ad 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3486: 005477b5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3487: 009c50a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3488: 009b54d4 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3489: 009c578a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3490: 0066b4f9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3491: 004d9821 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ - 3492: 0056a555 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3490: 0066b501 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3491: 004d9829 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ + 3492: 0056a55d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3493: 009966b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3494: 0047fcf1 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3495: 0065ed01 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3495: 0065ed09 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3496: 0090712c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3497: 00695215 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3497: 0069521d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3498: 009c52e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3499: 009c69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3500: 0068f869 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3500: 0068f871 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3501: 0048be85 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg0_to_phys │ │ │ │ 3502: 009c706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3503: 0099d3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3504: 00295219 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3505: 0025c669 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3506: 006963cd 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3506: 006963d5 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3507: 009c5b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3508: 0098c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3509: 009c518e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3510: 009c65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3511: 0044d5bd 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3512: 009c67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3513: 009c6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3520,192 +3520,192 @@ │ │ │ │ 3516: 009c5520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3517: 009c665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3518: 009c719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3519: 0099d4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3520: 003e1dad 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3521: 00480de9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ 3522: 008f220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_d │ │ │ │ - 3523: 005bd04d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3524: 006807f9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3523: 005bd055 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3524: 00680801 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3525: 009022c8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3526: 009c6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3527: 008a2cfc 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3528: 0099acc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3529: 009c53f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3530: 0099cce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3531: 0099dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3532: 009c53f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3533: 006844f1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3533: 006844f9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3534: 008f25a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_l │ │ │ │ 3535: 00467c81 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3536: 009c679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3537: 009c5f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3538: 0099d57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3539: 00998724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3540: 009c6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3541: 002c1db1 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3542: 0098a49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3543: 0069bb39 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3543: 0069bb41 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3544: 00996e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3545: 003d9461 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ 3546: 008f24a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_w │ │ │ │ - 3547: 00577305 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3547: 0057730d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3548: 009c529e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3549: 005e56f5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3549: 005e56fd 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3550: 002824bd 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3551: 0099a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3552: 0098bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3553: 0098da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3554: 00994f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3555: 0048d1ed 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcstatus │ │ │ │ 3556: 0047531d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3557: 00686601 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3558: 0063e9a5 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3557: 00686609 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3558: 0063e9ad 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3559: 009c540c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3560: 00403b0d 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3561: 0055df69 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3561: 0055df71 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3562: 0098ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3563: 009c7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3564: 00542bb9 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3564: 00542bc1 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3565: 0047fe45 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3566: 009c6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3567: 0046e5d5 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3568: 006a637d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3568: 006a6385 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3569: 0025fcc9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3570: 0099afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3571: 009c69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3572: 00626e1d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3572: 00626e25 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3573: 009c53ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3574: 002bcd59 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3575: 003bbf95 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3576: 009c5f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3577: 00625275 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3577: 0062527d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3578: 00346ae5 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3579: 00697fd9 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3579: 00697fe1 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3580: 0098fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3581: 00645075 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3581: 0064507d 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3582: 00403c39 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3583: 0099f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3584: 006adeb1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3584: 006adeb9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3585: 009c5c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3586: 0040bf91 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3587: 002323e5 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3588: 009c7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3589: 00680839 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3589: 00680841 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3590: 0048b289 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3591: 0067110d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3591: 00671115 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3592: 00415b39 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3593: 0029e409 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3594: 009c7a24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3595: 009c7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3596: 00669291 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3596: 00669299 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3597: 0089fd38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3598: 0099ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3599: 008a1da8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3600: 008a1c58 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3601: 009c6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3602: 00242665 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3603: 0063759d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3603: 006375a5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3604: 0098cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3605: 0098e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3606: 009c5b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3607: 005f7645 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3608: 00625ca5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3607: 005f764d 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3608: 00625cad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3609: 009a03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3610: 00999464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3611: 0084cf2c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3612: 009c6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3613: 00654665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3613: 0065466d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3614: 009c546c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3615: 002ead09 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3616: 0069e7e9 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3616: 0069e7f1 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3617: 0046bdad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3618: 009c6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3619: 008f9bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_b │ │ │ │ 3620: 008f9a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_d │ │ │ │ 3621: 0099f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3622: 0099af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3623: 006107d9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3623: 006107e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3624: 003cb085 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3625: 0098a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ 3626: 008f9b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_h │ │ │ │ - 3627: 0065ef11 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3627: 0065ef19 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3628: 0046f1a1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3629: 009c6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3630: 0046bd51 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3631: 008a1dd4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3632: 009c5ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3633: 0099480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3634: 0099f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3635: 0064e1dd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3635: 0064e1e5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3636: 0029492d 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3637: 0098d35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3638: 00998634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3639: 009c55a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3640: 009979fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3641: 009c7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3642: 005740a1 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3642: 005740a9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3643: 0047a161 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3644: 00993ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3645: 008f9ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_w │ │ │ │ 3646: 003fc861 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3647: 008a1e3c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3648: 008f262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_l │ │ │ │ 3649: 009c7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3650: 009c7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3651: 00999fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3652: 006a5579 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3652: 006a5581 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3653: 0098a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3654: 00421af5 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3655: 008f0c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_s │ │ │ │ 3656: 00496f05 372 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_write_register │ │ │ │ 3657: 009c64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3658: 00524101 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3659: 00655315 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3658: 00524109 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3659: 0065531d 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3660: 009c6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3661: 009c6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3662: 008f2524 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_w │ │ │ │ 3663: 004811d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3664: 009c7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3665: 005f4c79 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3665: 005f4c81 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3666: 00997a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3667: 006ac05d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3667: 006ac065 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3668: 0098dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3669: 003bdc31 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3670: 009c68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3671: 009c6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3672: 009c6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3673: 00498f75 52 FUNC GLOBAL DEFAULT 12 helper_mulq_s_w │ │ │ │ 3674: 0049c571 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_d │ │ │ │ 3675: 0099c89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3676: 004a7515 136 FUNC GLOBAL DEFAULT 12 helper_paddb │ │ │ │ 3677: 009c749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3678: 009c55e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3679: 009c5912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3680: 0061bf69 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3680: 0061bf71 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3681: 0048b755 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3682: 00334e21 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3683: 009c6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3684: 009c565e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3685: 0099ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3686: 004a759d 120 FUNC GLOBAL DEFAULT 12 helper_paddh │ │ │ │ 3687: 0099c70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3688: 008dbf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3689: 0099ec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3690: 004a69b1 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sle │ │ │ │ - 3691: 00670895 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3691: 0067089d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3692: 008f46a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_flog2_df │ │ │ │ - 3693: 00535465 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3694: 0063a151 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3693: 0053546d 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3694: 0063a159 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3695: 009c5bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3696: 009903a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3697: 0049c659 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_s │ │ │ │ - 3698: 00613be1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3698: 00613be9 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3699: 0098f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3700: 0060bad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3700: 0060bae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3701: 009c5f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3702: 009c5a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3703: 004753a5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3704: 003e1015 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3705: 009928e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3706: 004a7615 10 FUNC GLOBAL DEFAULT 12 helper_paddw │ │ │ │ 3707: 0030c1bd 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ @@ -3714,159 +3714,159 @@ │ │ │ │ 3710: 0099fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3711: 0098fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3712: 008dab68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3713: 009c6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3714: 009c7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3715: 00991844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3716: 0099e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3717: 00644b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3717: 00644b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3718: 0025d41d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3719: 009c5eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3720: 0098de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3721: 0031cb69 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3722: 004705f9 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3723: 009c57b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3724: 009897b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3725: 009912d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3726: 0098a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3727: 009c5c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3728: 00264c01 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3729: 009c722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3730: 0033d15d 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3731: 00597e65 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3731: 00597e6d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3732: 009c69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3733: 00999434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3734: 0053e305 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3734: 0053e30d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3735: 0098c154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3736: 00993310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3737: 0099471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3738: 004c7365 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcle_df │ │ │ │ 3739: 009c54f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3740: 00900050 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3741: 005fbe25 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3741: 005fbe2d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3742: 00995e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3743: 009913c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3744: 00462a2d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3745: 009a0f54 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3746: 009c68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3747: 00996548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3748: 005469a9 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3749: 0059f051 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3750: 0069ed15 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3748: 005469b1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3749: 0059f059 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3750: 0069ed1d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3751: 008f6598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcaf_df │ │ │ │ 3752: 0043eae5 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3753: 0047fc81 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3754: 0060b005 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3754: 0060b00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3755: 0098e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3756: 0099bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3757: 004820ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3758: 00283165 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3759: 002f518d 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3760: 00653321 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3760: 00653329 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3761: 00314729 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3762: 0099cde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ - 3763: 007f2048 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ + 3763: 007f2058 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ 3764: 009905b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3765: 0099c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3766: 002565a5 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3767: 00995f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3768: 00993570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3769: 008a2e10 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3770: 004a6f0d 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sne │ │ │ │ 3771: 009c6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3772: 00486e2d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3773: 0043692d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3774: 006493e1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3774: 006493e9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3775: 0048d145 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf0 │ │ │ │ 3776: 0025ee91 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3777: 009c6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3778: 0048d155 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf1 │ │ │ │ 3779: 009c6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3780: 0044182d 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3781: 009c5f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3782: 009964c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3783: 0099a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3784: 00990254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3785: 0098ca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3786: 009c6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ 3787: 00497b35 18 FUNC GLOBAL DEFAULT 12 helper_precr_sra_ph_w │ │ │ │ - 3788: 00642ecd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3788: 00642ed5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3789: 009c6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3790: 0069f9a9 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3790: 0069f9b1 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3791: 009c703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3792: 00996068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3793: 0099ad84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3794: 008daae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3795: 0098c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3796: 00998114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3797: 00999eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3798: 008d0c80 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3799: 009c5d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3800: 008d0d00 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3801: 0098fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3802: 008d0d10 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3803: 008f5d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fadd_df │ │ │ │ 3804: 0098e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3805: 005bb831 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3805: 005bb839 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3806: 0038dc89 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3807: 0061bac9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3807: 0061bad1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3808: 0099ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3809: 00635ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3810: 0055e0d1 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3811: 0063695d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3812: 0051b4bd 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3809: 00635cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3810: 0055e0d9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3811: 00636965 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3812: 0051b4c5 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3813: 009c61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3814: 00536cf9 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3814: 00536d01 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3815: 009c634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3816: 009c5506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3817: 0098e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3818: 00403b91 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3819: 008d995c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3820: 0058faf5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3820: 0058fafd 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3821: 0043f7cd 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3822: 009c6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3823: 003746f1 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3824: 0039c9b9 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3825: 00991224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3826: 002606e1 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3827: 0042fecd 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3828: 00998414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3829: 005fa521 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3829: 005fa529 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3830: 009c532a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3831: 009926e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3832: 0058d951 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3832: 0058d959 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3833: 0099d73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3834: 00989684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3835: 00992710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3836: 006b3965 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3836: 006b396d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3837: 0098b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3838: 0061e7ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3838: 0061e7b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3839: 0040c9d9 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3840: 003351a5 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3841: 004f7051 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ - 3842: 00680655 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3841: 004f7059 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ + 3842: 0068065d 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3843: 0040e079 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3844: 00996e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3845: 009c567a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3846: 0098e548 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3847: 004a6d79 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sor │ │ │ │ 3848: 008df6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3849: 0043e915 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3850: 00663f79 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3850: 00663f81 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3851: 0046d791 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3852: 00687229 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3852: 00687231 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 3853: 00497a1d 84 FUNC GLOBAL DEFAULT 12 helper_subuh_r_qb │ │ │ │ 3854: 0099c48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3855: 004046a5 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3856: 009c5256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3857: 009c5044 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3858: 009c7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3859: 008a2e78 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3860: 009c6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3861: 0053ca09 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3861: 0053ca11 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3862: 004a0855 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngle │ │ │ │ 3863: 009956cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3864: 00990614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3865: 008f2bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_ps │ │ │ │ 3866: 00498b75 274 FUNC GLOBAL DEFAULT 12 helper_dpsqx_sa_w_ph │ │ │ │ 3867: 009c6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3868: 009c5c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3876,21 +3876,21 @@ │ │ │ │ 3872: 009c649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3873: 0099cc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3874: 003b2335 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3875: 003a70e1 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3876: 009c6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3877: 009c6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3878: 008a1cf8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3879: 0068eacd 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3879: 0068ead5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3880: 0099aca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3881: 009a40c8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3882: 00224c85 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3883: 009c581c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 3884: 004ba09d 614 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_b │ │ │ │ - 3885: 0069f23d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3885: 0069f245 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3886: 008dd52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3887: 0047ceb5 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3888: 004ba4d9 140 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_d │ │ │ │ 3889: 00312fb5 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3890: 00999c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3891: 008e37f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_ph │ │ │ │ 3892: 009c6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ @@ -3899,119 +3899,119 @@ │ │ │ │ 3895: 004ba305 310 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_h │ │ │ │ 3896: 0098c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3897: 009c69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3898: 0025d361 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3899: 00487b6d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3900: 009c5116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3901: 009c72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3902: 0066e829 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3903: 006a5e1d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3902: 0066e831 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3903: 006a5e25 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3904: 00246f19 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3905: 009c6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3906: 006231b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3906: 006231bd 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3907: 0099a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3908: 008e48f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_ph │ │ │ │ 3909: 004ba43d 156 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_w │ │ │ │ 3910: 00996768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3911: 002a9909 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3912: 009c613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3913: 006194d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3913: 006194dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3914: 00258211 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3915: 0039b17d 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3916: 0069c53d 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3916: 0069c545 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3917: 00993e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3918: 009c51d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3919: 009c65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3920: 00990e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3921: 00223d59 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3922: 009c73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3923: 009906d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3924: 0062f039 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3924: 0062f041 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3925: 003c6885 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3926: 00319d5d 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3927: 003e7821 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3928: 00314ce9 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3929: 008daa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3930: 0099aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3931: 00412985 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3932: 006abd79 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3933: 0056e77d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3932: 006abd81 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3933: 0056e785 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3934: 009c6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3935: 009c6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3936: 00252abd 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3937: 0062c091 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3937: 0062c099 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3938: 009c5504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3939: 00996358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3940: 00998564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3941: 009c53cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3942: 00992cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3943: 009c6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3944: 009c5488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3945: 00594659 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3946: 006a3bd5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3947: 0059d80d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3945: 00594661 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3946: 006a3bdd 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3947: 0059d815 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3948: 009c7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3949: 003f7785 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3950: 0098b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3951: 0099499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3952: 00996738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3953: 00312749 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3954: 00482a89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3955: 0099cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3956: 009c5d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3957: 008d6af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3958: 009c6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3959: 0066b2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3959: 0066b2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3960: 009c56cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3961: 0022578d 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3962: 00996a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3963: 0063e701 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3963: 0063e709 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3964: 0099eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3965: 00662525 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3965: 0066252d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3966: 00999d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3967: 0099ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3968: 00265add 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3969: 00993350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3970: 009a0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3971: 00474221 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3972: 006293b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3972: 006293c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3973: 0099df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3974: 00654f4d 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3974: 00654f55 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3975: 00998c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3976: 0098c470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3977: 009c5d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3978: 009930b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3979: 004a12f9 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_f │ │ │ │ 3980: 002ebb55 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 3981: 00618f19 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3981: 00618f21 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3982: 009c6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3983: 00693b99 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3983: 00693ba1 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3984: 009c5a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3985: 0099cc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3986: 00648a85 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3986: 00648a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3987: 0099abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3988: 00473f9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3989: 0042c08d 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3990: 0049e555 152 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_ps │ │ │ │ - 3991: 0052a319 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3991: 0052a321 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3992: 0048e9f5 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_cause │ │ │ │ 3993: 00996fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3994: 00477065 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3995: 00629d1d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3995: 00629d25 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3996: 0099e030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3997: 00297945 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3998: 0067eaad 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3999: 00638461 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3998: 0067eab5 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3999: 00638469 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ 4000: 008f5728 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_a_df │ │ │ │ - 4001: 0056498d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4001: 00564995 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4002: 009c61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4003: 00998534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4004: 00497529 78 FUNC GLOBAL DEFAULT 12 helper_addu_ph │ │ │ │ 4005: 003d44b1 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4006: 00542c2d 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4006: 00542c35 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4007: 002528dd 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4008: 009a0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4009: 009c5f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4010: 003eae1d 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4011: 009c5060 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4012: 009c596a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4013: 003fe8b1 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4020,23 +4020,23 @@ │ │ │ │ 4016: 009c734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4017: 0099d25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4018: 0040cbed 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4019: 008e84c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpeconf0 │ │ │ │ 4020: 003ead69 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4021: 00849634 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4022: 009c6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4023: 006918e9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4024: 0064d8bd 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4025: 00699885 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4023: 006918f1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4024: 0064d8c5 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4025: 0069988d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4026: 003eb0d1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4027: 0065b33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4027: 0065b345 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4028: 00432dc5 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4029: 0098aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4030: 00655285 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4031: 00630895 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4030: 0065528d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4031: 0063089d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4032: 009c55ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4033: 009c69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4034: 009c5836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4035: 008a2248 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4036: 009c50c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4037: 009c67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4038: 009c58d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4044,342 +4044,342 @@ │ │ │ │ 4040: 00482901 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4041: 003eb011 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4042: 009c65cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4043: 003ddc31 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4044: 00497579 132 FUNC GLOBAL DEFAULT 12 helper_addu_qb │ │ │ │ 4045: 0098d7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4046: 008d6a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4047: 005a25a5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4048: 006adf9d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4047: 005a25ad 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4048: 006adfa5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4049: 008f9484 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_or_v │ │ │ │ 4050: 00300389 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4051: 0099f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4052: 009c5514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4053: 0051b0b9 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4053: 0051b0c1 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4054: 0099e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4055: 00998244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4056: 0064ff89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4056: 0064ff91 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4057: 008dead4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4058: 003eb091 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4059: 009c5218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4060: 002f4dfd 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4061: 008a1f08 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4062: 00996198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ 4063: 004bfb7d 460 FUNC GLOBAL DEFAULT 12 helper_msa_srai_df │ │ │ │ - 4064: 0061b541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4064: 0061b549 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4065: 003ff34d 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4066: 0099d31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4067: 00261c51 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4068: 006363f5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4068: 006363fd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4069: 008f2ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_ps │ │ │ │ - 4070: 006497b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4070: 006497bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4071: 0098b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4072: 009c57f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4073: 0060fae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4073: 0060fae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4074: 0099e54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4075: 0099e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4076: 00580db1 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4076: 00580db9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4077: 009c6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4078: 009c7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4079: 009c5756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4080: 009976cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4081: 0099cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4082: 009c6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4083: 004742a5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4084: 0066fba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4084: 0066fba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4085: 0099d7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4086: 009c632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4087: 006111fd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4088: 0061f59d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4087: 00611205 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4088: 0061f5a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4089: 00998a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4090: 0060bb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4090: 0060bb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4091: 0099ec0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4092: 009c611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4093: 0099bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4094: 009c60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4095: 00991c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4096: 00610d3d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4096: 00610d45 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4097: 008a253c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4098: 00376fd1 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4099: 0049f93d 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_f │ │ │ │ 4100: 00999894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4101: 009c705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4102: 00604235 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4102: 0060423d 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4103: 009c6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4104: 00643091 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4104: 00643099 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4105: 0099a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4106: 00632311 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4107: 00649f75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4106: 00632319 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4107: 00649f7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ 4108: 008f8068 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addvi_df │ │ │ │ - 4109: 007ac944 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4109: 007ac954 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4110: 003366c9 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4111: 003a2c71 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4112: 0099c99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4113: 0062ba3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4113: 0062ba45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4114: 009a007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4115: 00692339 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4115: 00692341 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4116: 003d4049 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4117: 004a6625 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sun │ │ │ │ - 4118: 00644a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4118: 00644a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4119: 00991db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4120: 008d73b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4121: 00990794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4122: 0040157d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4123: 00671ca5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4123: 00671cad 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4124: 0098be94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4125: 0047454d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4126: 00405939 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4127: 0052a06d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4128: 0068f7cd 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4127: 0052a075 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4128: 0068f7d5 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4129: 009970a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4130: 0062b2ad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4130: 0062b2b5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4131: 009c6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4132: 00991a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4133: 003d867d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4134: 009c66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4135: 0065efc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4135: 0065efcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4136: 009c660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4137: 009a3a68 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4138: 009c71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4139: 009c57ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4140: 003ca981 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4141: 006a78b1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4141: 006a78b9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4142: 00996118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4143: 009c586e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4144: 00993c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4145: 009c5190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4146: 00294745 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4147: 002ab84d 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4148: 0099eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4149: 002b9809 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4150: 009a0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4151: 008dc008 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4152: 006545b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4153: 00689ba1 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4152: 006545b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4153: 00689ba9 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4154: 009c5db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4155: 004857fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4156: 00995f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4157: 009c7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4158: 0060b43d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4158: 0060b445 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4159: 003ef285 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4160: 003f2bed 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4161: 00992aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4162: 00991384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4163: 009c6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4164: 0065d721 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4164: 0065d729 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4165: 0098d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4166: 0098ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4167: 006752e9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4168: 007cd678 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4167: 006752f1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4168: 007cd688 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4169: 0098a6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4170: 00996f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4171: 002602c5 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4172: 0069cf9d 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4172: 0069cfa5 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4173: 00282bd1 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4174: 0098c3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4175: 0069b5f9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4175: 0069b601 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4176: 004a55a1 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_saf │ │ │ │ - 4177: 005f82ad 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4178: 00547e75 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4177: 005f82b5 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4178: 00547e7d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4179: 0033a48d 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4180: 0062254d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4181: 005a37c5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4182: 00581765 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4180: 00622555 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4181: 005a37cd 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4182: 0058176d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4183: 009c6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4184: 006a230d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4185: 00594cb5 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4186: 00659cd1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4184: 006a2315 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4185: 00594cbd 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4186: 00659cd9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ 4187: 008e4034 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_qb │ │ │ │ - 4188: 00673491 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4188: 00673499 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4189: 00291f29 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4190: 0068eb21 206 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4190: 0068eb29 206 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4191: 0099f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4192: 004280a9 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4193: 0065b869 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4193: 0065b871 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4194: 0099acb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4195: 006539f1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4195: 006539f9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4196: 009c506a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4197: 009a2724 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4198: 0033fd71 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4199: 009c751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4200: 00992f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4201: 0044d5b9 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4202: 009c4d88 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4203: 00535501 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4204: 0067f359 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4203: 00535509 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4204: 0067f361 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4205: 008d69ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4206: 009c6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4207: 009c620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4208: 004a7b7d 200 FUNC GLOBAL DEFAULT 12 helper_packushb │ │ │ │ 4209: 009c52ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4210: 009c5808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4211: 009a0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4212: 00258e19 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4213: 006404a1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4214: 006ab151 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4213: 006404a9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4214: 006ab159 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4215: 004b00cd 154 FUNC GLOBAL DEFAULT 12 helper_msa_addv_b │ │ │ │ 4216: 0099f180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4217: 006b3b29 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4217: 006b3b31 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4218: 004b026d 108 FUNC GLOBAL DEFAULT 12 helper_msa_addv_d │ │ │ │ 4219: 00994f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4220: 0062955d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4220: 00629565 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4221: 00993640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4222: 009902a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4223: 009c6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4224: 00594f1d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4224: 00594f25 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4225: 004b0169 170 FUNC GLOBAL DEFAULT 12 helper_msa_addv_h │ │ │ │ 4226: 003bd6cd 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4227: 003c9c21 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4228: 006a9415 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4228: 006a941d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4229: 0046d741 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4230: 009c65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4231: 003f29d5 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4232: 009c61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4233: 009c522c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4234: 009c66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4235: 0048978d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4236: 008a2640 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4237: 0099e000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4238: 009c70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4239: 009c753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4240: 0059da81 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4240: 0059da89 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4241: 009927f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4242: 006663d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4242: 006663e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4243: 0099a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4244: 009896d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4245: 00398abd 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4246: 008e6e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchhi │ │ │ │ 4247: 004745d1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ 4248: 004b0215 88 FUNC GLOBAL DEFAULT 12 helper_msa_addv_w │ │ │ │ - 4249: 00544e4d 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4249: 00544e55 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4250: 00999c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4251: 0098e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4252: 00596f55 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4252: 00596f5d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4253: 009c60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4254: 009c68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4255: 005a5d35 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4256: 0065f03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4255: 005a5d3d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4256: 0065f045 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4257: 004bca19 916 FUNC GLOBAL DEFAULT 12 helper_msa_sra_b │ │ │ │ 4258: 0099f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4259: 004bd091 150 FUNC GLOBAL DEFAULT 12 helper_msa_sra_d │ │ │ │ - 4260: 00650cd9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4260: 00650ce1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4261: 0099e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4262: 0062946d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4262: 00629475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ 4263: 004bcdad 484 FUNC GLOBAL DEFAULT 12 helper_msa_sra_h │ │ │ │ - 4264: 00632b8d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4265: 0068f679 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4264: 00632b95 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4265: 0068f681 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4266: 00488fb1 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4267: 00999c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4268: 0098ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4269: 009c5d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4270: 0063b57d 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4271: 0059db69 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4270: 0063b585 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4271: 0059db71 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4272: 0040ea9d 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4273: 0046e2a9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4274: 008ea64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_watchhi │ │ │ │ 4275: 003407a1 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4276: 006ae3a9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4276: 006ae3b1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4277: 003a70c1 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ 4278: 004a2db5 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_f │ │ │ │ - 4279: 007f9af8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4279: 007f9b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4280: 009c5742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4281: 004bcf91 254 FUNC GLOBAL DEFAULT 12 helper_msa_sra_w │ │ │ │ 4282: 004b8135 450 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_b │ │ │ │ 4283: 0028fc5d 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4284: 009c6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4285: 003e09f1 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4286: 004b8451 142 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_d │ │ │ │ 4287: 003e1319 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4288: 009929e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4289: 0098a08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4290: 005f7f7d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4290: 005f7f85 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4291: 0098fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4292: 005f8105 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4292: 005f810d 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4293: 00992b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4294: 002abf41 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4295: 009c5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4296: 004b82f9 220 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_h │ │ │ │ 4297: 0098dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4298: 009c6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4299: 0098a46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4300: 0069c151 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4300: 0069c159 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4301: 009c74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4302: 003cb005 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4303: 009c5bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4304: 009c5212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4305: 0069ec21 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4306: 005948fd 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4307: 0065da85 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4305: 0069ec29 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4306: 00594905 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4307: 0065da8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4308: 0098aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4309: 005353c9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4309: 005353d1 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4310: 009c5b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4311: 009c6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4312: 0099094c 12 OBJECT GLOBAL DEFAULT 24 hw_mips_trace_events │ │ │ │ 4313: 00991874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4314: 00604045 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4314: 0060404d 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4315: 009c6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4316: 009c54a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4317: 0099f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4318: 004b83d5 124 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_w │ │ │ │ 4319: 003f80f1 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4320: 009a3bb8 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ 4321: 004a8479 124 FUNC GLOBAL DEFAULT 12 helper_pmulhh │ │ │ │ - 4322: 0067a571 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4323: 0063e039 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4322: 0067a579 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4323: 0063e041 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4324: 0046e1e9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4325: 0044d605 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4326: 0098ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4327: 008f3de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_muls │ │ │ │ 4328: 009906c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4329: 009c752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4330: 009c60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4331: 005f7001 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4331: 005f7009 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4332: 0098dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4333: 005c45c5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4333: 005c45cd 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4334: 008df62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4335: 009b5454 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4336: 0099f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4337: 009c6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4338: 00990474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4339: 008fb374 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_b │ │ │ │ 4340: 009c67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4341: 008fb1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_d │ │ │ │ 4342: 009a041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4343: 009c5db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4344: 0060f66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4344: 0060f675 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4345: 00989bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4346: 0098eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4347: 008fb2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_h │ │ │ │ - 4348: 00698591 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4348: 00698599 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4349: 0036f9d1 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_freq │ │ │ │ 4350: 00996298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4351: 0098a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4352: 0062e2f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4352: 0062e2f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4353: 00993d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4354: 00990f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4355: 007f9b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4356: 0060fb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4355: 007f9b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4356: 0060fb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4357: 0099e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4358: 00574681 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4358: 00574689 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4359: 0099ec58 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4360: 0052a8f9 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4360: 0052a901 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4361: 009c5416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4362: 008fb26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_w │ │ │ │ - 4363: 0066902d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4363: 00669035 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4364: 0033f265 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4365: 009a0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4366: 0063f6b1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4366: 0063f6b9 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4367: 0099d98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4368: 00441c91 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4369: 006819ed 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4369: 006819f5 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4370: 003a1555 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4371: 002b9a81 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4372: 0061bce5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4373: 00552a11 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4374: 0066c2b1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4372: 0061bced 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4373: 00552a19 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4374: 0066c2b9 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4375: 00480135 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4376: 009c6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4377: 008dd5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4378: 00996348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4379: 0098e9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4380: 009c54ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4381: 009c7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ @@ -4392,53 +4392,53 @@ │ │ │ │ 4388: 00989dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4389: 0088fbcc 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4390: 009c6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4391: 00994edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4392: 009c6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4393: 009c62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4394: 0099b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4395: 0066f005 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4395: 0066f00d 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4396: 00999e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4397: 008dfe6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4398: 004059e5 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4399: 004a5701 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_seq │ │ │ │ - 4400: 0063b6e5 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4400: 0063b6ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4401: 009c64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4402: 009c5032 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4403: 0099a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4404: 0099ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4405: 00311fbd 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4406: 009c6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4407: 009946ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4408: 002fee75 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4409: 006895c9 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4409: 006895d1 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4410: 009c6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4411: 006347d1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4411: 006347d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4412: 009c59b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4413: 009c51b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4414: 009c6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4415: 00623cc1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4416: 00556a49 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4415: 00623cc9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4416: 00556a51 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4417: 004cbd4d 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupl_df │ │ │ │ 4418: 003e021d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4419: 009c5c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4420: 00470bfd 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4421: 008e58f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo0 │ │ │ │ 4422: 008e5d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo1 │ │ │ │ 4423: 004bef25 376 FUNC GLOBAL DEFAULT 12 helper_msa_clei_u_df │ │ │ │ 4424: 0099aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4425: 00462235 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4426: 003ef321 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ - 4427: 004dbe9d 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ + 4427: 004dbea5 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ 4428: 009a37a4 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4429: 009c6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4430: 009c731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4431: 0099daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4432: 0068856d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4433: 005fe14d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4432: 00688575 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4433: 005fe155 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4434: 009a002c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4435: 009c6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4436: 009c70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4437: 008d5f60 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4438: 009c5a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4439: 004996c1 98 FUNC GLOBAL DEFAULT 12 helper_extp │ │ │ │ 4440: 008e6e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchlo │ │ │ │ @@ -4449,325 +4449,325 @@ │ │ │ │ 4445: 0098a2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ 4446: 00481da9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4447: 0028f245 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4448: 0099470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4449: 00998d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4450: 0025e2f9 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4451: 0025fa45 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4452: 006555e5 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4453: 006754c1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4452: 006555ed 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4453: 006754c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4454: 0098db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4455: 0099d3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4456: 00667201 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4457: 0063b075 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4456: 00667209 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4457: 0063b07d 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4458: 00457e89 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4459: 009c5c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4460: 006adb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4460: 006adb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4461: 00996288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4462: 009c6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4463: 00599b8d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4463: 00599b95 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4464: 0028fd61 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4465: 00480ea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4466: 0058da75 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4466: 0058da7d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4467: 00242281 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4468: 009c741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4469: 0028ef41 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4470: 00996da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4471: 00610315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4471: 0061031d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4472: 009c6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4473: 009c5244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4474: 00300705 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4475: 003dfcd9 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4476: 009a00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4477: 00583a9d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4477: 00583aa5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4478: 00263d21 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4479: 004847ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4480: 0063216d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4480: 00632175 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4481: 00432f09 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4482: 00998f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4483: 00418a69 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4484: 00264af1 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4485: 004211b1 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4486: 0065e911 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4487: 006a5bed 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4486: 0065e919 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4487: 006a5bf5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4488: 0099c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4489: 00471f29 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4490: 00313375 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4491: 005a6679 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4492: 00576ead 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4493: 00679831 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4494: 00656f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4491: 005a6681 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4492: 00576eb5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4493: 00679839 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4494: 00656f85 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4495: 00249229 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4496: 00991a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4497: 003f26bd 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4498: 0026c91d 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4499: 009c7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4500: 0053e301 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4500: 0053e309 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4501: 0089fe28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4502: 0099b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4503: 0043fab5 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4504: 009917d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4505: 0059e469 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4505: 0059e471 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4506: 0099d82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4507: 0065db75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4508: 0063aba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4507: 0065db7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4508: 0063aba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4509: 00998484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4510: 002f8c55 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4511: 003c2e6d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ 4512: 004a8401 120 FUNC GLOBAL DEFAULT 12 helper_pmullh │ │ │ │ - 4513: 00546d99 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4513: 00546da1 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4514: 009c7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4515: 006695c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4515: 006695c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4516: 0098a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4517: 005456ed 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4517: 005456f5 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4518: 0043fa8d 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4519: 0044889d 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4520: 009917b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4521: 008e7868 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngle │ │ │ │ 4522: 00296b55 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4523: 0060fb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4523: 0060fb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4524: 009c6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4525: 0099c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4526: 00260e49 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4527: 009935d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4528: 0060e641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4529: 00665ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4528: 0060e649 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4529: 00665cd5 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4530: 009c7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4531: 009c625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4532: 0099eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4533: 008dba5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4534: 00242071 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4535: 003a185d 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4536: 00481b69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4537: 008f6724 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insve_df │ │ │ │ 4538: 0098e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4539: 00629599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4539: 006295a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4540: 008dfd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4541: 00996878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4542: 0098b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4543: 008deb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4544: 008ee7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_af │ │ │ │ 4545: 003eb051 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4546: 00373f55 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4547: 0063d575 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4547: 0063d57d 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4548: 0098ff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4549: 009c5d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4550: 005f5a85 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4551: 00690905 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4550: 005f5a8d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4551: 0069090d 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4552: 00485c7d 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4553: 009c568a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4554: 0099a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4555: 0024f8a1 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4556: 0098936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4557: 00417931 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4558: 0084b3bc 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4559: 009c57c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4560: 009c5c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4561: 00629611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4561: 00629619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4562: 0099485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4563: 0064d5b1 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4564: 0063e5a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4563: 0064d5b9 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4564: 0063e5a9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4565: 0098ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4566: 009c6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4567: 0099087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4568: 003c29fd 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4569: 008ff3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_b │ │ │ │ 4570: 0040ebd5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4571: 0098938c 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4572: 00470cf9 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4573: 008ff25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_d │ │ │ │ 4574: 008a26d4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4575: 009c5cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4576: 009c6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4577: 009895a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4578: 008ff364 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_h │ │ │ │ - 4579: 0063ad81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4579: 0063ad89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4580: 009c6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4581: 0099ada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4582: 003a24a5 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4583: 0098cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4584: 0063d8b5 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4584: 0063d8bd 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4585: 003126ad 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4586: 009932c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4587: 009c5472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4588: 00455599 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4589: 009c5100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4590: 0068a27d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4590: 0068a285 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4591: 0098aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4592: 00610c7d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4592: 00610c85 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4593: 0099083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4594: 008f3730 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachiu │ │ │ │ - 4595: 0061c1c9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4595: 0061c1d1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4596: 009995a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4597: 00572b75 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4597: 00572b7d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4598: 008ff2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_w │ │ │ │ - 4599: 004f70f1 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ + 4599: 004f70f9 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ 4600: 0045a0c9 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4601: 0065f261 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4602: 00579de1 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4601: 0065f269 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4602: 00579de9 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ 4603: 008f8404 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ori_b │ │ │ │ - 4604: 0059df1d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4605: 006a5185 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4606: 00613f65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4604: 0059df25 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4605: 006a518d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4606: 00613f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4607: 00223e61 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4608: 00674fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4608: 00674fe1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4609: 00996518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4610: 0054a0a1 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4611: 006241fd 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4612: 0052a00d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4610: 0054a0a9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4611: 00624205 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4612: 0052a015 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4613: 00339c15 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4614: 009c51d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4615: 0036fc09 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_start_count │ │ │ │ 4616: 002c17f5 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4617: 009a0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4618: 005a381d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4618: 005a3825 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4619: 009c51e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4620: 0078b6d8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4621: 0064aa0d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4620: 0078b6e8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4621: 0064aa15 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ 4622: 004a48b1 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_nge │ │ │ │ - 4623: 0065ed91 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4624: 00522fe1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4623: 0065ed99 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4624: 00522fe9 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4625: 008e8f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctc1 │ │ │ │ 4626: 0098fa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4627: 00662c99 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4627: 00662ca1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4628: 0098cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4629: 009c5b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4630: 003d5199 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4631: 0067b135 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4631: 0067b13d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4632: 004a4445 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngl │ │ │ │ 4633: 00347ed9 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4634: 0067505d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4635: 00696345 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4636: 0054cda5 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4634: 00675065 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4635: 0069634d 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4636: 0054cdad 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4637: 0029af01 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4638: 003d49d5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4639: 009c5114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4640: 009c5cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4641: 00410d3d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4642: 004a4d0d 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngt │ │ │ │ 4643: 003f7771 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4644: 00647935 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4644: 0064793d 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4645: 009c71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4646: 002b1c41 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4647: 009c6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4648: 0036b1ed 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4649: 009a3a74 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4650: 0099c4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4651: 009988d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4652: 003d6e55 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4653: 0098ca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4654: 0039c041 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4655: 0066a03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4655: 0066a045 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4656: 003fe7e9 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4657: 0098a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4658: 009c6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4659: 009c56a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4660: 008f2080 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_d │ │ │ │ 4661: 009c589c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4662: 00991c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4663: 0099dcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4664: 0058325d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4665: 00654575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4666: 00656549 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4664: 00583265 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4665: 0065457d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4666: 00656551 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4667: 00223c39 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4668: 0098df7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4669: 009c592c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4670: 0060b79d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4670: 0060b7a5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4671: 0098bf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4672: 009c5a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4673: 005b3f25 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4673: 005b3f2d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4674: 00378439 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4675: 009c605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4676: 006238a5 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4676: 006238ad 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4677: 009c5e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4678: 006a7591 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4678: 006a7599 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4679: 0049cad5 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_d │ │ │ │ 4680: 008f0ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_s │ │ │ │ 4681: 0098c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4682: 005a1d81 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4682: 005a1d89 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4683: 00293181 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4684: 009c6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4685: 0033d081 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4686: 006843a9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4687: 00574091 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4686: 006843b1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4687: 00574099 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4688: 00992d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4689: 009914c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4690: 003f4009 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4691: 009c69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4692: 004a5a09 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sle │ │ │ │ 4693: 00999fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4694: 00993930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4695: 00698e79 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4695: 00698e81 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4696: 009c6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4697: 009c683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4698: 006809b9 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4698: 006809c1 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4699: 002968ed 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4700: 009c62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4701: 00241b29 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4702: 009c5ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4703: 009b52a8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4704: 0048992d 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4705: 0049cbbd 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_s │ │ │ │ 4706: 009c5796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4707: 0059e519 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4708: 005f5bb5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4709: 0060b1fd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4707: 0059e521 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4708: 005f5bbd 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4709: 0060b205 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4710: 003d86b9 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4711: 0047fa95 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4712: 009974ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4713: 009c6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4714: 003ef8ad 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4715: 009c5e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4716: 009c6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4717: 0039c275 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4718: 00458dd5 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4719: 006320b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4720: 00680af9 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4719: 006320c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4720: 00680b01 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4721: 004a588d 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_slt │ │ │ │ 4722: 00994dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4723: 0098cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4724: 00596205 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4724: 0059620d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4725: 00991034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4726: 009c6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4727: 0063a54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4727: 0063a555 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4728: 009020c4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4729: 00341d25 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4730: 0059dc9d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4731: 00579191 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4730: 0059dca5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4731: 00579199 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4732: 009c564a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4733: 008ee8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_eq │ │ │ │ 4734: 00335b35 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4735: 009c56c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4736: 002c14ed 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4737: 00272e49 188 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4738: 005581cd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4738: 005581d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4739: 002621f1 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4740: 00634351 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4740: 00634359 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4741: 009c6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4742: 009c5410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4743: 00578a21 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4743: 00578a29 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4744: 0034919d 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4745: 0036175d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4746: 009c5312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4747: 0040e971 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4748: 00993050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4749: 0063a859 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4749: 0063a861 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4750: 0098fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4751: 009c60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4752: 00989d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4753: 00563d55 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4753: 00563d5d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4754: 00996558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4755: 0063a6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4755: 0063a6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4756: 003eda09 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4757: 009c6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4758: 005c3d79 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4758: 005c3d81 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4759: 0046ce39 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4760: 00524e99 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4760: 00524ea1 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4761: 009c6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4762: 0065c675 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4762: 0065c67d 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4763: 00994a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4764: 003e0295 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4765: 009c5df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4766: 00998d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4767: 009c50cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4768: 009c5e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4769: 00490995 12 FUNC GLOBAL DEFAULT 12 helper_tlbp │ │ │ │ @@ -4777,211 +4777,211 @@ │ │ │ │ 4773: 009c701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4774: 009c5a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4775: 0042228d 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4776: 003368b9 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4777: 009969b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4778: 009c5f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4779: 00422095 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4780: 0054275d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4780: 00542765 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4781: 0099badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4782: 0069d931 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4782: 0069d939 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4783: 0046b7ed 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4784: 00654a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4784: 00654aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4785: 008e1040 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_w │ │ │ │ 4786: 004a5f1d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sne │ │ │ │ 4787: 00996658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4788: 009c56f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4789: 0098f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4790: 0098bef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4791: 0036aee9 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4792: 009c60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4793: 003367c9 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4794: 008df944 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4795: 0065f0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4796: 006a3b11 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4797: 0050e6a9 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4795: 0065f0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4796: 006a3b19 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4797: 0050e6b1 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4798: 0098ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4799: 009c6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4800: 00990694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4801: 005f4bc5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4802: 005487b1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4803: 0060fea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4801: 005f4bcd 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4802: 005487b9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4803: 0060fea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4804: 003f9d79 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4805: 006a2d59 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4805: 006a2d61 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4806: 008a2c4c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4807: 009c74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4808: 009c5f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4809: 009c567e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4810: 005bcf19 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4810: 005bcf21 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4811: 0049097d 12 FUNC GLOBAL DEFAULT 12 helper_tlbwi │ │ │ │ 4812: 00440741 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4813: 009c701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4814: 009c69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4815: 00258ec9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4816: 0084a320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4817: 0061b32d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4817: 0061b335 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4818: 004a7e21 124 FUNC GLOBAL DEFAULT 12 helper_pmaxsh │ │ │ │ 4819: 0099ad94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4820: 009c7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4821: 0098ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4822: 008d75c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4823: 00996058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4824: 00490989 12 FUNC GLOBAL DEFAULT 12 helper_tlbwr │ │ │ │ 4825: 009c6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4826: 009c6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4827: 0057bfa1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4828: 00658af5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4827: 0057bfa9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4828: 00658afd 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4829: 00480d3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4830: 00612e25 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4830: 00612e2d 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4831: 009c7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4832: 0030bdcd 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4833: 0030c3d9 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4834: 0099e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4835: 003b24a5 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4836: 009c4fbc 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4837: 00551391 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4837: 00551399 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ 4838: 008e8e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftdsp │ │ │ │ - 4839: 007f9b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4839: 007f9b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4840: 003f3115 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4841: 009c70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4842: 00991f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4843: 00273dad 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4844: 0062b61d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4844: 0062b625 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4845: 009c7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4846: 0054e4a5 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4846: 0054e4ad 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4847: 00997a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4848: 00484c0d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4849: 00687eb5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4849: 00687ebd 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4850: 009c548e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4851: 0099d7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4852: 0066f9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4853: 0065da0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4852: 0066fa05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4853: 0065da15 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4854: 004a5dbd 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sor │ │ │ │ 4855: 008df080 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4856: 00554d69 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4856: 00554d71 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4857: 00991e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4858: 009995b4 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4859: 0099ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4860: 007e8008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4860: 007e8018 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4861: 00995e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4862: 0099b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4863: 0099468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4864: 009c6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4865: 0065893d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4865: 00658945 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4866: 002eb4f9 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4867: 0025f3e1 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4868: 009c6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4869: 0069f2a9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4869: 0069f2b1 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4870: 009c6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4871: 009c5057 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4872: 008a2f00 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4873: 009c5d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4874: 0099d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4875: 009c54ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4876: 0098aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4877: 009c5c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4878: 009c6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4879: 008a2c9c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4880: 0061e3bd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4881: 00545f1d 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4880: 0061e3c5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4881: 00545f25 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4882: 009c528a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4883: 00995e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ - 4884: 00501a79 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ + 4884: 00501a81 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ 4885: 009c5b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4886: 0063bf55 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4886: 0063bf5d 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4887: 00996e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4888: 0098fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4889: 00298015 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4890: 0078beb8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4891: 0052bfd1 1684 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4892: 00641f1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4890: 0078bec8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4891: 0052bfd9 1684 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4892: 00641f25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4893: 0048c509 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_compare │ │ │ │ 4894: 003e0fd9 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4895: 0060f48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4895: 0060f495 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4896: 009c536c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4897: 00529ca1 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4897: 00529ca9 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4898: 009c5464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4899: 002240e1 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4900: 0098df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4901: 00562985 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4901: 0056298d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4902: 0099a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4903: 0049eaf1 184 FUNC GLOBAL DEFAULT 12 helper_float_min_d │ │ │ │ 4904: 008e3a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_ph │ │ │ │ - 4905: 00655b95 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4905: 00655b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4906: 00997aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4907: 00992a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4908: 009c6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4909: 009c50ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4910: 005355c9 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4910: 005355d1 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4911: 009c5646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4912: 0052a4ed 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4912: 0052a4f5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4913: 003d3bad 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4914: 009c6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4915: 004a7f19 120 FUNC GLOBAL DEFAULT 12 helper_pmaxub │ │ │ │ - 4916: 0059e769 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4916: 0059e771 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4917: 0098ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4918: 008e0f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwm │ │ │ │ 4919: 009c5066 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4920: 0052a5cd 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4921: 00630a2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4920: 0052a5d5 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4921: 00630a35 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4922: 0098be14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4923: 00665f11 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4923: 00665f19 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4924: 0049ea3d 180 FUNC GLOBAL DEFAULT 12 helper_float_min_s │ │ │ │ 4925: 0037dcbd 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4926: 009c5a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4927: 009c636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4928: 0029378d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4929: 0098f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4930: 0098d06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4931: 0098bff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4932: 0060f6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4933: 005a35c9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4932: 0060f6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4933: 005a35d1 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4934: 009c60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4935: 008dadfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4936: 009c56a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4937: 0060eb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4938: 007f9b74 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4939: 006333f5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4937: 0060eb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4938: 007f9b84 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4939: 006333fd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4940: 009c5cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4941: 009c5dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4942: 0098d25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4943: 003ecda1 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4944: 0046138d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4945: 00485f6d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 4946: 008e16f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_qb │ │ │ │ 4947: 0048eb8d 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_ebase │ │ │ │ - 4948: 0068c33d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4949: 00613dbd 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4948: 0068c345 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4949: 00613dc5 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4950: 009c59ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4951: 009c7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4952: 009c71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4953: 009c7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4954: 008a26a8 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4955: 009c5278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4956: 0060e515 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4956: 0060e51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4957: 00260b85 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4958: 0066fab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4958: 0066fab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4959: 0025df5d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4960: 002493b9 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4961: 002c09d5 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4962: 0060c479 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4963: 006ad355 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4962: 0060c481 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4963: 006ad35d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4964: 00377241 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4965: 005a37a1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4965: 005a37a9 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4966: 0027176d 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4967: 009c74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4968: 00266815 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 4969: 009a0128 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 4970: 003e7809 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4971: 0098bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4972: 003a0f45 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 4973: 009957ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4974: 00657045 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4974: 0065704d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4975: 00260999 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4976: 00610925 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4976: 0061092d 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4977: 009934e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4978: 009985a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4979: 003ef755 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4980: 008e6134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwsize │ │ │ │ 4981: 00998144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4982: 00991b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4983: 009c5586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ @@ -4990,681 +4990,681 @@ │ │ │ │ 4986: 009c60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4987: 009c6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4988: 009c6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4989: 009963b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4990: 0098c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 4991: 004a8571 26 FUNC GLOBAL DEFAULT 12 helper_pmaddhw │ │ │ │ 4992: 008ea1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_ebase │ │ │ │ - 4993: 0063da95 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4993: 0063da9d 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4994: 009c67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4995: 009c5df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4996: 0063df75 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4996: 0063df7d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4997: 0098e7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4998: 0068aee1 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4998: 0068aee9 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4999: 002582f9 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5000: 0099c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5001: 00613c69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5001: 00613c71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5002: 009c511e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 5003: 00616a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5003: 00616a95 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5004: 0099a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5005: 0065872d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5005: 00658735 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5006: 00455ed5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5007: 0098a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5008: 00698f01 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5008: 00698f09 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5009: 00997018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5010: 002f0645 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5011: 00698f79 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5011: 00698f81 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5012: 0098ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5013: 003b0189 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5014: 00647c09 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5014: 00647c11 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5015: 003b7de9 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5016: 009c6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5017: 0063a985 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5017: 0063a98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5018: 00992ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5019: 009c7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5020: 00246ee5 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5021: 00994d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5022: 0026430d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5023: 00681141 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5023: 00681149 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5024: 00993f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5025: 005959d5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5025: 005959dd 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5026: 009c79e0 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5027: 0064c465 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5027: 0064c46d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5028: 0048fd9d 20 FUNC GLOBAL DEFAULT 12 helper_di │ │ │ │ 5029: 009980c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5030: 0025d785 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5031: 0061d489 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5031: 0061d491 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5032: 00399231 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5033: 0068e2bd 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5034: 00606dfd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5033: 0068e2c5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5034: 00606e05 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5035: 0049f0cd 214 FUNC GLOBAL DEFAULT 12 helper_float_msub_ps │ │ │ │ - 5036: 00580ed1 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5036: 00580ed9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5037: 009a3318 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5038: 00995310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5039: 008eeae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_le │ │ │ │ 5040: 009c5afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5041: 0098b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5042: 0098de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5043: 00999f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5044: 004c6e15 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_b │ │ │ │ 5045: 003dd3bd 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5046: 009c5c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5047: 006712e1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5047: 006712e9 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5048: 009c58c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5049: 0089fdc8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ 5050: 004c6e69 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_d │ │ │ │ - 5051: 00691915 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5051: 0069191d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5052: 009c663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5053: 00995f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5054: 0099786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5055: 004d9735 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ + 5055: 004d973d 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ 5056: 00457f39 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5057: 0099a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5058: 008e812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_seq │ │ │ │ 5059: 004c6e31 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_h │ │ │ │ - 5060: 006715d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5060: 006715d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5061: 0098fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5062: 0099c83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5063: 003365d9 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5064: 008d0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5065: 0098ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5066: 0062da1d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5066: 0062da25 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5067: 009c744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5068: 009c51c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5069: 008ee9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_lt │ │ │ │ 5070: 0099d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5071: 00339e7d 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5072: 0048fdb1 20 FUNC GLOBAL DEFAULT 12 helper_ei │ │ │ │ 5073: 003f2779 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5074: 009c55d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5075: 00992c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5076: 005a1ea1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5077: 00688601 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5076: 005a1ea9 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5077: 00688609 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5078: 008f7edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_u_df │ │ │ │ 5079: 004c6e4d 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_w │ │ │ │ 5080: 00996e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5081: 009c6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5082: 009c63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5083: 002b74e1 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5084: 0099c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5085: 009c634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5086: 00996488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5087: 009970c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5088: 009c5c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5089: 009c71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5090: 004773e9 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5091: 0063a90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5091: 0063a915 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5092: 0048f67d 164 FUNC GLOBAL DEFAULT 12 helper_mttdsp │ │ │ │ 5093: 009990a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5094: 009c6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5095: 009946bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5096: 0046b381 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ - 5097: 004d9771 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ + 5097: 004d9779 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ 5098: 0026cda1 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5099: 0028faf9 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5100: 002554f1 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5101: 009c51a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5102: 0031a741 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5103: 009a044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5104: 00457e91 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5105: 006476e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5106: 0063babd 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5107: 0060f721 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5105: 006476f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5106: 0063bac5 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5107: 0060f729 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5108: 00294445 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5109: 005f9385 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5109: 005f938d 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5110: 009c5304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5111: 009c6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5112: 0098a30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5113: 009c6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5114: 005a0f69 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5114: 005a0f71 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5115: 0099e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5116: 009914a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5117: 0099090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5118: 009c5958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5119: 006a4c71 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5120: 005411b1 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5119: 006a4c79 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5120: 005411b9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5121: 009c6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5122: 0061355d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5122: 00613565 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5123: 009c6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5124: 009c6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5125: 004caefd 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_s_df │ │ │ │ 5126: 0098bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5127: 00992e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5128: 009c5d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5129: 009c7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5130: 0069c039 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5130: 0069c041 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5131: 009917c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5132: 009c5a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5133: 00259929 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5134: 009c6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5135: 00992be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5136: 004a5649 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sun │ │ │ │ - 5137: 006376ed 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5137: 006376f5 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5138: 00991784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5139: 002b1c95 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5140: 003dc1fd 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5141: 009c73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5142: 0065f8fd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5142: 0065f905 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5143: 008ef110 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ne │ │ │ │ 5144: 0089fdbc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5145: 008dde74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5146: 005787b9 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5147: 00595271 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5146: 005787c1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5147: 00595279 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5148: 00459131 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5149: 003de92d 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5150: 00255e9d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5151: 00991714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5152: 0099c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5153: 0098d82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5154: 009c62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5155: 00314891 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5156: 0061a4f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5157: 006b0479 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5156: 0061a4f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5157: 006b0481 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5158: 009c740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5159: 0099520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5160: 009c56be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5161: 009c6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5162: 009c7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5163: 0060ec59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5163: 0060ec61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5164: 00997088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5165: 009c5932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5166: 0099beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5167: 0067e8c1 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5168: 00529215 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5169: 00631e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5167: 0067e8c9 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5168: 0052921d 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5169: 00631ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5170: 002977b9 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5171: 0025b29d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5172: 009c5f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5173: 008e66e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_compare │ │ │ │ 5174: 009c62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5175: 0060fc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5175: 0060fc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5176: 00993fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5177: 006a35d9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5177: 006a35e1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5178: 00255a25 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5179: 0099d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5180: 009c5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5181: 006417a1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5181: 006417a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5182: 0046291d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5183: 00693465 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5184: 0060da1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5185: 00687bdd 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5186: 00611121 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5187: 0063accd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5188: 005c1a19 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5183: 0069346d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5184: 0060da25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5185: 00687be5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5186: 00611129 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5187: 0063acd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5188: 005c1a21 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5189: 009c6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5190: 003af279 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5191: 003c3bb9 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5192: 009c5710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5193: 0045cd1d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5194: 009c72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5195: 0099c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5196: 0098df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5197: 008ef008 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_or │ │ │ │ 5198: 0089fd20 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5199: 0040942d 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5200: 0098e79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5201: 0061135d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5201: 00611365 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5202: 009c648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5203: 0099454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5204: 003198f5 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5205: 006a2721 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5206: 0068c269 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5205: 006a2729 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5206: 0068c271 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5207: 002be84d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5208: 008a3438 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5209: 009c6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5210: 0099aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5211: 009c56aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5212: 00582e7d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5212: 00582e85 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5213: 0049afa9 224 FUNC GLOBAL DEFAULT 12 helper_float_round_w_d │ │ │ │ 5214: 0098fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5215: 009c59ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5216: 0064c671 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5216: 0064c679 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5217: 0099aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5218: 0099f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5219: 008f1ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_d │ │ │ │ 5220: 0099babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5221: 00997218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5222: 002888a9 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5223: 0059519d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5223: 005951a5 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5224: 00993db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5225: 0099d42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5226: 0099b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5227: 00242009 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5228: 0098e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5229: 0030c605 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5230: 0062ab39 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5230: 0062ab41 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5231: 0049b089 220 FUNC GLOBAL DEFAULT 12 helper_float_round_w_s │ │ │ │ 5232: 004129e1 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5233: 0098e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5234: 0045ccad 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ 5235: 008f073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_s │ │ │ │ - 5236: 00647ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5236: 00647cd5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5237: 009c5362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5238: 003e055d 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5239: 00472e29 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5240: 0065e72d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5240: 0065e735 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5241: 0043ed3d 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5242: 00396bb5 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5243: 00992ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5244: 006abde5 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5244: 006abded 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5245: 00456455 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5246: 0099c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5247: 00224c69 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5248: 006516e9 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5248: 006516f1 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5249: 003daa31 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5250: 00998904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5251: 009c5022 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5252: 00637ff9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5252: 00638001 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5253: 004736d1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5254: 0057c099 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5254: 0057c0a1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5255: 00489825 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5256: 0026502d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5257: 0058e039 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5257: 0058e041 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5258: 0099ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5259: 002252d1 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5260: 009c5f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5261: 0060e7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5261: 0060e7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5262: 009c64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5263: 0099a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5264: 006581a5 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5264: 006581ad 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5265: 009c6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5266: 008f2104 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_d │ │ │ │ 5267: 009c5412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5268: 009c5758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5269: 0098db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5270: 00312f49 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5271: 003e778d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5272: 00997278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5273: 0089fda4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5274: 009c6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5275: 0048605d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5276: 0067b029 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5276: 0067b031 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5277: 0099fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5278: 009c7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5279: 009c5acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5280: 009c5ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5281: 00398f19 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5282: 005712c9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5282: 005712d1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5283: 0099a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5284: 006176f9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5284: 00617701 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5285: 0099575c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5286: 0042b88d 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5287: 0098a59c 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5288: 0099f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ 5289: 008f0b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_s │ │ │ │ - 5290: 006675ed 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5290: 006675f5 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5291: 003bb009 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5292: 002b556d 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5293: 008f69b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sld_df │ │ │ │ 5294: 009948cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5295: 00616be1 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5295: 00616be9 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5296: 0099086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ - 5297: 006845f1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5297: 006845f9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5298: 009c5c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5299: 004089a9 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5300: 004817b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5301: 007cd6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5302: 0066ab35 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5303: 0061a661 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5301: 007cd6dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5302: 0066ab3d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5303: 0061a669 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5304: 00993590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5305: 0069a4e1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5305: 0069a4e9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5306: 002a9e4d 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ 5307: 0049a241 186 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_d │ │ │ │ - 5308: 007cd6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5309: 00689ab9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5308: 007cd6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5309: 00689ac1 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5310: 0099f480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5311: 009954a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5312: 00998474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5313: 00613779 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5314: 007cd6bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5313: 00613781 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5314: 007cd6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5315: 009c6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5316: 0029928d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5317: 0055d7fd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5317: 0055d805 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5318: 0049bead 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_d │ │ │ │ 5319: 009c62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5320: 0025611d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5321: 009c7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5322: 005d30d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5322: 005d30d9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5323: 0042134d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5324: 0043ecf1 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5325: 00991b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5326: 0098c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5327: 009c5220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5328: 00636fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5329: 006711cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5330: 0066f259 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5328: 00636fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5329: 006711d5 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5330: 0066f261 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5331: 009c6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5332: 0027f685 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5333: 00555379 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5333: 00555381 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5334: 0099a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5335: 0098a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5336: 0049a2fd 178 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_s │ │ │ │ 5337: 002bc3a1 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5338: 009896c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5339: 009c6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5340: 00341e4d 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5341: 00258f59 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5342: 0063dcb1 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5342: 0063dcb9 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5343: 009c70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5344: 005c936d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5344: 005c9375 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5345: 008e1988 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmon │ │ │ │ 5346: 0047ce75 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5347: 0049bf99 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_s │ │ │ │ 5348: 008d0dd0 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5349: 00656409 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5349: 00656411 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5350: 008d0e40 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5351: 009c500b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5352: 008d0ed0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5353: 00996968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5354: 00993820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5355: 008ed958 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhbh │ │ │ │ - 5356: 0056f785 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5356: 0056f78d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5357: 009c64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5358: 009c6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5359: 0098ea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5360: 009c6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5361: 0060f055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5362: 006443b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5361: 0060f05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5362: 006443c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5363: 0098bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5364: 0099c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5365: 003e7819 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5366: 009c6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5367: 00297995 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5368: 009c5003 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5369: 0099bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5370: 003cae6d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5371: 00576345 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5371: 0057634d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5372: 009c5f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5373: 006af415 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5373: 006af41d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5374: 008e8b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_configx │ │ │ │ 5375: 003e1891 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5376: 009962c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5377: 009a07b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5378: 0098f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5379: 00481385 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5380: 005cd18d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5380: 005cd195 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5381: 00994c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5382: 0099e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5383: 00459915 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5384: 006a78dd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5384: 006a78e5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5385: 0098eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ 5386: 00492d21 168 FUNC GLOBAL DEFAULT 12 bl_gen_jump_kernel │ │ │ │ - 5387: 006a3f4d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5387: 006a3f55 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5388: 009c6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5389: 00475b59 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5390: 00992a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5391: 009020d0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5392: 006575c1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5392: 006575c9 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ 5393: 004a6fcd 112 FUNC GLOBAL DEFAULT 12 helper_ll │ │ │ │ - 5394: 005fbb89 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5395: 00549965 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5394: 005fbb91 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5395: 0054996d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5396: 009a0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5397: 003198dd 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5398: 004be845 68 FUNC GLOBAL DEFAULT 12 helper_msa_bseli_b │ │ │ │ 5399: 002259a1 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5400: 0060fdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5401: 005cfa05 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5400: 0060fdb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5401: 005cfa0d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5402: 0099ebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5403: 009931e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5404: 0063f761 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5405: 005a2299 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5404: 0063f769 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5405: 005a22a1 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5406: 009c6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5407: 009c6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5408: 00907118 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5409: 0051b33d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5409: 0051b345 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5410: 009a37c0 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5411: 009c6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5412: 009c5588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5413: 0098ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5414: 0098d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5415: 00989b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5416: 009941b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5417: 0099a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5418: 006200f9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5418: 00620101 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5419: 00994130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5420: 003e8871 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5421: 009c5240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5422: 009c535e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5423: 009c5cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5424: 0068e9fd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5424: 0068ea05 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5425: 009c648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5426: 00540169 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5427: 00669531 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5428: 0053cf51 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5426: 00540171 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5427: 00669539 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5428: 0053cf59 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5429: 004af0c1 1418 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_b │ │ │ │ 5430: 009953c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5431: 004afa65 230 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_d │ │ │ │ - 5432: 006720a9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5432: 006720b1 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5433: 009c72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5434: 0069d601 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5434: 0069d609 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5435: 008d9f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5436: 0046f1e1 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5437: 004af64d 682 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_h │ │ │ │ 5438: 00996bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5439: 0061acb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5439: 0061acb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5440: 00994f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5441: 0099e46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5442: 00582b25 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5443: 0069eda5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5442: 00582b2d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5443: 0069edad 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5444: 00993b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5445: 00473b9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5446: 009c5e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5447: 00993a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5448: 009c5a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5449: 009c643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5450: 00996918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5451: 003fa35d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5452: 0025fbb1 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5453: 00448265 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5454: 008e8444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpecontrol │ │ │ │ 5455: 0099ff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5456: 0040e995 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5457: 0065dac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5458: 0063a36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5457: 0065dac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5458: 0063a375 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5459: 009c5d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5460: 009c617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5461: 006a7405 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5461: 006a740d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5462: 004af8f9 364 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_w │ │ │ │ 5463: 0098cb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5464: 0028efe1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5465: 006881c9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5465: 006881d1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5466: 009c5c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5467: 00655d01 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5467: 00655d09 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5468: 008a2c20 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5469: 009c5e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5470: 0055e89d 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5471: 0057a6b9 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5470: 0055e8a5 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5471: 0057a6c1 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5472: 009c5a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5473: 009c6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5474: 008ee84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_un │ │ │ │ 5475: 0098a21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5476: 0099e90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5477: 00405895 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5478: 009c7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5479: 00487b15 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5480: 00610045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5480: 0061004d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5481: 00341db9 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5482: 00475bd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5483: 004054b1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5484: 009c75a4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5485: 009c54c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5486: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5487: 005581e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5487: 005581e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5488: 009c7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5489: 0098c9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5490: 00637e91 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5490: 00637e99 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5491: 009897e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5492: 008db3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5493: 006abd91 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5493: 006abd99 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5494: 004859bd 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5495: 009c6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ 5496: 0049c3e5 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_d │ │ │ │ - 5497: 00599d9d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5497: 00599da5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5498: 009c6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5499: 006b1e8d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5499: 006b1e95 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5500: 009c52a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5501: 005fc7fd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5502: 006800d9 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5501: 005fc805 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5502: 006800e1 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5503: 004c6b15 472 FUNC GLOBAL DEFAULT 12 helper_msa_vshf_df │ │ │ │ 5504: 0039816d 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5505: 0098e78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5506: 0059e8b5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5506: 0059e8bd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5507: 0042b609 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5508: 009a0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5509: 008d29c4 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5510: 0099a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5511: 0098ca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5512: 006a0c39 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5513: 006a93b5 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5512: 006a0c41 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5513: 006a93bd 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5514: 009c64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5515: 009c74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5516: 006234dd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5516: 006234e5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5517: 0098a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5518: 0098a27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5519: 0056adb5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5519: 0056adbd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5520: 0088fbfc 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5521: 0049c4ad 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_s │ │ │ │ 5522: 00264a95 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5523: 006066e5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5523: 006066ed 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5524: 009c57ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5525: 009c5f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5526: 009c63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5527: 008d9e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5528: 009c58d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5529: 009c7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5530: 002e65cd 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5531: 00668fa9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5531: 00668fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5532: 0024f01d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5533: 00989c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 5534: 009c672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5535: 0047893d 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5536: 009c5846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5537: 009965e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5538: 00994cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5539: 0099b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5540: 009984b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5541: 0062a1b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5541: 0062a1bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5542: 003a2085 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5543: 0043efe1 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5544: 009c7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5545: 0099ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5546: 00330cc1 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5547: 0064d495 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5547: 0064d49d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5548: 004300dd 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5549: 00671d69 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5549: 00671d71 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5550: 008d8e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5551: 0099a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5552: 009c67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5553: 00993430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 5554: 0061b689 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5554: 0061b691 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5555: 009933e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5556: 009c7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5557: 002fb6a5 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5558: 00992da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5559: 009c5de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5560: 0027e7a9 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5561: 009c588e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5562: 006a615d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5562: 006a6165 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5563: 009c6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5564: 009c6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5565: 009c7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5566: 0063da41 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5567: 00658669 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5566: 0063da49 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5567: 00658671 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5568: 003bffb9 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5569: 003ff3e5 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5570: 0098b958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5571: 0062d1f5 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5571: 0062d1fd 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5572: 00314641 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5573: 0066ee85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5573: 0066ee8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5574: 00993060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5575: 009c6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5576: 009917f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5577: 004c7611 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsule_df │ │ │ │ 5578: 009c655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5579: 006559fd 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5579: 00655a05 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5580: 00996158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5581: 009c697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5582: 008db324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5583: 00688f4d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5583: 00688f55 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5584: 009c667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5585: 007f9b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5585: 007f9b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5586: 009c613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5587: 0098de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5588: 0098b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5589: 0057fa25 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5589: 0057fa2d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5590: 0099ae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5591: 0054d67d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5591: 0054d685 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5592: 009c6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5593: 00250419 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5594: 0062c1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5594: 0062c201 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5595: 0033aa31 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5596: 0098fe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5597: 009c6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5598: 009c5316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5599: 00998844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5600: 006616bd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5600: 006616c5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5601: 0099d55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5602: 009c6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5603: 009c6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5604: 0098c898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5605: 00301f9d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5606: 0064d3d5 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5607: 005471b9 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5606: 0064d3dd 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5607: 005471c1 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5608: 004417fd 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5609: 009c5c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5610: 0037d2e1 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5611: 008f5fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsueq_df │ │ │ │ 5612: 00485735 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5613: 0099f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5614: 00475c55 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5615: 003a2a59 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5616: 00663e31 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5616: 00663e39 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5617: 0046de95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5618: 0099ceb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5619: 00548dbd 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5620: 0063ee89 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5619: 00548dc5 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5620: 0063ee91 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5621: 008f26b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtps_pw │ │ │ │ 5622: 009c5d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5623: 0065b6b9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5624: 0065dcad 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5625: 006abc91 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5623: 0065b6c1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5624: 0065dcb5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5625: 006abc99 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5626: 009901e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5627: 003fe719 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5628: 0098dc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5629: 0059736d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5629: 00597375 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5630: 00440211 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5631: 00645655 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5631: 0064565d 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5632: 00489a89 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5633: 0056291d 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5633: 00562925 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5634: 008ed850 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhhw │ │ │ │ 5635: 009c6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5636: 009c5c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5637: 009c6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5638: 009c551c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5639: 003bff15 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5640: 004c71e9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcun_df │ │ │ │ 5641: 004b781d 560 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_b │ │ │ │ - 5642: 0068212d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5642: 00682135 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ 5643: 004b7c25 114 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_d │ │ │ │ - 5644: 00621465 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5644: 0062146d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5645: 00442741 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5646: 008d9e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5647: 0068a07d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5647: 0068a085 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5648: 004b7a4d 304 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_h │ │ │ │ - 5649: 006ae579 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5649: 006ae581 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5650: 008ed4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubusb │ │ │ │ 5651: 009c69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5652: 00576f3d 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5653: 00656be1 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5652: 00576f45 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5653: 00656be9 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5654: 0042d8cd 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5655: 008e6d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_maari │ │ │ │ 5656: 00994a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5657: 009c6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5658: 00638a11 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5659: 00529f5d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5658: 00638a19 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5659: 00529f65 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5660: 008ed2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubush │ │ │ │ 5661: 0046c169 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5662: 009c6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5663: 00999ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5664: 0098d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5665: 009c72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5666: 009c525e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5679,433 +5679,433 @@ │ │ │ │ 5675: 008e20c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsa_w_ph │ │ │ │ 5676: 0098e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5677: 00450035 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5678: 009c72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5679: 008d5f70 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5680: 004c7a19 500 FUNC GLOBAL DEFAULT 12 helper_msa_fsub_df │ │ │ │ 5681: 009c72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5682: 0053cdb1 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5683: 00536f0d 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5682: 0053cdb9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5683: 00536f15 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5684: 0048df09 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcrestart │ │ │ │ 5685: 004b7b7d 168 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_w │ │ │ │ 5686: 00414579 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5687: 0046c315 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5688: 00990e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5689: 009c7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5690: 009c6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5691: 005454d5 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5691: 005454dd 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5692: 0046c4e9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5693: 00258f7d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5694: 00990978 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5695: 0033a641 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5696: 0066cfcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5696: 0066cfd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5697: 0042d975 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5698: 005a0f6d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5698: 005a0f75 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5699: 009c66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5700: 003e7a3d 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5701: 008fb9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_b │ │ │ │ - 5702: 0066c521 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5702: 0066c529 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5703: 008fb818 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_d │ │ │ │ 5704: 004a7c9d 70 FUNC GLOBAL DEFAULT 12 helper_punpcklbh │ │ │ │ 5705: 0026438d 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5706: 002c1d35 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5707: 00268e29 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5708: 008fb920 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_h │ │ │ │ - 5709: 005cfc1d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5709: 005cfc25 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5710: 00419299 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5711: 009c6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5712: 009c6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5713: 0065beb1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5713: 0065beb9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5714: 008dc08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 5715: 008f14a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_d │ │ │ │ - 5716: 00662211 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5716: 00662219 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5717: 00993970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5718: 0048e31d 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschefback │ │ │ │ 5719: 008db2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5720: 0062d639 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5721: 005725e5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5720: 0062d641 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5721: 005725ed 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5722: 009c6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5723: 009c630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5724: 0099da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5725: 0099eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5726: 0042ff59 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ 5727: 008f5cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsub_df │ │ │ │ - 5728: 005a0e6d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5729: 0068486d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5728: 005a0e75 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5729: 00684875 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5730: 009c6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5731: 00266675 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5732: 004971f5 36 FUNC GLOBAL DEFAULT 12 helper_addqh_ph │ │ │ │ 5733: 009b5300 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5734: 008fb89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_w │ │ │ │ 5735: 009991c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5736: 0099ae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5737: 0098a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5738: 00546035 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5738: 0054603d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5739: 009c5062 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5740: 0066d5ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5741: 0068f6dd 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5740: 0066d5f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5741: 0068f6e5 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5742: 00292de1 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5743: 008efefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_s │ │ │ │ - 5744: 0056ecd1 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5744: 0056ecd9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5745: 0025f095 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5746: 0064d5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5746: 0064d5a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5747: 0099f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5748: 009c5d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5749: 009c62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5750: 009c6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5751: 009c5020 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5752: 003c53b9 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5753: 00520241 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5753: 00520249 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5754: 0047266d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5755: 002b3e05 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5756: 0099d6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5757: 009c52de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5758: 0099d6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5759: 0098d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5760: 009c6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5761: 006a7fa5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5762: 0068954d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5763: 0068f33d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5761: 006a7fad 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5762: 00689555 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5763: 0068f345 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5764: 009c509c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5765: 0098dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5766: 00622665 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5766: 0062266d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5767: 00441ef5 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5768: 009c6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5769: 009991b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5770: 006aede9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5771: 005948f5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5772: 0066faed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5770: 006aedf1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5771: 005948fd 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5772: 0066faf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5773: 009c5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5774: 0099c57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5775: 00991c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5776: 002ac48d 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5777: 009c6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5778: 00470b65 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5779: 00680695 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5779: 0068069d 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5780: 009c4f30 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5781: 008e0eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5782: 009c61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5783: 008a0064 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5784: 005d2fd1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5785: 0052a02d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5786: 005d6219 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5784: 005d2fd9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5785: 0052a035 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5786: 005d6221 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5787: 004406ad 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5788: 009c61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5789: 0043ad99 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5790: 009c5246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5791: 003b04c9 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5792: 009c6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5793: 00264c11 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5794: 00637ea1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5794: 00637ea9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5795: 00484985 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5796: 00378259 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5797: 009c6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5798: 0031a4ed 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5799: 00994d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5800: 006062a5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5800: 006062ad 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5801: 008a1f4c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5802: 009c7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5803: 009c6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5804: 002e9c81 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5805: 0031241d 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5806: 009910d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5807: 009c515a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5808: 00398a3d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5809: 004b424d 126 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_d │ │ │ │ 5810: 00470f2d 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5811: 009c4d80 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5812: 0040de1d 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5813: 0098c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5814: 0067ea49 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5814: 0067ea51 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5815: 00994bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5816: 0052c6ed 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5816: 0052c6f5 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5817: 00244a09 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5818: 009c6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5819: 0043a351 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5820: 004b3fe1 426 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_h │ │ │ │ 5821: 009c748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5822: 009c72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5823: 004ba565 1226 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_b │ │ │ │ 5824: 009c543e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5825: 0048a061 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5826: 00634229 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5826: 00634231 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5827: 0028755d 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5828: 004baded 212 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_d │ │ │ │ 5829: 009c71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5830: 0058f38d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5830: 0058f395 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5831: 009c7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5832: 0033aeb1 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5833: 00294e05 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5834: 0099dcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5835: 004baa31 648 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_h │ │ │ │ 5836: 00376419 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5837: 0047f401 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5838: 0059ddd5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5839: 005fc2d9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5838: 0059dddd 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5839: 005fc2e1 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5840: 0029b04d 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5841: 0060ee75 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5842: 00597545 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5841: 0060ee7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5842: 0059754d 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5843: 004b418d 192 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_w │ │ │ │ - 5844: 0058d9cd 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5844: 0058d9d5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5845: 009c6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5846: 009a2790 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5847: 00990294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5848: 0067fdfd 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5848: 0067fe05 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5849: 0099b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5850: 004bacb9 308 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_w │ │ │ │ 5851: 009c72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5852: 002fbdbd 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5853: 008f5b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmadd_df │ │ │ │ 5854: 009975ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5855: 00996ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5856: 009c6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5857: 003f3425 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5858: 009c65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5859: 007e7eb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5859: 007e7ec8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5860: 009c5320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5861: 0030bc99 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5862: 0099a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5863: 009c56f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5864: 0046d965 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5865: 00549af5 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5865: 00549afd 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5866: 009c5628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5867: 00999244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5868: 0047fafd 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5869: 009c6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5870: 008e896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_status │ │ │ │ 5871: 0098e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5872: 00223c61 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5873: 0099ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5874: 005a2255 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5874: 005a225d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5875: 009c5039 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5876: 003bcdcd 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5877: 0099cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5878: 008df7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5879: 0040e0e5 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5880: 0062d091 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5880: 0062d099 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5881: 0099aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5882: 003bdcb1 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5883: 0069a025 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5883: 0069a02d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5884: 009c6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5885: 00991bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5886: 008dccec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5887: 002553dd 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5888: 009c6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5889: 0098e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5890: 00660a41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5890: 00660a49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5891: 0046d0bd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5892: 009c7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5893: 009c5eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5894: 0098ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5895: 00999f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5896: 0099ac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5897: 00438615 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5898: 00996818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5899: 00670fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5899: 00670fc9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5900: 009a40b0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5901: 0099fc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5902: 0053fff5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5902: 0053fffd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5903: 00408685 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5904: 00635d9d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5904: 00635da5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5905: 00361741 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5906: 009c64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5907: 00650259 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5907: 00650261 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5908: 009c6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5909: 0033f14d 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5910: 009c563e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5911: 0060ec95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5911: 0060ec9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5912: 00425af1 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5913: 0069c719 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5913: 0069c721 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 5914: 00451b21 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5915: 009c7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5916: 009c74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 5917: 0048472d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5918: 004155c5 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5919: 0062e3cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5919: 0062e3d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5920: 009911f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 5921: 0044d765 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5922: 0089e970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5923: 006a20c9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5923: 006a20d1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5924: 009c57b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5925: 0099ea40 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5926: 0048ff01 180 FUNC GLOBAL DEFAULT 12 helper_eretnc │ │ │ │ 5927: 00489785 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5928: 0099ac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5929: 008dd634 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5930: 009930f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5931: 0069cfc1 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5931: 0069cfc9 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5932: 0099764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5933: 005490a5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5934: 00611291 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5933: 005490ad 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5934: 00611299 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5935: 0098e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5936: 0089f430 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5937: 009c5d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5938: 0053ed5d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5938: 0053ed65 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5939: 00990684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5940: 009c55de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5941: 00542701 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5942: 0054c505 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5941: 00542709 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5942: 0054c50d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5943: 009c6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5944: 009c52cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5945: 0065f3ed 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5945: 0065f3f5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5946: 009c5f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5947: 008ed748 132 OBJECT GLOBAL DEFAULT 24 helper_info_packushb │ │ │ │ 5948: 00258d1d 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5949: 0069ebc5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5950: 0060bdb9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5949: 0069ebcd 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5950: 0060bdc1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5951: 002568b5 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5952: 00231a91 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5953: 009c7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5954: 009c6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 5955: 0046c1c9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5956: 0099afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5957: 0098c9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5958: 003d3c49 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5959: 0099a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5960: 009c6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5961: 009c6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5962: 006b4b19 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5962: 006b4b21 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5963: 00989fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5964: 009a36b8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5965: 003bcb81 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5966: 004ab5f1 1262 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_b │ │ │ │ 5967: 009c5284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5968: 00994040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5969: 005be7f1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5969: 005be7f9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5970: 004abf5d 346 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_d │ │ │ │ 5971: 009c5206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5972: 006289e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5972: 006289e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5973: 004abae1 708 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_h │ │ │ │ 5974: 009a03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 5975: 0046c359 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5976: 009c625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5977: 005b45cd 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5977: 005b45d5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5978: 002f4c79 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 5979: 0046c54d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5980: 009c5b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 5981: 00456d71 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5982: 0098a1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5983: 009c6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5984: 0098df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 5985: 008e23d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_eq_qb │ │ │ │ 5986: 00483f5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5987: 00997038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5988: 00644a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5989: 0060f541 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5988: 00644a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5989: 0060f549 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5990: 0099eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5991: 004abda5 440 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_w │ │ │ │ 5992: 009c6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5993: 00607629 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5994: 00640371 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5995: 006294e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5993: 00607631 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5994: 00640379 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5995: 006294ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5996: 009c5c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5997: 009c7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5998: 0066ebfd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5998: 0066ec05 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5999: 009c7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6000: 0047244d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6001: 004720ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6002: 009c7afe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6003: 0099745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6004: 0099dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6005: 00995488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6006: 009c5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6007: 0066e589 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6008: 006325a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6009: 005c7cd9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6007: 0066e591 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6008: 006325ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6009: 005c7ce1 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6010: 004a7c55 36 FUNC GLOBAL DEFAULT 12 helper_punpcklhw │ │ │ │ 6011: 0099482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6012: 008eb5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_f │ │ │ │ 6013: 009c740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6014: 00993e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6015: 009a02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6016: 0061c979 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6016: 0061c981 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6017: 009c5019 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ - 6018: 007f204c 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ + 6018: 007f205c 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ 6019: 009c722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6020: 008de210 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6021: 00645235 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6021: 0064523d 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6022: 0042d945 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6023: 009c5810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6024: 00610a3d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6024: 00610a45 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6025: 00997168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6026: 009c5084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6027: 009c62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6028: 00281971 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6029: 009c5262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6030: 0043f6b1 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ - 6031: 005019f1 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ + 6031: 005019f9 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ 6032: 0098d7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6033: 0036afe9 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6034: 009916a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6035: 007f9b4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6036: 006abd99 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6035: 007f9b5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6036: 006abda1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6037: 0099e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6038: 0099a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6039: 0043ce8d 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6040: 008a1f5c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6041: 00441909 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6042: 003382a5 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6043: 003ebc51 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6044: 0062d559 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6044: 0062d561 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6045: 009c5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6046: 0066b3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6046: 0066b3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6047: 008ec32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_seq │ │ │ │ 6048: 009c6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6049: 0098b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6050: 0099e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6051: 002c1bfd 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6052: 00597aa5 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6052: 00597aad 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6053: 009976dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6054: 003c004d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6055: 00421f61 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6056: 0098bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6057: 009c5e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6058: 00489375 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6059: 005574d5 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6059: 005574dd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6060: 009c6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6061: 0040e34d 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6062: 0099c4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6063: 009c5cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6064: 009c72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6065: 006a5655 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6066: 00582c35 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6065: 006a565d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6066: 00582c3d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6067: 003d3e15 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6068: 0062004d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6069: 00579fd9 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6068: 00620055 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6069: 00579fe1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6070: 00994d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6071: 009c5b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6072: 0064a819 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6072: 0064a821 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6073: 0098c928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6074: 003400d5 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6075: 00555f79 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6076: 0056a64d 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6075: 00555f81 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6076: 0056a655 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6077: 00483155 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6078: 0043f511 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6079: 006b66a0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6079: 006b66b0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6080: 009c4f90 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6081: 0060ae25 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6081: 0060ae2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6082: 004999e9 4 FUNC GLOBAL DEFAULT 12 helper_wrdsp │ │ │ │ 6083: 009c5aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6084: 009c5696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6085: 0068da99 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6085: 0068daa1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6086: 009c59ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6087: 009c6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6088: 008debdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6089: 009c773c 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6090: 0042d74d 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6091: 009c555a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6092: 003a25a1 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6093: 00992830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6094: 0099af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6095: 002544c1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6096: 009963d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6097: 0084c43c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6098: 0099c66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6099: 009c5c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6100: 0057062d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6100: 00570635 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6101: 009c5630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6102: 0098de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6103: 002320d5 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6104: 008d7a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6105: 0098fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6106: 009c6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6107: 009c5aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6117,15 +6117,15 @@ │ │ │ │ 6113: 002f4999 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6114: 0098da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6115: 0099749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6116: 0045b365 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6117: 00376665 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6118: 004414e5 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6119: 002bec89 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6120: 00622f11 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6120: 00622f19 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6121: 00996788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6122: 002922d1 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6123: 0099a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6124: 0098b9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6125: 00292329 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6126: 0098a4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6127: 00292389 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6135,22 +6135,22 @@ │ │ │ │ 6131: 009c50f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6132: 009c5c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6133: 002924ed 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6134: 00292575 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6135: 009c58c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6136: 009c6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ 6137: 008f0df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_l_s │ │ │ │ - 6138: 006862d1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6139: 00581ad5 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6138: 006862d9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6139: 00581add 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6140: 003001ed 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6141: 00342a75 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6142: 003fffd5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6143: 0099fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6144: 0099d52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6145: 006126f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6145: 00612701 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6146: 009c66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6147: 009c5402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6148: 00991fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6149: 0098ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6150: 00901d84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6151: 004b8d75 652 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_b │ │ │ │ 6152: 004228d9 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6158,45 +6158,45 @@ │ │ │ │ 6154: 009c4d94 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6155: 0099ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6156: 0098c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6157: 004b91fd 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_d │ │ │ │ 6158: 002a381d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6159: 0098d81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6160: 00257ee1 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6161: 006adb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6161: 006adb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6162: 009927c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6163: 0099e98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6164: 0068fb85 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6165: 00656b1d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6164: 0068fb8d 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6165: 00656b25 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6166: 0098eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ 6167: 004b9001 330 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_h │ │ │ │ - 6168: 00639e09 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6168: 00639e11 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6169: 0099bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6170: 009992c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6171: 00674c09 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6172: 00564675 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6173: 00612ae5 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6171: 00674c11 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6172: 0056467d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6173: 00612aed 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6174: 00995f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6175: 009c7b01 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6176: 0044d689 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6177: 00995fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6178: 00604edd 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6178: 00604ee5 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6179: 009c6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6180: 008e88e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_entryhi │ │ │ │ - 6181: 0061edc5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6181: 0061edcd 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6182: 0098fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6183: 009c6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6184: 002f0575 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6185: 0061be8d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6185: 0061be95 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6186: 004b914d 176 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_w │ │ │ │ 6187: 002fe349 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6188: 00993f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6189: 00992f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6190: 00999054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6191: 0063a011 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6191: 0063a019 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6192: 009c5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6193: 0099459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6194: 008f2188 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_d │ │ │ │ 6195: 008dc110 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6196: 0099bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6197: 009c635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6198: 00999e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ @@ -6209,94 +6209,94 @@ │ │ │ │ 6205: 009932b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6206: 00294751 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6207: 009c743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6208: 009c51ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6209: 009c5a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6210: 0098ea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ 6211: 008f0be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_s │ │ │ │ - 6212: 0062f46d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6212: 0062f475 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6213: 009c5f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6214: 008db6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6215: 0098cb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6216: 009c5844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6217: 009c5a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6218: 008d953c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6219: 0099be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6220: 0098f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6221: 0098b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6222: 009c745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6223: 0099e0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6224: 0053bd29 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6224: 0053bd31 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6225: 003e0d61 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6226: 0099c8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6227: 00441451 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6228: 009a00fc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6229: 005fc149 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6230: 0063a895 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6231: 00638d01 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6232: 0069d831 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6229: 005fc151 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6230: 0063a89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6231: 00638d09 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6232: 0069d839 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6233: 009973ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6234: 008f1948 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_d │ │ │ │ 6235: 00994c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6236: 003caaa9 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6237: 0067ea09 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6237: 0067ea11 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6238: 003ff811 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6239: 0048b24d 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6240: 009c553a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6241: 00654d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6241: 00654d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6242: 009c5f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6243: 009c6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6244: 00995fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6245: 0099da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6246: 00596fb9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6246: 00596fc1 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6247: 003ecca1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6248: 0099e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6249: 00580895 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6249: 0058089d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6250: 0098b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6251: 00338c0d 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6252: 00421059 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6253: 006176e9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6254: 0054e289 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6253: 006176f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6254: 0054e291 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6255: 0099cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ 6256: 008f03a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_s │ │ │ │ 6257: 008e26f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_eq_ph │ │ │ │ - 6258: 0057f1c9 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6258: 0057f1d1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6259: 009c7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6260: 009913d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6261: 004f7145 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ - 6262: 00527f49 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6261: 004f714d 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ + 6262: 00527f51 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6263: 00337a3d 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6264: 0099df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_TR_EVENT │ │ │ │ 6265: 0026dcc9 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6266: 009c65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6267: 0099776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6268: 009c68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6269: 009951dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6270: 0054e531 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6270: 0054e539 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6271: 00998ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6272: 0040d619 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6273: 004403dd 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6274: 008e8f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_cfc1 │ │ │ │ 6275: 0046c099 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6276: 0099d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6277: 009c6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6278: 0048d801 46 FUNC GLOBAL DEFAULT 12 helper_mfc0_lladdr │ │ │ │ 6279: 0046d74d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6280: 00990654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6281: 009c5842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6282: 006a4cc5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6282: 006a4ccd 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6283: 009c556a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6284: 006547cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6284: 006547d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6285: 00996b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6286: 00573ac1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6286: 00573ac9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6287: 0099c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6288: 009c5684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6289: 0098da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6290: 0099a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6291: 0051662d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6291: 00516635 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6292: 00288d91 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6293: 009c5f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6294: 00901dcc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6295: 0042c1cd 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6296: 00297bf5 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6297: 00989bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6298: 0098aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ @@ -6304,562 +6304,562 @@ │ │ │ │ 6300: 009c6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6301: 009c6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6302: 0026649d 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6303: 0048c121 198 FUNC GLOBAL DEFAULT 12 cpu_mips_store_cause │ │ │ │ 6304: 00989594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6305: 00498769 60 FUNC GLOBAL DEFAULT 12 helper_dpsx_w_ph │ │ │ │ 6306: 0098e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ - 6307: 007f1efc 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ + 6307: 007f1f0c 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ 6308: 009c6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6309: 0062e8f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6309: 0062e8fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6310: 009c65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6311: 00258d71 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6312: 009c6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6313: 0066a21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6313: 0066a225 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6314: 008e3668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_ph │ │ │ │ 6315: 00374341 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6316: 009c6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6317: 008e34dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_w │ │ │ │ - 6318: 00646441 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6318: 00646449 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6319: 002920c1 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6320: 00993b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6321: 0099eec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6322: 0040ecd1 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ 6323: 008e30bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_lladdr │ │ │ │ - 6324: 006644e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6325: 00689ff9 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6324: 006644f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6325: 0068a001 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6326: 00991d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6327: 009c5898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6328: 00264e09 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6329: 008eda60 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhwd │ │ │ │ - 6330: 00688911 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6330: 00688919 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6331: 009c50d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6332: 003c9d91 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6333: 009c60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6334: 00562979 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6334: 00562981 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6335: 0099a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6336: 00999294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6337: 0098a24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6338: 00998404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6339: 009c5700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6340: 0098deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6341: 009c5806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6342: 009c682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6343: 00653ee1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6343: 00653ee9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6344: 008a0518 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6345: 009c6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6346: 006544fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6346: 00654505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6347: 0028ff15 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6348: 009c5e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6349: 0054e331 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6349: 0054e339 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6350: 0048a819 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6351: 0067d145 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6351: 0067d14d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6352: 00998304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6353: 0058e6a5 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6353: 0058e6ad 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6354: 009982f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6355: 0026cb89 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6356: 00452b69 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6357: 0055b05d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6357: 0055b065 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6358: 008df734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6359: 009c7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6360: 008a24c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6361: 003bdd95 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6362: 008dcd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6363: 006a30fd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6363: 006a3105 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6364: 0040df11 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6365: 009c66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6366: 009c5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6367: 005aec55 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6367: 005aec5d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6368: 008ca7cc 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6369: 00996098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6370: 0066ece5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6370: 0066eced 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6371: 0028f3fd 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6372: 00546cc1 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6373: 0061170d 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6372: 00546cc9 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6373: 00611715 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 6374: 0049db01 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 6375: 00582c85 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6376: 006152d9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6377: 0051b705 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6378: 0053c52d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6375: 00582c8d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6376: 006152e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6377: 0051b70d 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6378: 0053c535 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6379: 0043fff9 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6380: 007f9b5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6380: 007f9b6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6381: 009c524e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6382: 004a3a3d 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ole │ │ │ │ 6383: 003e6415 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6384: 00436a09 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6385: 003b7b55 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6386: 00627229 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6387: 00595825 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6386: 00627231 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6387: 0059582d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6388: 002f7bed 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6389: 009c6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6390: 00991334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6391: 008dd6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6392: 008e38fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_ph │ │ │ │ 6393: 0049dbb9 180 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 6394: 00993b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ - 6395: 005066a1 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ + 6395: 005066a9 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ 6396: 009a05b0 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6397: 009c6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6398: 009987c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6399: 0066553d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6399: 00665545 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6400: 0025edfd 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6401: 004a35e1 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_olt │ │ │ │ 6402: 00467b0d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6403: 005f9a1d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6403: 005f9a25 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6404: 009c4d90 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6405: 00997abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6406: 00475445 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6407: 00486e11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6408: 0061f07d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6409: 0054d5f1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6408: 0061f085 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6409: 0054d5f9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6410: 0098f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6411: 009c6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6412: 00441bc1 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6413: 00634645 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6414: 006ae91d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6413: 0063464d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6414: 006ae925 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6415: 003e7545 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6416: 009c627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6417: 0065012d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6417: 00650135 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6418: 0098a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6419: 003d4859 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6420: 008a2aec 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6421: 0048511d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6422: 009c56dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6423: 0053d69d 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6423: 0053d6a5 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6424: 00996b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6425: 009c7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6426: 0098fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6427: 00992fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6428: 008e33d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_s_ph │ │ │ │ - 6429: 0057072d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6429: 00570735 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6430: 002603b1 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6431: 003a2631 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6432: 009c52f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6433: 00441191 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6434: 003f1d85 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6435: 003e0231 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6436: 00602fd9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6436: 00602fe1 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6437: 0099c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6438: 0046c109 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6439: 009a0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6440: 009c6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6441: 0098e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6442: 003f37d1 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6443: 00990374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6444: 009c744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6445: 002511d1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6446: 009c5856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6447: 0063631d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6447: 00636325 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6448: 009c55d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6449: 008e2a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf0 │ │ │ │ 6450: 0025b855 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6451: 0099bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6452: 008e2b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf1 │ │ │ │ 6453: 008a1df0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6454: 00994fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6455: 0099a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6456: 005bab65 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6456: 005bab6d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6457: 00410279 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6458: 0098a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6459: 002c106d 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6460: 0098b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6461: 0046c2d1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6462: 004a61e5 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ueq │ │ │ │ 6463: 009c668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6464: 008da5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6465: 0046c485 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6466: 0099a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6467: 00622ffd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6467: 00623005 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6468: 009c7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6469: 0098cddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6470: 0062daa1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6470: 0062daa9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6471: 00339f11 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6472: 009c6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6473: 005a34e1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6473: 005a34e9 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6474: 0098bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6475: 00579241 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6475: 00579249 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6476: 00447ea1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6477: 002c2281 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6478: 0066fd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6478: 0066fd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6479: 009c519c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6480: 0098b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6481: 0036e9e5 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6482: 009c530c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6483: 009c5ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6484: 0054e395 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6484: 0054e39d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6485: 009c69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6486: 003e895d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6487: 009c5b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6488: 0099ae64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6489: 0099cc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6490: 00292045 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6491: 0061ddf5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6491: 0061ddfd 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6492: 009c70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6493: 00617131 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6493: 00617139 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6494: 009c653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6495: 00999a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6496: 009c6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6497: 0098e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6498: 0068a819 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6498: 0068a821 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6499: 009898a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6500: 009c7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6501: 0098b384 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6502: 0064dd69 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6502: 0064dd71 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6503: 004b0599 906 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_b │ │ │ │ 6504: 0098b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6505: 009c5f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6506: 0062e04d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6506: 0062e055 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 6507: 004b0ba5 158 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_d │ │ │ │ 6508: 008f29c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_addr_ps │ │ │ │ - 6509: 00685ced 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ - 6510: 005019a9 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ + 6509: 00685cf5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6510: 005019b1 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ 6511: 0098a4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6512: 00402129 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6513: 004b0925 416 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_h │ │ │ │ 6514: 008a2df8 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6515: 009c6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6516: 00667d39 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6516: 00667d41 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6517: 00995340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6518: 00263999 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6519: 009896e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6520: 00375a09 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6521: 002c1e21 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6522: 00997208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6523: 009c6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6524: 00653615 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6524: 0065361d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6525: 0099f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6526: 004329e9 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6527: 0043fd7d 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6528: 002b7fed 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6529: 008ec2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngle │ │ │ │ 6530: 009c727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6531: 00490c49 172 FUNC GLOBAL DEFAULT 12 cpu_mips_translate_address │ │ │ │ 6532: 0099ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6533: 0065d91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6533: 0065d925 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6534: 009c6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6535: 004b0ac5 222 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_w │ │ │ │ 6536: 008e22d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_sa_w_ph │ │ │ │ 6537: 009c663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6538: 0098fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6539: 009974dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6540: 005fbee1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6540: 005fbee9 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6541: 009c621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6542: 00297051 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6543: 00403361 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6544: 0045571d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6545: 006295d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6545: 006295dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6546: 004a16d1 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_eq │ │ │ │ 6547: 0099772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6548: 005f43d9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6548: 005f43e1 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6549: 00486c19 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6550: 003d331d 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6551: 00582ce1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6551: 00582ce9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6552: 0025b715 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6553: 0060e731 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 6554: 0069b0d5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6553: 0060e739 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6554: 0069b0dd 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6555: 0098b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6556: 00241f21 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6557: 0028730d 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6558: 005fb4fd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6558: 005fb505 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6559: 009c5b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6560: 0045813d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6561: 00991794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6562: 0099bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6563: 009c7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6564: 009c568e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6565: 009c6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6566: 005551cd 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6566: 005551d5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6567: 003d62e1 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6568: 009c7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6569: 006a0515 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6569: 006a051d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6570: 002ebaed 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6571: 008dec60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6572: 004aa44d 1028 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_b │ │ │ │ 6573: 0099ea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6574: 0099d29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6575: 009c619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6576: 004aac91 220 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_d │ │ │ │ 6577: 003bfe71 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6578: 0099f9b4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6579: 00699bf9 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6579: 00699c01 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6580: 00996268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6581: 004aa851 732 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_h │ │ │ │ 6582: 002665fd 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 6583: 00654e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6583: 00654ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6584: 009c5a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6585: 0042c141 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6586: 007cd680 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6586: 007cd690 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6587: 00998ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6588: 008e7d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_eq │ │ │ │ 6589: 0098dc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6590: 009c5ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6591: 0066edad 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6591: 0066edb5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6592: 0099f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6593: 009c6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6594: 00993860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ 6595: 004a7301 136 FUNC GLOBAL DEFAULT 12 helper_paddsb │ │ │ │ - 6596: 0064e665 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6596: 0064e66d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6597: 009c59f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6598: 004aab2d 356 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_w │ │ │ │ 6599: 002be185 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6600: 003c3e51 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6601: 003ecce1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6602: 0099eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6603: 004a7405 144 FUNC GLOBAL DEFAULT 12 helper_paddsh │ │ │ │ 6604: 009c6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6605: 00694b09 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6605: 00694b11 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6606: 00422731 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6607: 00499005 156 FUNC GLOBAL DEFAULT 12 helper_insv │ │ │ │ 6608: 002be819 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6609: 00994080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6610: 0099c97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6611: 00635ff5 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6611: 00635ffd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6612: 009c5952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6613: 009c647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6614: 00672fb5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6614: 00672fbd 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ 6615: 008e44d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbl │ │ │ │ - 6616: 0059d635 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6617: 00606be9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6618: 0068cbcd 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6619: 00685c51 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6616: 0059d63d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6617: 00606bf1 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6618: 0068cbd5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6619: 00685c59 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6620: 0029ae99 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6621: 00991344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6622: 00989854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6623: 009c5bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6624: 009c6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6625: 0098a1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6626: 009c5342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 6627: 008e455c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbr │ │ │ │ - 6628: 0063d5c1 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6628: 0063d5c9 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6629: 009c5776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ - 6630: 006a7569 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6630: 006a7571 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ 6631: 008f6304 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcult_df │ │ │ │ - 6632: 005955d5 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6632: 005955dd 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6633: 0048b221 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6634: 009c52ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6635: 00993d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6636: 0099fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6637: 00241e39 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6638: 009c5960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6639: 009c644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6640: 0066fe35 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6640: 0066fe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6641: 008a2f48 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6642: 00265f19 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6643: 0098a4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ 6644: 00497b49 64 FUNC GLOBAL DEFAULT 12 helper_precr_sra_r_ph_w │ │ │ │ - 6645: 006722bd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6645: 006722c5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6646: 003c676d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6647: 0099b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6648: 0099e73c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6649: 0099e9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6650: 009c7590 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6651: 009c5dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6652: 00424cd5 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6653: 0098db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6654: 009c53c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6655: 00499ad1 4 FUNC GLOBAL DEFAULT 12 helper_rddsp │ │ │ │ 6656: 004981cd 94 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbl │ │ │ │ 6657: 0099ffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6658: 0055e7e9 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6658: 0055e7f1 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6659: 002ace29 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6660: 006927f1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6660: 006927f9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6661: 00999af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6662: 00456359 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6663: 006a3b05 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6663: 006a3b0d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6664: 0099b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6665: 009c5b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6666: 0099c72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6667: 0049822d 90 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbr │ │ │ │ 6668: 008e0100 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6669: 009a37ac 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6670: 0054fd69 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6671: 005624ad 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6670: 0054fd71 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6671: 005624b5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6672: 009c7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6673: 009a02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6674: 00994dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6675: 009c646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6676: 009c63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6677: 0099e0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6678: 009c6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ - 6679: 006642a5 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6679: 006642ad 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6680: 004c752d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fslt_df │ │ │ │ 6681: 009c61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6682: 009c5530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6683: 00458a39 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6684: 00993d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6685: 006a9075 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6685: 006a907d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6686: 00496b9d 92 FUNC GLOBAL DEFAULT 12 cpu_set_exception_base │ │ │ │ 6687: 009c5d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6688: 009916b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6689: 0025ee39 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6690: 004a7c45 6 FUNC GLOBAL DEFAULT 12 helper_punpcklwd │ │ │ │ 6691: 002495f1 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6692: 009c656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6693: 009c7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6694: 00472091 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6695: 0025f83d 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6696: 006ab521 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6696: 006ab529 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6697: 009c6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6698: 009c5996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6699: 00458581 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6700: 009c6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6701: 0069ec95 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6701: 0069ec9d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6702: 009c5de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6703: 00680281 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6704: 00631385 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6703: 00680289 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6704: 0063138d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6705: 00419659 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6706: 0098ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6707: 00990eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6708: 00409279 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6709: 009c5bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6710: 0024fcb5 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6711: 0044fa1d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6712: 009c629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6713: 009c7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6714: 0061136d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6714: 00611375 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6715: 0089f830 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6716: 009c5aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6717: 009c5d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6718: 0049e6a9 188 FUNC GLOBAL DEFAULT 12 helper_float_mulr_ps │ │ │ │ 6719: 008f5f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fslt_df │ │ │ │ 6720: 003c6781 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6721: 0068a069 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6721: 0068a071 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6722: 009c53e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6723: 00645f99 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6724: 00626075 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6723: 00645fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6724: 0062607d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6725: 004842bd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6726: 002947a9 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6727: 009c6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 6728: 00604919 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6728: 00604921 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6729: 009c5168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6730: 00635ae1 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6730: 00635ae9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6731: 009c73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6732: 0043e761 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6733: 00989d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6734: 008ebaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_seq │ │ │ │ 6735: 0084b6e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6736: 00996218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6737: 009c506d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6738: 003985c1 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6739: 009c71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6740: 009c6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6741: 0061f189 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6741: 0061f191 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6742: 0099dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6743: 009984f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6744: 00402915 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6745: 00992750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6746: 009c6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6747: 00225499 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6748: 0060ec1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6749: 00594a1d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6748: 0060ec25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6749: 00594a25 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6750: 00276c91 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 6751: 004a64c1 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ule │ │ │ │ - 6752: 0069df11 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6752: 0069df19 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6753: 0048af49 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6754: 0060fa2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6754: 0060fa35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6755: 0098a2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6756: 0098be64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6757: 006504c5 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6757: 006504cd 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6758: 00471ba1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6759: 00472025 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6760: 00654cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6760: 00654cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6761: 0099565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6762: 0099f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6763: 0098bde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6764: 008d8c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6765: 0063b0d9 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6765: 0063b0e1 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6766: 0040651d 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6767: 00633961 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6767: 00633969 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6768: 003fc00d 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 6769: 004a6351 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ult │ │ │ │ - 6770: 0064d80d 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6771: 006a9bf9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6772: 005795e9 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6770: 0064d815 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6771: 006a9c01 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6772: 005795f1 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ 6773: 008e57ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_yqmask │ │ │ │ - 6774: 005a159d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6774: 005a15a5 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6775: 009c6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6776: 0098c0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6777: 009c5cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6778: 00458b4d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6779: 008da9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6780: 009c6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6781: 004998bd 300 FUNC GLOBAL DEFAULT 12 cpu_wrdsp │ │ │ │ 6782: 00996d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6783: 00994150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6784: 003f2d8d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6785: 008d8438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6786: 005740b5 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6786: 005740bd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6787: 003e04f1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6788: 00989464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6789: 003f2ff9 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6790: 0057b0d5 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6790: 0057b0dd 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6791: 009948ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6792: 00572aed 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6792: 00572af5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6793: 00376d71 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6794: 0031bce5 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6795: 00899644 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6796: 009c64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6797: 0042a855 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6798: 0061f349 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6798: 0061f351 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6799: 009c65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6800: 009c73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6801: 009c6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6802: 0098ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6803: 00993400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6804: 008e0520 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6805: 009c6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6806: 00582e49 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6806: 00582e51 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6807: 0099ca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6808: 009c704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6809: 009c5e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6810: 00276dd9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6811: 00999cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6812: 00319b6d 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6813: 0098b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6814: 009c6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6815: 008f2f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cc │ │ │ │ 6816: 003cc03d 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6817: 00998dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6818: 009a3380 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6819: 009c6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6820: 0055b12d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6821: 0063e315 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6820: 0055b135 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6821: 0063e31d 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6822: 009c6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6823: 006abd9d 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6823: 006abda5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6824: 004a2b55 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_le │ │ │ │ 6825: 003fe9ad 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6826: 00375c71 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6827: 0068f041 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6827: 0068f049 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ 6828: 0048f29d 164 FUNC GLOBAL DEFAULT 12 helper_mftacx │ │ │ │ - 6829: 00619089 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6829: 00619091 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6830: 009c5a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6831: 009c505e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6832: 003d2eb5 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6833: 006ac239 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6833: 006ac241 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6834: 0044fae1 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6835: 00596185 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6835: 0059618d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6836: 009c7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6837: 009c704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6838: 0065e3c9 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6839: 00544e85 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6838: 0065e3d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6839: 00544e8d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6840: 009c5780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6841: 00993a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6842: 004a6be9 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_une │ │ │ │ 6843: 009c4d30 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6844: 009c5450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6845: 0034187d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6846: 00471c21 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6847: 009c59ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6848: 009c6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6849: 003c6791 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6850: 008e3038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_count │ │ │ │ 6851: 0045a65d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6852: 004a27f9 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_lt │ │ │ │ 6853: 0099fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6854: 00613809 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6854: 00613811 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6855: 008a1dc0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6856: 003776c1 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6857: 009c550e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6858: 009c7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6859: 004b4c71 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_d │ │ │ │ 6860: 009991a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6861: 00485f51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ @@ -6868,302 +6868,302 @@ │ │ │ │ 6864: 009c593c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6865: 008d0f80 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6866: 0099ebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6867: 00404399 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6868: 004b4a79 348 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_h │ │ │ │ 6869: 008d0fa0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6870: 009c5e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6871: 00554d55 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6871: 00554d5d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6872: 0039b47d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6873: 009c66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6874: 0099c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6875: 005cf6fd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6875: 005cf705 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6876: 0098c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6877: 003e7805 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6878: 00621b21 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6878: 00621b29 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6879: 008e833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_le │ │ │ │ 6880: 00990284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6881: 005ccb11 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6881: 005ccb19 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6882: 009c72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6883: 004c8681 696 FUNC GLOBAL DEFAULT 12 helper_msa_fexdo_df │ │ │ │ 6884: 003f64cd 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6885: 00993460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6886: 009c6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6887: 0099e8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6888: 00999324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6889: 00992bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6890: 004b4bd5 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_w │ │ │ │ 6891: 003d6699 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6892: 00541709 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6892: 00541711 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6893: 00497d15 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbl │ │ │ │ 6894: 00998994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6895: 0098a4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6896: 009a07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6897: 009c6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6898: 009c50c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6899: 009c6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6900: 00497d25 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbr │ │ │ │ 6901: 008e8234 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_lt │ │ │ │ - 6902: 0060dde5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6902: 0060dded 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6903: 0098b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6904: 002977dd 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6905: 00304b79 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6906: 00319d51 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6907: 00471fa1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6908: 00693c35 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6908: 00693c3d 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6909: 009b6ff8 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6910: 009c6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6911: 006ab509 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6911: 006ab511 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6912: 009c6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6913: 0048d831 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_maar │ │ │ │ 6914: 009c6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6915: 00348865 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6916: 006abd95 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6916: 006abd9d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6917: 00999f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6918: 0049b805 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_d │ │ │ │ 6919: 009c5354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6920: 00996de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6921: 0099580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6922: 004c7281 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcueq_df │ │ │ │ 6923: 00991154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 6924: 004992c5 60 FUNC GLOBAL DEFAULT 12 helper_cmp_le_ph │ │ │ │ 6925: 002314e5 348 FUNC GLOBAL DEFAULT 12 print_insn_nanomips │ │ │ │ - 6926: 006861cd 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6926: 006861d5 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6927: 004bf209 376 FUNC GLOBAL DEFAULT 12 helper_msa_clti_u_df │ │ │ │ 6928: 009c514c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6929: 004a84f5 124 FUNC GLOBAL DEFAULT 12 helper_pmulhuh │ │ │ │ 6930: 0099af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6931: 009c5c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 6932: 004626fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6933: 0060cc49 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6933: 0060cc51 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 6934: 00483cd5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6935: 003c5cd5 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6936: 0049b8e9 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_s │ │ │ │ 6937: 009c5294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6938: 009c6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6939: 009c6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6940: 00594c65 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 6941: 00501981 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ + 6940: 00594c6d 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6941: 00501989 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ 6942: 004882a9 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6943: 008df4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6944: 009c7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6945: 0029adad 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6946: 0067f355 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6947: 006229f9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6946: 0067f35d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6947: 00622a01 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6948: 002e5dcd 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6949: 0040e1bd 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6950: 009c5b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6951: 009987e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6952: 009c73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6953: 00996cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 6954: 0066e1ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 6955: 0062bc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6954: 0066e1b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 6955: 0062bc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6956: 009c5790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6957: 0058e301 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6957: 0058e309 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6958: 00990494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6959: 009c6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6960: 008e0310 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6961: 0025f895 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6962: 004861d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 6963: 009c65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6964: 00993f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6965: 009c6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6966: 004747dd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6967: 009c5baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6968: 0033a151 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6969: 0063a5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6969: 0063a5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6970: 0098e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6971: 00597279 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6971: 00597281 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6972: 0098bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6973: 009918f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 6974: 0047facd 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6975: 00632ff5 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6975: 00632ffd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6976: 0025dff1 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6977: 0062a7f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6977: 0062a801 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6978: 009c5272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6979: 0098e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6980: 009c510e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6981: 0099495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6982: 00998a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6983: 009c539c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6984: 00547025 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6984: 0054702d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6985: 009c52c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6986: 008a1c40 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6987: 009c516c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6988: 004c7e01 500 FUNC GLOBAL DEFAULT 12 helper_msa_fdiv_df │ │ │ │ 6989: 00999924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 6990: 00619715 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6990: 0061971d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6991: 0028dbb1 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6992: 00471c95 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6993: 00572b11 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6993: 00572b19 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6994: 0099e3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6995: 003f6329 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6996: 0045a805 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6997: 0098ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 6998: 004c05a1 484 FUNC GLOBAL DEFAULT 12 helper_msa_sat_u_df │ │ │ │ - 6999: 00547a11 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6999: 00547a19 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7000: 009c540e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7001: 009c66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7002: 006a3895 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7002: 006a389d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7003: 002b9801 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7004: 00447f95 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7005: 0064e161 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7005: 0064e169 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7006: 0027f419 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7007: 008df83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7008: 0059d6ad 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7009: 0069272d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7008: 0059d6b5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7009: 00692735 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7010: 00441701 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7011: 009c6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7012: 00990404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7013: 0063aaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7013: 0063aaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7014: 009c6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7015: 0043a465 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7016: 0099c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7017: 00615761 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7017: 00615769 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7018: 00998d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7019: 009c6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7020: 00259d0d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7021: 0068e97d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7021: 0068e985 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7022: 009c5b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7023: 002b93dd 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7024: 0026187d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7025: 0062ec05 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7025: 0062ec0d 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7026: 0098da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7027: 008d7124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 7028: 006860c1 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7028: 006860c9 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7029: 0098efc8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7030: 006af5b5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7030: 006af5bd 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7031: 0098d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7032: 00989b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7033: 009c5a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7034: 003e4f91 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7035: 005fb6a5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7035: 005fb6ad 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7036: 00456d31 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7037: 0068439d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7037: 006843a5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7038: 00497275 116 FUNC GLOBAL DEFAULT 12 helper_adduh_qb │ │ │ │ 7039: 009a48e8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7040: 0098c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ - 7041: 004f70d5 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ + 7041: 004f70dd 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ 7042: 00342dc5 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7043: 00258281 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7044: 0099c95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7045: 0063023d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7045: 00630245 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7046: 0025c369 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7047: 005fc295 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7047: 005fc29d 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7048: 009c56ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7049: 008f4624 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupl_df │ │ │ │ 7050: 00276c55 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7051: 0099fd8c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7052: 00571821 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7053: 00689589 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7052: 00571829 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7053: 00689591 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7054: 00473d1d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7055: 0053e9ad 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7055: 0053e9b5 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7056: 00483a8d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7057: 008f7b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_u_df │ │ │ │ 7058: 008dcdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7059: 0062e215 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7060: 0055db8d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7059: 0062e21d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7060: 0055db95 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7061: 0098c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7062: 008a2898 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7063: 00448349 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7064: 006166ed 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7064: 006166f5 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7065: 008f6490 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fceq_df │ │ │ │ 7066: 009c6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7067: 0047485d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7068: 005fd59d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7068: 005fd5a5 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7069: 009c70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7070: 0039a2ed 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7071: 009c722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7072: 00291e49 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7073: 00342f69 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7074: 0060f415 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7074: 0060f41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7075: 008e9d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcrestart │ │ │ │ 7076: 0098db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7077: 00996708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7078: 003969e5 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7079: 00998754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7080: 0060bbc9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7081: 00611515 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7080: 0060bbd1 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7081: 0061151d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7082: 009c5f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7083: 0046a701 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7084: 009c5c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7085: 004248b5 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7086: 0065021d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7086: 00650225 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7087: 009975ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7088: 0025b7e9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7089: 0069ae49 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7090: 007e6078 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7091: 00610405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7089: 0069ae51 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7090: 007e6088 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7091: 0061040d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7092: 009c629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7093: 009c56d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7094: 009c7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7095: 0098b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7096: 0099f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7097: 00547b95 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7097: 00547b9d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7098: 009c581a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7099: 0098d37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7100: 00296185 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7101: 009c5f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7102: 005457b9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7102: 005457c1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7103: 00257e31 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7104: 0065cd1d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7104: 0065cd25 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7105: 002eb165 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7106: 0098af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7107: 009c72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7108: 008d70a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7109: 003ed159 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7110: 009c6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7111: 00999564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7112: 0068f7b9 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7113: 0065bccd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7112: 0068f7c1 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7113: 0065bcd5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7114: 0030058d 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7115: 009c544e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7116: 0098cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7117: 009c6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7118: 009c6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7119: 00250745 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7120: 002a1391 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7121: 008e3350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_ph │ │ │ │ 7122: 009c5456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7123: 0029afcd 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7124: 009c6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7125: 0099ffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7126: 009c6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7127: 00545395 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7127: 0054539d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7128: 0037dc5d 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7129: 002eaad5 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7130: 0061e46d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7130: 0061e475 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7131: 0098d23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7132: 00660b65 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7133: 006714bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7132: 00660b6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7133: 006714c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7134: 009c5a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7135: 00638af1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7135: 00638af9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7136: 003a1089 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7137: 00998884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7138: 00563f0d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7139: 00661031 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7138: 00563f15 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7139: 00661039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7140: 0026e691 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7141: 0059f451 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7141: 0059f459 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7142: 0098d89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7143: 009c6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7144: 0067689d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7144: 006768a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7145: 009c6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7146: 0099b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7147: 004a20c5 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_sf │ │ │ │ 7148: 00473d9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7149: 009c6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7150: 003a8fd1 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7151: 0048145d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7152: 005953a5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7152: 005953ad 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7153: 0099b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7154: 0098bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7155: 006175c1 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7156: 006206c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7155: 006175c9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7156: 006206cd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7157: 009c503f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7158: 005d6285 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7158: 005d628d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7159: 009c66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7160: 004b03d1 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_d │ │ │ │ 7161: 0099faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7162: 0045b355 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7163: 00999da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7164: 00990fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7165: 0099db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7172,120 +7172,120 @@ │ │ │ │ 7168: 0099cc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7169: 0025ee05 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7170: 004b02d9 156 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_h │ │ │ │ 7171: 00258419 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7172: 004ccbe5 122 FUNC GLOBAL DEFAULT 12 helper_msa_ld_b │ │ │ │ 7173: 0098b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7174: 008d77d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7175: 005902ad 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7175: 005902b5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7176: 0098e9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7177: 004ccdd1 122 FUNC GLOBAL DEFAULT 12 helper_msa_ld_d │ │ │ │ 7178: 0084a3c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 7179: 005f92cd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7179: 005f92d5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7180: 004ccc61 200 FUNC GLOBAL DEFAULT 12 helper_msa_ld_h │ │ │ │ - 7181: 00595915 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7181: 0059591d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7182: 00998154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7183: 009c74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7184: 009c5356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7185: 006844b5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7185: 006844bd 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7186: 009c7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7187: 0060f181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7187: 0060f189 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7188: 004088fd 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7189: 0098add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7190: 0099e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7191: 0062d1b1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7192: 005d3111 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7193: 006602dd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7191: 0062d1b9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7192: 005d3119 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7193: 006602e5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7194: 004b0375 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_w │ │ │ │ 7195: 0036fcc1 152 FUNC GLOBAL DEFAULT 12 mips_gictimer_init │ │ │ │ 7196: 008e8024 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_sf │ │ │ │ 7197: 009902f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7198: 0099a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7199: 00415d49 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7200: 009c554e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7201: 009c56ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7202: 00562599 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7202: 005625a1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7203: 009c6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7204: 00599e0d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7205: 005aec5d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7204: 00599e15 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7205: 005aec65 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7206: 004ccd29 166 FUNC GLOBAL DEFAULT 12 helper_msa_ld_w │ │ │ │ 7207: 00293c35 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7208: 00418fc9 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7209: 003e1a49 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7210: 009c5990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7211: 004196c5 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7212: 009c528c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7213: 002b3781 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7214: 00554d9d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7214: 00554da5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7215: 003dd401 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7216: 00482455 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7217: 003c01c1 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7218: 0063961d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7218: 00639625 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7219: 0043ec45 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7220: 00685e9d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7220: 00685ea5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7221: 003c5ea5 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7222: 009c64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7223: 002e46bd 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7224: 0067a6d9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7224: 0067a6e1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7225: 009c6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7226: 009910f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7227: 00989bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7228: 0031245d 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7229: 009c5690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7230: 00653375 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7230: 0065337d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7231: 004a23a1 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_seq │ │ │ │ - 7232: 0057ae19 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7232: 0057ae21 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7233: 009c6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7234: 0043f705 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7235: 009c62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7236: 003a29bd 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7237: 00989c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7238: 0066fc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7239: 00546789 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7238: 0066fc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7239: 00546791 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7240: 00994f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7241: 008f8f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_b │ │ │ │ 7242: 009c5454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7243: 009c5dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7244: 0098b738 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7245: 0036af69 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7246: 00341bb5 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7247: 002590c1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7248: 009c712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7249: 008f8dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_d │ │ │ │ 7250: 002b3fbd 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7251: 0063a589 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7251: 0063a591 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7252: 009a0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7253: 009c6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ 7254: 008f8ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_h │ │ │ │ - 7255: 00603155 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7256: 0056a595 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7257: 00654b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7255: 0060315d 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7256: 0056a59d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7257: 00654b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7258: 0099daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7259: 0060882d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7259: 00608835 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7260: 0099e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7261: 0061e6a1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7262: 005f4339 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7261: 0061e6a9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7262: 005f4341 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7263: 003d64b9 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7264: 008d701c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7265: 0059731d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7266: 0065c14d 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7265: 00597325 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7266: 0065c155 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7267: 009c5500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ 7268: 004a14d5 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_un │ │ │ │ - 7269: 00676085 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7269: 0067608d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7270: 00999454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7271: 009c5eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7272: 00991ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7273: 009c569c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7274: 009c4d89 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7275: 009927b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7276: 008f8e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_w │ │ │ │ 7277: 003f3499 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7278: 00287649 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7279: 0058f509 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7280: 006b54c5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7279: 0058f511 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7280: 006b54cd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7281: 009c7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7282: 009c5a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7283: 00261505 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7284: 00342e19 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7285: 00346999 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7286: 00282309 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7287: 0099c3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ @@ -7294,141 +7294,141 @@ │ │ │ │ 7290: 002b38dd 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7291: 0040848d 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7292: 0048822d 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7293: 003d4b19 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7294: 009c55f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7295: 00993680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7296: 0099aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7297: 0063f62d 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7298: 005a062d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7297: 0063f635 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7298: 005a0635 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7299: 00990fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7300: 00264e55 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7301: 009c6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7302: 009c606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7303: 009c6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7304: 00633b61 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ - 7305: 00647665 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7306: 006a67a9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7304: 00633b69 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7305: 0064766d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7306: 006a67b1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7307: 00998e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7308: 008e7c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_un │ │ │ │ 7309: 0084a348 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7310: 009c6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7311: 004713b1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7312: 0062e139 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 7313: 0057ffd9 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7312: 0062e141 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7313: 0057ffe1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7314: 008a1be0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7315: 009c7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7316: 00541819 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7316: 00541821 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7317: 003cb20d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7318: 005968d5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7318: 005968dd 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7319: 00991164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7320: 00991544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7321: 00989f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7322: 009c63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7323: 00998284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7324: 0065f88d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7324: 0065f895 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7325: 0029a491 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7326: 00631f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7326: 00631f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7327: 004999ed 228 FUNC GLOBAL DEFAULT 12 cpu_rddsp │ │ │ │ 7328: 00396689 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7329: 003768d1 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7330: 009c6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7331: 00991984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7332: 00546655 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7332: 0054665d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7333: 009c7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7334: 00654d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7334: 00654d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7335: 0099acd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7336: 009c5b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7337: 0098f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7338: 00479425 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7339: 005f842d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7339: 005f8435 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7340: 002b9279 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7341: 003e1715 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7342: 00992d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7343: 009c5632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7344: 003c05f1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7345: 006920d1 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7345: 006920d9 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7346: 0098fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7347: 00994cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7348: 009c55fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7349: 00990f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7350: 00991374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7351: 00225535 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7352: 00548bd9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7352: 00548be1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7353: 009988c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7354: 004625ed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7355: 00483bfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7356: 00603bfd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7357: 00685399 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 7358: 00661955 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7359: 0062beed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7356: 00603c05 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7357: 006853a1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7358: 0066195d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7359: 0062bef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7360: 009c5eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7361: 004028d9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7362: 00578481 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7363: 006294a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7364: 0052a495 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7362: 00578489 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7363: 006294b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7364: 0052a49d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7365: 003c529d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7366: 004a29a5 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_nge │ │ │ │ 7367: 0098bed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7368: 0033a959 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7369: 009c6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7370: 0099dd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7371: 009c68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7372: 009c6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7373: 0098d84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7374: 009c6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7375: 003d5b61 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7376: 0059e83d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7376: 0059e845 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ 7377: 008e5870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeopt │ │ │ │ - 7378: 006898c5 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7378: 006898cd 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 7379: 004a2649 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngl │ │ │ │ - 7380: 0060f4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7380: 0060f4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7381: 003d42fd 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7382: 0048c565 200 FUNC GLOBAL DEFAULT 12 cpu_mips_start_count │ │ │ │ 7383: 0098c8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7384: 009939b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7385: 00993250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7386: 009c5680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7387: 009c69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7388: 009985e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7389: 004a2d01 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngt │ │ │ │ 7390: 0099f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7391: 009966e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7392: 0061a46d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7392: 0061a475 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7393: 002af515 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7394: 00548919 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7394: 00548921 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7395: 009c74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7396: 00471429 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7397: 0042c2e9 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7398: 00456f85 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7399: 003a716d 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7400: 0099a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7401: 0061038d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7401: 00610395 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7402: 00996048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7403: 005291f1 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7403: 005291f9 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7404: 0049b165 204 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_d │ │ │ │ 7405: 0043f1b1 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7406: 009c58c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7407: 003482d5 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7408: 002bcea1 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7409: 005bfa1d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7409: 005bfa25 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7410: 009c64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7411: 009c6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7412: 009c586a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7413: 002b3c19 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7414: 0046ba75 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7415: 00536cd9 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7415: 00536ce1 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7416: 00990f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7417: 00340b35 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7418: 003ef0bd 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7419: 003c5b39 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7420: 003be7cd 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7421: 0099f2f4 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7422: 009c6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7423: 00680225 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7423: 0068022d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7424: 003d5955 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7425: 009999b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7426: 0049a82d 220 FUNC GLOBAL DEFAULT 12 helper_float_cvtpw_ps │ │ │ │ 7427: 00485269 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7428: 009982c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7429: 0049b231 202 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_s │ │ │ │ 7430: 00992e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ @@ -7445,16 +7445,16 @@ │ │ │ │ 7441: 004a51cd 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ueq │ │ │ │ 7442: 009c6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7443: 002b992d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7444: 0022570d 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7445: 00991eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7446: 00999214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7447: 00258221 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7448: 0063c205 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7449: 0063fdbd 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7448: 0063c20d 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7449: 0063fdc5 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7450: 0098b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7451: 0099ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7452: 0043a3dd 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7453: 009c63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7454: 009c5015 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7455: 0098d28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7456: 009a008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ @@ -7463,98 +7463,98 @@ │ │ │ │ 7459: 004c0a91 760 FUNC GLOBAL DEFAULT 12 helper_msa_srlri_df │ │ │ │ 7460: 0099ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7461: 0098eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7462: 00996fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7463: 003fe85d 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7464: 009951ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7465: 00287361 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7466: 005355d9 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7467: 006608e5 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7466: 005355e1 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7467: 006608ed 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7468: 008e3e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_ph │ │ │ │ 7469: 0099a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7470: 0065ee99 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7471: 0063e3d9 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7470: 0065eea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7471: 0063e3e1 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7472: 009c5496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7473: 002b4cc5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7474: 009c59bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7475: 009c73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7476: 009c571e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7477: 005c43e9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7477: 005c43f1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7478: 004b4fcd 700 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_b │ │ │ │ 7479: 00996618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7480: 004b54a1 190 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_d │ │ │ │ 7481: 003f3fc5 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7482: 0061c39d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7483: 005410c5 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7482: 0061c3a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7483: 005410cd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7484: 00297a71 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7485: 004b5289 364 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_h │ │ │ │ - 7486: 004fa6dd 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ + 7486: 004fa6e5 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ 7487: 008f7ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_s_df │ │ │ │ 7488: 008d68e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7489: 0061b441 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7490: 006ac929 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7491: 006633a1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7489: 0061b449 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7490: 006ac931 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7491: 006633a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7492: 008e95cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sueq │ │ │ │ 7493: 0098e81c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7494: 004407f1 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7495: 009935c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7496: 003c3909 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7497: 009c5c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7498: 009c6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7499: 00525ec9 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7499: 00525ed1 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7500: 009c5c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7501: 00291d99 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7502: 00263a15 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7503: 00661289 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7503: 00661291 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7504: 009c568c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7505: 006321e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7505: 006321ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7506: 009c52aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7507: 0059bcf5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7507: 0059bcfd 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7508: 009c6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7509: 0042531d 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7510: 004b53f5 170 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_w │ │ │ │ 7511: 00996248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7512: 006735f1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7512: 006735f9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7513: 009c5027 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7514: 003c68a1 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7515: 009c67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7516: 009947ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7517: 00548d69 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7517: 00548d71 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7518: 00300699 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7519: 0041575d 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7520: 0069eaa1 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7520: 0069eaa9 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7521: 0099a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7522: 004a3249 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_eq │ │ │ │ 7523: 008dce78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7524: 003d79ed 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7525: 00995f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7526: 00258389 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7527: 0098d2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7528: 003e199d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7529: 0053e339 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7530: 0053e985 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7529: 0053e341 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7530: 0053e98d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7531: 00374015 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7532: 004b5e75 700 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_b │ │ │ │ 7533: 004b6349 186 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_d │ │ │ │ 7534: 0098c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7535: 009c5be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7536: 009c60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7537: 009c6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7538: 0063bb41 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7538: 0063bb49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7539: 008fc604 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_b │ │ │ │ 7540: 0098b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7541: 0057c121 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7542: 0060c37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7541: 0057c129 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7542: 0060c385 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7543: 003c2d8d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7544: 004b6131 364 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_h │ │ │ │ 7545: 009c5622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7546: 0098c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7547: 008fc478 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_d │ │ │ │ 7548: 0099bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7549: 0068208d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7549: 00682095 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7550: 0048d841 16 FUNC GLOBAL DEFAULT 12 helper_mfhc0_maar │ │ │ │ 7551: 00995ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7552: 0098c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7553: 00990ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7554: 008fc580 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_h │ │ │ │ 7555: 00461ded 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7556: 00258869 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ @@ -7564,665 +7564,665 @@ │ │ │ │ 7560: 009c63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7561: 009c747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7562: 004714a5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7563: 008e6974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_ebase │ │ │ │ 7564: 003aee19 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7565: 0045b80d 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7566: 002b411d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7567: 00668be1 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7567: 00668be9 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7568: 009950dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7569: 004b629d 170 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_w │ │ │ │ 7570: 00399561 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7571: 0066a1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7571: 0066a1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7572: 0099ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7573: 0098a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7574: 0098a1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7575: 008fc4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_w │ │ │ │ 7576: 00487281 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7577: 009c5f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7578: 009c6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7579: 0069baf5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7579: 0069bafd 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7580: 009c5ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7581: 008fa1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_b │ │ │ │ 7582: 009c69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7583: 009c66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7584: 009c6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7585: 003d3771 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7586: 008fa060 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_d │ │ │ │ 7587: 008fbfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_b │ │ │ │ - 7588: 0053ce49 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7589: 00685b69 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7590: 006ae341 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7591: 006876bd 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7588: 0053ce51 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7589: 00685b71 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7590: 006ae349 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7591: 006876c5 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7592: 0099aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7593: 00261755 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ 7594: 008fbe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_d │ │ │ │ - 7595: 00544f39 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7595: 00544f41 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7596: 009c5d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7597: 008fa168 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_h │ │ │ │ 7598: 0033a109 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7599: 0099a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7600: 00484e91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7601: 009988e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7602: 0099774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7603: 00258201 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7604: 008fbf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_h │ │ │ │ 7605: 003c2bf1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7606: 00991ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7607: 0054d8e1 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7607: 0054d8e9 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7608: 008d6860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7609: 0050a459 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7609: 0050a461 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7610: 0089f880 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7611: 00555c25 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7611: 00555c2d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7612: 003e0c6d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7613: 009c5c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7614: 002beaf1 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7615: 00583895 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7615: 0058389d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7616: 004054d9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7617: 0098eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7618: 002834f9 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7619: 008fa0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_w │ │ │ │ 7620: 009a0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7621: 009c7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7622: 00572add 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7622: 00572ae5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7623: 008fbecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_w │ │ │ │ 7624: 009c7b02 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7625: 005970dd 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7625: 005970e5 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7626: 00999a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7627: 009c7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 7628: 005a2865 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7629: 0068f859 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7628: 005a286d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7629: 0068f861 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7630: 0099e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ 7631: 004cbf3d 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupr_df │ │ │ │ - 7632: 0062e05d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7633: 006accf9 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7632: 0062e065 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7633: 006acd01 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7634: 00290c75 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7635: 00679fcd 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7635: 00679fd5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7636: 008e15ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ginvt │ │ │ │ 7637: 0048dd65 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcstatus │ │ │ │ 7638: 009c53b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7639: 005430fd 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7640: 005a5dad 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7639: 00543105 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7640: 005a5db5 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7641: 0042128d 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7642: 009c7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7643: 009955ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7644: 0098b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7645: 009c7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7646: 00993070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7647: 004a5fe5 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_af │ │ │ │ 7648: 00254389 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7649: 003a7351 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7650: 0099bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7651: 006662ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7652: 00650079 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7651: 006662b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7652: 00650081 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7653: 0025ec6d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7654: 00457ac9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7655: 009c50d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7656: 009c5070 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7657: 009895e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7658: 008a2fbc 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7659: 0059e01d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7659: 0059e025 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7660: 0047233d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7661: 0066da05 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7661: 0066da0d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7662: 009a0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7663: 009c6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7664: 0098c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7665: 005555d1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7665: 005555d9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7666: 0098e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7667: 006a91a1 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7667: 006a91a9 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7668: 0036ee25 108 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7669: 00603035 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7669: 0060303d 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7670: 00254411 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7671: 009892cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7672: 0099e92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7673: 009c57c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7674: 0099d26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7675: 0099f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7676: 009c6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7677: 002fb9a5 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7678: 0048d869 12 FUNC GLOBAL DEFAULT 12 helper_mfhc0_watchhi │ │ │ │ 7679: 0025b63d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7680: 009c6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7681: 005bf809 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7681: 005bf811 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7682: 0098d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7683: 009c5db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7684: 003f61e5 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7685: 003e6b29 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7686: 004726f1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7687: 003b02bd 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7688: 00999d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7689: 009c66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7690: 003c10c5 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7691: 0098b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7692: 006844bd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7692: 006844c5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7693: 00485d7d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7694: 004a71ad 164 FUNC GLOBAL DEFAULT 12 helper_lwm │ │ │ │ 7695: 00996728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7696: 005d3011 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7696: 005d3019 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7697: 002948e5 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7698: 006b49ed 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7698: 006b49f5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7699: 008ef5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_ps │ │ │ │ 7700: 0098932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7701: 009c5bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7702: 0098b898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7703: 00993b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7704: 00996bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7705: 008a0664 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7706: 0068445d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7706: 00684465 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7707: 0043fb0d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ - 7708: 0062ba79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7708: 0062ba81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7709: 00997108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7710: 00990264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7711: 00623239 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7711: 00623241 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7712: 008e1ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpax_w_ph │ │ │ │ 7713: 003ff985 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7714: 0036fd59 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7715: 009c63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7716: 009c6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7717: 008f916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_b │ │ │ │ 7718: 008f8fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_d │ │ │ │ - 7719: 0066128d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7720: 00658879 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7719: 00661295 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7720: 00658881 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7721: 009c5dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ 7722: 004a4151 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngle │ │ │ │ - 7723: 00606571 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7723: 00606579 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7724: 009c703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7725: 009c71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7726: 0055747d 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7726: 00557485 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7727: 009c6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7728: 008f90e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_h │ │ │ │ 7729: 009c738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7730: 00519029 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7730: 00519031 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7731: 009c6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7732: 009c6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7733: 0098d2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7734: 0061ca81 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7734: 0061ca89 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7735: 0025db31 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7736: 0063a63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7736: 0063a645 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7737: 00429f1d 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7738: 002591e1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7739: 008d67dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7740: 008f9064 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_w │ │ │ │ 7741: 0099bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7742: 009c591e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7743: 0099d5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7744: 0033fb2d 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7745: 009c6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7746: 009c6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7747: 00630d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 7748: 006121e1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7749: 005837e5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7747: 00630d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7748: 006121e9 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7749: 005837ed 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7750: 008d8f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7751: 009c5053 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7752: 009c502a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7753: 00374479 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7754: 00672459 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7754: 00672461 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7755: 008d932c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7756: 005ea231 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7756: 005ea239 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7757: 0098f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7758: 0098f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7759: 00684cc1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7760: 006813f5 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7759: 00684cc9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7760: 006813fd 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7761: 004216d5 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7762: 009c749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7763: 00993ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7764: 009c6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7765: 004a54d1 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ule │ │ │ │ 7766: 009c551e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7767: 009c69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7768: 00994d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7769: 00631499 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7770: 00571cc5 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7769: 006314a1 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7770: 00571ccd 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7771: 00996e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7772: 006358f5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7772: 006358fd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7773: 009c5a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7774: 004180dd 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7775: 00663d99 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7775: 00663da1 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7776: 00241dcd 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7777: 0099f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 7778: 003e7005 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ 7779: 008e43d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_ph │ │ │ │ 7780: 008f5ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmsub_df │ │ │ │ - 7781: 00563e69 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7781: 00563e71 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7782: 009c5aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 7783: 004a534d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ult │ │ │ │ - 7784: 006820d9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7784: 006820e1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7785: 0099b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7786: 009894f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7787: 00997a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7788: 008a202c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7789: 0055e159 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7790: 006908ed 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7789: 0055e161 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7790: 006908f5 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7791: 00257c95 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7792: 0045b7f5 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7793: 00994a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7794: 00258fa1 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7795: 00615a31 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7795: 00615a39 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7796: 003482dd 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7797: 0099a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7798: 0099e0d0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7799: 005413dd 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7799: 005413e5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7800: 00342a41 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7801: 009c5674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7802: 009c5738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7803: 008f81f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmzi_b │ │ │ │ - 7804: 007e80b0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7804: 007e80c0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7805: 00250179 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7806: 00655c55 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7807: 0067f779 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7808: 006acb2d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7806: 00655c5d 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7807: 0067f781 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7808: 006acb35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7809: 009c6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7810: 008e1904 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phl │ │ │ │ 7811: 004816f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7812: 00998914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7813: 00630fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7813: 00630fd5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7814: 009c7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7815: 0069b7b1 164 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7815: 0069b7b9 164 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7816: 003d76c5 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7817: 009c51b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7818: 008e434c 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_qb │ │ │ │ 7819: 009c5494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7820: 008e1880 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phr │ │ │ │ 7821: 00996178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7822: 00493165 32 FUNC GLOBAL DEFAULT 12 cpu_mips_soft_irq │ │ │ │ 7823: 0024fda5 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7824: 0099ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7825: 009c67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7826: 008e97dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sule │ │ │ │ 7827: 00487855 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7828: 0064601d 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7828: 00646025 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7829: 0099ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7830: 00625859 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7831: 00690961 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7832: 006ae731 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7830: 00625861 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7831: 00690969 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7832: 006ae739 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7833: 009c56d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7834: 003f3f69 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7835: 0065a929 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7835: 0065a931 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7836: 008a2624 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7837: 009c6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7838: 0099fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7839: 00376589 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7840: 004a4c1d 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_le │ │ │ │ 7841: 004a6135 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_eq │ │ │ │ 7842: 009c5ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ 7843: 008e96d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sult │ │ │ │ - 7844: 005019cd 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ - 7845: 00573f15 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7844: 005019d5 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ + 7845: 00573f1d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7846: 009c6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7847: 008f5308 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsune_df │ │ │ │ - 7848: 0069e739 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 7849: 00579c81 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7848: 0069e741 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7849: 00579c89 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7850: 0099a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7851: 006724d9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7851: 006724e1 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7852: 0098ffe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7853: 004a5c65 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_une │ │ │ │ 7854: 009c7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7855: 0028eb5d 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7856: 0060fb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7856: 0060fb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7857: 004a47c1 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_lt │ │ │ │ - 7858: 005cd429 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7859: 00626415 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7858: 005cd431 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7859: 0062641d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7860: 0098aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7861: 00666c69 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7862: 006a2241 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7861: 00666c71 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7862: 006a2249 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7863: 0099d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 7864: 009c67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7865: 009c5ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7866: 009c50f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7867: 005ca1a1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7867: 005ca1a9 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7868: 0040e00d 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7869: 009c6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7870: 00998bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7871: 009c6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7872: 009a4884 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 7873: 00261b85 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7874: 009c5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7875: 0098be34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7876: 0041a0a9 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7877: 00335b09 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7878: 009c5662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7879: 0065ef4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7879: 0065ef55 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7880: 00470a99 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7881: 00258641 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7882: 00684ac9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7882: 00684ad1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7883: 0098c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 7884: 00468769 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 7885: 007f9b64 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7885: 007f9b74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7886: 0098dd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7887: 0028f489 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7888: 009c5dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7889: 00998aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7890: 0099f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7891: 0099b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7892: 008f7828 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseti_df │ │ │ │ 7893: 00258259 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7894: 005fd5b1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7894: 005fd5b9 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7895: 00417ec5 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7896: 009c5eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 7897: 00448135 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 7898: 00421ddd 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7899: 009c64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7900: 00995478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 7901: 006623e1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7901: 006623e9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7902: 009c70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7903: 009a379c 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7904: 0061467d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7904: 00614685 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7905: 00408d55 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7906: 0033dbb1 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7907: 009c52b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7908: 009c504a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7909: 009c6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 7910: 008e9a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sune │ │ │ │ 7911: 00461c9d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7912: 0098ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7913: 005f9431 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7914: 00614d89 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7913: 005f9439 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7914: 00614d91 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7915: 0048a809 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7916: 0099f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7917: 003d3eb1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7918: 004893f1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7919: 003992cd 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7920: 0098c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7921: 0043dd9d 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7922: 0098b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7923: 009c695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7924: 004862c5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 7925: 009c6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7926: 009c6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7927: 0068f159 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7927: 0068f161 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7928: 0098ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7929: 00990484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7930: 009c6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7931: 006843a1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7931: 006843a9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7932: 009c7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7933: 0098c430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7934: 0099eeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7935: 0055e1bd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7935: 0055e1c5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7936: 009938c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7937: 0053ed41 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7937: 0053ed49 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7938: 008dd3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7939: 002eb3c1 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7940: 00414d35 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7941: 003a19dd 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 7942: 003d2f0d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7943: 009a331c 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7944: 00994c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7945: 00276ba5 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7946: 0024ff09 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7947: 0065003d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7948: 006666e5 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7949: 0062eaad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7947: 00650045 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7948: 006666ed 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7949: 0062eab5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7950: 0098b090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7951: 0067f499 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7951: 0067f4a1 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7952: 009c601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7953: 00417a75 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7954: 0065b379 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7954: 0065b381 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7955: 0025b7b5 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7956: 009a2a00 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7957: 009911a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7958: 009c72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7959: 009c73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7960: 008937d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7961: 009c7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7962: 0099756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7963: 006320f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7963: 006320fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7964: 009907a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7965: 00993f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7966: 008e0c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 7967: 005a4b35 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7967: 005a4b3d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7968: 009c649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7969: 0052cbdd 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7969: 0052cbe5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7970: 00489509 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7971: 00414fbd 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7972: 0058d0e5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7972: 0058d0ed 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7973: 0098c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7974: 006683f1 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7974: 006683f9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7975: 009c5bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7976: 0025fd7d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7977: 00998b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 7978: 006460a1 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7978: 006460a9 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 7979: 009c730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 7980: 0055106d 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 7980: 00551075 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 7981: 0043d939 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7982: 009c63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7983: 009a0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7984: 00996e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7985: 00996ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 7986: 004a57c1 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sueq │ │ │ │ 7987: 0039948d 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7988: 00361735 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7989: 00471599 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7990: 009c7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7991: 009c6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7992: 009c584e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7993: 003980c1 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 7994: 009c5c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7995: 006a3b99 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7995: 006a3ba1 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7996: 009c5c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7997: 00989e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 7998: 008e2984 132 OBJECT GLOBAL DEFAULT 24 helper_info_packrl_ph │ │ │ │ - 7999: 00583e35 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7999: 00583e3d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8000: 002619c1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8001: 009c5002 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8002: 00261a01 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8003: 009908dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8004: 0059da31 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8004: 0059da39 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8005: 0099ec2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8006: 009c5420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8007: 006a49c9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8007: 006a49d1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8008: 009c5a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8009: 00595795 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8009: 0059579d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8010: 003d4b41 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8011: 00418ab1 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8012: 0099c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8013: 0098c948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8014: 0066648d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8015: 00540209 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8016: 00672a45 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8014: 00666495 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8015: 00540211 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8016: 00672a4d 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8017: 003d45fd 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8018: 009c57fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8019: 005bc219 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8020: 00628f6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8021: 005894c9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8019: 005bc221 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8020: 00628f75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8021: 005894d1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8022: 003a93e9 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8023: 0060efa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 8024: 007cb658 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8023: 0060efa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8024: 007cb668 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8025: 004841d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8026: 00694b89 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8026: 00694b91 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8027: 009c6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8028: 009c5266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8029: 0051b6d5 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8029: 0051b6dd 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8030: 009913a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8031: 009c7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8032: 00990364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8033: 005999c5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8034: 005bb375 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8033: 005999cd 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8034: 005bb37d 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8035: 00282229 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8036: 009c5128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8037: 009c72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8038: 00998794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8039: 00671f55 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8039: 00671f5d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8040: 008dad78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8041: 00997068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8042: 00687891 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8043: 0069d2b1 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8042: 00687899 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8043: 0069d2b9 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8044: 002c228d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8045: 006043d5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8045: 006043dd 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8046: 009c6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8047: 003b0b85 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8048: 0099e91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8049: 008a2d70 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8050: 002581f1 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8051: 00292931 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8052: 009c53c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8053: 009c7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 8054: 0048d295 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcbind │ │ │ │ 8055: 004a8645 88 FUNC GLOBAL DEFAULT 12 helper_pmovmskb │ │ │ │ - 8056: 0053e34d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8056: 0053e355 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8057: 00991a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8058: 009c7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8059: 005999bd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8059: 005999c5 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8060: 0048cdc9 172 FUNC GLOBAL DEFAULT 12 mips_cpu_get_phys_page_debug │ │ │ │ 8061: 003e2039 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8062: 00996958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8063: 004976e5 94 FUNC GLOBAL DEFAULT 12 helper_subq_ph │ │ │ │ 8064: 00990244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8065: 002acddd 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8066: 009c531e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8067: 009c63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8068: 006691d5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8068: 006691dd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8069: 009c5438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8070: 008e64d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwctl │ │ │ │ 8071: 009c515e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8072: 002943ed 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8073: 009c657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8074: 00994a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8075: 004c0d89 736 FUNC GLOBAL DEFAULT 12 helper_msa_binsli_df │ │ │ │ 8076: 00993510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8077: 0099c47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8078: 009c683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8079: 00998874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8080: 0053eb29 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8080: 0053eb31 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8081: 009a0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8082: 009c6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8083: 009c5984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8084: 006736cd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8085: 005429c1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8084: 006736d5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8085: 005429c9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8086: 00471621 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8087: 009c598e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8088: 0057a10d 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8088: 0057a115 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8089: 00457cf9 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8090: 00243c55 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8091: 009c5b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8092: 009c69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8093: 003b7651 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8094: 00665c11 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8094: 00665c19 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8095: 009c6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8096: 00648e95 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8096: 00648e9d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8097: 009c61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8098: 0066fee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8098: 0066fef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8099: 004c6e85 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_b │ │ │ │ 8100: 00993210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8101: 009c72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8102: 00480afd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8103: 002b3e7d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8104: 009c714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8105: 00520b51 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8106: 006076ad 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8105: 00520b59 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8106: 006076b5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8107: 00489775 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8108: 008e7d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ueq │ │ │ │ 8109: 0099f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8110: 00472eb1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8111: 004c6ea1 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_h │ │ │ │ 8112: 009c5c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8113: 009c5718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8114: 0099fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8115: 005706a1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8115: 005706a9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8116: 008a2348 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8117: 009998b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8118: 00341899 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8119: 009c60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8120: 009c60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8121: 0099afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8122: 00992920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8123: 009c5bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8124: 00473759 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8125: 009c5c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8126: 007ace64 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8126: 007ace74 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ 8127: 004c6ebd 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_w │ │ │ │ - 8128: 00657a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8129: 005c4e39 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8130: 00631e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8128: 00657a55 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8129: 005c4e41 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8130: 00631e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8131: 0098fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8132: 0025d245 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8133: 00484419 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8134: 008dacf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ 8135: 004a6411 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_le │ │ │ │ - 8136: 00685135 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8136: 0068513d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8137: 0040a1c9 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8138: 005f94e1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8138: 005f94e9 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8139: 0099db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8140: 002f1221 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8141: 009c6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8142: 009c685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8143: 006483e1 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8143: 006483e9 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8144: 0099e56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8145: 00654719 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8145: 00654721 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8146: 009c64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8147: 005c3afd 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8147: 005c3b05 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8148: 0098c9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8149: 0098ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8150: 004a3fb1 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_sf │ │ │ │ 8151: 009c6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8152: 008e007c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8153: 009c68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8154: 009c7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8155: 004a62a9 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_lt │ │ │ │ 8156: 0047f555 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8157: 009c6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8158: 00629bd5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8158: 00629bdd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8159: 009c5c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8160: 006848cd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8160: 006848d5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8161: 00991cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8162: 0099dca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8163: 0062db65 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8163: 0062db6d 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8164: 009a0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8165: 0099586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8166: 0099be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8167: 009c5f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8168: 006a8069 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8168: 006a8071 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8169: 00998f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8170: 009c5516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ - 8171: 00636231 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8171: 00636239 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8172: 003ebab5 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8173: 009c5656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8174: 0069b9ad 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8174: 0069b9b5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8175: 009c6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8176: 0084a370 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8177: 0099bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8178: 006745c5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8179: 0069aa31 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8178: 006745cd 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8179: 0069aa39 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8180: 00998264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8181: 009c6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8182: 00990724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8183: 00991014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8184: 0041140d 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8185: 006374ad 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8185: 006374b5 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8186: 00487781 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8187: 0099b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8188: 0058367d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8188: 00583685 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8189: 003e0309 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8190: 0099d7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8191: 00290ff1 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8192: 00480a41 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8193: 00410c6d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8194: 0098cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8195: 00620c29 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8195: 00620c31 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8196: 003368b1 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8197: 0025e379 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8198: 009c6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8199: 002651a5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8200: 00637d01 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8200: 00637d09 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8201: 009c53c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8202: 0098af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8203: 009c6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8204: 00992990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8205: 0098a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8206: 009c5f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8207: 007aca8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8207: 007aca9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8208: 004259ad 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8209: 009916c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8210: 0099f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8211: 009c7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8212: 004a6cb9 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ne │ │ │ │ 8213: 0099cd08 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8214: 00667745 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8214: 0066774d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8215: 004a08e9 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_seq │ │ │ │ 8216: 004716a9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8217: 005bcf25 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8217: 005bcf2d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8218: 00991364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8219: 00459fb1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8220: 004122bd 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8221: 0049dd25 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 8222: 0049e819 184 FUNC GLOBAL DEFAULT 12 helper_float_max_d │ │ │ │ 8223: 0099e050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8224: 002bcd11 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ @@ -8233,420 +8233,420 @@ │ │ │ │ 8229: 00223f19 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8230: 00996978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8231: 003fc0c1 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8232: 008f2c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_ps │ │ │ │ 8233: 009c52ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8234: 00258269 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8235: 00448039 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8236: 005474a5 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8236: 005474ad 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8237: 0099570c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8238: 00991084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8239: 009c6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8240: 009c6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8241: 0049dddd 180 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 8242: 00993370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8243: 00599d8d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8243: 00599d95 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8244: 0049e765 180 FUNC GLOBAL DEFAULT 12 helper_float_max_s │ │ │ │ 8245: 009c66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8246: 004a3055 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_un │ │ │ │ 8247: 00421d2d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8248: 00261ac1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8249: 009c6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8250: 009c61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8251: 00998554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8252: 009896f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8253: 009905f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8254: 0054a3f9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8255: 0053cf85 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8254: 0054a401 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8255: 0053cf8d 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8256: 009c661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8257: 006635fd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8258: 0062de95 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8257: 00663605 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8258: 0062de9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8259: 0099ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8260: 009c6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8261: 004623cd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8262: 009c517a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8263: 004021e1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8264: 0098a6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8265: 008dac70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8266: 00348d5d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8267: 00996848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8268: 009c62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8269: 009c5063 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8270: 003c537d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8271: 009c5b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8272: 007cd688 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8273: 0055735d 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8272: 007cd698 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8273: 00557365 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8274: 009c72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8275: 0099c51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8276: 00241c1d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8277: 0055de79 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8277: 0055de81 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8278: 004a6b25 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_or │ │ │ │ 8279: 009c5640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8280: 0098f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8281: 009c66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8282: 009c5a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8283: 003d6189 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8284: 009c565a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8285: 00401f45 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8286: 009c671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8287: 0046e309 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8288: 009c578c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8289: 00606ca1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8289: 00606ca9 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8290: 009c6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8291: 0066e5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8291: 0066e5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8292: 009c6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8293: 008dcc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8294: 004f738d 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ - 8295: 005f77e1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8294: 004f7395 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ + 8295: 005f77e9 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8296: 004a7da5 124 FUNC GLOBAL DEFAULT 12 helper_pavgb │ │ │ │ 8297: 004a5ac5 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sule │ │ │ │ 8298: 009c5016 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8299: 00340065 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8300: 0067ab05 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8300: 0067ab0d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8301: 003c3ec5 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8302: 00286ebd 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8303: 003ec9dd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8304: 009953f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8305: 009c5396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8306: 004a7d29 124 FUNC GLOBAL DEFAULT 12 helper_pavgh │ │ │ │ - 8307: 00666f01 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8307: 00666f09 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8308: 009c5c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8309: 005c53a5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8310: 0058fab5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8309: 005c53ad 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8310: 0058fabd 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8311: 003b70a5 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8312: 0089ccc0 3312 OBJECT GLOBAL DEFAULT 21 mips_defs │ │ │ │ 8313: 0098bfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8314: 009c55e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8315: 002bcd55 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8316: 0030c361 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8317: 009c5b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8318: 003d5909 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8319: 003e1d4d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8320: 0098bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8321: 002ec499 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ 8322: 004a5941 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sult │ │ │ │ - 8323: 00603d65 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8323: 00603d6d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ 8324: 008e3ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_ph │ │ │ │ - 8325: 005781a1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8326: 0067e7e9 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8325: 005781a9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8326: 0067e7f1 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8327: 009c7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8328: 009983d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8329: 009c5288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8330: 009c699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8331: 008a0578 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8332: 0067041d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8332: 00670425 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8333: 00232289 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8334: 008e2e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tccontext │ │ │ │ 8335: 009c61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8336: 009c6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8337: 0046e249 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8338: 0098b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8339: 0060be75 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8339: 0060be7d 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8340: 0028ffe9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8341: 00257821 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8342: 0098c3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8343: 009c641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8344: 003f40f1 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8345: 009c58b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8346: 00563819 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8346: 00563821 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8347: 0099cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8348: 0098fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8349: 0062c181 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8349: 0062c189 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8350: 0098f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8351: 0053c761 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8352: 0062a419 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8351: 0053c769 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8352: 0062a421 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8353: 0099aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8354: 0099c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8355: 009960c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8356: 00637071 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8357: 0058851d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8356: 00637079 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8357: 00588525 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8358: 0042ecf9 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8359: 009bc870 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8360: 009c6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8361: 006233a5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8362: 0059e739 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8361: 006233ad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8362: 0059e741 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8363: 009c7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8364: 0098af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8365: 009c5b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8366: 009c5cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8367: 00281941 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8368: 009c6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8369: 0098b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8370: 00254001 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8371: 0065c5f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8372: 005a56c9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8371: 0065c5f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8372: 005a56d1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8373: 009c6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8374: 004a0e41 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_nge │ │ │ │ 8375: 008d8858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8376: 009a0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8377: 009c6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 8378: 0050e559 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8378: 0050e561 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8379: 009c6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8380: 00616dad 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8380: 00616db5 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8381: 009c673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8382: 003fbbf9 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8383: 00615f11 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8383: 00615f19 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8384: 009c5c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8385: 009c57d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8386: 00998134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8387: 00556b75 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8387: 00556b7d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8388: 009c5b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8389: 004a0b2d 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngl │ │ │ │ 8390: 009c70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8391: 00264c69 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8392: 00994ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8393: 002c19ad 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8394: 00996018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8395: 006b052d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8396: 006ab5cd 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8395: 006b0535 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8396: 006ab5d5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8397: 009c61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8398: 0053a54d 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8398: 0053a555 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8399: 00991af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8400: 009c532e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8401: 00990074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8402: 009c73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8403: 009c54e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8404: 0098e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8405: 008d8018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8406: 004a1155 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngt │ │ │ │ 8407: 009c5cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8408: 0099ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8409: 009c6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8410: 0098d7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8411: 0089fdec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8412: 0067abfd 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8412: 0067ac05 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8413: 008d0fb0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8414: 0063632d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8414: 00636335 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8415: 009c5370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8416: 004a5e8d 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sune │ │ │ │ 8417: 008d0fd0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8418: 002e5db5 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8419: 008d1010 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8420: 00340995 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8421: 005f98a5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8421: 005f98ad 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8422: 0099f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8423: 0068b019 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8424: 0062ee69 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8423: 0068b021 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8424: 0062ee71 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8425: 009893f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8426: 009c513e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8427: 002f4651 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8428: 0067fa7d 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8428: 0067fa85 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8429: 008e7fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ule │ │ │ │ 8430: 0045d0e9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8431: 0099c26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8432: 00999bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8433: 002526c9 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8434: 00630441 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8434: 00630449 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8435: 009c5468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8436: 0099fbc4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8437: 005814c1 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8437: 005814c9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8438: 004566f5 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8439: 009c7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8440: 00341c5d 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8441: 00582c3d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 8442: 006ab535 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8441: 00582c45 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8442: 006ab53d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8443: 009951bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8444: 0060e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8444: 0060e211 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8445: 009c573e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8446: 008e7e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ult │ │ │ │ 8447: 0040df59 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8448: 00557475 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8448: 0055747d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8449: 00996638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8450: 00340e15 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8451: 0060ef29 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8451: 0060ef31 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8452: 002f8725 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8453: 009990d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8454: 009c6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8455: 009c7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8456: 006ab489 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8457: 006a5fe9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8456: 006ab491 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8457: 006a5ff1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8458: 00990214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8459: 006749d5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8459: 006749dd 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8460: 009c6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8461: 009c7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8462: 008e203c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_s_w_ph │ │ │ │ 8463: 00991304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8464: 0099ec00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8465: 00996ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8466: 009c5654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8467: 00473941 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8468: 002540b1 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8469: 0063a679 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8470: 0062c271 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8469: 0063a681 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8470: 0062c279 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8471: 004410fd 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8472: 0067eaf9 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8472: 0067eb01 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8473: 00260ac5 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8474: 0067f9a5 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8475: 00581505 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8474: 0067f9ad 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8475: 0058150d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8476: 009c7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8477: 009c5258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8478: 009c5d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8479: 009c5a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8480: 0098fa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8481: 00256991 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8482: 002c25b5 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8483: 009c6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8484: 00264479 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8485: 009c6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8486: 006558c5 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8486: 006558cd 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8487: 00291c39 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8488: 00989fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8489: 009a3c10 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8490: 009986f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8491: 00667e35 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8491: 00667e3d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8492: 002f142d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8493: 009c5d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8494: 0099e38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8495: 00632419 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8496: 005faa0d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8495: 00632421 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8496: 005faa15 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8497: 003d7905 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8498: 009c64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8499: 0046a795 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8500: 0051e055 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8500: 0051e05d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8501: 004afb4d 736 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_b │ │ │ │ 8502: 002f0c41 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8503: 0069d089 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8503: 0069d091 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8504: 004b0035 150 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_d │ │ │ │ 8505: 003d3f1d 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8506: 00280351 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8507: 00304bd9 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8508: 006918ad 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8509: 00650169 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8510: 0060bc4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8508: 006918b5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8509: 00650171 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8510: 0060bc55 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8511: 004afe2d 348 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_h │ │ │ │ 8512: 0099a3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8513: 0061c105 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8513: 0061c10d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8514: 0099f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8515: 008a30e4 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8516: 0046209d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8517: 0098ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8518: 0049df49 184 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 8519: 0099e4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8520: 0099c76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8521: 00455229 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8522: 0049816d 24 FUNC GLOBAL DEFAULT 12 helper_shra_ph │ │ │ │ 8523: 003b0315 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8524: 00993f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8525: 005e534d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8525: 005e5355 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8526: 0098ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8527: 00607561 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8527: 00607569 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8528: 009c5120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8529: 004aff89 172 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_w │ │ │ │ 8530: 00991614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8531: 008dd004 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8532: 00666415 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8532: 0066641d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8533: 002eb30d 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8534: 009c715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8535: 00448739 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8536: 009c5efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8537: 0098a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8538: 002b8c91 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8539: 0049e001 180 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ 8540: 009c56ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8541: 002a0acd 70 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8542: 004bf93d 196 FUNC GLOBAL DEFAULT 12 helper_msa_ldi_df │ │ │ │ 8543: 009c691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8544: 00529669 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8544: 00529671 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8545: 009c6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8546: 008ea3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtthi │ │ │ │ 8547: 00993c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8548: 003d4681 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8549: 0067aced 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8550: 006486d5 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8549: 0067acf5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8550: 006486dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8551: 00264649 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8552: 00346a01 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8553: 00675211 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8553: 00675219 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8554: 00992e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8555: 005775f9 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8555: 00577601 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8556: 009c628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8557: 0031cbb5 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8558: 0099fce4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8559: 006118f5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8559: 006118fd 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8560: 00497e1d 70 FUNC GLOBAL DEFAULT 12 helper_shra_qb │ │ │ │ 8561: 008a37ec 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8562: 009c6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8563: 009a00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8564: 00999ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8565: 008db21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8566: 00297c49 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8567: 0048702d 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8568: 005a2ed9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8568: 005a2ee1 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8569: 008dc8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8570: 009c6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8571: 006504d5 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8571: 006504dd 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8572: 00487eb9 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8573: 009c518c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8574: 0065e4b1 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8574: 0065e4b9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8575: 009c64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8576: 00990e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8577: 004a6085 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_un │ │ │ │ 8578: 002bbce9 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8579: 007ce0e4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8579: 007ce0f4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8580: 00459bd9 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8581: 0098eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8582: 004ad45d 124 FUNC GLOBAL DEFAULT 12 helper_msa_bsel_v │ │ │ │ 8583: 002933dd 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8584: 009c6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8585: 006af111 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8586: 0065a559 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8585: 006af119 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8586: 0065a561 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8587: 00407909 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8588: 009c56b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8589: 0099508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8590: 008db42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8591: 007f9b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8591: 007f9b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8592: 009949dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8593: 009c7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8594: 00992a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8595: 009c731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8596: 004aad6d 964 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_b │ │ │ │ 8597: 009c500c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8598: 009c5868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8599: 0099fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8600: 0064c87d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8601: 00529f29 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8600: 0064c885 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8601: 00529f31 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8602: 0098b1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8603: 004ab51d 212 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_d │ │ │ │ 8604: 0098f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 8605: 004eb1d1 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ + 8605: 004eb1d9 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ 8606: 003a9305 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8607: 00630601 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8607: 00630609 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8608: 0099bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8609: 00582965 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8609: 0058296d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8610: 0099b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8611: 004ab131 662 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_h │ │ │ │ 8612: 009c580c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ 8613: 008e73c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_f │ │ │ │ - 8614: 0068f735 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8614: 0068f73d 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8615: 0098e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8616: 00648d05 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8617: 00625a99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8618: 0064065d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8616: 00648d0d 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8617: 00625aa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8618: 00640665 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8619: 00993910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8620: 0098cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8621: 0099c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8622: 009c5a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8623: 00996008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8624: 006b04f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8624: 006b04f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8625: 0025415d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8626: 00483611 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8627: 006b381d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8627: 006b3825 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8628: 009c5d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8629: 002acce9 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8630: 004c709d 36 FUNC GLOBAL DEFAULT 12 helper_msa_cfcmsa │ │ │ │ 8631: 00996ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8632: 0058be85 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8632: 0058be8d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8633: 0045d381 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8634: 009c6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8635: 009c661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8636: 0053a7ed 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8637: 005775d9 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8636: 0053a7f5 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8637: 005775e1 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8638: 009c537c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8639: 009c532c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8640: 0046d401 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8641: 0063adbd 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8641: 0063adc5 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8642: 00998e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8643: 004ab3c9 338 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_w │ │ │ │ 8644: 009c5bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8645: 00989f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8646: 009c7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8647: 009c636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8648: 009c6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8656,719 +8656,719 @@ │ │ │ │ 8652: 00998434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8653: 009c5ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8654: 0040eb3d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8655: 00998514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8656: 009c7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8657: 00266e4d 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8658: 0099d36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8659: 00581fd1 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8659: 00581fd9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8660: 009c542c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ - 8661: 0056a4c1 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8661: 0056a4c9 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8662: 00991904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8663: 0046daa5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8664: 0098a0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8665: 008f50f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubr_q_df │ │ │ │ 8666: 009c70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8667: 009c571a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8668: 009c6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8669: 0099b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 8670: 005bc639 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8671: 00579b41 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8672: 006379e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8670: 005bc641 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8671: 00579b49 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8672: 006379f1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8673: 004582a5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8674: 009c7734 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8675: 00630ab1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8675: 00630ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8676: 009c53c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8677: 0066b3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8678: 006a7b31 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8677: 0066b3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8678: 006a7b39 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8679: 0042c185 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8680: 0063cbe5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8681: 00666889 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8680: 0063cbed 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8681: 00666891 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8682: 0099091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8683: 00496c89 32 FUNC GLOBAL DEFAULT 12 cpu_supports_isa │ │ │ │ 8684: 0099b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8685: 0069a8a5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8685: 0069a8ad 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8686: 0099fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8687: 009c7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8688: 009c5e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8689: 009c5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8690: 006651c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8690: 006651c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8691: 009c5914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8692: 0052c665 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8692: 0052c66d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8693: 009c6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8694: 0046d729 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8695: 0099a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8696: 009c60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8697: 002f2ead 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8698: 0099ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8699: 0042be59 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8700: 002617f9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8701: 0042b809 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8702: 0098e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8703: 00989e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8704: 007f9b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8704: 007f9b4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8705: 00995448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8706: 00991074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8707: 0099dce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8708: 009c732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8709: 009c60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8710: 009c5bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8711: 009901c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8712: 0040c901 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8713: 0099796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8714: 003e87d9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8715: 0056249d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8715: 005624a5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8716: 0098c998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8717: 009c57f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8718: 008ec644 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_f │ │ │ │ 8719: 0098c094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8720: 00259ff5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8721: 002874d9 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8722: 009c6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8723: 0046d131 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8724: 008a2150 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8725: 009c73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8726: 00580d6d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8726: 00580d75 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8727: 00991854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8728: 009c57f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8729: 00644c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8730: 00661cad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8729: 00644c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8730: 00661cb5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8731: 00265d75 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8732: 0061bfd5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8732: 0061bfdd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8733: 00260a0d 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8734: 006370e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8735: 0065aedd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8736: 0066fd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8734: 006370f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8735: 0065aee5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8736: 0066fd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8737: 0099e838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8738: 0098eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8739: 0099bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8740: 006acb81 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8740: 006acb89 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8741: 0027c325 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8742: 00997b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8743: 003381c9 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8744: 00273ca9 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8745: 0066a079 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8745: 0066a081 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8746: 0026208d 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8747: 00457b11 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 8748: 004f0905 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ + 8748: 004f090d 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ 8749: 0099578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ 8750: 008ea334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttlo │ │ │ │ 8751: 008ee63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pasubub │ │ │ │ - 8752: 00698c71 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8752: 00698c79 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8753: 00475d5d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8754: 006ab9e1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8754: 006ab9e9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8755: 003dd165 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8756: 0058f6a5 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8756: 0058f6ad 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8757: 009c7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8758: 0099765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8759: 0024ee69 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8760: 002feeed 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8761: 00256ecd 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8762: 0046b235 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8763: 00497241 28 FUNC GLOBAL DEFAULT 12 helper_addqh_r_w │ │ │ │ 8764: 009c7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8765: 0044139d 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8766: 004872b1 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8767: 009c66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8768: 008da118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8769: 0099bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8770: 005946d1 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8770: 005946d9 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8771: 0098d71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8772: 0058fb4d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8772: 0058fb55 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8773: 009c71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8774: 009c720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8775: 0098a00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8776: 009c5cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8777: 0098ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8778: 0099d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 8779: 0066a655 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8780: 0063ed4d 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8781: 006293f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8779: 0066a65d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8780: 0063ed55 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8781: 006293fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8782: 0099cb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8783: 009c50ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8784: 0033f2d5 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8785: 0058f661 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8785: 0058f669 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8786: 008e3d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_qb │ │ │ │ 8787: 00999934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8788: 0098ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8789: 008d9cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8790: 0062a775 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8790: 0062a77d 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8791: 00990714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8792: 0098fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8793: 0098f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8794: 009c566a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ - 8795: 0055e4c9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8795: 0055e4d1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8796: 0045b805 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8797: 0067ad81 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8798: 00680349 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8797: 0067ad89 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8798: 00680351 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8799: 009c6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8800: 00339e99 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8801: 0045d335 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8802: 006560d5 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8802: 006560dd 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8803: 00342295 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8804: 007f9b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8805: 0069e96d 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8804: 007f9b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8805: 0069e975 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8806: 0098b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8807: 0024314d 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8808: 009c5a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8809: 009c5b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8810: 0098a50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8811: 00252541 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8812: 00252e51 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8813: 008a2768 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8814: 0050e5d9 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8814: 0050e5e1 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8815: 009c66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8816: 00641d11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8817: 006615e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8816: 00641d19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8817: 006615ed 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8818: 009c6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8819: 0099f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8820: 009964a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8821: 008d4810 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8822: 0098e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8823: 003c3cdd 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8824: 003d3bb9 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8825: 0063d20d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8825: 0063d215 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8826: 009c5aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8827: 0056ac2d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8827: 0056ac35 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8828: 009c5a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 8829: 004826c9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8830: 00673b31 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8830: 00673b39 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8831: 00498465 48 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phl │ │ │ │ 8832: 00475dd9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8833: 00666945 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8833: 0066694d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8834: 00290f11 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 8835: 00482f9d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8836: 0067faf1 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8836: 0067faf9 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8837: 00414465 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8838: 00498495 54 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phr │ │ │ │ 8839: 00996718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8840: 0069096d 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8840: 00690975 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8841: 009c5f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8842: 00999954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8843: 0033365d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8844: 009c6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8845: 009c5ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8846: 009c6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8847: 0040468d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8848: 00291ec5 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8849: 00396779 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 8850: 0046df25 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8851: 0098c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8852: 0066940d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8852: 00669415 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8853: 002574a5 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8854: 002b1b45 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8855: 00432b39 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8856: 0053e331 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8856: 0053e339 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8857: 009c5d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8858: 009c5714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8859: 0048e701 96 FUNC GLOBAL DEFAULT 12 helper_mtc0_hwrena │ │ │ │ 8860: 009c6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8861: 005958c5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8861: 005958cd 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8862: 008da094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8863: 0098c440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8864: 009a08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8865: 00535619 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8865: 00535621 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8866: 00992a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8867: 0055dd15 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8867: 0055dd1d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8868: 003c573d 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8869: 002950b5 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8870: 00996d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8871: 009c5328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8872: 0098ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8873: 009c5069 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8874: 00999004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8875: 003c369d 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8876: 00900a70 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8877: 009c590a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8878: 0065d345 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8878: 0065d34d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8879: 002be8ed 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8880: 00995f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8881: 0099db8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8882: 009a05ac 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8883: 0053ebad 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8884: 0065291d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8883: 0053ebb5 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8884: 00652925 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8885: 0028f185 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8886: 008d9c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8887: 0098dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8888: 009c6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 8889: 0045b7fd 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 8890: 003ecf8d 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8891: 004b4489 116 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_d │ │ │ │ 8892: 0033ce95 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 8893: 00673911 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8893: 00673919 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8894: 00999a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8895: 0089fd98 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8896: 004b42cd 292 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_h │ │ │ │ 8897: 003e07bd 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8898: 009c6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8899: 004c1345 2892 FUNC GLOBAL DEFAULT 12 helper_msa_mul_q_df │ │ │ │ 8900: 0099c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8901: 009c633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8902: 002901d9 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8903: 0064a4b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8904: 0053541d 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8905: 00548529 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8903: 0064a4b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8904: 00535425 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8905: 00548531 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8906: 008a2230 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8907: 006741e9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8907: 006741f1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8908: 002ebaad 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8909: 0064cfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8910: 0068462d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8909: 0064cfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8910: 00684635 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8911: 009c70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8912: 0046f211 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8913: 009c7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8914: 009c6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8915: 00658229 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8915: 00658231 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8916: 002617b9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8917: 005cdb0d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 8918: 005952e5 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8917: 005cdb15 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8918: 005952ed 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8919: 00241d09 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8920: 002642f9 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8921: 00341849 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8922: 009c7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8923: 00338781 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8924: 004b43f1 150 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_w │ │ │ │ - 8925: 006525f5 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8925: 006525fd 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8926: 009c563c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 8927: 0046d5f5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8928: 0061b031 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8929: 005fc73d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8928: 0061b039 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8929: 005fc745 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8930: 0099fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8931: 00644cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8931: 00644cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 8932: 003e9315 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8933: 002b4f39 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8934: 009c6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8935: 006b1d3d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8935: 006b1d45 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8936: 00475add 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8937: 009c6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8938: 0098e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8939: 00997128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8940: 0098ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8941: 009c5c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8942: 0099b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8943: 009c63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8944: 00993a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8945: 005431a9 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8945: 005431b1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8946: 009908cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8947: 003bd5cd 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8948: 002e6745 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8949: 0025fdc9 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8950: 009c5ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8951: 009c6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8952: 00333799 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8953: 009c6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 8954: 00992cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8955: 009c5572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8956: 009c58f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8957: 0069d361 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8957: 0069d369 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8958: 009c4fd8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8959: 002f8971 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8960: 00991644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8961: 0052a01d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8961: 0052a025 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8962: 002e5a91 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 8963: 0051df69 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 8963: 0051df71 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8964: 009c67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ - 8965: 004d97e5 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ + 8965: 004d97ed 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ 8966: 004990a1 38 FUNC GLOBAL DEFAULT 12 helper_cmpgu_eq_qb │ │ │ │ 8967: 009c68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8968: 003c10fd 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8969: 0064784d 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8970: 00661489 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8969: 00647855 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8970: 00661491 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8971: 0048f1f9 164 FUNC GLOBAL DEFAULT 12 helper_mfthi │ │ │ │ 8972: 0089397c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8973: 0063ab65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8974: 00632299 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8973: 0063ab6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8974: 006322a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 8975: 0046e0a9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8976: 009c5536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8977: 00527f5d 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8978: 005f7c79 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8977: 00527f65 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8978: 005f7c81 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8979: 009c56b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8980: 009c56ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8981: 009c53b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8982: 0099d61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8983: 00414865 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8984: 00998e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8985: 0055adad 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8986: 0068f7f5 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8985: 0055adb5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8986: 0068f7fd 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8987: 0099ac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8988: 0069ac79 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8989: 00654c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8988: 0069ac81 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8989: 00654c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8990: 0098f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 8991: 0048e26d 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschedule │ │ │ │ - 8992: 006a1a79 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8992: 006a1a81 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8993: 00993770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8994: 009a00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8995: 00475e59 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8996: 009c6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8997: 00544eed 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8997: 00544ef5 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8998: 004184f5 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 8999: 0063006d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9000: 005bc84d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8999: 00630075 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9000: 005bc855 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9001: 009c605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9002: 002602d1 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9003: 006aedf9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9003: 006aee01 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9004: 009c61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9005: 009c6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9006: 009a3a60 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9007: 0099c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9008: 0098a2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9009: 00633ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9009: 00633ce9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9010: 00991a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9011: 009950ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9012: 00470ec1 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9013: 00627d11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9013: 00627d19 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9014: 009c66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9015: 005e5175 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9015: 005e517d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9016: 0098de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9017: 0098df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ 9018: 008e1a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpa_w_ph │ │ │ │ - 9019: 006226f1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9020: 0053db71 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9019: 006226f9 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9020: 0053db79 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9021: 00264309 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9022: 007cd66c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9022: 007cd67c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9023: 00257a05 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9024: 006ac9e1 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9024: 006ac9e9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9025: 0032f875 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9026: 0067008d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9027: 006acddd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9026: 00670095 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9027: 006acde5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9028: 008e2564 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_eq_qb │ │ │ │ 9029: 003020c5 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9030: 00546365 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9030: 0054636d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9031: 0033fd79 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9032: 00618e8d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9032: 00618e95 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9033: 009c5414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9034: 0027bd79 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9035: 0059ea29 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9036: 0063a7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9035: 0059ea31 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9036: 0063a7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9037: 008da010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9038: 002f0039 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9039: 00301fa5 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9040: 0060af8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9040: 0060af95 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9041: 003dcb31 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9042: 009c5200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9043: 0098d38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9044: 008a2f70 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9045: 0054a021 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9045: 0054a029 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9046: 009c6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9047: 0029a485 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9048: 00996dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9049: 0066be79 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9049: 0066be81 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9050: 0031a659 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9051: 0098b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9052: 009c6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9053: 00302ef1 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 9054: 008d9bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9055: 00375d21 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9056: 0098aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9057: 0059f531 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9058: 00582dd9 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9057: 0059f539 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9058: 00582de1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9059: 0098a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9060: 009c5338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9061: 0047d025 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9062: 003b2115 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9063: 00993200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9064: 0099c7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9065: 0054fc2d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9065: 0054fc35 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9066: 0042d375 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9067: 009c6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9068: 004406c5 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9069: 009a04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9070: 009c73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 9071: 004b7c99 668 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_b │ │ │ │ - 9072: 00657d89 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9073: 0061a8e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9074: 00679e3d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9075: 00637161 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9072: 00657d91 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9073: 0061a8ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9074: 00679e45 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9075: 00637169 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9076: 004b80a5 142 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_d │ │ │ │ 9077: 00991e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9078: 0098f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9079: 00596019 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9080: 005f6cbd 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9081: 00603b0d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9079: 00596021 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9080: 005f6cc5 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9081: 00603b15 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9082: 009c6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9083: 0099a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9084: 0099f710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9085: 004b7f35 256 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_h │ │ │ │ - 9086: 00651935 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9086: 0065193d 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9087: 009c7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9088: 004b2e65 1552 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_b │ │ │ │ - 9089: 006a74e1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9089: 006a74e9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9090: 004b3961 240 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_d │ │ │ │ 9091: 009c6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9092: 009c57c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9093: 00440121 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9094: 009c57ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9095: 0068f75d 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9095: 0068f765 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 9096: 004b3475 834 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_h │ │ │ │ 9097: 00498639 68 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbl │ │ │ │ - 9098: 006b49e5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9099: 00681b21 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9098: 006b49ed 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9099: 00681b29 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9100: 0043a735 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9101: 006a2269 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9101: 006a2271 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9102: 00489ced 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9103: 006704a1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9103: 006704a9 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9104: 002fbd31 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9105: 0098b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9106: 009c6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9107: 0098e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9108: 002be511 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9109: 004b8035 110 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_w │ │ │ │ 9110: 009c6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9111: 009c53fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 9112: 0049867d 70 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbr │ │ │ │ - 9113: 006a4dc5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9113: 006a4dcd 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9114: 0044181d 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9115: 009c5e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9116: 009c600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9117: 009c6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9118: 0099f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9119: 00485415 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9120: 00633f6d 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9121: 005788a1 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9120: 00633f75 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9121: 005788a9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9122: 003338d5 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9123: 0042a70d 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9124: 00639d85 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9125: 0066f949 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9124: 00639d8d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9125: 0066f951 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9126: 0099fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9127: 008a3010 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9128: 004b37b9 422 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_w │ │ │ │ 9129: 0098ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9130: 009a0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9131: 009919a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9132: 008fb584 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_b │ │ │ │ 9133: 009c7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9134: 008fb3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_d │ │ │ │ 9135: 009c7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9136: 00991b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9137: 00644da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9137: 00644dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9138: 009c6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9139: 00549a91 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9139: 00549a99 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9140: 00457f8d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9141: 008fb500 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_h │ │ │ │ 9142: 0099587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9143: 009c7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9144: 009c7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9145: 00614029 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9145: 00614031 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9146: 008fca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_b │ │ │ │ 9147: 004975fd 96 FUNC GLOBAL DEFAULT 12 helper_addu_s_ph │ │ │ │ 9148: 009c6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9149: 00458215 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9150: 008dcefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9151: 008fc898 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_d │ │ │ │ - 9152: 0069c72d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9152: 0069c735 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9153: 008fc9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_h │ │ │ │ 9154: 009c6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9155: 003ef3ad 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9156: 0047212d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9157: 006370ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9158: 00637aa9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9157: 006370b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9158: 00637ab1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9159: 008e5558 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrqu_s_qb_ph │ │ │ │ 9160: 009c5c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9161: 008fb47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_w │ │ │ │ - 9162: 007f9af4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9162: 007f9b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9163: 0048d701 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_cause │ │ │ │ 9164: 008ebf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ueq │ │ │ │ 9165: 009c6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9166: 009c690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9167: 00261675 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9168: 008a9b90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9169: 003bf501 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9170: 009972c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9171: 009c687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9172: 0031d2dd 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9173: 006ae1e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9173: 006ae1f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9174: 00993a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9175: 008fc91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_w │ │ │ │ 9176: 009c5a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9177: 0042da21 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9178: 008a2ce8 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9179: 00992ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9180: 00470ecd 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9181: 009c7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9182: 00535621 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 9182: 00535629 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9183: 009c755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9184: 004427ed 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9185: 00614d3d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9185: 00614d45 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9186: 00457ee5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9187: 009c74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9188: 007ac7f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9188: 007ac804 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9189: 009952e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9190: 0049765d 136 FUNC GLOBAL DEFAULT 12 helper_addu_s_qb │ │ │ │ 9191: 008dfbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9192: 006a35f1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9192: 006a35f9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9193: 00989f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9194: 0098f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9195: 0048f155 164 FUNC GLOBAL DEFAULT 12 helper_mftlo │ │ │ │ - 9196: 00549045 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9197: 00583685 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9196: 0054904d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9197: 0058368d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9198: 0099c78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9199: 0098e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9200: 009c6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9201: 005475f1 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9201: 005475f9 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9202: 004a1d89 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ole │ │ │ │ 9203: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9204: 00432be5 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9205: 00622285 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9205: 0062228d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9206: 004c76a9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcune_df │ │ │ │ 9207: 0025285d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9208: 009c6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9209: 00619c6d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9209: 00619c75 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9210: 0099d85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9211: 006248f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9211: 00624901 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9212: 009c594a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9213: 00990344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9214: 0061eac1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9215: 0058f441 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9214: 0061eac9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9215: 0058f449 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9216: 004896c5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9217: 0099d3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9218: 0098b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9219: 009c6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ 9220: 004a1a2d 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_olt │ │ │ │ - 9221: 006ab41d 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9221: 006ab425 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9222: 0099c8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9223: 009c61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9224: 009c74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9225: 00608041 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9225: 00608049 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9226: 009c5584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9227: 00621701 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9227: 00621709 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9228: 0048534d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9229: 009c7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9230: 009c613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9231: 0063eff5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9231: 0063effd 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9232: 009c5820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9233: 005417c5 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9233: 005417cd 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9234: 0047179d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9235: 00993330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9236: 009c68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9237: 0046d671 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9238: 00261c0d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9239: 009900b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9240: 006aeb31 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9240: 006aeb39 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9241: 0033aced 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9242: 0098f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9243: 0098ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9244: 00689eb5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9244: 00689ebd 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9245: 009c7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9246: 0052a30d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9247: 0060d84d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9246: 0052a315 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9247: 0060d855 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9248: 009c6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9249: 0043cec5 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9250: 009c68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9251: 00997268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9252: 00999e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9253: 0043df4d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9254: 00998e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9255: 009c6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9256: 0098a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9257: 006ad20d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9257: 006ad215 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9258: 009c571c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9259: 009c507c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9260: 009c5ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9261: 009c5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9262: 00552aa5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9262: 00552aad 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9263: 0098b678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9264: 009c50fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9265: 009c5cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9266: 009c5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9267: 00672df5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9267: 00672dfd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9268: 0045cd51 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9269: 0033ce19 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9270: 0099089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9271: 003f30d1 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9272: 009c501b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9273: 009c5cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9274: 00458779 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9275: 0098fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9276: 00606b81 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9276: 00606b89 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9277: 0099e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9278: 005387fd 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9278: 00538805 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9279: 002920b5 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9280: 0053fd95 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9281: 0054a0e1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9280: 0053fd9d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9281: 0054a0e9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9282: 00314849 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9283: 0098c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9284: 002acd31 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9285: 0048dff5 136 FUNC GLOBAL DEFAULT 12 helper_mtc0_tchalt │ │ │ │ 9286: 009c59a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9287: 0098eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9288: 004278fd 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9289: 009c5750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9290: 00621d5d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9291: 007ce0dc 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9290: 00621d65 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9291: 007ce0ec 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9292: 0025e0c9 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9293: 0098d77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9294: 009c5698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9295: 003edb8d 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9296: 00614741 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9296: 00614749 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9297: 0099b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9298: 009c666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9299: 0045cce5 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9300: 009961e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9301: 008dfb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9302: 00471815 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ 9303: 00499725 212 FUNC GLOBAL DEFAULT 12 helper_extpdp │ │ │ │ - 9304: 006934c1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9304: 006934c9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9305: 0098e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9306: 009929d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9307: 00997a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9308: 009a05b8 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9309: 00990444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9310: 002a0d7d 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9311: 009c60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9312: 009c7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9313: 0098c174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9314: 00999c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9315: 0099d8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9316: 00610899 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9316: 006108a1 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9317: 0033d7e9 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9318: 009955cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9319: 0098b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9320: 009c5926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9321: 0098e7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9322: 0099743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9323: 0043ce39 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9324: 008e8c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftgpr │ │ │ │ 9325: 0098dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9326: 009c5b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9327: 0053e311 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9327: 0053e319 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9328: 004866c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9329: 00674891 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9329: 00674899 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9330: 008f559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcne_df │ │ │ │ 9331: 004760e9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9332: 002517a1 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 9333: 00680889 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9333: 00680891 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9334: 009915d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9335: 0024c921 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9336: 0098cbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9337: 0099dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9338: 0061cbfd 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9338: 0061cc05 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9339: 0098cd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9340: 006a6455 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9340: 006a645d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9341: 009c733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9342: 0030208d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9343: 0099c71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9344: 00312f79 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9345: 009c6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9346: 00998f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9347: 009c58da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9348: 00258ec1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9349: 005982b5 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9349: 005982bd 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9350: 009982b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9351: 006ab9a5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9351: 006ab9ad 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9352: 009c6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9353: 009c6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9354: 009c732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9355: 003fc241 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9356: 00272cdd 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9357: 009c5eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9358: 0031a6a1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9359: 009c71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9360: 0099456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9361: 002bd465 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9362: 0042da69 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9363: 00647535 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9363: 0064753d 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9364: 0098fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9365: 009c5ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9366: 009c6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9367: 00994ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9368: 009c711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9369: 009c6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9370: 00414985 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ @@ -9382,19 +9382,19 @@ │ │ │ │ 9378: 009c5fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9379: 009c7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9380: 009c51a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9381: 009986a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9382: 003772dd 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9383: 008f2a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mulr_ps │ │ │ │ 9384: 0099c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9385: 005c2739 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9386: 0057c285 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9387: 006a2135 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9385: 005c2741 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9386: 0057c28d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9387: 006a213d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9388: 0044f911 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9389: 00620499 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9389: 006204a1 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9390: 009c611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9391: 0024c731 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9392: 00999144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9393: 0027f5a9 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9394: 003d4019 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9395: 0048721d 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9396: 009c6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9403,39 +9403,39 @@ │ │ │ │ 9399: 009c6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9400: 0099e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9401: 008a2e40 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9402: 00990f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9403: 009c54d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9404: 009a01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9405: 003e785d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9406: 00557129 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9407: 0053e345 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9406: 00557131 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9407: 0053e34d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9408: 0099d38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9409: 003d5561 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9410: 00251859 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9411: 006579a1 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9412: 0055dbfd 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9411: 006579a9 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9412: 0055dc05 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9413: 009c7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9414: 008d9098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9415: 00666235 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9415: 0066623d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9416: 009c5d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9417: 009c74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9418: 005c8c9d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9419: 00617ad9 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9418: 005c8ca5 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9419: 00617ae1 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9420: 00455641 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9421: 002aea09 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9422: 0099fc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9423: 009c5b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9424: 006665b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9424: 006665c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9425: 009c741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9426: 006628a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9426: 006628b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9427: 0099521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9428: 0067f711 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9428: 0067f719 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9429: 009c54ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9430: 0067157d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9430: 00671585 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9431: 00992970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9432: 0027172d 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9433: 009c5314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9434: 009c553c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9435: 009c54b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9436: 008d8cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9437: 009c6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9447,100 +9447,100 @@ │ │ │ │ 9443: 009c597e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9444: 0099bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9445: 008fafd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_d │ │ │ │ 9446: 00471891 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9447: 009c6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9448: 008ec1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ule │ │ │ │ 9449: 009c6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9450: 005355d1 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9451: 006ac409 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9450: 005355d9 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9451: 006ac411 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9452: 009c6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9453: 008fb0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_h │ │ │ │ 9454: 0047d399 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9455: 00993410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9456: 00671e71 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9457: 006ae651 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9456: 00671e79 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9457: 006ae659 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9458: 009c538c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9459: 009c6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9460: 0043eda1 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9461: 00597045 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9461: 0059704d 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9462: 0099bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9463: 00486459 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9464: 005a676d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9464: 005a6775 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9465: 009c6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9466: 003d788d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9467: 00292e39 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9468: 009c6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9469: 004beaf9 332 FUNC GLOBAL DEFAULT 12 helper_msa_subvi_df │ │ │ │ 9470: 008e1148 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_rs_w │ │ │ │ 9471: 0098be44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9472: 0051f679 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9472: 0051f681 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9473: 0098a07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9474: 00991574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9475: 00474a61 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9476: 0089fd5c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9477: 003a2b95 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9478: 008ec098 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ult │ │ │ │ - 9479: 00657e15 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9479: 00657e1d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 9480: 008fb05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_w │ │ │ │ - 9481: 00640cb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9481: 00640cbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9482: 0098d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9483: 00545899 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9483: 005458a1 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9484: 0098b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9485: 00991df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9486: 0099c9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9487: 00546941 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9488: 0052cb7d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9487: 00546949 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9488: 0052cb85 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9489: 0098ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9490: 00455769 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9491: 005468a5 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9491: 005468ad 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9492: 009c5d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9493: 009c5268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9494: 009c5b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9495: 00401bf9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9496: 00276e3d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9497: 009917e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9498: 0066a12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9499: 00652c8d 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9500: 006ab6fd 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9498: 0066a135 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9499: 00652c95 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9500: 006ab705 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9501: 0048442d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9502: 00573939 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9502: 00573941 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9503: 008e1568 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitswap │ │ │ │ 9504: 004ad3d1 140 FUNC GLOBAL DEFAULT 12 helper_msa_bmz_v │ │ │ │ 9505: 0099be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9506: 0069a3c9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 9507: 004f7099 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ + 9506: 0069a3d1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9507: 004f70a1 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ 9508: 00998b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9509: 0066f199 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9510: 0060f75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9511: 00675ce1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9509: 0066f1a1 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9510: 0060f765 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9511: 00675ce9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9512: 0099ce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9513: 0099f6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9514: 003ef111 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9515: 009955ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9516: 006a2715 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9516: 006a271d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9517: 009c5d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9518: 009c58bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9519: 00663711 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9519: 00663719 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9520: 0037865d 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9521: 009c707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9522: 00258ba5 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9523: 00349dc9 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9524: 00612479 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9525: 0065213d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9526: 006a62f1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9524: 00612481 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9525: 00652145 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9526: 006a62f9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9527: 009c6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9528: 009c53ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9529: 00685a7d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9529: 00685a85 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9530: 00989564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9531: 009c70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9532: 0099d84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9533: 002a1475 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9534: 003d9ca9 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9535: 0059a7bd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9535: 0059a7c5 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9536: 009c5754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9537: 00998cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9538: 00991624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9539: 0098afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9540: 009c5f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9541: 0046b12d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9542: 009c57b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9549,142 +9549,142 @@ │ │ │ │ 9545: 00474cf1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9546: 0025190d 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9547: 009c5436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9548: 00991914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9549: 0089fa60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9550: 0098f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9551: 009c7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9552: 0064f35d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9553: 0053a1e9 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9554: 0078baf8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9552: 0064f365 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9553: 0053a1f1 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9554: 0078bb08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9555: 0098d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9556: 00640869 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9556: 00640871 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9557: 004589c9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9558: 004112f1 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9559: 009c5802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9560: 00260dc1 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9561: 0046b69d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9562: 009c5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9563: 0033f161 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9564: 006a70fd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9564: 006a7105 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9565: 0098a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9566: 004723c1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9567: 0048f3e1 164 FUNC GLOBAL DEFAULT 12 helper_mttgpr │ │ │ │ 9568: 009c549c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9569: 00645db5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9570: 00636f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9569: 00645dbd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9570: 00636f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9571: 009c5762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9572: 007cd6a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9572: 007cd6b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9573: 009c5c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9574: 0031b799 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9575: 009993e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9576: 008dcf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9577: 002af5f9 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9578: 004b0c45 614 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_b │ │ │ │ 9579: 009c597a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9580: 004b103d 162 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_d │ │ │ │ 9581: 00998df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9582: 009c5b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9583: 009c5232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9584: 003b23d5 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ 9585: 004b0ead 256 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_h │ │ │ │ - 9586: 006a7861 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9587: 0060e58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9586: 006a7869 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9587: 0060e595 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9588: 009c702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9589: 009c6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9590: 009c5bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9591: 0025d1bd 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9592: 003c0d91 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9593: 00440159 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9594: 004973f1 98 FUNC GLOBAL DEFAULT 12 helper_addq_ph │ │ │ │ 9595: 009c723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9596: 005291e1 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9596: 005291e9 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9597: 009c73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9598: 00992a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9599: 0066ff9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9599: 0066ffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9600: 0049ccb1 10 FUNC GLOBAL DEFAULT 12 helper_float_abs_ps │ │ │ │ 9601: 008e32cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_debug │ │ │ │ - 9602: 006664c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9602: 006664d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9603: 004b0fad 144 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_w │ │ │ │ 9604: 00349545 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9605: 002bea69 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9606: 009c54fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9607: 00489b85 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9608: 0056a701 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9608: 0056a709 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9609: 003c0e6d 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9610: 009c5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9611: 009c71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9612: 0048ae4d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9613: 00528bad 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9613: 00528bb5 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9614: 00999ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9615: 0098a0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9616: 006625d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9616: 006625e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9617: 00998694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9618: 008f958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_and_v │ │ │ │ 9619: 00458e8d 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ - 9620: 00669a65 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9620: 00669a6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9621: 009c6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9622: 0069dad9 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9622: 0069dae1 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9623: 009a0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9624: 006308a5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9624: 006308ad 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9625: 009c61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9626: 009c66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9627: 005cda41 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9628: 006b38d1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9629: 006733cd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9627: 005cda49 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9628: 006b38d9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9629: 006733d5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9630: 00254ef1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9631: 00287291 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9632: 009c5694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9633: 009021d0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9634: 009c6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9635: 0048321d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9636: 009c502e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9637: 009c659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9638: 0099c7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ - 9639: 004e9f59 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ + 9639: 004e9f61 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ 9640: 009c57e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9641: 003e8929 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9642: 009c6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9643: 005295b9 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9643: 005295c1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9644: 008f7dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_u_df │ │ │ │ 9645: 009c628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9646: 009c572e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9647: 009971b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9648: 0048ea59 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_epc │ │ │ │ 9649: 009c65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9650: 004708cd 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9651: 0028db01 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9652: 009c63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9653: 003a2f8d 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9654: 0060761d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9654: 00607625 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9655: 00422409 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9656: 00690925 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9656: 0069092d 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9657: 0025f939 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9658: 0099fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9659: 005bc4ad 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9659: 005bc4b5 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9660: 009c5010 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9661: 00999224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9662: 0098e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9663: 0069ca55 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9663: 0069ca5d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9664: 009c5924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9665: 0084e2fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9666: 009c6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9667: 006aed21 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9668: 005e5885 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9667: 006aed29 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9668: 005e588d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9669: 003a3071 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9670: 0065f471 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9670: 0065f479 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9671: 009c5b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9672: 0098bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9673: 0039c779 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9674: 00999094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9675: 0064f965 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9676: 00571c6d 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9675: 0064f96d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9676: 00571c75 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9677: 0033a8c1 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9678: 0099505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9679: 00667ef9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9679: 00667f01 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9680: 003a2ff9 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9681: 0098bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9682: 008d7544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9683: 0043e4b1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9684: 00474f91 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9685: 004788d9 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9686: 0098f924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9692,198 +9692,198 @@ │ │ │ │ 9688: 0099a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9689: 0040dfc5 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9690: 0036172d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9691: 003e1495 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9692: 003ff1ed 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9693: 004569f1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9694: 009c7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9695: 00599b95 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9695: 00599b9d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9696: 009c55bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9697: 009c6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9698: 00998704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9699: 009c6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9700: 00685a39 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9700: 00685a41 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9701: 002949a9 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9702: 009c6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9703: 00398081 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9704: 009c518a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9705: 009c5158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9706: 006ab481 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9706: 006ab489 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9707: 00225869 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9708: 003e14a5 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9709: 0036f9dd 218 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_sh_count │ │ │ │ 9710: 00271751 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9711: 0052a8c9 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9712: 0066ecd5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9711: 0052a8d1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9712: 0066ecdd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9713: 009c53ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9714: 0046b195 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9715: 0099bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9716: 004412b1 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9717: 0099fd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9718: 00521681 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9718: 00521689 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9719: 0098a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9720: 009c7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9721: 003c06ed 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9722: 0068b371 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9723: 00594d0d 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9722: 0068b379 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9723: 00594d15 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9724: 009a0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9725: 00242865 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9726: 0067f685 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9726: 0067f68d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9727: 009a056c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9728: 0099523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9729: 009c7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9730: 00334851 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9731: 0066b6cd 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9731: 0066b6d5 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9732: 00242401 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9733: 008a9be0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9734: 00999514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9735: 009c74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9736: 006881cd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9736: 006881d5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9737: 004c765d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcor_df │ │ │ │ 9738: 0025d891 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9739: 00457fe1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9740: 0046b5d9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9741: 0068e48d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9742: 006182b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9741: 0068e495 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9742: 006182bd 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9743: 009c7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9744: 005946e1 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9744: 005946e9 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9745: 003bb2a1 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9746: 009b52b0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9747: 0099cff0 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9748: 0069bb31 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9748: 0069bb39 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9749: 00993cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9750: 009c72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9751: 00901b78 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9752: 009c73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9753: 008f48b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsqrt_df │ │ │ │ 9754: 00992c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9755: 00999284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9756: 00343775 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9757: 003b7e21 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9758: 008d74c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9759: 00619299 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9759: 006192a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9760: 003f2fa5 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9761: 009a0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9762: 0099568c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9763: 004858a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 9764: 003c0231 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9765: 009c501f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9766: 005712f9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9767: 00620719 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9766: 00571301 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9767: 00620721 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9768: 009c5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9769: 009c71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9770: 009c6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 9771: 004683a9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9772: 0057852d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9772: 00578535 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9773: 002a3715 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9774: 009c5862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9775: 00683cb9 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9776: 0066ffd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9775: 00683cc1 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9776: 0066ffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9777: 009c7958 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9778: 008a2330 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9779: 0069652d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9779: 00696535 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9780: 00249729 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9781: 0098a688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9782: 00667b3d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9782: 00667b45 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9783: 008d7334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9784: 0067191d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9784: 00671925 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9785: 009c505f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9786: 0047d4bd 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9787: 00694269 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 9788: 0055882d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9787: 00694271 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9788: 00558835 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9789: 008d0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9790: 009c5704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9791: 0099792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9792: 009c71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9793: 005201c9 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9794: 00610f0d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9793: 005201d1 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9794: 00610f15 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9795: 0049ee85 214 FUNC GLOBAL DEFAULT 12 helper_float_madd_ps │ │ │ │ 9796: 00242079 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9797: 0064d061 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9797: 0064d069 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9798: 0098a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 9799: 00482cfd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9800: 0069b019 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9800: 0069b021 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9801: 00264fd5 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9802: 008eb750 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ueq │ │ │ │ 9803: 009964e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9804: 006487dd 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9804: 006487e5 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9805: 009c62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9806: 00540e65 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9806: 00540e6d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9807: 0099eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9808: 00995de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9809: 0099aed4 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9810: 009c74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9811: 0098ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9812: 00264175 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9813: 00340081 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9814: 008a2dd8 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9815: 005416e1 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9815: 005416e9 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9816: 009c5bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9817: 004bc219 100 FUNC GLOBAL DEFAULT 12 helper_msa_nor_v │ │ │ │ - 9818: 0053e239 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 9818: 0053e241 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 9819: 008ee744 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmovmskb │ │ │ │ 9820: 009c5cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9821: 009c5874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9822: 00536e51 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9823: 00660861 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9822: 00536e59 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9823: 00660869 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9824: 00339c25 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9825: 009c63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9826: 0059da21 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9826: 0059da29 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9827: 002fe421 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9828: 00673525 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9828: 0067352d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9829: 0098ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9830: 009c7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9831: 00996d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9832: 00630709 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9832: 00630711 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9833: 0098dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 9834: 009c6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 9835: 0045a305 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9836: 00618e7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9837: 00524c35 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 9838: 00572511 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9836: 00618e85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9837: 00524c3d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 9838: 00572519 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9839: 009c6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9840: 006123b5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9840: 006123bd 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9841: 004ad355 124 FUNC GLOBAL DEFAULT 12 helper_msa_bmnz_v │ │ │ │ 9842: 003f6221 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9843: 009c5fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9844: 009933d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9845: 0065b9f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9845: 0065b9fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9846: 009c6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9847: 0099fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9848: 009c6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9849: 0038e131 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9850: 00608a0d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9850: 00608a15 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 9851: 00477785 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9852: 00470b01 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9853: 009c5c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 9854: 006426e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9854: 006426ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9855: 0099a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9856: 009c5098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9857: 00349f9d 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9858: 005fb205 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9858: 005fb20d 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9859: 00333a29 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9860: 00651c85 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9860: 00651c8d 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9861: 008d72b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9862: 009c5906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9863: 009c5358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 9864: 0059e2a5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9865: 006898c1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9864: 0059e2ad 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9865: 006898c9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9866: 009c5d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 9867: 004811c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9868: 004738b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 9869: 0045cd85 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9870: 00686881 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9871: 00638885 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9870: 00686889 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9871: 0063888d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9872: 009c67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9873: 0059e631 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ - 9874: 004f7361 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ + 9873: 0059e639 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9874: 004f7369 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ 9875: 00489451 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 9876: 009c67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9877: 002a9c2d 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 9878: 00683005 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9878: 0068300d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9879: 0099e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9880: 009c5cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9881: 00380f8d 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9882: 009c64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9883: 0099750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9884: 009918d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 9885: 00994dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ @@ -9891,230 +9891,230 @@ │ │ │ │ 9887: 002920a9 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9888: 009c6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9889: 008d743c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9890: 008f1210 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_d │ │ │ │ 9891: 0098ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9892: 0041fa69 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9893: 00261211 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9894: 0062f679 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 9895: 0063b4f9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9896: 0055dd0d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9897: 00611525 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9894: 0062f681 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9895: 0063b501 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9896: 0055dd15 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9897: 0061152d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9898: 00996668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9899: 0053cccd 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9899: 0053ccd5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9900: 0033b255 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 9901: 009a0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9902: 0063cc4d 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9902: 0063cc55 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9903: 00991324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9904: 009c7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9905: 0057f3b5 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9905: 0057f3bd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9906: 003198d9 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9907: 009c706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9908: 0067262d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9908: 00672635 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9909: 009c5e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9910: 00334a35 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9911: 009c5dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9912: 0098aea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9913: 009c6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9914: 00425a0d 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9915: 00606c8d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9915: 00606c95 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 9916: 00482a9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 9917: 003e7a0d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9918: 009c652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9919: 00990e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9920: 0098a28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9921: 008d7bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9922: 009c55ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9923: 003d3fb1 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9924: 00992d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9925: 00994a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9926: 0098b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 9927: 0063c5b5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9927: 0063c5bd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9928: 00375101 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9929: 008efc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_s │ │ │ │ 9930: 00991ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9931: 009c5152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9932: 00998d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9933: 009971e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9934: 0099a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9935: 00675a49 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9935: 00675a51 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9936: 009961a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9937: 0098a48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9938: 009c4e88 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9939: 00577371 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9939: 00577379 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9940: 0099efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9941: 00990234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9942: 00993c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9943: 004b4f4d 126 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_d │ │ │ │ 9944: 008d1050 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9945: 008d1070 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9946: 004b4d0d 386 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_h │ │ │ │ 9947: 008d10e0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9948: 009c599c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9949: 009c54c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9950: 0042d1ad 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9951: 005c3b69 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9952: 0060e6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9953: 006344dd 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9951: 005c3b71 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9952: 0060e6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9953: 006344e5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9954: 009c6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9955: 00672745 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9955: 0067274d 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9956: 009c63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9957: 00578c81 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9957: 00578c89 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9958: 009c5658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9959: 009c750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 9960: 003f639d 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9961: 009c6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9962: 006529e1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9962: 006529e9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9963: 009c596e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9964: 009c56e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9965: 009c6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 9966: 004b4e91 186 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_w │ │ │ │ 9967: 009906b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9968: 00678b95 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9969: 00648d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9968: 00678b9d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9969: 00648d75 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9970: 009c6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9971: 008ea0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_status │ │ │ │ 9972: 0099d60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9973: 00223d01 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9974: 0062cac9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9974: 0062cad1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 9975: 00481881 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ 9976: 004a21a5 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngle │ │ │ │ - 9977: 005d4c49 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9977: 005d4c51 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 9978: 004556cd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9979: 00261d95 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9980: 0033a87d 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ - 9981: 0059551d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9981: 00595525 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9982: 0025f84d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9983: 0029af65 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9984: 00989cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 9985: 0048229d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 9986: 006abec1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 9986: 006abec9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 9987: 009c696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9988: 009c5025 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9989: 00260725 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9990: 0059960d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9990: 00599615 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9991: 009c6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9992: 008a2138 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9993: 009c631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9994: 009c5286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9995: 00993a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9996: 0057c371 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9996: 0057c379 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9997: 009c6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9998: 009c5322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9999: 009945cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10000: 0098b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10001: 006104b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10001: 006104c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10002: 0098fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10003: 0099c77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10004: 006a8955 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10004: 006a895d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10005: 00996338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10006: 009c6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10007: 009c5de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10008: 009a3a78 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10009: 009c50d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10010: 009a3a54 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10011: 008d722c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10012: 0065fa05 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10012: 0065fa0d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10013: 009c5b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10014: 008ddb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10015: 0045d005 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10016: 009c7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10017: 00673601 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10017: 00673609 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10018: 008f5074 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fill_df │ │ │ │ 10019: 009c5476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10020: 00989f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10021: 008a9d48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10022: 006399bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10022: 006399c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10023: 0049d8dd 184 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 10024: 003417ad 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10025: 0099c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10026: 0042dc75 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10027: 009c5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10028: 0046bb11 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10029: 006908e1 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10029: 006908e9 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10030: 0046ad41 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10031: 005bc499 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10031: 005bc4a1 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10032: 004574f9 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10033: 006b01e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10033: 006b01ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10034: 0030c539 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10035: 004821c5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10036: 009c6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10037: 006218f9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10037: 00621901 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10038: 0026ddfd 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10039: 0067aeb5 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10039: 0067aebd 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10040: 0098cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10041: 002802d9 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10042: 003d87cd 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10043: 00470e59 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10044: 009c658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10045: 0049d995 180 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 10046: 0067f2a1 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10046: 0067f2a9 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10047: 0044f6ad 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10048: 009c6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10049: 003d8815 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10050: 009a045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10051: 0063a0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10052: 007e9748 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10051: 0063a0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10052: 007e9758 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10053: 009a00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10054: 00570859 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10054: 00570861 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10055: 009c6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10056: 00570d1d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10056: 00570d25 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10057: 0039f0b1 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10058: 008de294 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10059: 0099dc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10060: 009c6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10061: 0052a9c1 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10061: 0052a9c9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10062: 009c6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10063: 009c503e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10064: 009c51a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10065: 0049fd01 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_eq │ │ │ │ 10066: 009c66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ 10067: 0048d85d 10 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchhi │ │ │ │ - 10068: 0060e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10068: 0060e33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10069: 009c5c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10070: 009c7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10071: 0047567d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10072: 0099759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10073: 0063880d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10074: 006223fd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10075: 007f9b2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10073: 00638815 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10074: 00622405 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10075: 007f9b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10076: 009c6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10077: 0098b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10078: 0060f091 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10078: 0060f099 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10079: 009c5298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ 10080: 004cc665 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_u_df │ │ │ │ - 10081: 00663059 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10081: 00663061 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10082: 00455f51 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10083: 0088eea8 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10084: 00482521 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10085: 00993950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10086: 0063a3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10086: 0063a3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10087: 002bdaa9 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10088: 00583c19 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 10089: 005283e9 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10090: 0068a379 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10088: 00583c21 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10089: 005283f1 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10090: 0068a381 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10091: 0099c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10092: 00992f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10093: 0046b511 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10094: 009948dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10095: 009c5c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10096: 0098fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10097: 0065d05d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10098: 00657ca1 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10099: 0066fe71 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10100: 006872b1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10097: 0065d065 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10098: 00657ca9 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10099: 0066fe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10100: 006872b9 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10101: 0099755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10102: 0098faa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10103: 0062e9d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10104: 0063c0a5 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10105: 0059dc21 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10103: 0062e9d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10104: 0063c0ad 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10105: 0059dc29 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10106: 009c5e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10107: 004f7045 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ - 10108: 0067a129 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10109: 00614ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10107: 004f704d 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ + 10108: 0067a131 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10109: 00614ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10110: 00996b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10111: 008d6758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10112: 0098b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10113: 009c6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10114: 004cca11 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_u_df │ │ │ │ 10115: 008eb960 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ule │ │ │ │ 10116: 009c63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ @@ -10123,203 +10123,203 @@ │ │ │ │ 10119: 00469399 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10120: 00989e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10121: 00372495 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10122: 00991ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10123: 0045a2a9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10124: 008a2070 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10125: 0099e3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10126: 00627971 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10127: 00622d6d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10126: 00627979 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10127: 00622d75 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10128: 0099aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10129: 009c633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10130: 009c74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10131: 0036ef89 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10132: 003764d9 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10133: 009c73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10134: 008eb858 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ult │ │ │ │ - 10135: 006abfc9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10135: 006abfd1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10136: 00470c1d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10137: 00993810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10138: 0098a658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10139: 00684755 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10140: 005f7495 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10139: 0068475d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10140: 005f749d 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10141: 00293c89 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10142: 009c5318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10143: 0057f13d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10143: 0057f145 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10144: 009c621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10145: 006808f5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10145: 006808fd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10146: 0045040d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10147: 007cd6a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10147: 007cd6b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10148: 009989f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10149: 009929f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10150: 00262299 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10151: 009c6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10152: 0061611d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10152: 00616125 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10153: 00999174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10154: 008f61fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcule_df │ │ │ │ 10155: 003b23cd 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10156: 0033933d 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10157: 004a038d 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ole │ │ │ │ 10158: 004082c1 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10159: 00990704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10160: 0099aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10161: 00597125 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10161: 0059712d 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10162: 003bfdb1 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10163: 003480fd 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10164: 00263b29 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10165: 0099be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10166: 009c6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10167: 004a15d5 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_eq │ │ │ │ - 10168: 00555c85 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10168: 00555c8d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10169: 009c6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 10170: 008f1ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_d │ │ │ │ - 10171: 0063c955 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10171: 0063c95d 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10172: 004a0079 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_olt │ │ │ │ 10173: 0034a12d 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10174: 00991124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10175: 0066a0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10175: 0066a0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10176: 0045c6e9 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10177: 00623659 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10177: 00623661 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10178: 00993180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10179: 00482771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10180: 005a08d1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10180: 005a08d9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10181: 00462b3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10182: 00338475 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10183: 0047f495 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10184: 009c58ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10185: 00470e91 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10186: 005269b9 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10187: 0068132d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10186: 005269c1 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10187: 00681335 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10188: 008f094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_s │ │ │ │ - 10189: 005d3b71 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10189: 005d3b79 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10190: 00492dc9 332 FUNC GLOBAL DEFAULT 12 bl_gen_write_ulong │ │ │ │ 10191: 0098eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10192: 0060fa69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10192: 0060fa71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10193: 0024f985 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10194: 008a23e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10195: 009c5558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10196: 00252179 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10197: 0099bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10198: 009c6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10199: 00611f59 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10199: 00611f61 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10200: 009c6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10201: 005839c9 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10201: 005839d1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10202: 004c75c5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsle_df │ │ │ │ 10203: 009c6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10204: 009c69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10205: 00638edd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10206: 0060c551 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10205: 00638ee5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10206: 0060c559 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10207: 009c53ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10208: 009c61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10209: 009c5e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10210: 00996228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10211: 009c5706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10212: 009c6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10213: 0099517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10214: 00991a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10215: 00670f1d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10216: 00599e01 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10215: 00670f25 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10216: 00599e09 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10217: 00313159 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10218: 0099b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10219: 009c63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10220: 00989fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10221: 00459269 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10222: 00482c1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 10223: 008e5240 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_qb_ph │ │ │ │ - 10224: 00574289 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10224: 00574291 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10225: 009c5cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10226: 00698c0d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10226: 00698c15 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10227: 009c5029 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10228: 00265519 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10229: 0048e1bd 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tccontext │ │ │ │ 10230: 009c57fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10231: 00652079 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10231: 00652081 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10232: 0098ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10233: 009c6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10234: 009c4fd0 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ - 10235: 00501a3d 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ + 10235: 00501a45 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ 10236: 009c5c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10237: 00480035 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10238: 0099465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10239: 00630d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10239: 00630d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10240: 008a2fe4 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10241: 003ecc21 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10242: 009c619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10243: 005ca1ed 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10243: 005ca1f5 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10244: 009c6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10245: 0099abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10246: 009c67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10247: 008a3090 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10248: 00676c79 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10248: 00676c81 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10249: 009c71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10250: 002aa081 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10251: 0098ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10252: 008f5e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsle_df │ │ │ │ 10253: 00994c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10254: 0061931d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10255: 0062fca5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10254: 00619325 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10255: 0062fcad 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10256: 009962d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10257: 009c59be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10258: 00989b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10259: 004b0541 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_d │ │ │ │ 10260: 009c6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10261: 009c6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10262: 009946fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10263: 009c68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10264: 0099f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10265: 0060ccad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10265: 0060ccb5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10266: 003bd241 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10267: 004b0429 188 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_h │ │ │ │ 10268: 004bbcf9 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_b │ │ │ │ 10269: 0025b695 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10270: 009c6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10271: 0042218d 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10272: 00481449 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10273: 0048d851 12 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchlo │ │ │ │ 10274: 004bbe5d 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_d │ │ │ │ 10275: 0099e89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10276: 00599d31 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10276: 00599d39 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10277: 009992e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10278: 00992840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10279: 004bbdb1 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_h │ │ │ │ 10280: 008f45a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupr_df │ │ │ │ 10281: 009c5a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10282: 003ed985 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10283: 004178d9 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10284: 00996938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10285: 009c6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10286: 00470d19 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10287: 0098a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10288: 0060d67d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10289: 0061c429 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10288: 0060d685 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10289: 0061c431 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10290: 009c589e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10291: 00681c01 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10292: 006106d9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10291: 00681c09 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10292: 006106e1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10293: 004b04e5 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_w │ │ │ │ 10294: 00286a05 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10295: 00689c85 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10295: 00689c8d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10296: 004504b9 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10297: 00993940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10298: 0040ccc9 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10299: 00450769 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10300: 002fb725 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10301: 009c5194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10302: 002fb78d 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10303: 006690b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10303: 006690b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10304: 0098f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10305: 002fb815 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10306: 004bbe21 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_w │ │ │ │ 10307: 0046d1b9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10308: 00265cc5 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10309: 009c6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10310: 0066fc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10310: 0066fc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10311: 003d3f3d 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10312: 0062e499 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10312: 0062e4a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10313: 0041595d 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10314: 005953c9 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10314: 005953d1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10315: 004c01c5 384 FUNC GLOBAL DEFAULT 12 helper_msa_bnegi_df │ │ │ │ 10316: 008a2ec8 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10317: 009a02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10318: 009c6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10319: 009c7720 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10320: 00999314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10321: 004a17d1 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ueq │ │ │ │ @@ -10331,133 +10331,133 @@ │ │ │ │ 10327: 0045009d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10328: 008df104 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10329: 00263ced 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10330: 004218cd 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10331: 009c57c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10332: 003d5735 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10333: 009c5594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10334: 00661199 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10335: 005950c9 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10334: 006611a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10335: 005950d1 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10336: 0098b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10337: 0099a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10338: 007e9cac 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10338: 007e9cbc 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10339: 00990fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10340: 00998e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10341: 00254bd1 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10342: 009c7778 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10343: 00680901 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 10344: 0063a2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10343: 00680909 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10344: 0063a2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10345: 009c6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10346: 0061ef09 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10347: 0053d2f1 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10346: 0061ef11 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10347: 0053d2f9 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10348: 0024faa9 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10349: 00999fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10350: 009c5a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10351: 0098bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10352: 006445c5 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10352: 006445cd 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10353: 0099d3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10354: 006797e5 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10355: 00648085 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10354: 006797ed 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10355: 0064808d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10356: 0099581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ 10357: 008ee00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqb │ │ │ │ - 10358: 005fbc15 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10359: 00555f09 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10358: 005fbc1d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10359: 00555f11 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10360: 008edf04 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqh │ │ │ │ 10361: 00432ec5 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10362: 009c55c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10363: 009a3a88 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10364: 003c9d89 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10365: 009c533e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10366: 0029787d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10367: 00991404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10368: 0061d13d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10368: 0061d145 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10369: 009a328c 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10370: 008f99ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_b │ │ │ │ 10371: 00998a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10372: 008f9820 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_d │ │ │ │ 10373: 009950cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10374: 003c051d 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10375: 00291ead 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10376: 005cf875 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10376: 005cf87d 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10377: 008ee198 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllh │ │ │ │ 10378: 008f9928 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_h │ │ │ │ 10379: 0043ef4d 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10380: 002e6775 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10381: 008eddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqw │ │ │ │ 10382: 008d080c 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10383: 0069f6e9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10383: 0069f6f1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10384: 00998214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10385: 009c5b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10386: 009c541a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ 10387: 004a1001 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_le │ │ │ │ - 10388: 004f7139 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ - 10389: 00622eb9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10388: 004f7141 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ + 10389: 00622ec1 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10390: 0099ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10391: 009c52c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10392: 004727f9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10393: 0099bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10394: 0060b55d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10394: 0060b565 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10395: 009c5216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10396: 008a3724 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10397: 00656785 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10397: 0065678d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10398: 008ee114 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllw │ │ │ │ 10399: 009c52a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10400: 008f98a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_w │ │ │ │ 10401: 0043de6d 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10402: 009c52f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10403: 00999974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10404: 0089fd68 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10405: 004a0ced 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_lt │ │ │ │ 10406: 009c59da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10407: 009c6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10408: 00471525 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10409: 00473089 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10410: 0099b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10411: 00418435 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10412: 006031dd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10412: 006031e5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10413: 0099572c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10414: 006310b9 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10414: 006310c1 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10415: 009c73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10416: 0039c159 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10417: 00650d99 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10417: 00650da1 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10418: 008d4854 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10419: 004cb6e1 584 FUNC GLOBAL DEFAULT 12 helper_msa_frcp_df │ │ │ │ 10420: 004c719d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcaf_df │ │ │ │ 10421: 003fc301 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10422: 00470dc5 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10423: 0099c7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10424: 003b7c11 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10425: 0052484d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10425: 00524855 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10426: 009c57b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ 10427: 008f682c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sldi_df │ │ │ │ - 10428: 00648599 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10428: 006485a1 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10429: 008ec53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_le │ │ │ │ 10430: 0099a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10431: 002b72d5 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10432: 00543531 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10433: 00674b45 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10432: 00543539 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10433: 00674b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10434: 009c665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10435: 008d8bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10436: 00999a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10437: 00989bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10438: 00616669 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10438: 00616671 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10439: 00398109 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10440: 0099524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10441: 00989dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10442: 009c71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10443: 003a1d75 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10444: 008ed118 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddusb │ │ │ │ 10445: 00989404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10446: 005f41fd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10447: 00687a81 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10446: 005f4205 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10447: 00687a89 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10448: 00489501 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10449: 0062a979 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10450: 0063d945 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10451: 006501e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10452: 00583b7d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10449: 0062a981 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10450: 0063d94d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10451: 006501e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10452: 00583b85 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10453: 002ffd75 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10454: 008ec434 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_lt │ │ │ │ 10455: 008ecf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddush │ │ │ │ 10456: 0098b1b0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10457: 003c11ed 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10458: 008d83b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10459: 0036fb79 14 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_vp_compare │ │ │ │ @@ -10466,397 +10466,397 @@ │ │ │ │ 10462: 008e42c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_w │ │ │ │ 10463: 009c65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10464: 004c7825 500 FUNC GLOBAL DEFAULT 12 helper_msa_fadd_df │ │ │ │ 10465: 008f47b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frcp_df │ │ │ │ 10466: 0099bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10467: 009c70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10468: 00991f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10469: 005aeca1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10469: 005aeca9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10470: 008f892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_b │ │ │ │ 10471: 0098d3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10472: 002eaef1 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10473: 008f87a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_d │ │ │ │ 10474: 0098b948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10475: 0040c465 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10476: 0049988d 48 FUNC GLOBAL DEFAULT 12 helper_mthlip │ │ │ │ 10477: 009c7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 10478: 008f88a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_h │ │ │ │ - 10479: 0065db39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10479: 0065db41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10480: 009c680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10481: 008f9dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_b │ │ │ │ 10482: 004a2a59 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_le │ │ │ │ 10483: 008f9c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_d │ │ │ │ - 10484: 005fc1cd 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10485: 00547aa1 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10486: 0056eec5 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10484: 005fc1d5 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10485: 00547aa9 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10486: 0056eecd 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10487: 009977ac 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10488: 009c6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10489: 003d7851 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10490: 007f9b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10490: 007f9b50 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10491: 008ddbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10492: 00484899 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10493: 008f9d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_h │ │ │ │ 10494: 00996d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10495: 0099a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10496: 0098ff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10497: 002bc3b5 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10498: 0043feed 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10499: 006532bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10500: 006716f5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10499: 006532c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10500: 006716fd 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10501: 0026650d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10502: 00630da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10503: 00610441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10502: 00630dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10503: 00610449 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 10504: 0049ce45 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_d │ │ │ │ 10505: 008f8824 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_w │ │ │ │ - 10506: 00579c3d 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10506: 00579c45 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10507: 009a050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10508: 004a26fd 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_lt │ │ │ │ 10509: 00335da1 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10510: 0069d855 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10510: 0069d85d 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10511: 009c687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10512: 00611449 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10512: 00611451 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10513: 008a06a4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10514: 008f9cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_w │ │ │ │ 10515: 00989bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10516: 0067fc81 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10516: 0067fc89 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10517: 0099c9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10518: 00683459 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10518: 00683461 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10519: 009981b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10520: 00996698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10521: 009c6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10522: 006214e9 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10522: 006214f1 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10523: 00996078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10524: 009c68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10525: 00907418 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10526: 00993520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10527: 0046b2c9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 10528: 0049cf01 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_s │ │ │ │ - 10529: 00528de1 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10529: 00528de9 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10530: 0042dfad 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10531: 008eaa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_eret │ │ │ │ 10532: 003e0fc5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10533: 0057931d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10533: 00579325 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10534: 008de318 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10535: 00280f51 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10536: 009c5d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10537: 00290ce5 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10538: 003f1f49 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10539: 0062ef81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10540: 0060ebe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10539: 0062ef89 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10540: 0060ebe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10541: 009932e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10542: 0046b299 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 10543: 00675759 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10543: 00675761 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10544: 00991684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10545: 005f3f21 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10545: 005f3f29 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10546: 00424675 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10547: 009c6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10548: 0040e109 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10549: 0099ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10550: 00606dbd 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10550: 00606dc5 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10551: 003b0e99 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10552: 009c6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10553: 008f5a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexp2_df │ │ │ │ 10554: 0099c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10555: 009c5426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10556: 00286b15 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10557: 006aca9d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10558: 0051b5a9 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10559: 0068724d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10560: 0052a321 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10557: 006acaa5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10558: 0051b5b1 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10559: 00687255 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10560: 0052a329 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10561: 0025e331 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10562: 009c504e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10563: 0061ffad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10563: 0061ffb5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10564: 002f34c9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10565: 00450c61 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10566: 0099a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10567: 00498155 22 FUNC GLOBAL DEFAULT 12 helper_shrl_ph │ │ │ │ 10568: 00291b1d 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10569: 008a1c98 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10570: 003b7b15 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10571: 006731ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10571: 006731f5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10572: 00901da8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10573: 0052b971 1504 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10573: 0052b979 1504 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10574: 009c5c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10575: 004871e9 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10576: 009c7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10577: 006326ad 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10577: 006326b5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10578: 009954b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10579: 0058f51d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10579: 0058f525 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10580: 009c5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ - 10581: 0063a72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10581: 0063a735 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10582: 009c6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10583: 0064adcd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10584: 00547ebd 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10583: 0064add5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10584: 00547ec5 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10585: 009c719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10586: 003e0475 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10587: 00991054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10588: 009c6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10589: 00319d59 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10590: 008d6f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10591: 00257d81 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10592: 003b0b1d 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10593: 00993a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10594: 009c5368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10595: 005a36f5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10596: 00529541 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10597: 006865c9 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10595: 005a36fd 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10596: 00529549 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10597: 006865d1 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10598: 002b95c9 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10599: 009c5538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10600: 003f64d1 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10601: 0099c9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10602: 009c70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10603: 0099d89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10604: 00991f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10605: 0068fdc1 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10605: 0068fdc9 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10606: 0099db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10607: 0063b961 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10607: 0063b969 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10608: 009c5e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10609: 0098c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 10610: 00497de5 56 FUNC GLOBAL DEFAULT 12 helper_shrl_qb │ │ │ │ - 10611: 005717b9 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10611: 005717c1 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10612: 002af64d 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10613: 006897ed 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10613: 006897f5 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10614: 00470a45 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10615: 003d97fd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10616: 009894c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10617: 004141e9 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10618: 0055b009 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10618: 0055b011 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10619: 0031336d 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10620: 009c52ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10621: 009c5740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10622: 0099b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10623: 00529f4d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10623: 00529f55 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10624: 009c54b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10625: 002c19f1 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10626: 0098bf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10627: 00335bc1 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10628: 009c6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10629: 0055a52d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10629: 0055a535 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10630: 0098ef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10631: 00680ac9 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10632: 0062e73d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10631: 00680ad1 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10632: 0062e745 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10633: 00484659 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10634: 006b025d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10634: 006b0265 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10635: 009c6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10636: 0040dec9 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10637: 003b7b35 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10638: 0099fbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10639: 009c5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10640: 004a1e89 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ule │ │ │ │ 10641: 0040e09d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10642: 00999394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10643: 009c6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10644: 009c6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10645: 009c5047 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10646: 008f3520 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 10647: 003c089d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ 10648: 008f27b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_ps │ │ │ │ - 10649: 006639e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10649: 006639ed 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10650: 002b85e9 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10651: 00625e7d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10651: 00625e85 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10652: 004836dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10653: 009c54fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10654: 0052d6c5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10654: 0052d6cd 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10655: 00352ac9 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10656: 009c6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10657: 00989c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10658: 003d37e5 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10659: 009c61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10660: 0063ad45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10661: 0052926d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10660: 0063ad4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10661: 00529275 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10662: 0099bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10663: 0099a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10664: 0028e63d 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ 10665: 004a1b2d 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ult │ │ │ │ - 10666: 0055dae5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10667: 006732b1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10666: 0055daed 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10667: 006732b9 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10668: 00993e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10669: 00481929 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10670: 009c68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10671: 009c6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10672: 0099b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10673: 009c6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10674: 009c5378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10675: 006ae05d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10675: 006ae065 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10676: 009c5324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10677: 00627b41 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10677: 00627b49 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10678: 009c7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10679: 0099ca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10680: 006995fd 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10680: 00699605 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10681: 0028ee75 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10682: 00699441 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10682: 00699449 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ 10683: 0048e501 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl0 │ │ │ │ - 10684: 00611b1d 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10684: 00611b25 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10685: 0048e519 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl1 │ │ │ │ - 10686: 0063a949 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10686: 0063a951 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10687: 0048e531 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl2 │ │ │ │ 10688: 008d6e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10689: 0098a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10690: 002b74b1 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10691: 009c6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10692: 009c5bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10693: 006abe75 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10693: 006abe7d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10694: 009c55fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10695: 00458065 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10696: 00622f95 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10696: 00622f9d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10697: 009c6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10698: 00998fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10699: 009975fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10700: 007f9b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10701: 0069c031 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10700: 007f9b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10701: 0069c039 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10702: 009c5146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10703: 0026cca5 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10704: 009c5b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10705: 0098e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10706: 00577509 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10706: 00577511 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10707: 0099c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10708: 009895c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10709: 0063c639 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10709: 0063c641 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10710: 00309b05 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10711: 00991484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10712: 006331ad 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10712: 006331b5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10713: 003e0cb9 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10714: 009c6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10715: 0069b37d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10715: 0069b385 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10716: 009c65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10717: 006568ad 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10717: 006568b5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10718: 009c6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10719: 0055ac89 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10719: 0055ac91 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10720: 009c5720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10721: 005551d9 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10722: 006697cd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10721: 005551e1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10722: 006697d5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10723: 004a0681 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_sf │ │ │ │ 10724: 009c63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10725: 009c5c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10726: 00334d5d 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10727: 00990504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10728: 0089fe1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 10729: 003e1485 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10730: 009c6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10731: 0089f9e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10732: 003398d5 740 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10733: 0099d2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10734: 00672811 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10734: 00672819 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10735: 009c5aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10736: 00550fad 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10736: 00550fb5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10737: 009c6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10738: 00993fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10739: 008f472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frint_df │ │ │ │ 10740: 0099519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10741: 0099fd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10742: 00298119 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10743: 0057be3d 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ - 10744: 0053dc91 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10743: 0057be45 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10744: 0053dc99 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10745: 00224f7d 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10746: 0063057d 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10746: 00630585 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10747: 009c4f34 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10748: 009926b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10749: 00622815 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10749: 0062281d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10750: 0048ef05 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_framemask │ │ │ │ 10751: 0099a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10752: 009a018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 10753: 00662f19 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10754: 006086e1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10755: 0051e04d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 10756: 006b379d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10753: 00662f21 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10754: 006086e9 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10755: 0051e055 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 10756: 006b37a5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10757: 0098a2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10758: 009c58a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10759: 003d3ecd 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 10760: 008f7720 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsli_df │ │ │ │ - 10761: 00632da1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10761: 00632da9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10762: 009c4fc0 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10763: 006a4e09 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10763: 006a4e11 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10764: 009c591a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10765: 009c52e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10766: 002c2d01 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10767: 008ec224 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_sf │ │ │ │ 10768: 00498fe5 30 FUNC GLOBAL DEFAULT 12 helper_bitrev │ │ │ │ - 10769: 005967a9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10769: 005967b1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10770: 0036a88d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10771: 0099c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10772: 00488275 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10773: 009c5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10774: 009c73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10775: 0098b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10776: 00647775 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10776: 0064777d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10777: 00996028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10778: 00991414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10779: 009c5ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10780: 009c5ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10781: 006a41c9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10781: 006a41d1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10782: 0041a039 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10783: 0028f6ed 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10784: 004c2af5 36 FUNC GLOBAL DEFAULT 12 helper_msa_sld_df │ │ │ │ 10785: 0042cebd 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10786: 0099aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10787: 00331c7d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10788: 009c67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10789: 0084a258 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10790: 00993480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10791: 008d6304 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10792: 00991524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10793: 0065f369 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10793: 0065f371 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10794: 002662ed 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 10795: 00281559 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 10796: 005574d1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10797: 005486c9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10796: 005574d9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10797: 005486d1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10798: 0098e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10799: 0067306d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10799: 00673075 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10800: 00486f2d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 10801: 0042a9e5 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10802: 006224c1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10802: 006224c9 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10803: 00287775 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10804: 0099a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10805: 009c607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10806: 009c651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10807: 0099eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 10808: 008df188 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ 10809: 008e4fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_ph │ │ │ │ - 10810: 005cf901 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10811: 005294ed 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10810: 005cf909 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10811: 005294f5 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10812: 009a07f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 10813: 004563a5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10814: 005785e1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10814: 005785e9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10815: 003f021d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10816: 00595691 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10817: 0053e35d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10816: 00595699 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10817: 0053e365 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10818: 0099ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10819: 00223d79 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10820: 0068e1c5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10821: 0069e8f5 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10820: 0068e1cd 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10821: 0069e8fd 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10822: 008d6e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10823: 00993730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10824: 004a1fe9 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_sf │ │ │ │ 10825: 009c7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10826: 009c55ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10827: 00998da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10828: 00280ed1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10829: 0049fb11 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_un │ │ │ │ 10830: 002f3841 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10831: 0052dd91 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10831: 0052dd99 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10832: 008d0044 4 OBJECT GLOBAL DEFAULT 24 mips_opcodes │ │ │ │ 10833: 0098dc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10834: 005c1829 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10834: 005c1831 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10835: 0098f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10836: 009c6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10837: 009c5dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10838: 00999be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ 10839: 0048d48d 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tccontext │ │ │ │ - 10840: 0056ada9 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10840: 0056adb1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 10841: 00458435 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10842: 009c52e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10843: 0060bf05 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10843: 0060bf0d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10844: 00996c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10845: 002b9435 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10846: 00998e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 10847: 008e4ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_qb │ │ │ │ 10848: 0039b125 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 10849: 00543129 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10849: 00543131 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10850: 009c573a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10851: 00604a55 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10851: 00604a5d 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 10852: 00462e6d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10853: 00994170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10854: 009c6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10855: 009c6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10856: 0098e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10857: 003d6589 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10858: 0088eb6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ @@ -10869,75 +10869,75 @@ │ │ │ │ 10865: 009c6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10866: 009c643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10867: 00259539 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10868: 008d92a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10869: 0089f998 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10870: 008ebe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_un │ │ │ │ 10871: 009c59b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10872: 005ccbd1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10872: 005ccbd9 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10873: 009a277c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10874: 0089f970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10875: 009c7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10876: 00995ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10877: 00990df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10878: 005a0f45 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10878: 005a0f4d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10879: 009c5f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10880: 0099c63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10881: 00334f11 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10882: 009975bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10883: 00670321 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10883: 00670329 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10884: 0098a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10885: 008e7238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taghi │ │ │ │ 10886: 009c519a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10887: 008f2e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cpunum │ │ │ │ 10888: 009c6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10889: 005cd0f5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10889: 005cd0fd 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10890: 0098af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10891: 003cf47d 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10892: 009c7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10893: 00418bc1 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 10894: 0051e051 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10894: 0051e059 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10895: 0043ca01 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10896: 009c64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10897: 009c72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10898: 009c60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10899: 009986b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10900: 00634855 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10901: 0061fe4d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10900: 0063485d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10901: 0061fe55 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10902: 009c7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 10903: 0060f109 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10903: 0060f111 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10904: 009c6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10905: 00991fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10906: 002887c9 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10907: 0067f311 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10907: 0067f319 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10908: 009a0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10909: 008f349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fork │ │ │ │ 10910: 00994000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10911: 009c505d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10912: 00523dd9 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 10913: 006b034d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 10914: 0063aec5 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10912: 00523de1 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 10913: 006b0355 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 10914: 0063aecd 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10915: 009c69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10916: 0099c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10917: 003afc25 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10918: 009c5bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10919: 004a13d9 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_un │ │ │ │ 10920: 009989c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10921: 00655581 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10922: 00617f75 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10921: 00655589 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10922: 00617f7d 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10923: 00272f05 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10924: 0098aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10925: 00334ff1 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10926: 006746e5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10926: 006746ed 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10927: 00264651 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10928: 00299289 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10929: 0098b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 10930: 009c5502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10931: 00313155 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10932: 00582c5d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10932: 00582c65 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10933: 0049c909 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_d │ │ │ │ 10934: 0098c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10935: 009c66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10936: 0098ab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10937: 00993d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10938: 0099b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10939: 009c62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -10948,285 +10948,285 @@ │ │ │ │ 10944: 009c655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10945: 0099ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 10946: 00283309 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10947: 0042be1d 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 10948: 00459721 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10949: 0098c134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10950: 009c6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10951: 005462a9 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10951: 005462b1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10952: 009c6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10953: 0049c9f1 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_s │ │ │ │ - 10954: 0053da29 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 10954: 0053da31 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 10955: 002f4a45 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10956: 00584421 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10956: 00584429 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 10957: 00482015 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10958: 009907d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 10959: 00483be9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 10960: 006abd51 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 10960: 006abd59 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10961: 00989694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10962: 00995370 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10963: 0042bfa5 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10964: 0062c109 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10965: 0060fe29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10964: 0062c111 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10965: 0060fe31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10966: 009c6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10967: 0063c181 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10967: 0063c189 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10968: 009c6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 10969: 008ef4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_s │ │ │ │ - 10970: 0065ca69 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10970: 0065ca71 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10971: 0043f909 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10972: 0037705d 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10973: 00999234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10974: 0067234d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10974: 00672355 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10975: 009c5f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10976: 00996168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10977: 003f2ec1 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10978: 009c72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10979: 0062a49d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10979: 0062a4a5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10980: 009c555e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10981: 009c7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10982: 008a2480 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10983: 009c706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10984: 00993960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 10985: 00685ea5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10985: 00685ead 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10986: 00470fc1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10987: 0098c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10988: 0065e7b9 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10988: 0065e7c1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10989: 00223dc9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10990: 006a1ba5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10990: 006a1bad 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10991: 009c512e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10992: 009c59b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10993: 009941c0 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10994: 00989814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10995: 00595219 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10996: 0068135d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10995: 00595221 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10996: 00681365 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10997: 009c748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10998: 00630811 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10998: 00630819 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10999: 009940d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11000: 00632131 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11000: 00632139 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11001: 002612f1 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11002: 0065e20d 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11002: 0065e215 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11003: 00992b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11004: 009c5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11005: 009c6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11006: 005454c9 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11007: 0058e80d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11006: 005454d1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11007: 0058e815 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11008: 009955dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11009: 00991c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11010: 0099c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11011: 009c640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11012: 00999d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11013: 0084a4c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11014: 00991a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11015: 00993850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11016: 009c734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11017: 0098ef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11018: 00901bf0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11019: 0066657d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11019: 00666585 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11020: 00994a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11021: 00999474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11022: 004404e5 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11023: 004122d1 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11024: 009c6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11025: 006049e9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11025: 006049f1 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11026: 00342169 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11027: 006ac141 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11027: 006ac149 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11028: 009c53d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11029: 0098c0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11030: 009900f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11031: 009c6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11032: 0098dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11033: 0061c351 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11033: 0061c359 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11034: 00990054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11035: 0028ea4d 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11036: 009938b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11037: 009c5090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11038: 0040e9dd 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11039: 004725e9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11040: 0099f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11041: 008a2a88 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 11042: 0025c5ed 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11043: 009c6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11044: 003f7719 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11045: 00258209 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11046: 0043e26d 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11047: 0084a230 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11048: 006a652d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11048: 006a6535 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11049: 009c6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11050: 0098ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11051: 00680775 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11051: 0068077d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11052: 003ea09d 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11053: 003c1091 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11054: 009c5a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11055: 009c68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11056: 0051b6b1 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11056: 0051b6b9 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11057: 009c684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11058: 00292a91 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11059: 0025ef21 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11060: 0059ea41 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11060: 0059ea49 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11061: 0099f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11062: 009c5b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11063: 0042c095 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11064: 00632395 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11064: 0063239d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11065: 009c5009 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11066: 0098c420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11067: 00689d69 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11067: 00689d71 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11068: 0098e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11069: 009c5386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11070: 00615e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11070: 00615e55 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11071: 009c7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11072: 003b5fa5 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11073: 00471039 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11074: 009c7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11075: 008e7130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taglo │ │ │ │ 11076: 0099a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11077: 0098d6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11078: 0069d9bd 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11078: 0069d9c5 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11079: 003f9e9d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11080: 00481dbd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11081: 003e8d8d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11082: 0040e929 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11083: 002e6659 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11084: 00541179 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11084: 00541181 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11085: 003784cd 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11086: 00568715 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11086: 0056871d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11087: 0098e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11088: 009c6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11089: 0098ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11090: 0099d6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11091: 008a1d94 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11092: 0099e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11093: 00375639 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11094: 0055e389 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11094: 0055e391 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11095: 009c51e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11096: 006140b9 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11096: 006140c1 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11097: 0098df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11098: 00994aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11099: 005412c5 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11099: 005412cd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11100: 009c5644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11101: 0099baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11102: 00483909 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11103: 009c5196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11104: 005c87fd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11105: 006a9065 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11104: 005c8805 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11105: 006a906d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11106: 009c73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11107: 0061d069 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11107: 0061d071 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11108: 00989b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11109: 002be7d9 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11110: 0028e3d9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11111: 0098bf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11112: 005a05cd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11112: 005a05d5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11113: 009c577a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11114: 0055b0b1 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11114: 0055b0b9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11115: 009c5340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11116: 009c73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11117: 00996748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11118: 009936b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11119: 00996d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11120: 0053cc7d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11120: 0053cc85 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11121: 009c5778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11122: 009c70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11123: 00991864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11124: 00415be1 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11125: 004771b9 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11126: 008d0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11127: 00477215 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11128: 009c509e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11129: 002b9771 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11130: 009c5a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11131: 0031b771 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11132: 00635d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11133: 0063b60d 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11132: 00635d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11133: 0063b615 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11134: 009c6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11135: 00408781 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11136: 009c57fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ - 11137: 00788c7c 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ + 11137: 00788c8c 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ 11138: 0098dccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11139: 009a0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11140: 00620ba5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11140: 00620bad 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11141: 00992c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11142: 009c5eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11143: 0027d529 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11144: 009c5606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11145: 0060c1cd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11146: 007e7ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11145: 0060c1d5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11146: 007e8000 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11147: 009c6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11148: 009c754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11149: 005550e5 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11149: 005550ed 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11150: 003ebfa5 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11151: 005846f9 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11151: 00584701 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11152: 009c5556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11153: 005c7e0d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11153: 005c7e15 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11154: 0098c8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11155: 00644fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11156: 0058158d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11155: 00644fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11156: 00581595 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11157: 009c5f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11158: 0060fc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11159: 00635725 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11158: 0060fc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11159: 0063572d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11160: 0025b919 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11161: 0069eaed 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11162: 0065d551 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11161: 0069eaf5 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11162: 0065d559 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11163: 0040e199 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11164: 006138a1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11164: 006138a9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11165: 00256f7d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11166: 002eaf49 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11167: 007e63e0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11167: 007e63f0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11168: 0036ee91 248 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ 11169: 0048ee5d 40 FUNC GLOBAL DEFAULT 12 helper_mtc0_maari │ │ │ │ - 11170: 0054723d 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11170: 00547245 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11171: 0098b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11172: 003469b9 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11173: 004190d1 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11174: 0099744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11175: 00550f8d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11176: 00652401 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11175: 00550f95 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11176: 00652409 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11177: 008fee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_b │ │ │ │ 11178: 008fecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_d │ │ │ │ 11179: 0099fcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11180: 009c5001 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11181: 0060fcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11182: 00638ad1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11181: 0060fcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11182: 00638ad9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11183: 00990534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11184: 0099fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11185: 005791f1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11185: 005791f9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11186: 00498571 58 FUNC GLOBAL DEFAULT 12 helper_mulsa_w_ph │ │ │ │ 11187: 008fedb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_h │ │ │ │ 11188: 009a0930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11189: 009c5026 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11190: 0098c034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11191: 0042235d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11192: 0040be7d 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11193: 0060c10d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11194: 00692661 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11195: 0051a84d 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11196: 00616c71 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11193: 0060c115 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11194: 00692669 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11195: 0051a855 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11196: 00616c79 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11197: 009980a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11198: 009930a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11199: 004a4fad 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_af │ │ │ │ 11200: 0099e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11201: 002b980d 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11202: 009c65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11203: 00995418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11204: 006a5f39 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11204: 006a5f41 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11205: 008a9c58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11206: 00276bc1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11207: 0027bd41 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11208: 009c5860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 11209: 0057fda1 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11209: 0057fda9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11210: 008fed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_w │ │ │ │ - 11211: 00691769 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11211: 00691771 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11212: 009c6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11213: 0025cc35 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11214: 0063898d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11214: 00638995 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11215: 0099f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11216: 0098e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11217: 003ff691 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11218: 009c68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11219: 0069c041 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11219: 0069c049 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11220: 00998394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11221: 0068b361 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11221: 0068b369 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11222: 00427405 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11223: 008ddc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11224: 004aca09 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_b │ │ │ │ 11225: 009c6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11226: 009c7b04 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11227: 0099d4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11228: 004ad1cd 392 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_d │ │ │ │ @@ -11244,533 +11244,533 @@ │ │ │ │ 11240: 009c7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11241: 00250525 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11242: 008ecf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddh │ │ │ │ 11243: 0098e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11244: 009c7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11245: 009c5e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11246: 009c61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11247: 006500b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11247: 006500bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11248: 003995ad 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11249: 005789b5 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11249: 005789bd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ 11250: 004ad0b5 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_w │ │ │ │ - 11251: 0062bc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11251: 0062bc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11252: 008db744 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11253: 0046aeed 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11254: 009c7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11255: 002ece55 556 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11256: 008a2728 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11257: 006807b9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11258: 0059e929 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11257: 006807c1 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11258: 0059e931 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11259: 008ed010 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddw │ │ │ │ 11260: 00478555 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11261: 0039ac31 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11262: 009c5726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11263: 008de39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11264: 00257565 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11265: 009c7730 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11266: 009c7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11267: 005c4c89 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11267: 005c4c91 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11268: 003198c9 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ - 11269: 00510b59 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ + 11269: 00510b61 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ 11270: 0047fe79 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11271: 005166a5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11272: 006723b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11271: 005166ad 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11272: 006723b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11273: 003e70d9 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11274: 00584685 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11274: 0058468d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11275: 009c554a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11276: 0098f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11277: 00992c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11278: 009c6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11279: 005457c1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11279: 005457c9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11280: 003a30e5 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11281: 003ecd21 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11282: 0033e9bd 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11283: 008a23f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11284: 009c5c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11285: 0045af79 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11286: 00548b81 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11286: 00548b89 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11287: 00989ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11288: 003020c9 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11289: 00897824 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11290: 009c6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11291: 009c6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11292: 00992930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11293: 003a31e1 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11294: 003ec7b5 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11295: 006aee4d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11295: 006aee55 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11296: 0098dd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11297: 009c63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11298: 0099fd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11299: 0099e44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11300: 0051dfd9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11300: 0051dfe1 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11301: 009c6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11302: 009c70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11303: 009c574a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11304: 009c6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11305: 0040ea31 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11306: 009c6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11307: 003a3155 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11308: 003f2dad 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11309: 002658dd 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11310: 0047cf5d 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11311: 0099fd38 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11312: 00481cfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11313: 0069ea11 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11313: 0069ea19 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11314: 0098e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11315: 009c69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11316: 009c7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 11317: 00994b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11318: 003dfa89 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11319: 00691941 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11320: 005fc075 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11319: 00691949 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11320: 005fc07d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11321: 009c6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11322: 00488439 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11323: 0099ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11324: 0064deb9 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11324: 0064dec1 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11325: 009960f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11326: 008f7408 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_df │ │ │ │ 11327: 0049fdfd 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ueq │ │ │ │ - 11328: 006a8721 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11328: 006a8729 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11329: 009c5930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11330: 009c53a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11331: 0098cdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11332: 008a221c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11333: 003f37e5 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11334: 00998784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11335: 009c698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11336: 0063d459 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11336: 0063d461 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11337: 00998c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11338: 009c6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11339: 0099fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11340: 0062e205 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11340: 0062e20d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11341: 009c635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11342: 00994ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11343: 0099e4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11344: 006a1ebd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11344: 006a1ec5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11345: 0098f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11346: 004a76a9 144 FUNC GLOBAL DEFAULT 12 helper_psubusb │ │ │ │ - 11347: 00635d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11348: 0062a8bd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11347: 00635d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11348: 0062a8c5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11349: 008d127c 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11350: 004a77c9 120 FUNC GLOBAL DEFAULT 12 helper_psubush │ │ │ │ 11351: 009c505b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11352: 0066fdbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11352: 0066fdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11353: 0098ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11354: 0025f21d 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11355: 004739c9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11356: 0042c9ad 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11357: 0098fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11358: 0098c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11359: 009c709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11360: 0098cba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11361: 003d4bb5 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11362: 00477819 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11363: 005465e5 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11363: 005465ed 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11364: 009c7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11365: 00992fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11366: 0098ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11367: 002ebc19 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 11368: 009c7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11369: 0035271d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11370: 009c5f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11371: 0098c004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11372: 0098b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11373: 008e3c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_ph │ │ │ │ - 11374: 004f7039 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ + 11374: 004f7041 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ 11375: 004a510d 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_eq │ │ │ │ 11376: 00254209 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11377: 0099ee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11378: 00481f3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11379: 0098cab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11380: 006acca5 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11380: 006accad 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11381: 009980e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11382: 009c537e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11383: 007ac5fc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11383: 007ac60c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11384: 0098f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11385: 00257acd 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11386: 0046bcf9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11387: 009892fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11388: 0098b918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11389: 0099588c 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11390: 0054371d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11390: 00543725 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11391: 008f8b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_b │ │ │ │ 11392: 009c6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11393: 006999fd 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11393: 00699a05 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 11394: 0099507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11395: 008f89b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_d │ │ │ │ 11396: 009c6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11397: 0025b419 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11398: 008a305c 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11399: 00993da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11400: 009c6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11401: 008f8ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_h │ │ │ │ 11402: 009994d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11403: 007cd6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11403: 007cd6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11404: 009c71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11405: 003418c9 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11406: 0045d28d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11407: 0065ee5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11407: 0065ee65 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11408: 009c6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11409: 007cd6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11409: 007cd6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 11410: 008e3b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_qb │ │ │ │ - 11411: 00657f81 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11411: 00657f89 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11412: 0045b05d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11413: 0048dafd 152 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpeconf0 │ │ │ │ 11414: 00993e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11415: 00427455 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11416: 003bb90d 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11417: 009c5336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11418: 005953b1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11418: 005953b9 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11419: 009c6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11420: 00998344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11421: 008f8a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_w │ │ │ │ 11422: 009c65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11423: 00992880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11424: 0042be3d 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11425: 009c4d8c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11426: 0061b0f5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11426: 0061b0fd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11427: 0048cbd5 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11428: 002b5a7d 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11429: 009a0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11430: 008f7618 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_s_df │ │ │ │ 11431: 009c6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11432: 009c68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11433: 0055dc69 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11433: 0055dc71 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11434: 003e10c9 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11435: 0067a4e9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11435: 0067a4f1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 11436: 0049f391 188 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_d │ │ │ │ 11437: 0099aec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11438: 0098ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11439: 005803b1 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11440: 0063c0b5 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11439: 005803b9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11440: 0063c0bd 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11441: 009c639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11442: 009c5dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11443: 0098dc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11444: 0059bc09 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11444: 0059bc11 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11445: 009c6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11446: 009c5570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11447: 00999ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11448: 009c5980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11449: 00617511 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11449: 00617519 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11450: 0025fafd 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11451: 0059e191 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11451: 0059e199 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11452: 009c547c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11453: 00477489 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11454: 009c51f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11455: 00998b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11456: 002258b9 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11457: 005af5ad 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11457: 005af5b5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11458: 0098d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ - 11459: 005018fd 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ + 11459: 00501905 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ 11460: 0099fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11461: 00616909 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11461: 00616911 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11462: 0049f44d 186 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_s │ │ │ │ 11463: 0099ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11464: 00993d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11465: 0049ade1 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_d │ │ │ │ 11466: 0098c988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11467: 0063a2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11468: 0061d8b9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11467: 0063a2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11468: 0061d8c1 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11469: 009c48d1 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11470: 009c6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11471: 0099cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11472: 0052e0f1 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11472: 0052e0f9 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11473: 009c6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11474: 00499149 86 FUNC GLOBAL DEFAULT 12 helper_cmpu_eq_qb │ │ │ │ - 11475: 006ac015 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11475: 006ac01d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11476: 0099b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11477: 009c5dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11478: 008ded68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11479: 0031b1a9 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11480: 00627051 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11480: 00627059 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11481: 008c1a58 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11482: 00615961 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11482: 00615969 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11483: 0049aec5 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_s │ │ │ │ 11484: 009c645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11485: 009c63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11486: 008d1120 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11487: 008d1180 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11488: 008d1190 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11489: 004883d1 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11490: 00556f49 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11490: 00556f51 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11491: 00499b65 32 FUNC GLOBAL DEFAULT 12 mips_exception_name │ │ │ │ 11492: 008ed8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklbh │ │ │ │ 11493: 00991ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11494: 008e36ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phl │ │ │ │ 11495: 009c5b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11496: 0099befc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11497: 0099c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11498: 008e3770 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phr │ │ │ │ 11499: 00992ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11500: 003ff859 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11501: 009c58a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11502: 008e8af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_ebase │ │ │ │ 11503: 009951fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11504: 008df20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11505: 006abd75 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11506: 0060eba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11507: 00529205 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11508: 00677041 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11509: 00618379 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11505: 006abd7d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11506: 0060ebad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11507: 0052920d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11508: 00677049 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11509: 00618381 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11510: 0098c0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11511: 009c6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11512: 00595541 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11512: 00595549 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11513: 009c555c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11514: 006199a1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11515: 005e52b9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11516: 00637c71 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11514: 006199a9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11515: 005e52c1 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11516: 00637c79 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11517: 0098beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11518: 0098f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11519: 0069d355 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11519: 0069d35d 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11520: 002542c9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11521: 0098b968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11522: 009c58ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11523: 0026001d 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11524: 0033560d 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11525: 009c7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11526: 0089a28c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11527: 002bc3ad 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11528: 009c5222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11529: 009c6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11530: 009c50e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11531: 0098cae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11532: 00683409 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11532: 00683411 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11533: 0099d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11534: 009c6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11535: 009c7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11536: 0098ae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11537: 009c572c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11538: 009c670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11539: 006b49cd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11539: 006b49d5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11540: 0099a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11541: 008d8d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11542: 0098dbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11543: 009991e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11544: 008a1f78 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 11545: 0064df0d 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11545: 0064df15 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ 11546: 004a8385 124 FUNC GLOBAL DEFAULT 12 helper_psrah │ │ │ │ - 11547: 005fbc95 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11547: 005fbc9d 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11548: 0098e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11549: 009c5920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11550: 0078b178 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11551: 0055ddb1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11550: 0078b188 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11551: 0055ddb9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11552: 009c6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11553: 007f9b60 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11554: 0063249d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11553: 007f9b70 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11554: 006324a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11555: 009c5942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11556: 009a0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11557: 0054d6a5 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11557: 0054d6ad 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11558: 009c526a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11559: 002c2579 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ 11560: 004a8271 20 FUNC GLOBAL DEFAULT 12 helper_psraw │ │ │ │ - 11561: 0064db45 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11561: 0064db4d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11562: 003388b9 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11563: 0047945d 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11564: 0099fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11565: 00636e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11565: 00636e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11566: 00410c85 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11567: 00991264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11568: 00541d85 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11568: 00541d8d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11569: 009c6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11570: 009c69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11571: 00654de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11571: 00654ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11572: 004084a5 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11573: 009bc868 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11574: 009c526e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11575: 0046d759 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11576: 009c6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11577: 003bb0a1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11578: 009c6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11579: 009c70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11580: 0099ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11581: 005815fd 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11581: 00581605 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11582: 009c5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11583: 0098f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11584: 009c6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11585: 0062bdc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11585: 0062bdc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11586: 00998234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11587: 009a048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11588: 0046acb1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11589: 005973f5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11589: 005973fd 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11590: 0099ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 11591: 00629ef5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11591: 00629efd 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11592: 0045d1e5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11593: 009c4fb9 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11594: 006ae1f9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11594: 006ae201 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11595: 0098c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11596: 0099fdb8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11597: 0099475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11598: 009c6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11599: 0067560d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11599: 00675615 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11600: 009c5f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11601: 0048e601 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwsize │ │ │ │ 11602: 0089fdd4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11603: 009935b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11604: 00994b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11605: 0042bff5 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11606: 0084b7ac 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ 11607: 004a0425 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ule │ │ │ │ - 11608: 0068e719 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11608: 0068e721 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11609: 002f4da1 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11610: 00631de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11610: 00631df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11611: 009c5676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11612: 00998594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11613: 008f1a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_d │ │ │ │ 11614: 009c7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11615: 0064d185 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11615: 0064d18d 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11616: 0044fefd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11617: 009c608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11618: 00452ab9 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11619: 009c5878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11620: 0099c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11621: 009c5ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11622: 00404405 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11623: 0030bbe5 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11624: 0060f235 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11624: 0060f23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11625: 003fc05d 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11626: 00996df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11627: 005f8a49 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11627: 005f8a51 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11628: 009c5162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11629: 004a0111 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ult │ │ │ │ 11630: 00489d75 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11631: 009902c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11632: 009c6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11633: 008e61b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_wired │ │ │ │ 11634: 003f9b8d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11635: 009c6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11636: 00991354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11637: 008f04a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_s │ │ │ │ 11638: 003ef14d 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11639: 009c5065 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11640: 005f6b1d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11640: 005f6b25 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11641: 009c68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11642: 009c6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11643: 009c68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11644: 00999de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11645: 0099dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11646: 0068ed2d 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11646: 0068ed35 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11647: 009c6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11648: 008ddce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11649: 006920a9 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11649: 006920b1 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11650: 00296b11 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11651: 00253e09 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11652: 0099fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11653: 009c6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11654: 009c6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11655: 009c504c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11656: 009c52d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11657: 002c173d 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11658: 00338375 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11659: 00994dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11660: 009c69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11661: 00652a65 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11662: 0068e7c5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 11663: 0063536d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11661: 00652a6d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11662: 0068e7cd 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11663: 00635375 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11664: 009c5894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11665: 003a9085 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11666: 009c527c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11667: 009c5cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11668: 0045ce51 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11669: 0066e999 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11669: 0066e9a1 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11670: 0099787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11671: 004a5415 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_le │ │ │ │ 11672: 0046b9cd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11673: 003bf8e5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11674: 0025d2cd 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11675: 0098cdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11676: 0053e335 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11677: 00633da5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11676: 0053e33d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11677: 00633dad 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11678: 009c552a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11679: 00529d1d 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11679: 00529d25 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11680: 0043fc29 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11681: 0099abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11682: 009969f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11683: 008db7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 11684: 00996f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 11685: 0046be51 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11686: 0040c979 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11687: 0058f999 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11688: 00630de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11687: 0058f9a1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11688: 00630de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11689: 0098ea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11690: 0025dbb1 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11691: 005976ed 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11691: 005976f5 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11692: 009c7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11693: 0099c7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11694: 0065dbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11694: 0065dbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11695: 009c6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11696: 008de420 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11697: 0026ce25 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11698: 0066a715 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11698: 0066a71d 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11699: 0099790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11700: 004a5299 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_lt │ │ │ │ 11701: 00991ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11702: 0099eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 11703: 0046bdf5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11704: 004088e9 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11705: 00621a9d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11705: 00621aa5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11706: 00992cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11707: 002b3909 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11708: 00408675 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11709: 009c60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11710: 00993440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11711: 009935e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11712: 0098e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11713: 009c650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11714: 0098b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11715: 009c605c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11716: 009c6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11717: 0040ebb1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11718: 00655045 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11719: 00691c6d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11718: 0065504d 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11719: 00691c75 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11720: 009c7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11721: 0062be75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11721: 0062be7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11722: 0099d8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11723: 00276bb1 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 11724: 0045d06d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11725: 00990e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11726: 009c7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11727: 002f8c99 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11728: 0099ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11729: 00285ddd 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11730: 0098c064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11731: 0043f421 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11732: 009c6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11733: 009c7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11734: 00337bb9 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11735: 009c5a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11736: 0054a641 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11736: 0054a649 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11737: 0099db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11738: 00998644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ 11739: 0049c24d 206 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_d │ │ │ │ - 11740: 006ad091 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11740: 006ad099 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 11741: 003b7bb5 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11742: 005765f5 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11742: 005765fd 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11743: 00253eb1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11744: 008e59fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcbind │ │ │ │ 11745: 0040c2d1 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11746: 0054a2ad 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11746: 0054a2b5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11747: 009c50dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 11748: 003e782d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11749: 00499fd1 624 FUNC GLOBAL DEFAULT 12 helper_ctc1 │ │ │ │ 11750: 0028e999 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11751: 0069d14d 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11752: 0060e989 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11751: 0069d155 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11752: 0060e991 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11753: 0098f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11754: 0098b130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11755: 009912a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11756: 0025b745 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11757: 00999a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11758: 006526d5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11758: 006526dd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11759: 00990624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11760: 0049c31d 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_s │ │ │ │ 11761: 00993ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11762: 009950bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 11763: 0044ff65 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11764: 00999b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11765: 00689745 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11765: 0068974d 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11766: 009c680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11767: 00241ac1 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11768: 004a5cf5 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ne │ │ │ │ 11769: 009c50aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11770: 0098cb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11771: 00498289 122 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_ph │ │ │ │ 11772: 009c6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ @@ -11779,280 +11779,280 @@ │ │ │ │ 11775: 00450f05 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11776: 00313199 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11777: 008a20b8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11778: 009a01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 11779: 009c6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 11780: 004a49ed 330 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_nge │ │ │ │ 11781: 008ed7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklhw │ │ │ │ - 11782: 0069bb35 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11782: 0069bb3d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11783: 0099e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11784: 00991ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11785: 009c5043 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11786: 002666cd 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ 11787: 004a4589 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngl │ │ │ │ - 11788: 006390ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11788: 006390b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11789: 009c6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11790: 009c5a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11791: 009c6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11792: 0053bcd5 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11793: 00636b69 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11794: 00681d15 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11792: 0053bcdd 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11793: 00636b71 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11794: 00681d1d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11795: 0036ac79 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11796: 009c69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 11797: 004a4e55 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngt │ │ │ │ 11798: 0098bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11799: 00636f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11799: 00636f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 11800: 009c54ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11801: 00610e4d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11802: 005475ad 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11801: 00610e55 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11802: 005475b5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11803: 0098e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11804: 003c1189 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11805: 0098ff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11806: 00690311 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11807: 00595129 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11808: 0053e17d 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 11806: 00690319 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11807: 00595131 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11808: 0053e185 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 11809: 00456f09 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11810: 009c609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11811: 009c5670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11812: 009c6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11813: 0069fa4d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11813: 0069fa55 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11814: 0084a4fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11815: 00997248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 11816: 0045a631 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11817: 00361751 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11818: 0099c20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11819: 006447d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 11819: 006447e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 11820: 009c533c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11821: 00996428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 11822: 004a5b95 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_or │ │ │ │ - 11823: 0051f971 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11823: 0051f979 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11824: 009c6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11825: 009a020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 11826: 0098ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11827: 00993720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11828: 0062e129 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11828: 0062e131 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11829: 00258219 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 11830: 008ea7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinvf │ │ │ │ 11831: 0044f139 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11832: 0065b075 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11832: 0065b07d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 11833: 0048da6d 144 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpecontrol │ │ │ │ - 11834: 0061c4e9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11835: 00631f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11834: 0061c4f1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11835: 00631f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11836: 009c610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11837: 0066124d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11838: 005373b9 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11837: 00661255 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11838: 005373c1 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11839: 00998d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11840: 009c5df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11841: 009c52d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11842: 00298135 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 11843: 0061bba5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11843: 0061bbad 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11844: 002fbcbd 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11845: 00992900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11846: 00998614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11847: 009c73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11848: 009905a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11849: 00341291 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11850: 00544f89 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11850: 00544f91 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11851: 009c6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 11852: 003e1051 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11853: 0028fe45 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11854: 0098bf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 11855: 003ea30d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11856: 002a37cd 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11857: 009c5ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11858: 0098d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11859: 009c5250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11860: 009c689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11861: 0053a7f1 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11861: 0053a7f9 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11862: 008e0418 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11863: 002b3a71 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11864: 0099a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11865: 009c582e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11866: 00253f59 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11867: 00259641 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11868: 0060ae61 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11869: 00655ee1 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11868: 0060ae69 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11869: 00655ee9 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11870: 0099f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11871: 00993020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11872: 009c5d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11873: 006ab671 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11874: 005fc0cd 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11873: 006ab679 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11874: 005fc0d5 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11875: 009c718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11876: 00620301 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11876: 00620309 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11877: 0040d229 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11878: 005bb6c9 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11878: 005bb6d1 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11879: 00251059 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11880: 00994110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11881: 0099b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 11882: 0068f6c5 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11882: 0068f6cd 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11883: 009c639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11884: 0067f451 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11885: 00657735 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11884: 0067f459 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11885: 0065773d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11886: 0042fc3d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 11887: 009c6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11888: 008e74cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_eq │ │ │ │ 11889: 009c712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11890: 009c5ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11891: 003b0595 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11892: 00554d3d 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11893: 0067a2a1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11894: 0060f9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11895: 005791c5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11892: 00554d45 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11893: 0067a2a9 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11894: 0060f9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11895: 005791cd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 11896: 00484ea5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11897: 0098c938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 11898: 003e0f99 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 11899: 0045d359 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11900: 00659819 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11900: 00659821 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11901: 00485285 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 11902: 009c6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11903: 009c4d86 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11904: 0098c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11905: 004bfec5 384 FUNC GLOBAL DEFAULT 12 helper_msa_bclri_df │ │ │ │ 11906: 008dedec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 11907: 009c6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11908: 0099cb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11909: 009c68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11910: 008ffdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_ps │ │ │ │ 11911: 009a02bc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11912: 009c6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11913: 006565c5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11913: 006565cd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11914: 009c5e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11915: 00421bad 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11916: 00611d09 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 11917: 00558191 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11918: 005960fd 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11916: 00611d11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 11917: 00558199 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11918: 00596105 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11919: 002520b9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11920: 002f4cc9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11921: 0069eb41 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11921: 0069eb49 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11922: 009c7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11923: 009c6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 11924: 009c5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11925: 00340a51 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11926: 00665409 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11926: 00665411 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11927: 009c63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11928: 005762fd 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11929: 0061adf9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11928: 00576305 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11929: 0061ae01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11930: 0099a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11931: 0099e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ - 11932: 00546685 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11932: 0054668d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11933: 00991694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11934: 0029221d 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 11935: 0046ae1d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11936: 009c5049 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11937: 003d79e1 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ - 11938: 007f1fe0 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ + 11938: 007f1ff0 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ 11939: 009c63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11940: 009c6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11941: 008df290 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11942: 0045bea1 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11943: 009c5134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11944: 005f972d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11944: 005f9735 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11945: 009c6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11946: 00998ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11947: 009c7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11948: 00599d41 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11948: 00599d49 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11949: 0099cb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 11950: 0045a739 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11951: 009c514a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 11952: 00457655 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11953: 00224c75 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11954: 00301fcd 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11955: 00535dfd 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11955: 00535e05 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 11956: 0046e685 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11957: 00397151 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ - 11958: 004f7265 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ + 11958: 004f726d 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ 11959: 009915a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11960: 00666505 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11961: 0058396d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11960: 0066650d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11961: 00583975 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11962: 009c516e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11963: 0099d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 11964: 003cbbf9 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11965: 00347f5d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11966: 009c52b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11967: 006a858d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11968: 00599e05 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11967: 006a8595 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11968: 00599e0d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11969: 003001a1 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11970: 004b5561 666 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_b │ │ │ │ 11971: 00998854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 11972: 004b5a05 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_d │ │ │ │ 11973: 0099c9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11974: 009c6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11975: 00996f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11976: 004b57fd 334 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_h │ │ │ │ 11977: 00993220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11978: 002918d1 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11979: 00347db9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 11980: 0046b3e5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11981: 009c6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11982: 002eb561 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11983: 0068f0bd 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11983: 0068f0c5 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11984: 009c7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11985: 009c70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11986: 002523b9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11987: 009c7568 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11988: 009c621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11989: 0099fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11990: 008a235c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11991: 00242755 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11992: 0059e6ad 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11992: 0059e6b5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11993: 0099ce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11994: 009c72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11995: 004b594d 182 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_w │ │ │ │ 11996: 00999554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11997: 009c5013 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11998: 0055dc31 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11999: 0060ea79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11998: 0055dc39 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11999: 0060ea81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12000: 009c72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12001: 00995e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12002: 008a37c4 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12003: 008e0208 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12004: 004629a5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12005: 00629db1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12005: 00629db9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12006: 0099577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12007: 0058fa61 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12007: 0058fa69 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12008: 009c7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12009: 0049d1e5 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_d │ │ │ │ 12010: 00258249 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12011: 004b6405 666 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_b │ │ │ │ 12012: 004b68a9 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_d │ │ │ │ 12013: 002ae85d 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12014: 008fc3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_b │ │ │ │ 12015: 0040ebf9 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12016: 008fc268 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_d │ │ │ │ 12017: 004b66a1 336 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_h │ │ │ │ 12018: 00992800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12019: 0055d1d5 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12019: 0055d1dd 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12020: 0099d7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12021: 0048d0b5 128 FUNC GLOBAL DEFAULT 12 cpu_mips_get_random │ │ │ │ 12022: 0099b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12023: 008fc370 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_h │ │ │ │ 12024: 009c664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12025: 00631a45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12025: 00631a4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12026: 00255a19 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12027: 009c7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12028: 003986c5 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12029: 003646e5 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12030: 00339e25 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12031: 00620801 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12031: 00620809 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12032: 004195a9 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12033: 006502ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12033: 006502b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12034: 0049d2a1 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_s │ │ │ │ 12035: 0098ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12036: 00642afd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12037: 0063719d 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12036: 00642b05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12037: 006371a5 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12038: 004a8305 128 FUNC GLOBAL DEFAULT 12 helper_psrlh │ │ │ │ 12039: 003f9e79 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12040: 0099f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12041: 00309709 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12042: 0069f205 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12042: 0069f20d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12043: 009c5b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12044: 004b67f1 184 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_w │ │ │ │ 12045: 009c5f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12046: 009c538a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12047: 006a6825 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12047: 006a682d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12048: 0099d64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12049: 00993530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12050: 0098c698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12051: 009c4fc8 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12052: 008fc2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_w │ │ │ │ 12053: 0099e96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12054: 00231fa5 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12061,57 +12061,57 @@ │ │ │ │ 12057: 0099a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12058: 009c5e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12059: 00992f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12060: 009c5616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12061: 0099d30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12062: 009c6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ 12063: 004a8259 24 FUNC GLOBAL DEFAULT 12 helper_psrlw │ │ │ │ - 12064: 0060ce0d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12064: 0060ce15 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12065: 008fbdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_b │ │ │ │ - 12066: 0068904d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12066: 00689055 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12067: 0099bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12068: 0053e33d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12068: 0053e345 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12069: 009c5d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12070: 008fbc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_d │ │ │ │ 12071: 009c502d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12072: 0098ffa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12073: 00991134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12074: 008fbd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_h │ │ │ │ 12075: 0098b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12076: 009c5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12077: 009c6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12078: 0025e1e9 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12079: 0039c3a1 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12080: 006a0ba5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12081: 00631e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12080: 006a0bad 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12081: 00631e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12082: 009934a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12083: 009952b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12084: 009c726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12085: 009c5892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12086: 009939a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12087: 009c74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12088: 009c68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12089: 009c7724 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12090: 004640e1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12091: 00594d75 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12091: 00594d7d 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12092: 009c61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 12093: 008fbcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_w │ │ │ │ - 12094: 00610261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12095: 00618add 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12094: 00610269 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12095: 00618ae5 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12096: 009c6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12097: 009c622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12098: 005790d5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12098: 005790dd 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12099: 00990424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12100: 005bcfe5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12100: 005bcfed 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12101: 0099ff58 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12102: 008e7a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_nge │ │ │ │ 12103: 004c7449 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsun_df │ │ │ │ 12104: 008e60b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwfield │ │ │ │ 12105: 008e3458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_w │ │ │ │ - 12106: 0055afc9 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12106: 0055afd1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12107: 004a5055 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_un │ │ │ │ 12108: 0099a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12109: 0045c84d 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12110: 009c6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12111: 008f1840 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_d │ │ │ │ 12112: 009c5280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12113: 004585ed 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ @@ -12123,128 +12123,128 @@ │ │ │ │ 12119: 003325d5 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12120: 009c7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12121: 0099efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12122: 004b3f65 124 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_d │ │ │ │ 12123: 009c64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12124: 009c6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ 12125: 0048ed0d 30 FUNC GLOBAL DEFAULT 12 helper_mtc0_config0 │ │ │ │ - 12126: 00614551 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12126: 00614559 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12127: 0048ed2d 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_config2 │ │ │ │ 12128: 004b3d1d 380 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_h │ │ │ │ 12129: 00499379 226 FUNC GLOBAL DEFAULT 12 helper_extr_w │ │ │ │ 12130: 009c6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ 12131: 0048ed45 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_config3 │ │ │ │ 12132: 008e86d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tchalt │ │ │ │ - 12133: 00573fb1 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12133: 00573fb9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ 12134: 008e7b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngt │ │ │ │ 12135: 0048ed6d 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_config4 │ │ │ │ - 12136: 006952c9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12136: 006952d1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12137: 0048ed89 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_config5 │ │ │ │ 12138: 009c72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12139: 003b244d 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12140: 008f0298 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_s │ │ │ │ 12141: 009c566c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12142: 002801dd 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12143: 0098ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12144: 009c65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12145: 0069cff5 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12145: 0069cffd 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12146: 008e5d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_context │ │ │ │ 12147: 00480dfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12148: 009c6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12149: 0066ac31 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12150: 00541f8d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12149: 0066ac39 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12150: 00541f95 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12151: 00991c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12152: 009c52f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12153: 006a8175 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12153: 006a817d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12154: 009c6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12155: 009c5d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12156: 003f2061 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12157: 005fbf3d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12158: 0069f675 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12157: 005fbf45 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12158: 0069f67d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12159: 004b3e99 204 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_w │ │ │ │ 12160: 009978dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12161: 006265e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12161: 006265ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12162: 00245db1 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12163: 00999164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12164: 008f60f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsun_df │ │ │ │ 12165: 00989f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12166: 009c73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12167: 009c70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12168: 00993340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12169: 0063ffa5 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12170: 006a0f55 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12169: 0063ffad 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12170: 006a0f5d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12171: 008fc814 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_b │ │ │ │ 12172: 0098a0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12173: 0056a6c5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12173: 0056a6cd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12174: 0099ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12175: 008fc688 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_d │ │ │ │ 12176: 0048de51 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcbind │ │ │ │ 12177: 00263579 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12178: 00623f59 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12179: 00697ff9 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12178: 00623f61 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12179: 00698001 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12180: 004551fd 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12181: 003e8d15 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12182: 0067af91 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12182: 0067af99 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12183: 008fc790 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_h │ │ │ │ 12184: 009c71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12185: 0060f271 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12185: 0060f279 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12186: 0048f341 160 FUNC GLOBAL DEFAULT 12 helper_mftdsp │ │ │ │ - 12187: 006100f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12187: 00610101 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12188: 0025e265 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12189: 0098ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12190: 008faa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_d │ │ │ │ 12191: 0033f02d 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12192: 009c508e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12193: 0066878d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12193: 00668795 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12194: 0098dc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12195: 0048a3fd 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12196: 00648861 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12196: 00648869 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12197: 009c54de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12198: 0098fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12199: 00999f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12200: 0068ba51 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12200: 0068ba59 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12201: 008fab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_h │ │ │ │ - 12202: 00518c91 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12202: 00518c99 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12203: 009c7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12204: 0054d441 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12204: 0054d449 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12205: 009c70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12206: 009c60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12207: 003eb191 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12208: 00665955 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12208: 0066595d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12209: 00374b39 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12210: 008fc70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_w │ │ │ │ - 12211: 0069c50d 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12211: 0069c515 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12212: 00993390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12213: 0062cf11 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12213: 0062cf19 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12214: 009c6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12215: 00901bc0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12216: 0099ebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12217: 00637125 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12217: 0063712d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12218: 00258239 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12219: 0067f621 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12219: 0067f629 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12220: 009c67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12221: 009c53b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12222: 009c5ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12223: 009c5f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12224: 0052a3ad 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12224: 0052a3b5 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12225: 008faab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_w │ │ │ │ 12226: 004a4251 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_seq │ │ │ │ 12227: 008a3074 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12228: 0099da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12229: 004685e9 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12230: 00538675 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12231: 00663929 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12230: 0053867d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12231: 00663931 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12232: 009c6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12233: 008e7afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_le │ │ │ │ 12234: 00374545 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 12235: 0069ed41 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12236: 006643e1 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12235: 0069ed49 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12236: 006643e9 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12237: 0042c00d 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12238: 0098e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12239: 005fd0ad 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12239: 005fd0b5 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12240: 009912c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12241: 00350b1d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12242: 00989ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12243: 009c60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12244: 009c500a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12245: 00477479 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12246: 0098d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12259,588 +12259,588 @@ │ │ │ │ 12255: 009c7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12256: 009c62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12257: 00996998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12258: 003e6df1 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12259: 009c5c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12260: 00498849 186 FUNC GLOBAL DEFAULT 12 helper_dpaqx_s_w_ph │ │ │ │ 12261: 009c6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12262: 007ac7fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12262: 007ac80c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12263: 009a37c4 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12264: 008a2440 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12265: 008eb6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_eq │ │ │ │ 12266: 009c6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12267: 009c74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12268: 00472775 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12269: 00993130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12270: 009c560a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12271: 0067ae21 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12271: 0067ae29 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12272: 0098f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12273: 0043f449 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12274: 0066397d 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12274: 00663985 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12275: 003b0375 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12276: 00471921 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ 12277: 008f16b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_d │ │ │ │ - 12278: 0061ce11 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12279: 0068f3f5 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12278: 0061ce19 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12279: 0068f3fd 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12280: 00991104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12281: 009c5e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12282: 0031299d 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12283: 00472ffd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12284: 009c5688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12285: 0066b239 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12285: 0066b241 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12286: 009c52e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12287: 00629939 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12287: 00629941 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12288: 0099f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12289: 008f010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_s │ │ │ │ 12290: 009c6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12291: 0099e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12292: 0069f26d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12292: 0069f275 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12293: 008a2e24 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12294: 009c61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12295: 00993300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12296: 003edad5 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12297: 00483b45 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12298: 002ecdc9 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12299: 0099f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12300: 0099474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12301: 00398cf5 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12302: 006a5b85 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12302: 006a5b8d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12303: 009c7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12304: 009945ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12305: 009c5cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12306: 00670231 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12306: 00670239 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12307: 008d0690 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12308: 005a1f69 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12308: 005a1f71 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12309: 002ec715 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12310: 0098f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12311: 00693659 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12311: 00693661 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12312: 00470c65 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12313: 00378ba5 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12314: 009c7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12315: 0063e22d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12316: 007ac400 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12317: 00691d3d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12315: 0063e235 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12316: 007ac410 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12317: 00691d45 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12318: 0099d4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12319: 008a1d48 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12320: 009c6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12321: 008ea6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwi │ │ │ │ 12322: 009c5d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12323: 0098a19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12324: 008a376c 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12325: 0067971d 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12325: 00679725 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12326: 0099498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12327: 00547c65 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12327: 00547c6d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12328: 008ea85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwr │ │ │ │ 12329: 00993ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12330: 00629819 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12330: 00629821 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12331: 009c668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12332: 009c6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12333: 0063ea71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12334: 0055e001 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12333: 0063ea79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12334: 0055e009 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 12335: 008e2eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschedule │ │ │ │ - 12336: 0058e5e1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12336: 0058e5e9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12337: 00490cf5 2568 FUNC GLOBAL DEFAULT 12 mips_cpu_do_interrupt │ │ │ │ 12338: 00456ec1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12339: 00425195 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12340: 006920e5 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12340: 006920ed 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12341: 00258241 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12342: 0046bec9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12343: 008dbdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12344: 009a0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12345: 0099ebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12346: 009c5d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12347: 009c7838 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12348: 0065b8ed 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12348: 0065b8f5 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12349: 0098f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12350: 0027d075 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12351: 009c68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12352: 009c5112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12353: 00993d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12354: 0060eb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12354: 0060eb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12355: 009c68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12356: 009c5552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12357: 0066fa75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12357: 0066fa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12358: 003d3b79 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12359: 009904d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12360: 0098b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12361: 0066fbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12362: 006ae5fd 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12361: 0066fbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12362: 006ae605 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12363: 009c72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12364: 00660825 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12364: 0066082d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12365: 009c67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12366: 009c60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12367: 005821c1 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12368: 006653cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12369: 006878f9 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12367: 005821c9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12368: 006653d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12369: 00687901 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12370: 009c7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12371: 009a0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12372: 009c6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 12373: 00597ba5 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12373: 00597bad 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12374: 0099c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12375: 009c6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12376: 00995ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12377: 00480d29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12378: 0045cf9d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12379: 0099c4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12380: 00901b90 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12381: 003c0f89 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12382: 0099d2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12383: 0066268d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12383: 00662695 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12384: 0099d81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12385: 008db84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12386: 009c6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12387: 009c64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12388: 00688789 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12388: 00688791 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12389: 00422021 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12390: 005018f9 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ + 12390: 00501901 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ 12391: 003e924d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12392: 0099e020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12393: 0066e915 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12393: 0066e91d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12394: 0099fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12395: 0060e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12396: 005cccb9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ - 12397: 00536d65 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12395: 0060e1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12396: 005cccc1 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12397: 00536d6d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12398: 00996ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12399: 00596211 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12399: 00596219 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12400: 0098f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12401: 008da328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12402: 002570dd 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12403: 009c7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12404: 0098c014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12405: 0068db65 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12405: 0068db6d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12406: 0098a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12407: 00479495 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12408: 00477309 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12409: 00250f99 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12410: 00841260 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12411: 006717b5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12411: 006717bd 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12412: 009c61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12413: 009c737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12414: 0055ff29 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12414: 0055ff31 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12415: 00994c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12416: 00991aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12417: 009c6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12418: 0062c235 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12418: 0062c23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12419: 00420381 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12420: 00991f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12421: 0099525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12422: 00258a91 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12423: 00998c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12424: 009c60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12425: 0053fc79 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12425: 0053fc81 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12426: 008ef428 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_ps │ │ │ │ 12427: 0040e12d 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12428: 0066639d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12428: 006663a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12429: 009c5a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12430: 008ed9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklwd │ │ │ │ 12431: 0099fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12432: 0058d2d5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12432: 0058d2dd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12433: 00400061 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12434: 00403ce9 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12435: 00225119 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12436: 009c7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12437: 00674009 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12437: 00674011 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12438: 0099fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12439: 0099df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12440: 004d9861 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ - 12441: 0064e871 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12442: 0052ce55 1812 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12440: 004d9869 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ + 12441: 0064e879 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12442: 0052ce5d 1812 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12443: 009c6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12444: 009c68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12445: 0042d9cd 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12446: 008f1528 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_d │ │ │ │ 12447: 009c66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12448: 002f36f9 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12449: 006b1561 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12449: 006b1569 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12450: 004088f1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12451: 006ad9cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12451: 006ad9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12452: 009c6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12453: 009c616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12454: 00629e71 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12455: 00578825 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12454: 00629e79 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12455: 0057882d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12456: 009c5830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ 12457: 0048f011 74 FUNC GLOBAL DEFAULT 12 helper_mtc0_errctl │ │ │ │ - 12458: 00643419 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12458: 00643421 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12459: 00470bd9 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12460: 00487909 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 12461: 009c54da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12462: 009991d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12463: 00599cdd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12463: 00599ce5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12464: 009c554c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12465: 0065b289 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12465: 0065b291 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12466: 008eff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_s │ │ │ │ 12467: 0098e73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12468: 006ae809 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12468: 006ae811 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12469: 009c6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12470: 009c6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12471: 0045b4f5 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12472: 005735f1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12472: 005735f9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12473: 0048b71d 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12474: 006a80e1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12474: 006a80e9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12475: 00467c29 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12476: 0063a421 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12477: 00656689 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12478: 0065b4bd 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12476: 0063a429 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12477: 00656691 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12478: 0065b4c5 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12479: 008da2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12480: 009c74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12481: 00688519 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12481: 00688521 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12482: 00995e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12483: 0098dd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12484: 00654c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12484: 00654c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12485: 00482c09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12486: 00298121 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12487: 009c67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12488: 0047401d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12489: 006a3c59 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12489: 006a3c61 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12490: 00336775 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12491: 009c6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12492: 0099eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12493: 00989824 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12494: 009c7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12495: 009c63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12496: 0061a3a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12496: 0061a3b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12497: 009c74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12498: 0062bfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12498: 0062bfa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12499: 002be555 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12500: 0029461d 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12501: 0061cb39 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12501: 0061cb41 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12502: 009c7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12503: 00255fdd 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12504: 00477365 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12505: 0065d201 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12505: 0065d209 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12506: 0099f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12507: 009c6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12508: 0099ff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12509: 008e70ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_errctl │ │ │ │ 12510: 0098a758 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12511: 0060e5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12511: 0060e5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12512: 009c556e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12513: 00989444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12514: 009c735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12515: 009c720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12516: 0098d7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12517: 0063a511 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12517: 0063a519 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12518: 00996858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12519: 009c5b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12520: 008e77e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_sf │ │ │ │ 12521: 009c600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12522: 006a52a5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12523: 0068f381 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12522: 006a52ad 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12523: 0068f389 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12524: 00990ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12525: 00996d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12526: 009c5c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12527: 00259309 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12528: 009c7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12529: 0040ecf5 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12530: 008ebcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_le │ │ │ │ 12531: 009c6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12532: 0043d9c9 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12533: 009c557c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12534: 0052a525 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12534: 0052a52d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12535: 009c5c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12536: 0063078d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12536: 00630795 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12537: 002b97bd 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12538: 0099e93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12539: 00471725 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12540: 009c7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12541: 00296acd 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12542: 00673bc1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12542: 00673bc9 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12543: 00291f8d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12544: 00991424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12545: 009c5838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12546: 009c637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12547: 009c6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12548: 0066f4f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12549: 0066fb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12550: 006abf0d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12548: 0066f4fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12549: 0066fb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12550: 006abf15 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12551: 008ebbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_lt │ │ │ │ 12552: 009c6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12553: 009c6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12554: 005353d5 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12554: 005353dd 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12555: 0099bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12556: 0026dd81 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12557: 008e5138 132 OBJECT GLOBAL DEFAULT 24 helper_info_modsub │ │ │ │ 12558: 0098c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12559: 009a0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12560: 009c6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12561: 0046b6fd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12562: 006867e9 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12562: 006867f1 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12563: 00474329 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12564: 00254831 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12565: 00603abd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12566: 006484b5 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12567: 0066e72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12565: 00603ac5 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12566: 006484bd 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12567: 0066e735 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12568: 0098e76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12569: 0056aae5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12569: 0056aaed 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12570: 009c6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12571: 0055578d 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12571: 00555795 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12572: 009965d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12573: 008a1c78 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12574: 00993830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12575: 002c15a1 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12576: 009c68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12577: 009c640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12578: 00311eb5 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12579: 0060e821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12579: 0060e829 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12580: 003e1a85 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12581: 0098c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12582: 009c5ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12583: 009b54d8 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12584: 005d3051 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12584: 005d3059 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12585: 0098bfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12586: 009c675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12587: 009c6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12588: 0069dfd5 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12588: 0069dfdd 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12589: 003cb741 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12590: 009c6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12591: 00639c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12591: 00639c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12592: 003ff4f9 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12593: 009c59e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12594: 0066bc2d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12595: 00628bb9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12594: 0066bc35 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12595: 00628bc1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12596: 009c57f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12597: 008df41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12598: 0062c4f9 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12598: 0062c501 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12599: 00293d59 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12600: 00470cd5 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12601: 0042b7c1 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12602: 009c57da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12603: 009c59e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12604: 0063470d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12604: 00634715 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12605: 008f3940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshiu │ │ │ │ 12606: 00376be9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12607: 003cf5c5 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12608: 009c631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12609: 009c6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12610: 002565bd 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12611: 0065bf35 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12611: 0065bf3d 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12612: 003a15a1 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12613: 008dee70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12614: 00487109 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12615: 0099b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12616: 0063765d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12616: 00637665 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12617: 004829c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12618: 0098c074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12619: 008da220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12620: 0098a05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12621: 008e7448 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_un │ │ │ │ 12622: 009c72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12623: 0099baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12624: 0098a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12625: 009c650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12626: 005412b9 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12626: 005412c1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12627: 00427db5 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12628: 0053e32d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12628: 0053e335 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12629: 009c6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12630: 0098d3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12631: 0034a299 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12632: 006775ed 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12633: 006ada51 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12632: 006775f5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12633: 006ada59 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12634: 0031ae29 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12635: 0043f781 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12636: 009c6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12637: 0046af29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12638: 0043fac5 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12639: 00992b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12640: 006a5d9d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12641: 0054d33d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12642: 0068ed7d 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12643: 0055e515 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12640: 006a5da5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12641: 0054d345 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12642: 0068ed85 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12643: 0055e51d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12644: 0098b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12645: 0025fd05 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12646: 007cd684 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 12647: 006a4f41 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12646: 007cd694 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12647: 006a4f49 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12648: 0039d1c1 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12649: 00629c5d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12649: 00629c65 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12650: 0098dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12651: 003d626d 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12652: 008a22ec 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12653: 006927f5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12653: 006927fd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12654: 0040efd9 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12655: 00992980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12656: 009c64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12657: 009c5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ 12658: 008e3140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_maar │ │ │ │ - 12659: 00644a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12659: 00644aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12660: 00261c95 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12661: 00680299 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12661: 006802a1 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12662: 003f9c2d 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12663: 00302065 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12664: 003c0ec1 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12665: 005a1d4d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12665: 005a1d55 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12666: 0089fe10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12667: 0040c0e1 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12668: 009c6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12669: 009c7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12670: 009c5c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12671: 0099aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12672: 0048b139 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12673: 008a2fa8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12674: 009c7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12675: 0059e0e9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12675: 0059e0f1 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 12676: 0040b685 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12677: 002b3f45 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12678: 0099583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12679: 009c606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12680: 00673515 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12680: 0067351d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12681: 0047f25d 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12682: 0063a001 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12682: 0063a009 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12683: 008dfef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12684: 00242081 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12685: 006a3ffd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12685: 006a4005 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12686: 009c5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12687: 009c5a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 12688: 0098f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12689: 009946ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12690: 0099d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12691: 009914f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12692: 009c7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12693: 009c6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12694: 0063f845 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12694: 0063f84d 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12695: 009c61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12696: 009c7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12697: 00998b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12698: 00606071 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12698: 00606079 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12699: 004085d1 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ 12700: 008eba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngle │ │ │ │ - 12701: 005f7175 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12701: 005f717d 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12702: 0099dfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12703: 0063f2d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12703: 0063f2dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12704: 008a1d84 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12705: 00656329 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12705: 00656331 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12706: 009a042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12707: 0066b649 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12708: 00546b91 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12707: 0066b651 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12708: 00546b99 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12709: 009c5ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12710: 0098a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12711: 0034057d 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12712: 0065d995 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12712: 0065d99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ 12713: 008f517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddr_q_df │ │ │ │ - 12714: 006a6759 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12714: 006a6761 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12715: 00474655 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12716: 008d6b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12717: 0024ef49 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12718: 009c62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12719: 0056ed4d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12719: 0056ed55 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 12720: 00283591 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12721: 009c5b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12722: 00243499 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12723: 008f3310 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvpe │ │ │ │ - 12724: 0064e07d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12725: 00595829 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12726: 005fbf21 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12724: 0064e085 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12725: 00595831 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12726: 005fbf29 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12727: 00398921 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 12728: 0099c3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12729: 00293ce5 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12730: 009c725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12731: 00655825 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12731: 0065582d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12732: 0042fda9 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 12733: 0099cb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12734: 00993900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12735: 00661211 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12735: 00661219 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12736: 00994b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12737: 00594e25 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12737: 00594e2d 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 12738: 003e6465 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12739: 009c61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12740: 0033522d 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12741: 004711a9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12742: 009c6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12743: 00994b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 12744: 00993360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12745: 009c6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12746: 003ee421 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12747: 0066b2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12747: 0066b2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12748: 009933c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12749: 00473e9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12750: 009c6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12751: 00404619 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12752: 0089fe04 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12753: 009c5e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12754: 008f80ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_shf_df │ │ │ │ 12755: 0026e54d 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12756: 00282be5 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12757: 0067fa3d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12758: 0066dbed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 12759: 0063ef29 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12757: 0067fa45 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12758: 0066dbf5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 12759: 0063ef31 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12760: 009901a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12761: 00627ee1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12762: 0055e459 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12761: 00627ee9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12762: 0055e461 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12763: 0098fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12764: 0036173d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12765: 0052a415 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12765: 0052a41d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12766: 009c5406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12767: 009c60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12768: 0068bb19 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12768: 0068bb21 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12769: 0098cb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12770: 00656849 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12771: 005562e5 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12770: 00656851 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12771: 005562ed 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12772: 008a33c0 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12773: 0068dae5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12773: 0068daed 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12774: 009c6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 12775: 00582949 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12775: 00582951 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12776: 003f2855 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12777: 005527c9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12778: 005561c1 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12777: 005527d1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12778: 005561c9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12779: 0049ad1d 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_d │ │ │ │ 12780: 0029813d 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12781: 0043e521 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12782: 006110d1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12782: 006110d9 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12783: 00472f2d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12784: 0025eed5 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 12785: 00647391 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12785: 00647399 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12786: 00994c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12787: 00998524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12788: 00258289 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12789: 002ef8c5 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12790: 0098f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 12791: 008db198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12792: 006665f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12792: 006665fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12793: 0099561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12794: 00665fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12794: 00665fa9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12795: 009c593a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12796: 009c5e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12797: 006948e9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12797: 006948f1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12798: 002608d9 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12799: 004737d5 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12800: 0049ac5d 192 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_s │ │ │ │ 12801: 002c1699 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12802: 002b48c9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12803: 0060b9dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12803: 0060b9e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12804: 002b94cd 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12805: 003c67a5 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12806: 00515d7d 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12806: 00515d85 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12807: 008d71a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12808: 0099efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12809: 008e049c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12810: 009c5031 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12811: 009c7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12812: 00995f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12813: 002b7be1 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12814: 006070a1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12814: 006070a9 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12815: 009c6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 12816: 003e0049 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12817: 00549f1d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12817: 00549f25 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12818: 00989b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12819: 003d6e51 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12820: 002b52e5 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12821: 0025b5ed 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12822: 005400dd 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12822: 005400e5 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12823: 0098cdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12824: 008d6968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12825: 008dfde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12826: 0040ec65 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12827: 009c52dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12828: 009c51d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12829: 008dbae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 12830: 00396ae9 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12831: 00996038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12832: 0062f261 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12832: 0062f269 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12833: 009c63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12834: 006701b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12835: 00595a9d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12834: 006701c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12835: 00595aa5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12836: 00471231 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12837: 008db8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12838: 009c5872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12839: 009c71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12840: 0098fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12841: 004741a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 12842: 009c5544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ @@ -12848,549 +12848,549 @@ │ │ │ │ 12844: 0098a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12845: 0036f1c1 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12846: 0098a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12847: 009927a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12848: 004b1c91 464 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_b │ │ │ │ 12849: 009c62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ 12850: 004b1fa9 118 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_d │ │ │ │ - 12851: 006a9a71 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12851: 006a9a79 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12852: 009936c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12853: 009c730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12854: 009c5228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12855: 009c51f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 12856: 003e1161 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12857: 006488f1 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12857: 006488f9 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12858: 00993ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12859: 009938d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12860: 008eb9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_sf │ │ │ │ 12861: 004213e5 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12862: 004b1e61 208 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_h │ │ │ │ 12863: 009c6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12864: 0031bf15 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12865: 0049de91 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_ps │ │ │ │ 12866: 00440611 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12867: 007e7f18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12867: 007e7f28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12868: 00257625 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12869: 008a2388 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12870: 003c0e35 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12871: 0025b4f9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12872: 009c549e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12873: 00996478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12874: 0043d889 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12875: 0098d1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12876: 009c6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12877: 00630c71 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12877: 00630c79 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12878: 0098a1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12879: 009c6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12880: 009999a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12881: 0098fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12882: 009c506c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 12883: 009c7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12884: 009949cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12885: 0062eb79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12885: 0062eb81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12886: 009c56f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12887: 0099d62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12888: 004b1f31 120 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_w │ │ │ │ 12889: 00989c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12890: 008db114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12891: 00679cf5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12891: 00679cfd 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12892: 009c6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12893: 009c6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12894: 009c7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12895: 0098e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12896: 003f3409 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12897: 00993380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12898: 006b351d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12898: 006b3525 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12899: 00495625 76 FUNC GLOBAL DEFAULT 12 get_cps_irq │ │ │ │ 12900: 00993bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12901: 009c6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12902: 00670015 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12902: 0067001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12903: 009933a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12904: 009978ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12905: 00999ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12906: 009c565c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12907: 00995320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12908: 0098fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12909: 009c73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12910: 0089fde0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12911: 009c7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12912: 0099f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 12913: 00445505 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12914: 00250a55 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12915: 00330285 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12916: 006a35ed 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12916: 006a35f5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 12917: 00224021 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12918: 0099cafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12919: 009c5ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12920: 009c60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12921: 008d6f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12922: 0099fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12923: 0063a331 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12923: 0063a339 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12924: 00994160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12925: 00602fcd 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12925: 00602fd5 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12926: 00998974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12927: 009c7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12928: 00256b4d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12929: 0060b94d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12929: 0060b955 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12930: 009c63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 12931: 003ec145 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12932: 009c654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12933: 009c5542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12934: 0067fc4d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12934: 0067fc55 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12935: 0098f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12936: 00992e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12937: 009c5bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12938: 00994e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12939: 009c6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12940: 009a0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12941: 009c6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12942: 0057f0f9 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12942: 0057f101 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12943: 009a001c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12944: 002b5ab9 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12945: 002612e5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 12946: 006a1e4d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12946: 006a1e55 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12947: 0033d3d9 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12948: 008f7a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_slli_df │ │ │ │ 12949: 0098c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12950: 003ca065 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12951: 003bb1f9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 12952: 00481f29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12953: 002b3af5 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12954: 00989e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12955: 00474ae5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12956: 0069f21d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12956: 0069f225 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12957: 009c5b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12958: 006315a5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12958: 006315ad 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12959: 008e028c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12960: 00645cfd 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12960: 00645d05 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12961: 00498d11 134 FUNC GLOBAL DEFAULT 12 helper_dpsq_sa_l_w │ │ │ │ 12962: 008f4c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_b │ │ │ │ - 12963: 006556b5 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12964: 0064019d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12963: 006556bd 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12964: 006401a5 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12965: 00991924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ 12966: 008eb648 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_un │ │ │ │ 12967: 008f4ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_d │ │ │ │ - 12968: 0062a275 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ - 12969: 004fb279 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ + 12968: 0062a27d 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12969: 004fb281 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ 12970: 00340e0d 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12971: 002b78f1 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12972: 0062c865 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12973: 0060f2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12974: 0068fc25 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12972: 0062c86d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12973: 0060f2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12974: 0068fc2d 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12975: 008f4bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_h │ │ │ │ 12976: 00991e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12977: 009c73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12978: 0033a415 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12979: 009c539a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12980: 00668ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12980: 00668efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 12981: 0049a775 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtps_pw │ │ │ │ 12982: 00450999 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12983: 0067ff99 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12983: 0067ffa1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12984: 003d9d21 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12985: 004712b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12986: 0098b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12987: 00998b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12988: 00989884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12989: 00674c8d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12989: 00674c95 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12990: 009c51c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12991: 009c695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12992: 004744c1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12993: 0061d201 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12993: 0061d209 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12994: 002c0e2d 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12995: 008f4b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_w │ │ │ │ - 12996: 00501885 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ + 12996: 0050188d 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ 12997: 008da538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12998: 00995ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12999: 009983c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13000: 0048e765 112 FUNC GLOBAL DEFAULT 12 helper_mtc0_entryhi │ │ │ │ 13001: 00999c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13002: 009c5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13003: 0063abdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13004: 006584ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13005: 00581465 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13003: 0063abe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13004: 006584b5 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13005: 0058146d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13006: 0048eb59 52 FUNC GLOBAL DEFAULT 12 helper_mtc0_ebase │ │ │ │ 13007: 008eac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_di │ │ │ │ 13008: 009c6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13009: 008e1e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_sa_l_w │ │ │ │ 13010: 00348e25 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13011: 008d5a80 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13012: 0098b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13013: 0060fcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13013: 0060fd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13014: 004193ed 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13015: 0099c98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13016: 009c5b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13017: 0099c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13018: 00619559 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13018: 00619561 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13019: 0042c41d 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13020: 008ef8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_ps │ │ │ │ - 13021: 0069d1ed 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13021: 0069d1f5 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13022: 0098feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13023: 008db090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13024: 003d6319 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13025: 0099bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13026: 0063389d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13026: 006338a5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13027: 009a0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13028: 009c6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13029: 009982e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13030: 003528c9 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13031: 00989734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13032: 009c66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13033: 009c5352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13034: 00579025 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13034: 0057902d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13035: 0025f011 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13036: 0061aa35 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13036: 0061aa3d 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13037: 009c5962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13038: 009c56ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13039: 009c53f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13040: 0048c62d 148 FUNC GLOBAL DEFAULT 12 cpu_mips_stop_count │ │ │ │ 13041: 004841e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13042: 00474d71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13043: 00343871 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13044: 0067c935 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13044: 0067c93d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13045: 0026225d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13046: 0065ef89 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13046: 0065ef91 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13047: 009c771c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13048: 0057b03d 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13048: 0057b045 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13049: 008ead00 132 OBJECT GLOBAL DEFAULT 24 helper_info_ei │ │ │ │ 13050: 0099e8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13051: 00644b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13051: 00644b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13052: 00299279 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13053: 00489549 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13054: 0099d72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13055: 00993e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13056: 009c72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13057: 006548bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13057: 006548c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13058: 0047f8f5 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13059: 0037420d 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13060: 0033dc09 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13061: 009c6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 13062: 00612895 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13063: 0065f001 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13062: 0061289d 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13063: 0065f009 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13064: 00334d59 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13065: 002665d1 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13066: 003bc965 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13067: 0099c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13068: 003369f1 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13069: 00295809 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13070: 009c58b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13071: 004119d9 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13072: 005faba9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13072: 005fabb1 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13073: 009c51f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13074: 006548f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13074: 00654901 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13075: 0043abc5 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13076: 0058dc31 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13076: 0058dc39 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13077: 00991be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13078: 008deef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13079: 00280fb9 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13080: 008eccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_nge │ │ │ │ 13081: 008da4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13082: 00485651 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13083: 00481c29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13084: 00432c11 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13085: 0061a82d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13086: 005f7afd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13087: 0065c0c5 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13085: 0061a835 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13086: 005f7b05 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13087: 0065c0cd 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13088: 00340a7d 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13089: 0099b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13090: 009c5d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13091: 0099a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13092: 0099746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13093: 00405dc5 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13094: 0062c421 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13095: 00670b49 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13094: 0062c429 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13095: 00670b51 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13096: 008ecbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngl │ │ │ │ - 13097: 0065b3b5 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13097: 0065b3bd 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13098: 00990274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13099: 0099d87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 13100: 009c7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13101: 006161fd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13101: 00616205 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13102: 009c6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13103: 0098e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ 13104: 008ece00 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngt │ │ │ │ - 13105: 005a6035 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13105: 005a603d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13106: 0022497d 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13107: 00258cc9 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13108: 002b36b1 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13109: 00613b1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13109: 00613b25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13110: 00997acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13111: 009c63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13112: 002eba25 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13113: 009c6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13114: 009c5ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13115: 0046b75d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13116: 005495fd 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13116: 00549605 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13117: 009c6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13118: 009c7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13119: 0067a1c1 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13119: 0067a1c9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13120: 004c0785 780 FUNC GLOBAL DEFAULT 12 helper_msa_srari_df │ │ │ │ 13121: 0098fa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13122: 00496ca9 96 FUNC GLOBAL DEFAULT 12 cpu_type_supports_isa │ │ │ │ 13123: 009c5b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13124: 008f1b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_d │ │ │ │ 13125: 009c7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13126: 009c6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ 13127: 00492f15 220 FUNC GLOBAL DEFAULT 12 bl_gen_write_u32 │ │ │ │ - 13128: 00694905 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13128: 0069490d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13129: 0099eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13130: 009c6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 13131: 00634c11 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13132: 00648579 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13133: 0058164d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13131: 00634c19 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13132: 00648581 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13133: 00581655 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13134: 009c66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13135: 003c5b6d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13136: 0060ed85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 13137: 00805fdc 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 13136: 0060ed8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13137: 00805fec 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 13138: 0099bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13139: 00669c9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13140: 0054361d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13139: 00669ca5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13140: 00543625 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13141: 0099f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13142: 009c74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13143: 002581e9 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13144: 00991184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13145: 00576e31 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13145: 00576e39 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13146: 008a1e18 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13147: 009c61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13148: 008a1c2c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13149: 008f05b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_s │ │ │ │ - 13150: 00545965 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13150: 0054596d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13151: 0098e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13152: 009a0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13153: 009c6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13154: 0098a4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13155: 0055d839 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13156: 005619dd 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13155: 0055d841 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13156: 005619e5 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13157: 0099ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13158: 005a37ed 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13159: 006808e9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13158: 005a37f5 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13159: 006808f1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13160: 009a0900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13161: 009c70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13162: 0066b02d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13162: 0066b035 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13163: 009c59f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13164: 0098c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13165: 0099e52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13166: 009c755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13167: 004bec45 368 FUNC GLOBAL DEFAULT 12 helper_msa_ceqi_df │ │ │ │ 13168: 002c15f1 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13169: 0068a3a5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13169: 0068a3ad 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13170: 003e8bb1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13171: 009c71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13172: 0099e0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13173: 009c62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13174: 0089fd80 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13175: 00461385 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13176: 002fcbd1 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13177: 009a0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13178: 00582d45 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13178: 00582d4d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13179: 009c7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13180: 009c55b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13181: 003ed3cd 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13182: 0099cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13183: 009c70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13184: 00475031 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13185: 006af195 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13186: 00692305 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13187: 00680085 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13185: 006af19d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13186: 0069230d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13187: 0068008d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13188: 009c69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13189: 009c6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13190: 005c887d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13190: 005c8885 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13191: 00998964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13192: 009c5de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13193: 009c6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13194: 0069c081 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13195: 006abb9d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13196: 00619a89 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13197: 0067a7bd 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13198: 0059ea31 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13194: 0069c089 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13195: 006abba5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13196: 00619a91 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13197: 0067a7c5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13198: 0059ea39 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13199: 009c6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13200: 009998f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13201: 008ddd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13202: 0098a0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13203: 0099477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13204: 00260091 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13205: 009c5086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13206: 009c5226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13207: 00614e19 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13207: 00614e21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13208: 008f7d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceqi_df │ │ │ │ - 13209: 006ad9bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13209: 006ad9c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13210: 004225d5 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13211: 0025ff55 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13212: 00637035 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13212: 0063703d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13213: 00992a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13214: 009c5d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13215: 0060c1dd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13215: 0060c1e5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13216: 0099efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13217: 00648161 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13217: 00648169 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13218: 009960b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13219: 0058fa79 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13219: 0058fa81 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13220: 008a1bf0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13221: 009c6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13222: 008da430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13223: 0065fa6d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13224: 00636ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13223: 0065fa75 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13224: 00637001 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13225: 009c6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13226: 0040cd31 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13227: 006737b9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13227: 006737c1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13228: 0048f0a9 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datahi │ │ │ │ 13229: 003d3f51 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13230: 0098d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13231: 007ac940 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13231: 007ac950 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13232: 0098c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13233: 0098b8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13234: 0098b978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13235: 0055ae81 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13235: 0055ae89 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13236: 00993e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13237: 0052301d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13237: 00523025 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13238: 002601c5 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13239: 00998ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13240: 00472879 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13241: 00497455 156 FUNC GLOBAL DEFAULT 12 helper_addq_s_ph │ │ │ │ 13242: 00998a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13243: 008de4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13244: 009c7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13245: 00645bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13245: 00645bc1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13246: 009914b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13247: 00990034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13248: 0046b011 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13249: 0057909d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13250: 0062d0d5 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13249: 005790a5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13250: 0062d0dd 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13251: 00299285 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13252: 004be805 64 FUNC GLOBAL DEFAULT 12 helper_msa_bmzi_b │ │ │ │ 13253: 009c51e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13254: 002fc9a1 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13255: 009c6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13256: 009c57ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13257: 009c54b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13258: 00473105 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 13259: 008f38bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchi │ │ │ │ - 13260: 0067f2d5 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13260: 0067f2dd 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13261: 009c69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13262: 00339bb9 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 13263: 0061363d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13263: 00613645 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13264: 00492ff1 160 FUNC GLOBAL DEFAULT 12 bl_gen_write_u64 │ │ │ │ 13265: 0098e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13266: 005c732d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13266: 005c7335 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13267: 003f2bbd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13268: 009c5a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13269: 005d3f55 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13269: 005d3f5d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13270: 008e72bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datahi │ │ │ │ 13271: 009c587e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13272: 00992dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13273: 0098fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13274: 0098ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13275: 009c5dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13276: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13277: 0065c7ad 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13278: 0067a89d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13277: 0065c7b5 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13278: 0067a8a5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13279: 00996c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13280: 00998cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13281: 009988f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13282: 008d8b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13283: 00668519 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13283: 00668521 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13284: 00993ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13285: 00606f81 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13285: 00606f89 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13286: 009a0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13287: 00998b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13288: 0098dcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13289: 0098d22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13290: 0042c7cd 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13291: 009c5d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13292: 0098e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13293: 0099f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13294: 0045518d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13295: 008dbb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13296: 00340bb1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13297: 009c69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13298: 008d8330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13299: 0098ab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13300: 00572289 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13300: 00572291 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13301: 0098a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13302: 00698c31 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13302: 00698c39 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13303: 009c63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13304: 0099bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13305: 009c5a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13306: 008ed5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pshufh │ │ │ │ 13307: 0099504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ 13308: 00497079 108 FUNC GLOBAL DEFAULT 12 msa_reset │ │ │ │ - 13309: 0059737d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13309: 00597385 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13310: 0098ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13311: 00342ca1 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ - 13312: 004d69d5 10400 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ + 13312: 004d69d5 10408 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ 13313: 009c59c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13314: 00994060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13315: 00999124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13316: 0098b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13317: 006805a5 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13318: 0060b0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13317: 006805ad 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13318: 0060b0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13319: 003996b9 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13320: 00989d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13321: 009c61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13322: 009c5eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13323: 0069b689 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13323: 0069b691 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13324: 002b3ef5 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13325: 0069196d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13326: 00623721 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13325: 00691975 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13326: 00623729 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13327: 002b4dd1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13328: 00989c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13329: 009a024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13330: 00643b35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13331: 0060c2a5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13330: 00643b3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13331: 0060c2ad 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13332: 009c7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13333: 009c6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13334: 009c51ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13335: 00990394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13336: 009c73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13337: 00595479 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13337: 00595481 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13338: 009c6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13339: 0054deed 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13340: 0069deed 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13341: 005a23b5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13339: 0054def5 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13340: 0069def5 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13341: 005a23bd 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13342: 0048a5c5 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13343: 00996aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13344: 0031a849 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13345: 00383ee1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13346: 009c6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13347: 004174d1 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13348: 008a344c 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13349: 0059e311 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13349: 0059e319 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13350: 009c5db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13351: 009c7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13352: 0099512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13353: 0099ce50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13354: 0060fded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13354: 0060fdf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13355: 0048cb89 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13356: 009c6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13357: 00578421 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13357: 00578429 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13358: 009c61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13359: 009984a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13360: 0098b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13361: 006b5295 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13361: 006b529d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ 13362: 00499edd 244 FUNC GLOBAL DEFAULT 12 helper_cfc1 │ │ │ │ - 13363: 006ad799 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13364: 007e8020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13363: 006ad7a1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13364: 007e8030 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13365: 009c7b03 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13366: 006949d5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13366: 006949dd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13367: 00996f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13368: 00999b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13369: 009c59e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13370: 0099c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13371: 0099f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13372: 009c672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13373: 0066259d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13373: 006625a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13374: 003cb4cd 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13375: 009c5af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13376: 0054d8a5 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13376: 0054d8ad 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13377: 008e0e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_ll │ │ │ │ 13378: 00341bf9 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13379: 004250e5 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13380: 002eb169 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13381: 005429a5 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13381: 005429ad 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13382: 003c0bed 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13383: 009c746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13384: 009c6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13385: 0063afb9 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13385: 0063afc1 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13386: 0098b998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13387: 008f871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_b │ │ │ │ 13388: 008f8590 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_d │ │ │ │ 13389: 009c500e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13390: 008a2dbc 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13391: 0098c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13392: 008f8698 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_h │ │ │ │ @@ -13400,279 +13400,279 @@ │ │ │ │ 13396: 009c7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13397: 0046d4a9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13398: 009c62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13399: 003388cd 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13400: 009c6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13401: 009c53ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13402: 009a07a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13403: 00647e09 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13403: 00647e11 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13404: 009c55d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13405: 0069a5d9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13406: 006424d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13405: 0069a5e1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13406: 006424e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13407: 0099db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13408: 0098c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13409: 0098a16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13410: 009c6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13411: 0099579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13412: 009c5b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13413: 009c5bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13414: 0099e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13415: 009c6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13416: 00341e75 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13417: 00462895 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13418: 008f8614 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_w │ │ │ │ 13419: 009c62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13420: 0098f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13421: 0067a97d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13421: 0067a985 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13422: 0048f091 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datalo │ │ │ │ 13423: 009c7739 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13424: 0058df05 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13424: 0058df0d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13425: 004897ad 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13426: 009c62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13427: 00989794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13428: 00996128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13429: 002febdd 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13430: 00421db9 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13431: 00998cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13432: 009c6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13433: 009c692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13434: 006b31d9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13434: 006b31e1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13435: 0025ee35 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13436: 005d2ed1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13436: 005d2ed9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13437: 0098c688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13438: 0049a909 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_d │ │ │ │ 13439: 003b751d 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13440: 009c52d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13441: 0054a88d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13441: 0054a895 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13442: 009926c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13443: 0099a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13444: 0069876d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13444: 00698775 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13445: 00999d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13446: 00418711 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13447: 0049aa71 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_l │ │ │ │ 13448: 009c63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13449: 0098c104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13450: 006ad81d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13451: 0067fda5 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13450: 006ad825 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13451: 0067fdad 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13452: 00482785 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13453: 00992b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13454: 0031ce49 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13455: 009c5a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13456: 00405c5d 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13457: 009c55f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13458: 009c642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13459: 009c5cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13460: 009c6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13461: 0066a0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13461: 0066a0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13462: 009c69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13463: 0099c9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13464: 009c584c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13465: 00993bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13466: 0049a9bd 178 FUNC GLOBAL DEFAULT 12 helper_float_cvts_w │ │ │ │ 13467: 009c6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13468: 008e71b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datalo │ │ │ │ - 13469: 00580e09 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13469: 00580e11 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13470: 009c63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13471: 009c587a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13472: 00542a69 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13472: 00542a71 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13473: 009c5eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13474: 00991dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13475: 009c6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13476: 0042c565 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13477: 006642f9 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13477: 00664301 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13478: 003e9b0d 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13479: 00549489 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13479: 00549491 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13480: 008df9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13481: 008ca5fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13482: 0059df71 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13483: 00611e45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13482: 0059df79 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13483: 00611e4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13484: 009c5046 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13485: 009919f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13486: 0099c8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13487: 009c6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13488: 0099e090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13489: 0042ddd1 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13490: 00501a19 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ - 13491: 00578fb5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13492: 0064fed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13493: 006b043d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13490: 00501a21 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ + 13491: 00578fbd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13492: 0064fedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13493: 006b0445 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13494: 009c6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13495: 0099488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13496: 006aefc1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13496: 006aefc9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 13497: 008e65d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_count │ │ │ │ 13498: 008e41c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_ph │ │ │ │ - 13499: 0066737d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13500: 00615af5 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13499: 00667385 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13500: 00615afd 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13501: 008df314 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13502: 00555815 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13502: 0055581d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13503: 00991d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13504: 00996578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13505: 0098b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13506: 00996808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13507: 0062c0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13508: 00555645 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13509: 0064b55d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13507: 0062c0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13508: 0055564d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13509: 0064b565 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13510: 0098b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13511: 009c700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13512: 00596f15 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13512: 00596f1d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13513: 0084b3ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13514: 0062a559 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13514: 0062a561 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13515: 009c51ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13516: 00547531 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13516: 00547539 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13517: 004614d9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13518: 0053e309 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13518: 0053e311 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13519: 008ee090 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtb │ │ │ │ 13520: 009c6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13521: 005519c9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13521: 005519d1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13522: 004a3b21 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ole │ │ │ │ 13523: 009c66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13524: 00595b5d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13525: 006799ad 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 13526: 006a3dd5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13527: 0053bc85 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13524: 00595b65 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13525: 006799b5 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13526: 006a3ddd 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13527: 0053bc8d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13528: 0098ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13529: 0068ea05 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13529: 0068ea0d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13530: 008edf88 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgth │ │ │ │ 13531: 0048e675 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwctl │ │ │ │ 13532: 0049e3cd 204 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_d │ │ │ │ 13533: 0042c51d 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13534: 009c5d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13535: 00225835 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13536: 002bed29 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13537: 002fc97d 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13538: 009c707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13539: 0040bf55 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13540: 007f9b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13540: 007f9b2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13541: 004a36c5 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_olt │ │ │ │ 13542: 009c5620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13543: 00405779 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13544: 003393fd 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13545: 00615879 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13546: 0058193d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13545: 00615881 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13546: 00581945 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13547: 0040dd15 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13548: 00996d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13549: 006801c9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13549: 006801d1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13550: 009c5908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13551: 009c536e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13552: 009c550c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13553: 0056e9e9 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13553: 0056e9f1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13554: 008ede80 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtw │ │ │ │ 13555: 003eb615 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13556: 009c57a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13557: 00663c21 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13557: 00663c29 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13558: 00991774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13559: 009c6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13560: 00992860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13561: 00462c4d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13562: 0099c6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13563: 0099e53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 13564: 0049a521 186 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_l │ │ │ │ - 13565: 006574fd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13565: 00657505 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13566: 0098fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13567: 00583efd 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13567: 00583f05 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13568: 0049e499 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_s │ │ │ │ 13569: 0098fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13570: 00996238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13571: 00902318 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13572: 009c7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13573: 009c51b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13574: 00660985 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13574: 0066098d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13575: 003a1115 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ - 13576: 0050143d 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ + 13576: 00501445 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ 13577: 009a07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13578: 00990354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13579: 00472a09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13580: 006672c1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13580: 006672c9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13581: 0098b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ 13582: 0049a3b1 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_s │ │ │ │ - 13583: 0066b455 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13584: 006620d5 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13585: 00528f2d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13586: 005bc8c1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13583: 0066b45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13584: 006620dd 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13585: 00528f35 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13586: 005bc8c9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13587: 009c5bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13588: 0068845d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13588: 00688465 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13589: 00989500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13590: 005fba25 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13590: 005fba2d 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13591: 0049a469 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_w │ │ │ │ 13592: 0025f769 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13593: 0055618d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13594: 0064b901 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ - 13595: 00506719 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ + 13593: 00556195 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13594: 0064b909 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13595: 00506721 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ 13596: 00999b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13597: 00529239 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13597: 00529241 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13598: 009c7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 13599: 0049b649 224 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_d │ │ │ │ - 13600: 0057747d 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13600: 00577485 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13601: 004732a1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13602: 0061a725 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13603: 005971e5 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13602: 0061a72d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13603: 005971ed 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13604: 00994c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13605: 004415b1 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ 13606: 008e1460 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrdsp │ │ │ │ - 13607: 00594449 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13607: 00594451 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13608: 00995e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13609: 00994e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13610: 009c7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13611: 009c67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13612: 009965c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13613: 00990174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13614: 003d435d 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13615: 002b7f61 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13616: 0049b729 220 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_s │ │ │ │ 13617: 004cbafd 592 FUNC GLOBAL DEFAULT 12 helper_msa_flog2_df │ │ │ │ 13618: 0099fea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13619: 0048ef59 168 FUNC GLOBAL DEFAULT 12 helper_mttc0_debug │ │ │ │ - 13620: 0051f9e1 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13621: 00617249 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13620: 0051f9e9 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13621: 00617251 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13622: 008d89e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13623: 0099ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13624: 009c5092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 13625: 00258755 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13626: 0099add4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13627: 003ff509 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13628: 0061e6f1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13629: 005f4c09 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13628: 0061e6f9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13629: 005f4c11 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13630: 008d6548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13631: 009c6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13632: 003f3c41 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13633: 009a01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 13634: 00638c45 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13634: 00638c4d 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13635: 0099ccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13636: 002ebd0d 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13637: 009c6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13638: 009a0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13639: 00554e81 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13639: 00554e89 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13640: 0098c410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13641: 009c6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13642: 0098fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13643: 009c5afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13644: 0099e3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13645: 008d81a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13646: 0051fa79 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13646: 0051fa81 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13647: 008a9c08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13648: 009c7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13649: 009c65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13650: 003f28c5 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13651: 006ab9dd 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13651: 006ab9e5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13652: 0099c1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13653: 009c7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13654: 0098da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13655: 00992a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13656: 002efa39 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13657: 00998834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13658: 009a0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13659: 009c7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13660: 006a1ced 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 13661: 006b5065 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13660: 006a1cf5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13661: 006b506d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13662: 0098b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13663: 0025e541 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13664: 009c67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13665: 0099798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ 13666: 008ea22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_debug │ │ │ │ - 13667: 0066e6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13667: 0066e6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13668: 009c5c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13669: 0046d3ad 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13670: 002640a1 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13671: 004971cd 40 FUNC GLOBAL DEFAULT 12 helper_absq_s_w │ │ │ │ 13672: 00999b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13673: 00414a45 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13674: 00999f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ @@ -13686,23 +13686,23 @@ │ │ │ │ 13682: 009c6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13683: 0098b8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13684: 0089c9f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_mips_cpu │ │ │ │ 13685: 009c7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13686: 0049fc0d 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_eq │ │ │ │ 13687: 0099f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13688: 00997288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13689: 006868e5 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13689: 006868ed 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13690: 00997148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13691: 009961b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13692: 009c6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13693: 003c0d35 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13694: 009c5142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 13695: 00664215 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 13695: 0066421d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 13696: 009c6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13697: 006935b9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13697: 006935c1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13698: 00288d4d 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13699: 009c7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13700: 009c5910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13701: 004c7235 76 FUNC GLOBAL DEFAULT 12 helper_msa_fceq_df │ │ │ │ 13702: 0099e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13703: 009c7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13704: 00995e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -13716,315 +13716,315 @@ │ │ │ │ 13712: 0099c54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13713: 0040e79d 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13714: 0098bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13715: 008de528 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13716: 0098ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13717: 0098fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13718: 009c7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13719: 006956c1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13719: 006956c9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13720: 009c624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13721: 009c5346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 13722: 003eb415 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 13723: 0025c5d5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13724: 009c51ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13725: 0099cda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 13726: 0042a7d9 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13727: 0040cb91 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13728: 004d98d1 62 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ - 13729: 005e56c5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13728: 004d98d9 62 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ + 13729: 005e56cd 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13730: 009c52d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13731: 0099a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13732: 00989b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13733: 009987d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13734: 00631ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13734: 00631ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13735: 0099f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13736: 00250951 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13737: 006232a1 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 13738: 006aea69 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 13737: 006232a9 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13738: 006aea71 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 13739: 003c394d 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13740: 009c6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13741: 002522f9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13742: 009c5078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13743: 009c59d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13744: 009c65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13745: 006a3ab1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13745: 006a3ab9 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13746: 003483b5 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13747: 0099af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13748: 008a1d28 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13749: 00292605 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13750: 009c5390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13751: 009c664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13752: 009c5e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13753: 00991964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13754: 00665991 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13755: 006ac0a9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 13756: 005fb37d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13757: 005712c1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13754: 00665999 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13755: 006ac0b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 13756: 005fb385 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13757: 005712c9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13758: 009c5950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13759: 009c6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13760: 009911e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13761: 00693829 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13761: 00693831 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13762: 00253b69 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13763: 00589845 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13763: 0058984d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13764: 009c743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13765: 00997008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13766: 0043a8b1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13767: 0098d76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13768: 008f850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_move_v │ │ │ │ 13769: 00999ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13770: 005436a1 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13770: 005436a9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13771: 0099fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13772: 00999304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13773: 00698fe1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13773: 00698fe9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13774: 009c6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13775: 009c6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13776: 009c6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13777: 009c6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13778: 009c679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 13779: 004508c5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13780: 009c7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 13781: 009957fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13782: 0032f229 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13783: 0065e06d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13783: 0065e075 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13784: 009c59aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13785: 005190ed 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13785: 005190f5 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13786: 008e17fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phl │ │ │ │ 13787: 0033498d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13788: 00995e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13789: 00225981 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 13790: 009c6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13791: 003d6209 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13792: 009c6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13793: 0069dd0d 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13793: 0069dd15 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13794: 008e1778 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phr │ │ │ │ 13795: 009956ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13796: 008a286c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13797: 00670df9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13797: 00670e01 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13798: 003f37e1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13799: 0041938d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13800: 006a3cf9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13800: 006a3d01 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13801: 009a08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13802: 0089b904 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13803: 0069260d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13803: 00692615 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13804: 0098d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13805: 00441859 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13806: 005cf621 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13806: 005cf629 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13807: 009c6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13808: 0099f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 13809: 004551f1 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13810: 00497219 40 FUNC GLOBAL DEFAULT 12 helper_addqh_r_ph │ │ │ │ 13811: 0025f239 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13812: 009c72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13813: 00999964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13814: 004897c5 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 13815: 00485109 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13816: 009a0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13817: 009c725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13818: 00654ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13818: 00654edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 13819: 00470c89 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13820: 009c745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13821: 0066c64d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13821: 0066c655 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 13822: 00990184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13823: 00996988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13824: 0089fd2c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 13825: 003b2061 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13826: 005965b9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13826: 005965c1 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 13827: 0044ff99 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13828: 0098cb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13829: 009c50e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13830: 0062cbe9 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13830: 0062cbf1 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13831: 009c6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13832: 009c711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13833: 009c7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 13834: 00634acd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13834: 00634ad5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13835: 009c7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13836: 009c79d0 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13837: 00614fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13837: 00614fad 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13838: 009c7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13839: 006311c9 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13839: 006311d1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13840: 0098eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13841: 00681e69 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13841: 00681e71 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13842: 009c6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13843: 003feb69 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13844: 00472b99 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13845: 0099c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13846: 0099aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13847: 00225961 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 13848: 0040bbad 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13849: 009c6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13850: 009c6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13851: 0099f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 13852: 006ae741 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 13852: 006ae749 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 13853: 00993df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13854: 0099e8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 13855: 00467bed 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13856: 0060e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13856: 0060e379 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13857: 009c5852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13858: 009c5b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13859: 009c65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13860: 003362a1 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13861: 0098c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13862: 00271e81 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13863: 009c6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13864: 009c5522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13865: 0043aa19 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13866: 008e76dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ole │ │ │ │ 13867: 009c584a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13868: 00671081 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13869: 00672c81 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13868: 00671089 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13869: 00672c89 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13870: 0099b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13871: 009c6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13872: 009c6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13873: 00334f69 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13874: 003f3b91 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13875: 00473431 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13876: 00261901 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 13877: 004cb0d5 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_u_df │ │ │ │ - 13878: 00552ba5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13878: 00552bad 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13879: 0099a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13880: 0062fe9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13881: 005428dd 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13880: 0062fea5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13881: 005428e5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13882: 009c51ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13883: 009c5434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13884: 0069055d 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13885: 0063bcf5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13884: 00690565 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13885: 0063bcfd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13886: 0048e7d5 160 FUNC GLOBAL DEFAULT 12 helper_mttc0_entryhi │ │ │ │ 13887: 009c61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13888: 00319d4d 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13889: 009c52f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13890: 00257b95 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13891: 00297309 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13892: 009c69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13893: 002f860d 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13894: 00998924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 13895: 008e75d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_olt │ │ │ │ 13896: 004621ad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13897: 005945d9 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13898: 0066ae65 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13897: 005945e1 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13898: 0066ae6d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13899: 009962b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13900: 008e686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsctl │ │ │ │ 13901: 00401a85 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13902: 009c4eb0 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13903: 006b0221 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13903: 006b0229 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ 13904: 008f9400 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xor_v │ │ │ │ - 13905: 00685ba5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13905: 00685bad 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13906: 009c6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13907: 009a378c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13908: 0041a455 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13909: 009c6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 13910: 009c5208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13911: 004869e5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 13912: 00993d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13913: 009c52ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13914: 00635555 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13914: 0063555d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13915: 0099da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13916: 00599651 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13916: 00599659 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13917: 009c53d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13918: 0063bbcd 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13918: 0063bbd5 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13919: 009c714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13920: 0099bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13921: 0042fca5 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 13922: 00999074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13923: 00619151 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 13924: 0068b2e1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13925: 00615555 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13923: 00619159 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13924: 0068b2e9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13925: 0061555d 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13926: 009c6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13927: 00487811 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13928: 0067f899 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13928: 0067f8a1 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13929: 002ebba1 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13930: 009c68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13931: 00294395 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13932: 0048b9e5 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13933: 00638b01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13933: 00638b09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 13934: 004508f9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 13935: 003e0be1 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13936: 009c6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13937: 0098d8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 13938: 00665749 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 13938: 00665751 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 13939: 00335d2d 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13940: 0048a5fd 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 13941: 00467cf1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13942: 009c68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13943: 00990fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13944: 006490b1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13945: 0060ffcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13944: 006490b9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13945: 0060ffd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13946: 00470a85 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13947: 0099ade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13948: 0098ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 13949: 00480361 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13950: 009c5d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13951: 00637f69 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13951: 00637f71 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13952: 0099775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13953: 00996ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13954: 0099c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13955: 004867d5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 13956: 009c6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13957: 008dd088 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 13958: 009c7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13959: 0099cacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ - 13960: 005f6e5d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13961: 0055e8b1 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13960: 005f6e65 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13961: 0055e8b9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13962: 0047cf19 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13963: 0098e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13964: 009c6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13965: 00408589 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13966: 0099d4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13967: 008a9ca8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 13968: 0088fb68 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13969: 0084dab0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 13970: 009c4b34 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr31 │ │ │ │ - 13971: 0069ea6d 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13972: 006a48b5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13971: 0069ea75 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13972: 006a48bd 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13973: 0098f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 13974: 00462f7d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13975: 009c698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ 13976: 00497cd5 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbl │ │ │ │ - 13977: 006aec89 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 13978: 00666fc1 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13979: 005705b9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13977: 006aec91 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 13978: 00666fc9 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13979: 005705c1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13980: 0099b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13981: 008e5450 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_ph_w │ │ │ │ 13982: 00998f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13983: 0051b295 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 13983: 0051b29d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 13984: 004487dd 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13985: 009c6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13986: 00999524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13987: 0061ba45 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13987: 0061ba4d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 13988: 00497ce5 18 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbr │ │ │ │ 13989: 00468805 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 13990: 005ce1ed 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13991: 00654b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13990: 005ce1f5 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13991: 00654b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13992: 009c531a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 13993: 0046d735 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13994: 008df398 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13995: 00644e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13996: 005a568d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13995: 00644e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13996: 005a5695 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13997: 009c585c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13998: 009c56ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 13999: 0047fe01 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14000: 0026e6c5 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14001: 00991734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 14002: 0053edf9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14003: 0061b9c1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14002: 0053ee01 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14003: 0061b9c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14004: 004150e5 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14005: 009c5b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14006: 009c6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14007: 009c6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14008: 0066b8a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14008: 0066b8a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14009: 008a24ac 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14010: 0099a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14011: 005f59e1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14012: 00676a6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14011: 005f59e9 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14012: 00676a75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14013: 004a0f09 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_le │ │ │ │ 14014: 00991494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14015: 00989e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14016: 00361731 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14017: 0099c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14018: 008d4a50 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14019: 00563191 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14019: 00563199 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14020: 009c5e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14021: 0099cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14022: 0033a5ad 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14023: 009c585e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14024: 008fa81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_b │ │ │ │ 14025: 0098dc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14026: 00361745 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ @@ -14034,149 +14034,149 @@ │ │ │ │ 14030: 003e6495 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14031: 0098bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14032: 008fa798 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_h │ │ │ │ 14033: 009949bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14034: 00996a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14035: 0098a03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14036: 009c6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14037: 0061208d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14037: 00612095 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14038: 002910a9 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14039: 004a0bf5 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_lt │ │ │ │ 14040: 0040e261 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14041: 003e1629 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14042: 0048dcc1 12 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeopt │ │ │ │ 14043: 008dbbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14044: 0098d21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14045: 00689a09 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14046: 00603c75 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14047: 00541415 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14045: 00689a11 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14046: 00603c7d 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14047: 0054141d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14048: 0099f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14049: 0069d0ed 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14050: 0059ea11 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14049: 0069d0f5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14050: 0059ea19 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14051: 00471135 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14052: 00668455 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14052: 0066845d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14053: 008fa714 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_w │ │ │ │ 14054: 004be9b9 320 FUNC GLOBAL DEFAULT 12 helper_msa_addvi_df │ │ │ │ - 14055: 007f9b54 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14056: 0065cf11 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14055: 007f9b64 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14056: 0065cf19 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14057: 009c5ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14058: 009c6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14059: 009c70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14060: 00995330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14061: 002822bd 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14062: 008dd7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14063: 009c669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14064: 00998314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14065: 009c55aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14066: 002946c9 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14067: 00546fa1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14068: 007e7f00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14067: 00546fa9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14068: 007e7f10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14069: 009c6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14070: 00419251 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14071: 0053fef9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14071: 0053ff01 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14072: 00995dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14073: 009c670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14074: 006512f9 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14074: 00651301 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14075: 00400071 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14076: 0098a20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14077: 008a2d10 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14078: 00645665 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14078: 0064566d 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14079: 0099f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14080: 004878cd 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14081: 0099791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14082: 0054dd61 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14082: 0054dd69 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14083: 003c5b99 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14084: 0066f90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14084: 0066f915 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14085: 009c5992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14086: 008d4844 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14087: 009c656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14088: 0058be95 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14088: 0058be9d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14089: 009c5dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14090: 009990c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14091: 009c7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14092: 009c501e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14093: 00997adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14094: 00603d9d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14094: 00603da5 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14095: 009c5e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14096: 00993150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14097: 00695699 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14097: 006956a1 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14098: 0029a111 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14099: 009c73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14100: 009c74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14101: 003d61a5 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14102: 006a7519 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14102: 006a7521 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14103: 009c6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14104: 008ddef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14105: 009c5d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14106: 009c6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14107: 0099dc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14108: 006a70e9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14108: 006a70f1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14109: 002e2d25 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14110: 0033471d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14111: 006a7261 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14112: 0054e3bd 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14111: 006a7269 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14112: 0054e3c5 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14113: 0098c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14114: 0058dca5 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14114: 0058dcad 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14115: 00993650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14116: 009c5ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14117: 0048c34d 240 FUNC GLOBAL DEFAULT 12 cpu_mips_get_count │ │ │ │ 14118: 00998334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14119: 003d45cd 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14120: 009a0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14121: 0098a12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14122: 0064ec15 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14122: 0064ec1d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14123: 00261d41 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14124: 0081eb64 60732 OBJECT GLOBAL DEFAULT 21 mips_builtin_opcodes │ │ │ │ 14125: 00995e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14126: 0098d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14127: 00440539 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14128: 009c5ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14129: 0069b78d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14130: 00639c7d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14129: 0069b795 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14130: 00639c85 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ 14131: 008fe80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_b │ │ │ │ - 14132: 0061b29d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14132: 0061b2a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14133: 0099e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14134: 00398729 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14135: 003f2ae9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14136: 006811d9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14137: 00611ed5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14136: 006811e1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14137: 00611edd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14138: 009998e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14139: 008fe680 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_d │ │ │ │ 14140: 002f1da9 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14141: 00522fe5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14141: 00522fed 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14142: 0099b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14143: 009c6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14144: 009c6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14145: 008e7028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_performance0 │ │ │ │ 14146: 003d46d1 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14147: 0099584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14148: 008fe788 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_h │ │ │ │ 14149: 0099e828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14150: 003f29ed 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14151: 005240a9 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14151: 005240b1 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14152: 003d4421 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14153: 00991b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14154: 009c610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14155: 0098dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14156: 00684b45 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14157: 0078bfcc 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14156: 00684b4d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14157: 0078bfdc 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14158: 0099ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14159: 0046dc85 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14160: 008a36e0 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14161: 009c5562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14162: 009c71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14163: 0042c34d 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14164: 009c6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14165: 009c5cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14166: 00352695 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14167: 009c5824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14168: 009a0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14169: 008fe704 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_w │ │ │ │ 14170: 009c51be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14171: 0053ff39 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14171: 0053ff41 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14172: 0026ca3d 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14173: 00258229 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14174: 0048bd9d 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14175: 009c59f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14176: 0048a0c5 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14177: 009c62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14178: 008e14e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rddsp │ │ │ │ @@ -14186,302 +14186,302 @@ │ │ │ │ 14182: 009c6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14183: 00339f35 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14184: 0048ee99 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchhi │ │ │ │ 14185: 009c50c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14186: 009c623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14187: 0099c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14188: 003ec2c5 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14189: 006ad9ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14189: 006ad9b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14190: 0099f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14191: 003773f1 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14192: 008a239c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14193: 0040004d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14194: 0098fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14195: 009c728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14196: 009993b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14197: 0027e539 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14198: 00662acd 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14198: 00662ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14199: 00258291 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14200: 006abd81 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14200: 006abd89 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14201: 009c6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14202: 009c72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14203: 009c63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14204: 003f38f1 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14205: 0063a81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14205: 0063a825 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14206: 009c5056 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14207: 009c5182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14208: 00690391 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14208: 00690399 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14209: 009c7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14210: 0099d41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14211: 009c6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14212: 009a3774 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14213: 00258cc1 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14214: 00998f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14215: 0062c6e1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14216: 00667529 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14215: 0062c6e9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14216: 00667531 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14217: 00995f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14218: 009c6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14219: 0054e439 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14220: 005f58bd 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14219: 0054e441 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14220: 005f58c5 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14221: 009c5a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14222: 005786f9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14222: 00578701 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14223: 009c7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14224: 0048ee39 34 FUNC GLOBAL DEFAULT 12 helper_mthc0_maar │ │ │ │ 14225: 009993a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14226: 009c6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14227: 009c6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14228: 0024fbd5 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14229: 00628459 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14229: 00628461 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14230: 0099d3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14231: 009c5728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14232: 00685445 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14232: 0068544d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14233: 009c6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14234: 009c489c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14235: 006706f5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14235: 006706fd 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14236: 002e39ed 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14237: 0078bfc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14237: 0078bfd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14238: 00456b4d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14239: 0098edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14240: 0099f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14241: 002b38c1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14242: 009c65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14243: 002e5f45 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14244: 009c7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14245: 00263479 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14246: 00226e19 6 FUNC GLOBAL DEFAULT 12 print_insn_little_mips │ │ │ │ 14247: 00442925 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14248: 0040253d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14249: 00998a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 14250: 0065dbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14250: 0065dbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14251: 0098d86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14252: 006abd8d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14253: 005be469 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14254: 006491bd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14252: 006abd95 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14253: 005be471 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14254: 006491c5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14255: 00992ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 14256: 006627f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14257: 0067a231 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14256: 006627fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14257: 0067a239 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14258: 009c6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14259: 0099b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14260: 009c60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14261: 0046e8e1 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14262: 0063dea5 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14262: 0063dead 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14263: 004c4951 2672 FUNC GLOBAL DEFAULT 12 helper_msa_msub_q_df │ │ │ │ 14264: 0048af15 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14265: 00999e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14266: 00998194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14267: 006ab3b9 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14267: 006ab3c1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14268: 009c5a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14269: 002e9629 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14270: 009957dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14271: 0043ef81 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14272: 00990f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14273: 009c6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14274: 009c6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14275: 003c4f85 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14276: 004a121d 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_f │ │ │ │ - 14277: 005454ed 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14277: 005454f5 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14278: 009c5c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_LEDS_DSTATE │ │ │ │ 14279: 009c67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14280: 009894b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14281: 0099ce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14282: 0099514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14283: 009c70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14284: 0099e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14285: 00619889 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14285: 00619891 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14286: 009c5d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14287: 0098fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14288: 0069b2d5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14289: 0052d651 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14288: 0069b2dd 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14289: 0052d659 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14290: 00256579 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14291: 004196b5 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14292: 004839c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14293: 009c7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14294: 0098a11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14295: 006610a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14295: 006610b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14296: 009c5f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14297: 009c5e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14298: 0042d631 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14299: 00263cb5 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14300: 0053ffb9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14300: 0053ffc1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14301: 009c6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14302: 005455a1 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14303: 0062116d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14302: 005455a9 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14303: 00621175 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14304: 002720dd 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14305: 0026ccb1 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14306: 00993030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14307: 00459cd1 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14308: 009c6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14309: 0066c5e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14309: 0066c5e9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14310: 009c6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14311: 009c63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14312: 008e52c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_qb_ph │ │ │ │ 14313: 009c5282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14314: 0053e2f9 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14314: 0053e301 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14315: 009904e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 14316: 0060d49d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14317: 005581a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14316: 0060d4a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14317: 005581ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14318: 0098b170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14319: 003dd2a5 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14320: 00399009 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14321: 009c5242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14322: 005353cd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14323: 00694b21 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14322: 005353d5 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14323: 00694b29 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14324: 009c718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14325: 0099ae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14326: 00577205 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14326: 0057720d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14327: 0098f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14328: 00999044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14329: 0099cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14330: 00998d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14331: 00556d81 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14331: 00556d89 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14332: 009c675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14333: 00999b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14334: 0054df95 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14334: 0054df9d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14335: 008e87e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschedule │ │ │ │ 14336: 0099c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14337: 0026da61 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14338: 009c4eec 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14339: 004a05a9 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_sf │ │ │ │ - 14340: 0054e479 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14341: 006884d5 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14340: 0054e481 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14341: 006884dd 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14342: 0043a97d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14343: 008f39c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshi │ │ │ │ 14344: 009968c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14345: 009c6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14346: 0068e0ed 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14346: 0068e0f5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14347: 008ecae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngle │ │ │ │ - 14348: 0060e551 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14348: 0060e559 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14349: 003d69a9 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14350: 009c58c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14351: 002b39dd 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14352: 009c5ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14353: 004bc51d 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_b │ │ │ │ 14354: 004bc69d 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_d │ │ │ │ - 14355: 005bb5e9 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14356: 0057890d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14355: 005bb5f1 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14356: 00578915 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14357: 004bc5dd 132 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_h │ │ │ │ 14358: 009c6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14359: 0045a395 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14360: 0033f25d 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14361: 0040ecad 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ 14362: 0048ee85 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchlo │ │ │ │ - 14363: 0062bcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14363: 0062bcd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14364: 009c5716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14365: 00993920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14366: 0098a698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14367: 0098c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14368: 009c6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14369: 003e2581 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 14370: 005737b1 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14370: 005737b9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14371: 00485b7d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14372: 0049f865 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_f │ │ │ │ 14373: 004bc661 58 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_w │ │ │ │ - 14374: 0055d811 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14374: 0055d819 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14375: 0099f6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14376: 00991d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14377: 00638ac1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14378: 0055df01 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14377: 00638ac9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14378: 0055df09 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14379: 0043a8e1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14380: 009c575a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14381: 003b24ad 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14382: 008e1d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_sa_l_w │ │ │ │ - 14383: 0059da25 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14384: 00694ec1 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14383: 0059da2d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14384: 00694ec9 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14385: 008a2284 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14386: 008a3518 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14387: 00991834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14388: 0098cb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14389: 007cd690 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14389: 007cd6a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14390: 00997058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14391: 005c28c9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14391: 005c28d1 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14392: 009c6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14393: 0064ce45 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 14394: 007f9af0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14395: 007cd68c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14393: 0064ce4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14394: 007f9b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14395: 007cd69c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14396: 009953e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14397: 0053eb25 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14398: 00692f19 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14399: 0060e6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14397: 0053eb2d 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14398: 00692f21 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14399: 0060e6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14400: 009c5f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14401: 00598115 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14401: 0059811d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14402: 009c74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14403: 009c53a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14404: 006843a5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14404: 006843ad 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14405: 004a858d 124 FUNC GLOBAL DEFAULT 12 helper_pasubub │ │ │ │ 14406: 009c50a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14407: 008d9224 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14408: 009a0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14409: 009b5430 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14410: 009c63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14411: 003d48dd 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14412: 00571fb5 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14412: 00571fbd 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14413: 009c67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14414: 004859a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14415: 003c0f15 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14416: 0098c114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14417: 009c71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14418: 008dd10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14419: 00989424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14420: 00991464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14421: 009935f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14422: 0045738d 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14423: 009893d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14424: 0054d3e5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14424: 0054d3ed 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14425: 00488f69 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14426: 009c57c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14427: 0098fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14428: 009c579c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14429: 003e8e9d 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14430: 009c5e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14431: 009947ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14432: 0063a9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14432: 0063aa05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14433: 009931b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14434: 00661f11 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14434: 00661f19 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14435: 008db954 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14436: 0098e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14437: 0099ac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14438: 009949ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14439: 0068f3e5 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14439: 0068f3ed 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14440: 009c6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14441: 009c54d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14442: 009c604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14443: 008eb438 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_nge │ │ │ │ 14444: 009c735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14445: 0049fa1d 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_un │ │ │ │ 14446: 002f8b7d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14447: 009c6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14448: 00480ae9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14449: 0099d34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14450: 007ac7f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14450: 007ac808 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14451: 002c2285 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14452: 009c51da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14453: 008eb330 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngl │ │ │ │ 14454: 0043a7fd 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14455: 00669919 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14455: 00669921 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14456: 004c6f59 208 FUNC GLOBAL DEFAULT 12 helper_msa_insve_df │ │ │ │ 14457: 00996458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14458: 0065fb2d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14458: 0065fb35 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14459: 0043ee09 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14460: 009041fc 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14461: 0099e4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14462: 009c5498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14463: 0099bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14464: 00994f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14465: 008eb540 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngt │ │ │ │ 14466: 009c676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14467: 00298171 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 14468: 0045554d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14469: 0060bb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14469: 0060bb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14470: 0022502d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14471: 002583e9 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ 14472: 008f3c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_maccu │ │ │ │ - 14473: 0063d681 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14474: 0065dfad 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14475: 0069ba41 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14476: 0054e5b5 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14473: 0063d689 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14474: 0065dfb5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14475: 0069ba49 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14476: 0054e5bd 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14477: 009983e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14478: 00489739 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14479: 009c6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14480: 0099dc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14481: 00451201 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14482: 009a0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14483: 00340ac9 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ @@ -14492,237 +14492,237 @@ │ │ │ │ 14488: 00498305 82 FUNC GLOBAL DEFAULT 12 helper_mul_ph │ │ │ │ 14489: 0099a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14490: 00996928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14491: 00996448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14492: 008dbc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14493: 009a0f48 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14494: 009c6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14495: 00661fad 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 14496: 005d3091 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14497: 005324b9 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14498: 0054fd01 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14499: 0055504d 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14495: 00661fb5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14496: 005d3099 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14497: 005324c1 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14498: 0054fd09 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14499: 00555055 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14500: 00991c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14501: 008f7384 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_df │ │ │ │ 14502: 004997f9 146 FUNC GLOBAL DEFAULT 12 helper_shilo │ │ │ │ 14503: 002e6519 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14504: 0084ba80 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14505: 003345b1 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14506: 009c641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14507: 0025f22d 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14508: 00897f94 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14509: 00340bcd 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14510: 008dd844 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14511: 008a1d5c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14512: 0045710d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14513: 009c654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 14514: 006917c9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14514: 006917d1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14515: 008a22c8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14516: 0063ba39 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14516: 0063ba41 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14517: 009c6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14518: 0049ccd9 184 FUNC GLOBAL DEFAULT 12 helper_float_recip_d │ │ │ │ 14519: 009c653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14520: 009c5560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14521: 009c6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14522: 009c6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14523: 00584839 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14523: 00584841 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14524: 009c5e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14525: 009c544c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14526: 0063eda1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14527: 00527f25 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14526: 0063eda9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14527: 00527f2d 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14528: 008e3878 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_ph │ │ │ │ 14529: 004624dd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14530: 009c55f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ - 14531: 00691a0d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14531: 00691a15 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14532: 009c5400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14533: 009c7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14534: 0043dff9 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14535: 00698435 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14535: 0069843d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14536: 0028151d 58 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14537: 0098dd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14538: 0064a181 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14538: 0064a189 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14539: 009980f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ 14540: 0049cd91 180 FUNC GLOBAL DEFAULT 12 helper_float_recip_s │ │ │ │ - 14541: 005cfbed 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14541: 005cfbf5 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14542: 00990644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14543: 00541479 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14543: 00541481 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14544: 0099d2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14545: 0099f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14546: 0033a309 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14547: 0039f1fd 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14548: 008dc5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14549: 0098b9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14550: 009c717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14551: 004834bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14552: 008f937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_b │ │ │ │ 14553: 009c5966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14554: 00996888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14555: 0099e51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14556: 008f91f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_d │ │ │ │ - 14557: 006ab4f1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14557: 006ab4f9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14558: 0098a18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14559: 0055de11 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14560: 005a0905 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14559: 0055de19 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14560: 005a090d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14561: 0045c3e1 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14562: 009c5734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14563: 008f92f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_h │ │ │ │ 14564: 008ddf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14565: 009c5ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14566: 00683491 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14566: 00683499 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14567: 009c6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14568: 00992890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14569: 009950ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14570: 003e0375 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14571: 0065bc49 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14572: 006a70d9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14573: 006737a9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14571: 0065bc51 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14572: 006a70e1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14573: 006737b1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14574: 003dfd45 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14575: 0053edb1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14575: 0053edb9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14576: 0098d24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14577: 008ef3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 14578: 008e1670 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_qb │ │ │ │ 14579: 0084d130 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14580: 009c70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14581: 00993760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14582: 00995468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14583: 0098e75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14584: 0024e56d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14585: 0098bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ 14586: 008f9274 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_w │ │ │ │ - 14587: 00618a19 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14587: 00618a21 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14588: 009c6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14589: 006360c9 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14589: 006360d1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14590: 004084e5 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14591: 009c63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14592: 009c5f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14593: 0098d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14594: 0061c099 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14594: 0061c0a1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14595: 003388bd 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14596: 0043ec79 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14597: 00989e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14598: 00251bed 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14599: 0088f140 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14600: 008ef320 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 14601: 0098c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14602: 00989cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14603: 005741c1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14603: 005741c9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14604: 009c6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14605: 0098ddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 14606: 00261839 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 14607: 00458959 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14608: 00260ec9 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14609: 0099d51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14610: 0025f385 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14611: 009c7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14612: 004887b1 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14613: 00991504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14614: 0099da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14615: 008ea754 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinv │ │ │ │ 14616: 009c614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14617: 009c714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14618: 0064628d 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14619: 005cd669 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14618: 00646295 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14619: 005cd671 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14620: 00991234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 14621: 004816e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 14622: 00461ca9 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14623: 009c5c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14624: 005f414d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14624: 005f4155 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14625: 00408bb9 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14626: 0058d775 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14626: 0058d77d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14627: 002c1541 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14628: 00338719 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14629: 009c6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14630: 0033f0a5 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 14631: 004819fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14632: 0098af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14633: 005353d1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14633: 005353d9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14634: 004bf661 372 FUNC GLOBAL DEFAULT 12 helper_msa_mini_s_df │ │ │ │ 14635: 008a2fd0 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14636: 0099a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14637: 00612351 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14637: 00612359 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 14638: 00457225 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14639: 009c647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14640: 009c5d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14641: 009c753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14642: 0037df19 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14643: 005a0949 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14644: 005e51a5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14645: 0063fa39 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14643: 005a0951 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14644: 005e51ad 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14645: 0063fa41 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14646: 009020e8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14647: 009c6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14648: 00991704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14649: 009c623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14650: 009c67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14651: 003af95d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14652: 0099bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14653: 0055d825 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14653: 0055d82d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14654: 0098931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14655: 003f393d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14656: 009c55a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14657: 0098a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14658: 002bbd9d 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14659: 0062bc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14659: 0062bc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14660: 0099c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14661: 009c530e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14662: 00998ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14663: 00340225 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14664: 0045bd2d 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14665: 004977dd 48 FUNC GLOBAL DEFAULT 12 helper_subq_s_w │ │ │ │ - 14666: 006736dd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14666: 006736e5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14667: 0098e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14668: 0098de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 14669: 00484ced 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14670: 009c72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14671: 008def78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14672: 00541fd5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14672: 00541fdd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14673: 0098aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14674: 0041a3dd 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14675: 002be89d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14676: 00597371 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14676: 00597379 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14677: 009c7a26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14678: 009c63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14679: 00580339 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14679: 00580341 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14680: 009c520a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14681: 0098a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14682: 00492569 836 FUNC GLOBAL DEFAULT 12 mips_semihosting │ │ │ │ 14683: 009c5dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14684: 0099e40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14685: 002b88bd 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14686: 0033b2f1 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 14687: 009c6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14688: 009c6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14689: 0065e661 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14689: 0065e669 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14690: 009901d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14691: 0063a27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14691: 0063a285 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14692: 009c5068 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14693: 0048ab61 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14694: 00268dc5 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14695: 005424d1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14695: 005424d9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14696: 009c729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14697: 009c71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14698: 0099b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14699: 009c5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14700: 009c56c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 14701: 003e98e9 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 14702: 009896b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14703: 009c6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 14704: 005fc395 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14704: 005fc39d 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14705: 009c6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14706: 009a051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14707: 00992f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14708: 0099f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14709: 009c5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14710: 009c74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14711: 009907c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14712: 00998ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14713: 0099460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14714: 003005dd 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14715: 00341795 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14716: 00253091 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14717: 006702a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14717: 006702b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14718: 008f451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffql_df │ │ │ │ 14719: 009c6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14720: 009c73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14721: 0027d7a9 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14722: 00251cb9 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14723: 009c71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14724: 009c6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -14734,29 +14734,29 @@ │ │ │ │ 14730: 004630b1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14731: 009968d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14732: 00999ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14733: 00996c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14734: 009c66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14735: 009c5096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14736: 00261d21 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 14737: 006640a9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 14737: 006640b1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 14738: 008dfce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14739: 009c525c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14740: 009904f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14741: 003cb2b1 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14742: 0061e871 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14742: 0061e879 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14743: 00993690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14744: 009c5590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14745: 009a0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14746: 00312189 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14747: 002822a9 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14748: 00992740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14749: 002b8549 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14750: 0060cd01 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14751: 0069dc99 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14750: 0060cd09 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14751: 0069dca1 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 14752: 00455a25 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14753: 009c6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14754: 00311f4d 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14755: 009c60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14756: 00992c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 14757: 0045c279 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14758: 0098d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ @@ -14764,169 +14764,169 @@ │ │ │ │ 14760: 0099a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14761: 009c5e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14762: 008e9bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpeconf0 │ │ │ │ 14763: 008ff04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_b │ │ │ │ 14764: 00263f8d 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14765: 008feec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_d │ │ │ │ 14766: 009c60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14767: 0061e9d5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14767: 0061e9dd 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14768: 009c6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14769: 00673885 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14770: 00551475 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14769: 0067388d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14770: 0055147d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14771: 0099dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14772: 0048aead 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14773: 008fefc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_h │ │ │ │ 14774: 00998cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14775: 0060f5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14775: 0060f5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14776: 00993ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14777: 009c6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14778: 00991ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14779: 005415fd 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 14780: 00657041 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14779: 00541605 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14780: 00657049 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14781: 0098eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14782: 009c6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14783: 009a39c8 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14784: 0099a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14785: 0068fadd 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14786: 006079bd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14787: 0059e9a1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14785: 0068fae5 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14786: 006079c5 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14787: 0059e9a9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 14788: 003dccd1 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14789: 00633351 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14789: 00633359 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14790: 00254781 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14791: 009bc889 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 14792: 006a341d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14792: 006a3425 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14793: 008fef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_w │ │ │ │ 14794: 0099d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 14795: 0099b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14796: 003b01ed 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14797: 00473e1d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14798: 009c7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14799: 0048e311 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschefback │ │ │ │ 14800: 009c5d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14801: 00295a85 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14802: 0084c5dc 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 14803: 006848bd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14803: 006848c5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14804: 009c506f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14805: 00425775 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14806: 00999a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14807: 00655dc1 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14807: 00655dc9 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14808: 00989eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14809: 00412671 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14810: 003c02b9 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14811: 0099a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14812: 009c6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14813: 0099b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14814: 00996ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14815: 00684b19 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14815: 00684b21 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14816: 009c5080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14817: 009c5edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ 14818: 008f5938 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftq_df │ │ │ │ - 14819: 0060fbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14819: 0060fbd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14820: 0042252d 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14821: 0060bcd1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14821: 0060bcd9 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14822: 0033370d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 14823: 0045ceb9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14824: 005739fd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14824: 00573a05 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14825: 009c7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14826: 00251585 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14827: 009c50b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14828: 0052b949 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14829: 0054d7d1 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14828: 0052b951 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14829: 0054d7d9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14830: 00377505 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14831: 003773a9 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14832: 00644e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14833: 005819e1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14834: 0068dbb1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14832: 00644e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14833: 005819e9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14834: 0068dbb9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14835: 0098c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14836: 00992b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 14837: 0056ab41 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14838: 00636185 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14839: 0059794d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14837: 0056ab49 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14838: 0063618d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14839: 00597955 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14840: 0099f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14841: 003cb9e9 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14842: 003aeec9 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14843: 0099bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14844: 0055e8a5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14844: 0055e8ad 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14845: 0041f15d 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14846: 008e05a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14847: 008ec95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ole │ │ │ │ 14848: 009c6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14849: 00990e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14850: 009c6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14851: 009c5d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14852: 006a5921 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14852: 006a5929 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14853: 002567d5 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14854: 008a251c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14855: 009c7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14856: 00996b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14857: 009c6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14858: 006af385 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 14858: 006af38d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 14859: 00455aa1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14860: 0059e589 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14860: 0059e591 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14861: 009a3778 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14862: 0099ca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14863: 009c5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14864: 0062c391 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14865: 005af941 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14866: 0069f5e1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14864: 0062c399 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14865: 005af949 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14866: 0069f5e9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14867: 0099bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14868: 00989d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 14869: 008ec854 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_olt │ │ │ │ 14870: 004b84e1 326 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_b │ │ │ │ - 14871: 00646619 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14872: 0066fdf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14871: 00646621 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14872: 0066fe01 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14873: 008db9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14874: 009c67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14875: 005a0f8d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14875: 005a0f95 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14876: 004b8729 110 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_d │ │ │ │ - 14877: 0068eab1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14877: 0068eab9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14878: 00996be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14879: 009a0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14880: 003f4281 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14881: 004b8629 158 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_h │ │ │ │ 14882: 009c6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14883: 008dfc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14884: 009c658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14885: 0047411d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14886: 0066a7b5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 14887: 006481ed 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14886: 0066a7bd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14887: 006481f5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14888: 002b51a1 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14889: 009c6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 14890: 0065f2e5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14890: 0065f2ed 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14891: 008d9ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14892: 00990334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14893: 003d402d 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14894: 00293d9d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14895: 00458fed 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14896: 0064f18d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14896: 0064f195 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 14897: 002831cd 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14898: 009c6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 14899: 004b86c9 96 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_w │ │ │ │ - 14900: 0066f2e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14900: 0066f2f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14901: 009c5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14902: 009c6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 14903: 00680125 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14904: 00594b15 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14905: 006074a1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14903: 0068012d 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14904: 00594b1d 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14905: 006074a9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14906: 003d4445 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14907: 009c542e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14908: 00291929 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14909: 009c5cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14910: 0099464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14911: 009c6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14912: 002f1175 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14913: 009c5334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14914: 0063b61d 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14914: 0063b625 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14915: 00333849 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14916: 009c504f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14917: 00994180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14918: 0099ad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14919: 0098f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14920: 00595749 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14921: 00520281 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14920: 00595751 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14921: 00520289 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14922: 009c5160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14923: 0048965d 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14924: 00293345 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 14925: 0045527d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14926: 0099566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14927: 0025163d 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14928: 00337c99 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -14938,57 +14938,57 @@ │ │ │ │ 14934: 008e4d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_ph │ │ │ │ 14935: 004baec1 1352 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_b │ │ │ │ 14936: 009905d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14937: 0099f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14938: 008907d8 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14939: 00283069 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14940: 004bb849 234 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_d │ │ │ │ - 14941: 00684c41 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14941: 00684c49 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 14942: 0048dcfd 102 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcstatus │ │ │ │ - 14943: 0065dd01 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14944: 0061d2fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14943: 0065dd09 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14944: 0061d305 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14945: 009c690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14946: 0049f7a1 196 FUNC GLOBAL DEFAULT 12 helper_float_msubf_d │ │ │ │ 14947: 0099a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14948: 004bb409 734 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_h │ │ │ │ 14949: 0099f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14950: 002939f9 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 14951: 003e7591 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14952: 009c5a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14953: 00996c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14954: 0098b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14955: 0068819d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14955: 006881a5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14956: 009c5276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14957: 009c72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14958: 0099c74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14959: 00998a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14960: 0051f705 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14960: 0051f70d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14961: 004a249d 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_seq │ │ │ │ 14962: 0049f6f1 176 FUNC GLOBAL DEFAULT 12 helper_float_msubf_s │ │ │ │ 14963: 004bb6e9 350 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_w │ │ │ │ 14964: 009c680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14965: 003c1261 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14966: 006167c1 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14966: 006167c9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14967: 0098db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14968: 009c63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 14969: 009c6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14970: 00414b4d 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14971: 00675eb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14971: 00675ebd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14972: 0088f4cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14973: 0098e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14974: 006309f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14975: 006b016d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14976: 00670abd 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14977: 0061f285 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14974: 006309f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14975: 006b0175 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14976: 00670ac5 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14977: 0061f28d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14978: 009c72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14979: 0099dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14980: 0099ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14981: 005f42d1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14981: 005f42d9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14982: 008d9a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 14983: 0060f5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14983: 0060f5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14984: 008d0218 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14985: 009c63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14986: 0099754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14987: 009c679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14988: 002428f1 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14989: 0089fdf8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14990: 009c63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -14996,772 +14996,772 @@ │ │ │ │ 14992: 0099e41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 14993: 003e1871 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14994: 008e0394 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14995: 009c6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14996: 0098e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 14997: 003e2661 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 14998: 008dc638 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 14999: 0066b491 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14999: 0066b499 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15000: 009c7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15001: 003dd10d 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15002: 00422845 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15003: 009c643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15004: 00432fb5 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15005: 009c520c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15006: 00579d3d 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15006: 00579d45 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15007: 00489bf1 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15008: 009c5f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15009: 009a02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15010: 00584819 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15010: 00584821 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15011: 00993160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15012: 009c5d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15013: 00666a01 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15013: 00666a09 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15014: 009c556c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15015: 00458da5 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15016: 0078b8f8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15016: 0078b908 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15017: 0089fd50 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15018: 0024ed6d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15019: 004d97a9 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ - 15020: 00529f79 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15019: 004d97b1 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ + 15020: 00529f81 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15021: 00996b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15022: 009c71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_C0_DSTATE │ │ │ │ - 15023: 0064bc69 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15023: 0064bc71 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15024: 003ef545 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15025: 0099cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15026: 0055fdb5 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15026: 0055fdbd 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15027: 009c57e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15028: 003d6a61 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15029: 003e6751 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15030: 0062d435 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15031: 0063bed9 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15030: 0062d43d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15031: 0063bee1 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15032: 0099e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15033: 003afd41 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15034: 0057fb75 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15034: 0057fb7d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15035: 009c7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15036: 00474431 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15037: 009c71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15038: 009c686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15039: 00612509 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15040: 0064be65 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15039: 00612511 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15040: 0064be6d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15041: 0099fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15042: 009c74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15043: 006312bd 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15043: 006312c5 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ 15044: 004b5a81 494 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_b │ │ │ │ - 15045: 00636e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15045: 00636e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15046: 00425cc5 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15047: 009c4d96 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15048: 004b5df9 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_d │ │ │ │ 15049: 00398b3d 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15050: 00694b19 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15051: 005e58e1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15050: 00694b21 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15051: 005e58e9 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15052: 0098a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15053: 005cf5d1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15054: 00584849 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15053: 005cf5d9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15054: 00584851 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15055: 004b5c71 258 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_h │ │ │ │ 15056: 0035f091 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15057: 004b4715 140 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_d │ │ │ │ 15058: 00994cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15059: 0066b365 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15060: 00656e09 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15059: 0066b36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15060: 00656e11 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15061: 008a28e0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15062: 009c6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15063: 0042a5ad 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15064: 0068b119 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15064: 0068b121 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15065: 004b44fd 398 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_h │ │ │ │ - 15066: 006a0ef1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15066: 006a0ef9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 15067: 0049f1a5 188 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_d │ │ │ │ - 15068: 0063944d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15068: 00639455 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15069: 009c6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15070: 009c7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15071: 003740dd 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15072: 009c6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15073: 00552a0d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15074: 0068fd8d 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15073: 00552a15 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15074: 0068fd95 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15075: 009934f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15076: 00333995 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15077: 0098cbd8 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15078: 0048d9b1 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpecontrol │ │ │ │ 15079: 008f2ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_ccres │ │ │ │ 15080: 009c5766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15081: 009c66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15082: 004583bd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15083: 009c5722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15084: 009c6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15085: 002516f1 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15086: 005558a9 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15086: 005558b1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15087: 004b5d75 130 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_w │ │ │ │ 15088: 00484b21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15089: 009993f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15090: 0042220d 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15091: 0098ab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15092: 0062e661 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15092: 0062e669 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15093: 0099ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15094: 00996568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15095: 003743a5 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ 15096: 008f2ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_synci_step │ │ │ │ 15097: 004b468d 136 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_w │ │ │ │ - 15098: 0060839d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15099: 007cd670 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15098: 006083a5 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15099: 007cd680 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ 15100: 0049f261 186 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_s │ │ │ │ - 15101: 00576d19 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15102: 0054d571 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15101: 00576d21 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15102: 0054d579 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15103: 00989554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ 15104: 004b6925 494 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_b │ │ │ │ - 15105: 006819b1 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15106: 00685dfd 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15107: 00647ecd 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15105: 006819b9 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15106: 00685e05 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15107: 00647ed5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15108: 009c61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15109: 004b6c9d 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_d │ │ │ │ 15110: 00292d05 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15111: 0061aaf5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15112: 0060ea01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15111: 0061aafd 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15112: 0060ea09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15113: 009c5e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15114: 00551165 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15115: 0054d8c5 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15114: 0055116d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15115: 0054d8cd 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15116: 008fc1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_b │ │ │ │ 15117: 0048e875 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_compare │ │ │ │ 15118: 0099763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15119: 008fc058 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_d │ │ │ │ 15120: 009c62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15121: 00589955 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15121: 0058995d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15122: 004b6b15 260 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_h │ │ │ │ 15123: 002c0d99 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15124: 00549785 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15124: 0054978d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15125: 009939c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15126: 009c5f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15127: 0099c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15128: 009c67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15129: 009c6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15130: 0098f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15131: 009c64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15132: 009c7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15133: 00432e21 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15134: 008fc160 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_h │ │ │ │ 15135: 009905c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15136: 00582efd 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15136: 00582f05 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15137: 009c703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15138: 0098de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15139: 006884cd 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15140: 0069fab1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15139: 006884d5 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15140: 0069fab9 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15141: 00484971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15142: 004b6c19 130 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_w │ │ │ │ 15143: 009c69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15144: 008dd190 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15145: 009c721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15146: 008fc0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_w │ │ │ │ 15147: 009c6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15148: 0099d67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15149: 0046f389 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15150: 005c3ee1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15150: 005c3ee9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15151: 0099b65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15152: 009a0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15153: 00421c51 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15154: 007e7f30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15154: 007e7f40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15155: 008deffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15156: 0040e0c1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15157: 0099aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15158: 0049d431 186 FUNC GLOBAL DEFAULT 12 helper_float_rint_d │ │ │ │ 15159: 008fbbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_b │ │ │ │ 15160: 008d99e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15161: 0069f5cd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15161: 0069f5d5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15162: 008fba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_d │ │ │ │ 15163: 009c6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15164: 00482b5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ - 15165: 004d9309 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ + 15165: 004d9311 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ 15166: 009929b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15167: 009c595a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15168: 008fbb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_h │ │ │ │ 15169: 009c7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15170: 0098b110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15171: 00441a2d 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15172: 0098d2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15173: 0099c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15174: 004085e1 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15175: 0099caec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15176: 0068f29d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15176: 0068f2a5 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15177: 009c5b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15178: 0049d4ed 178 FUNC GLOBAL DEFAULT 12 helper_float_rint_s │ │ │ │ - 15179: 0069a785 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15180: 0063ae41 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15179: 0069a78d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15180: 0063ae49 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15181: 003d5875 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15182: 00630b35 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15182: 00630b3d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15183: 003a2505 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15184: 0099ea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15185: 00631c51 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15185: 00631c59 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15186: 0099ed74 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15187: 008c3a40 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15188: 009c60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15189: 008d06cc 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15190: 00990204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15191: 008fbaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_w │ │ │ │ 15192: 009c68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15193: 0098cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15194: 0099c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15195: 009c7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15196: 00580cd9 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15196: 00580ce1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15197: 009c6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15198: 00991f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15199: 008e47f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbla │ │ │ │ - 15200: 0059541d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15200: 00595425 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15201: 009c7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15202: 0025c4ed 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15203: 00994bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15204: 0099dcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15205: 009c5c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15206: 00224dc9 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15207: 0069f955 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15208: 00689961 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15207: 0069f95d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15208: 00689969 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15209: 009c5968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15210: 006171f5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15210: 006171fd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15211: 0098ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15212: 009940e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15213: 00989f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15214: 0049e985 184 FUNC GLOBAL DEFAULT 12 helper_float_maxa_d │ │ │ │ 15215: 009c73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15216: 00612d61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15216: 00612d69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15217: 00224c41 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15218: 0067235d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15218: 00672365 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15219: 009c5466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15220: 0062e8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15220: 0062e8ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15221: 0042c055 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15222: 009c5480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15223: 00462675 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15224: 0032ecb1 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ 15225: 0049e8d1 180 FUNC GLOBAL DEFAULT 12 helper_float_maxa_s │ │ │ │ - 15226: 00654845 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15226: 0065484d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15227: 0031b229 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15228: 0036174d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15229: 003d3201 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15230: 009c5a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15231: 003ec615 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15232: 009c5170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15233: 009c50de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15234: 0099ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15235: 0098ea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15236: 00422489 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15237: 0042c92d 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15238: 0065ad05 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15238: 0065ad0d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15239: 009919b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15240: 0098f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15241: 0026e1e1 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15242: 009c7b00 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15243: 0099f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15244: 0098ff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15245: 00687b29 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15245: 00687b31 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15246: 008f5ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsult_df │ │ │ │ 15247: 00991a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15248: 009927e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15249: 008dd8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15250: 009a3794 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15251: 0053246d 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15251: 00532475 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15252: 0098a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15253: 0089f920 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15254: 0061fd51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15254: 0061fd59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15255: 004be721 50 FUNC GLOBAL DEFAULT 12 helper_msa_ori_b │ │ │ │ 15256: 00998c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15257: 003e1879 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15258: 0098eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15259: 0060e3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15260: 006463dd 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15261: 0060ba61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15262: 0060ca21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15259: 0060e3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15260: 006463e5 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15261: 0060ba69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15262: 0060ca29 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15263: 009c60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15264: 0062bd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15264: 0062bd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15265: 003e00ad 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15266: 009c5826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15267: 0048b73d 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15268: 009c51dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15269: 00648589 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15269: 00648591 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15270: 0099ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15271: 00529191 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15271: 00529199 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15272: 002555ed 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15273: 008fa8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_d │ │ │ │ 15274: 003d4225 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15275: 0044d809 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15276: 008d48b4 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15277: 009c56fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15278: 0064afa1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15278: 0064afa9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15279: 008fa9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_h │ │ │ │ 15280: 00319dd5 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15281: 009c57d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15282: 0066492d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15283: 0066bdb9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15284: 0055dcc9 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15282: 00664935 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15283: 0066bdc1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15284: 0055dcd1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15285: 009c6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15286: 009c5b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15287: 009c5041 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15288: 0098cb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15289: 0099dc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15290: 00335d4d 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15291: 0048e405 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_memorymapid │ │ │ │ 15292: 00294a81 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15293: 0059dc15 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15294: 005e5749 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15295: 0067741d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15293: 0059dc1d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15294: 005e5751 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15295: 00677425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15296: 002ff1d5 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15297: 008fa924 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_w │ │ │ │ 15298: 003d6709 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15299: 008de000 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ 15300: 004a3349 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ueq │ │ │ │ - 15301: 006383d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15301: 006383d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15302: 009949ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15303: 0059e891 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15303: 0059e899 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15304: 0099f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15305: 009c66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15306: 002bed69 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15307: 009c69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15308: 009c5744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15309: 002b9559 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15310: 0099e070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15311: 009c5f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15312: 00653385 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15312: 0065338d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15313: 009c6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15314: 00654b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15314: 00654b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15315: 009c5404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15316: 0068e911 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15317: 00555e8d 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15316: 0068e919 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15317: 00555e95 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15318: 008f328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dmt │ │ │ │ 15319: 00471b29 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15320: 00314779 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15321: 00481601 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15322: 002b71e1 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15323: 0099fe84 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15324: 0046d055 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15325: 009c6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15326: 009c6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15327: 009c709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15328: 0065cc15 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15328: 0065cc1d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15329: 009c6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15330: 003e780d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15331: 0040bc05 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15332: 00529f45 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15333: 00539ff1 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15332: 00529f4d 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15333: 00539ff9 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15334: 009c6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15335: 0042dec5 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15336: 0099092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ 15337: 00471339 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15338: 006449e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15339: 0056e981 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15340: 0066277d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15338: 006449ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15339: 0056e989 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15340: 00662785 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15341: 0098a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15342: 00473b1d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15343: 009c6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15344: 0068a709 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15345: 006a5e65 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15344: 0068a711 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15345: 006a5e6d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15346: 009c5994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15347: 008d9014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15348: 00994b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15349: 0098ef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15350: 006250a1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15350: 006250a9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15351: 0099d2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15352: 0059e825 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15352: 0059e82d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15353: 009c5832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15354: 005970ad 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15355: 00528aed 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15356: 0064c289 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15357: 00613499 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15354: 005970b5 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15355: 00528af5 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15356: 0064c291 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15357: 006134a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15358: 00989ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 15359: 007f20cc 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ + 15359: 007f20dc 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ 15360: 009c6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15361: 00255b3d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15362: 009c5b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15363: 003f2a09 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15364: 0027c5a5 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15365: 00479fbd 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15366: 0055adf5 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15367: 007e7f90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15366: 0055adfd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15367: 007e7fa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15368: 00989494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15369: 003d6d79 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15370: 0047f9d5 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15371: 009978cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15372: 009020b8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15373: 008fec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_b │ │ │ │ 15374: 009c59a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15375: 005c2c4d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15376: 005d2f11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15375: 005c2c55 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15376: 005d2f19 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15377: 0043ffcd 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15378: 0060f93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15378: 0060f945 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15379: 008feaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_d │ │ │ │ 15380: 009c72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15381: 005631b1 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15381: 005631b9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15382: 008feba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_h │ │ │ │ 15383: 00996898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15384: 009c505a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15385: 0069b9fd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15385: 0069ba05 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15386: 009894a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15387: 009c7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15388: 00415f2d 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15389: 0067094d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15390: 0058e2d1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15389: 00670955 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15390: 0058e2d9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15391: 0098b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15392: 00409379 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15393: 00990014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15394: 009c62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ - 15395: 004e9fc9 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ + 15395: 004e9fd1 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ 15396: 009c5c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15397: 009c6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15398: 0068a1a1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15399: 00655101 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15400: 005a0d21 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15401: 00523d81 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15398: 0068a1a9 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15399: 00655109 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15400: 005a0d29 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15401: 00523d89 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15402: 0033c8c5 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15403: 00542a05 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15404: 005763e5 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15403: 00542a0d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15404: 005763ed 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15405: 008feb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_w │ │ │ │ 15406: 0099ce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15407: 00998fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15408: 003fc399 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15409: 0049945d 212 FUNC GLOBAL DEFAULT 12 helper_extr_r_w │ │ │ │ 15410: 009c67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15411: 009c5164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15412: 009c567c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15413: 009980d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15414: 0098a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15415: 009c57d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15416: 008f2734 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_ps │ │ │ │ 15417: 00255101 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15418: 00659955 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15418: 0065995d 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15419: 0099a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15420: 0027cf95 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15421: 0033c935 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15422: 005416b9 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15422: 005416c1 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15423: 00418c09 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15424: 00997a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15425: 0066666d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15426: 006542e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15425: 00666675 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15426: 006542f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15427: 009c72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15428: 00681abd 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15428: 00681ac5 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15429: 004724d9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15430: 0098c3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15431: 0065f605 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15431: 0065f60d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15432: 008d4834 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15433: 0098a6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15434: 0052cc9d 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15435: 0054e6a9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15434: 0052cca5 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15435: 0054e6b1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15436: 0099d54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15437: 002b3931 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15438: 0099becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15439: 00673e65 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15440: 00578e9d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15439: 00673e6d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15440: 00578ea5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15441: 00487959 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15442: 0099ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15443: 006a2fa9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15443: 006a2fb1 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15444: 009999f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15445: 009c64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15446: 0099be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15447: 00991934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15448: 009c6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15449: 00429e95 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15450: 0059d5bd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15450: 0059d5c5 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15451: 009c7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15452: 0061fe15 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15453: 00642301 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15454: 0060e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15455: 00637765 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15456: 0063495d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15452: 0061fe1d 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15453: 00642309 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15454: 0060e24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15455: 0063776d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15456: 00634965 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15457: 0098d39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15458: 009c5668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15459: 009c588c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15460: 0098ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15461: 003e11a1 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15462: 0029927d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15463: 0099797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15464: 0099c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15465: 0033cc8d 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15466: 00594619 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15467: 0060c3f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15466: 00594621 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15467: 0060c3fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15468: 008ec74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_eq │ │ │ │ 15469: 0098bfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15470: 0064cf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15470: 0064cf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15471: 009c5a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15472: 00684c6d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15472: 00684c75 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15473: 009940b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15474: 00989dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15475: 005435b1 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15475: 005435b9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15476: 00995498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15477: 008e4244 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_w │ │ │ │ 15478: 0098e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15479: 0057ff91 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15479: 0057ff99 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15480: 0039960d 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15481: 002a9d59 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15482: 008a2568 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15483: 009c6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15484: 009c6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15485: 009c501c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15486: 0060b28d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15486: 0060b295 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15487: 008e4874 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbra │ │ │ │ 15488: 002aa2e1 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15489: 003bf8dd 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15490: 009c5d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15491: 00681da5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15491: 00681dad 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15492: 009c6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15493: 0099451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15494: 008f2314 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_d │ │ │ │ 15495: 00998444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15496: 0027bdb1 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15497: 00634b59 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15497: 00634b61 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15498: 009c53d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15499: 00630339 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15499: 00630341 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15500: 00989584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15501: 0099ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15502: 002bc439 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15503: 003fc13d 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15504: 00654a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15504: 00654a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15505: 009c5428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15506: 0051e0b5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15506: 0051e0bd 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15507: 009c7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15508: 009c5b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15509: 00993100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15510: 0099ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15511: 00256239 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15512: 009992a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15513: 00993790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15514: 00225639 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15515: 00610fa9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15515: 00610fb1 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15516: 009c5b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15517: 0099da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15518: 009c5732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15519: 009c6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15520: 008f0d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_s │ │ │ │ 15521: 008de948 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15522: 00597679 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15522: 00597681 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15523: 0025b481 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15524: 009c4da1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15525: 00901c34 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15526: 009c727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15527: 009c6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15528: 006a687d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15528: 006a6885 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15529: 009c5ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15530: 0053e2f5 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15530: 0053e2fd 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15531: 009c62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15532: 00374411 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15533: 0098b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15534: 009c65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15535: 00467739 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15536: 00998604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15537: 009c6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15538: 009c5344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15539: 00619cf1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15539: 00619cf9 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15540: 002eb155 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15541: 005820d1 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 15542: 0066a405 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15541: 005820d9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15542: 0066a40d 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15543: 0098e7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15544: 0067f529 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15544: 0067f531 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15545: 0048be9d 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg1_to_phys │ │ │ │ 15546: 009c51a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15547: 003fc185 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 15548: 0060e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15548: 0060e289 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15549: 009c5f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15550: 00432a01 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15551: 009c501a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15552: 0062bf29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15552: 0062bf31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15553: 0099aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15554: 0036f111 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15555: 008a2b04 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15556: 00607109 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15557: 006add4d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15556: 00607111 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15557: 006add55 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15558: 009c6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15559: 0098c164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ - 15560: 004e9fd9 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ + 15560: 004e9fe1 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ 15561: 009c55da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ 15562: 008ea43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttacx │ │ │ │ - 15563: 0063d7f1 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15563: 0063d7f9 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15564: 008a218c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15565: 00996188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15566: 006883b1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15566: 006883b9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15567: 008a25bc 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15568: 006742f9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15569: 005783d1 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15568: 00674301 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15569: 005783d9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15570: 0098e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15571: 0066f9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15572: 006acef1 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15571: 0066f9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15572: 006acef9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15573: 009c6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ 15574: 0049cfb9 184 FUNC GLOBAL DEFAULT 12 helper_float_recip1_d │ │ │ │ - 15575: 0069da09 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15575: 0069da11 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15576: 00490039 236 FUNC GLOBAL DEFAULT 12 helper_cache │ │ │ │ 15577: 00996a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15578: 0099a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15579: 009c6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15580: 00655919 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15580: 00655921 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15581: 009c51b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15582: 003ed559 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15583: 009c7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15584: 009c5d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15585: 004c74e1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsueq_df │ │ │ │ 15586: 009c5058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15587: 00483e71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15588: 002ef9e9 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 15589: 00468991 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15590: 00632e61 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15591: 0055ef59 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15592: 00579511 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15590: 00632e69 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15591: 0055ef61 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15592: 00579519 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15593: 009c736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15594: 0049d071 180 FUNC GLOBAL DEFAULT 12 helper_float_recip1_s │ │ │ │ 15595: 0099e3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15596: 0048d979 54 FUNC GLOBAL DEFAULT 12 helper_mtc0_mvpcontrol │ │ │ │ 15597: 0099f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15598: 009c5374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15599: 0099e040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15600: 00992ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15601: 0060f39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15601: 0060f3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 15602: 003ed885 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 15603: 0063fd15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 15603: 0063fd1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 15604: 0042bea1 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15605: 0099df38 12 OBJECT GLOBAL DEFAULT 24 target_mips_tcg_trace_events │ │ │ │ 15606: 008a3420 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15607: 00340199 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15608: 00293051 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15609: 009c5614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15610: 0069a2a5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15610: 0069a2ad 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15611: 00412375 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15612: 009c511a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15613: 00992eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15614: 0059e835 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15614: 0059e83d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15615: 0098b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15616: 009c5034 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15617: 0099f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15618: 009c543a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15619: 0089f858 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15620: 00993710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15621: 0048936d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 15622: 0067a5fd 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15622: 0067a605 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15623: 002936b9 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15624: 00995300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15625: 0053fda1 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15625: 0053fda9 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15626: 00339ed5 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15627: 009910a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15628: 004748dd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15629: 005c0175 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15630: 00696161 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15629: 005c017d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15630: 00696169 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15631: 00989f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 15632: 004a3c11 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ule │ │ │ │ - 15633: 00630e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15634: 0057d945 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15635: 0059e3cd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15633: 00630e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15634: 0057d94d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15635: 0059e3d5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 15636: 00483cc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15637: 008dd214 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 15638: 0098c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15639: 0099a46c 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15640: 00662615 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15640: 0066261d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15641: 003cb419 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15642: 00634149 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15642: 00634151 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15643: 00996088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15644: 009c6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15645: 009c5ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15646: 006410cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15646: 006410d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15647: 0099d39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15648: 008e245c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_lt_qb │ │ │ │ 15649: 00989894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15650: 008a205c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15651: 0098a13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15652: 00412851 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15653: 009908fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15654: 005cd749 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15654: 005cd751 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15655: 009c6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15656: 0040d6fd 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15657: 004a37b5 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ult │ │ │ │ - 15658: 0053d6ed 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 15658: 0053d6f5 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 15659: 009c72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15660: 00350bc9 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15661: 009929c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15662: 0065e301 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15662: 0065e309 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15663: 009c64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15664: 0052a2f5 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15664: 0052a2fd 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15665: 00993080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15666: 00376391 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15667: 009c688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 15668: 00456be1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15669: 008f4204 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_b │ │ │ │ 15670: 0099dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15671: 0099a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15672: 0063a6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15672: 0063a6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15673: 002fece1 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ 15674: 008f3eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_d │ │ │ │ - 15675: 0069c999 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15675: 0069c9a1 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15676: 009c529c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15677: 008f40fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_h │ │ │ │ 15678: 009c59cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15679: 00991f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15680: 0099f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15681: 008d9b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15682: 0098eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15683: 009c54e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 15684: 00462565 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15685: 0098f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15686: 009c7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15687: 007e8068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15687: 007e8078 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15688: 009c6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15689: 003f2c49 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15690: 008e0d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_swl │ │ │ │ 15691: 008e0fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_swm │ │ │ │ 15692: 009c6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15693: 009c5f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15694: 00571915 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15694: 0057191d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15695: 009c5882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15696: 008e0dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_swr │ │ │ │ 15697: 0089e010 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15698: 00402335 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 15699: 0046f08d 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 15700: 008f3ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_w │ │ │ │ 15701: 003cb17d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15702: 0039b101 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 15703: 009c51fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15704: 006246b9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15704: 006246c1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15705: 009c6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15706: 00556331 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15706: 00556339 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 15707: 00991674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15708: 009c5e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15709: 0099d79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15710: 009c52d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15711: 003d3391 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ - 15712: 004ef41d 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ + 15712: 004ef425 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ 15713: 009c7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15714: 003dffe5 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15715: 0098e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15716: 002fee11 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 15717: 00597141 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15717: 00597149 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 15718: 003ea331 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15719: 00582da1 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15719: 00582da9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15720: 009a0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 15721: 00996778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15722: 0041aac9 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15723: 009c6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15724: 006148f9 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15724: 00614901 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15725: 003ea569 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15726: 0064d09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15726: 0064d0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15727: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15728: 003a1e3d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 15729: 0098e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15730: 0066cd8d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15730: 0066cd95 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15731: 009c7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15732: 0027c49d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15733: 00542b01 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15733: 00542b09 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15734: 00265599 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15735: 009c6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15736: 00406189 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15737: 0042a2fd 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15738: 009c6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15739: 00992fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15740: 0063730d 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15741: 0062131d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15742: 006b32e5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15740: 00637315 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15741: 00621325 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15742: 006b32ed 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15743: 008dd94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 15744: 0069d141 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15744: 0069d149 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15745: 0099559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15746: 002b5b75 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15747: 009c52fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15748: 009951cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15749: 009c6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15750: 008f3184 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvp │ │ │ │ 15751: 0098c8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15752: 009c5600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15753: 009c574c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15754: 003eca55 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15755: 00658d31 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ - 15756: 00538401 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15755: 00658d39 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 15756: 00538409 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15757: 0048989d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15758: 009c55be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15759: 0099a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15760: 009c6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15761: 009c6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15762: 0048d485 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tccontext │ │ │ │ 15763: 009c52e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ @@ -15790,174 +15790,174 @@ │ │ │ │ 15786: 004882a5 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15787: 0098f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15788: 00375d29 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15789: 0099484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15790: 008ecd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_le │ │ │ │ 15791: 0098e7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15792: 009c652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15793: 00634415 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15793: 0063441d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15794: 009c6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15795: 0065c005 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15795: 0065c00d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15796: 00412879 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15797: 00687895 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15797: 0068789d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15798: 009c6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15799: 008a1d0c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15800: 009c54ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15801: 00334e79 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 15802: 0062e4a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15803: 0060e9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15804: 0055d1c5 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15802: 0062e4b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15803: 0060e9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15804: 0055d1cd 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15805: 009c54a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15806: 00626245 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15806: 0062624d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15807: 009c6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 15808: 00452ca1 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15809: 009c7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15810: 00993cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 15811: 0045b1c5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15812: 00581be9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15812: 00581bf1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15813: 0099d80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15814: 0058db41 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15814: 0058db49 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15815: 0026e625 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15816: 009c5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15817: 009c6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15818: 009a0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15819: 00608975 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15819: 0060897d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15820: 002615bd 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15821: 0048d3dd 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tchalt │ │ │ │ 15822: 008ecc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_lt │ │ │ │ 15823: 009c6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15824: 00563271 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15824: 00563279 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15825: 009c7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15826: 007e7e88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15826: 007e7e98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15827: 0098d80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15828: 009c503a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15829: 006119b9 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15830: 0055ddfd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15829: 006119c1 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15830: 0055de05 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15831: 009c6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15832: 004c7ff5 548 FUNC GLOBAL DEFAULT 12 helper_msa_fmadd_df │ │ │ │ 15833: 009912f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15834: 003f3139 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15835: 00439ab1 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15836: 009c682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15837: 009c65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15838: 0099b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 15839: 00341039 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15840: 00996f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15841: 009c5612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15842: 0042cec5 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15843: 0062ad0d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15843: 0062ad15 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15844: 009a040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15845: 009c57ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15846: 009c602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15847: 0099d66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15848: 009c6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15849: 00639c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15849: 00639c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15850: 009c70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15851: 0099dff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15852: 009c595c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15853: 0099ea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15854: 0098b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15855: 003d9dad 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15856: 00619ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15856: 00619bb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15857: 009c59fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15858: 009c753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15859: 009c50ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15860: 005fc7bd 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15860: 005fc7c5 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15861: 009c6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15862: 0048d781 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_status │ │ │ │ 15863: 009c7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15864: 0098e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15865: 00996438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15866: 009983f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15867: 005bc729 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15867: 005bc731 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 15868: 00484035 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15869: 00994bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15870: 009c7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15871: 0098ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15872: 008e2da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tchalt │ │ │ │ 15873: 0098b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15874: 0064831d 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15874: 00648325 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15875: 009c54a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15876: 00690e2d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15877: 006233f9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15876: 00690e35 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15877: 00623401 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15878: 009c5798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15879: 002a9b4d 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15880: 009c5dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15881: 009c640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15882: 0053e365 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15882: 0053e36d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15883: 009c578e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ 15884: 008edb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgb │ │ │ │ 15885: 004bbe89 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_b │ │ │ │ - 15886: 00685a71 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15886: 00685a79 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 15887: 004bbfed 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_d │ │ │ │ - 15888: 0054bd81 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15888: 0054bd89 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15889: 009c68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15890: 00342d91 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15891: 002b7291 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15892: 0048ffb5 132 FUNC GLOBAL DEFAULT 12 helper_deret │ │ │ │ 15893: 008e0be0 64 OBJECT GLOBAL DEFAULT 24 malta_compat │ │ │ │ 15894: 004bbf41 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_h │ │ │ │ 15895: 008edae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgh │ │ │ │ 15896: 009c5000 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15897: 009c5df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15898: 0098d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15899: 005979ed 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15899: 005979f5 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15900: 00374bbd 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15901: 00546039 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15902: 0058379d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15901: 00546041 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15902: 005837a5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15903: 009c6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 15904: 0062d515 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15904: 0062d51d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15905: 00998be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15906: 003b0475 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 15907: 004834a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15908: 003d3c99 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15909: 0048935d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15910: 0026e5b9 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15911: 004401b5 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 15912: 0053d0d1 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 15912: 0053d0d9 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 15913: 002beda1 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15914: 00260369 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15915: 008e2774 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_lt_ph │ │ │ │ 15916: 004bbfb1 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_w │ │ │ │ 15917: 009a4adc 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15918: 0060ed49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15919: 007ac3fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15918: 0060ed51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15919: 007ac40c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15920: 003c8421 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15921: 009c5408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15922: 008e67e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_intctl │ │ │ │ 15923: 009c503d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15924: 003fbfcd 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15925: 009c5626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15926: 0089fd08 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15927: 009c7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15928: 00997188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 15929: 0056ede9 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15929: 0056edf1 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15930: 009a0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15931: 00313299 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15932: 003198fd 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15933: 009a0058 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15934: 009c69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15935: 0099ccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15936: 006920dd 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15936: 006920e5 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15937: 009c5108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15938: 0098fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15939: 009c60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15940: 0099c50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15941: 00258f15 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15942: 007f9afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15942: 007f9b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15943: 009c51e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15944: 004984cd 162 FUNC GLOBAL DEFAULT 12 helper_mulsaq_s_w_ph │ │ │ │ 15945: 009c7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 15946: 006a05c1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15946: 006a05c9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15947: 0099a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15948: 009c7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15949: 00615039 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15949: 00615041 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15950: 009c657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15951: 00232455 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15952: 006910c1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15952: 006910c9 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15953: 009c612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15954: 003ef41d 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 15955: 009c5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15956: 0099c6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 15957: 009c6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 15958: 004227dd 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15959: 002b9409 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ @@ -15968,77 +15968,77 @@ │ │ │ │ 15964: 0099ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15965: 0099bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15966: 008da19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15967: 009c62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15968: 009c639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15969: 009c6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 15970: 003e8c35 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15971: 005fa02d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15971: 005fa035 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15972: 003ea2b9 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15973: 009c6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15974: 00666361 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15974: 00666369 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15975: 009c51ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 15976: 009c6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 15977: 003e1b81 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15978: 007f9b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15978: 007f9b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 15979: 0044f711 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15980: 009c742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15981: 0049bde9 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_w_s │ │ │ │ 15982: 004c76f5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcne_df │ │ │ │ 15983: 009c6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15984: 0061ef81 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15984: 0061ef89 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15985: 0099ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15986: 0099fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15987: 00989784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15988: 0066545d 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15989: 00648e31 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15988: 00665465 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15989: 00648e39 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15990: 0098b908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15991: 00411ae5 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 15992: 009c6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15993: 009c5ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15994: 00524d35 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 15995: 005f9b99 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15994: 00524d3d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 15995: 005f9ba1 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15996: 008e2900 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_ph │ │ │ │ 15997: 00989714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 15998: 003e9595 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 15999: 002661ad 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16000: 008f3100 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_xnp │ │ │ │ - 16001: 00661121 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16001: 00661129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16002: 009c5e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16003: 009c54dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16004: 003d9e41 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16005: 009c6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16006: 0099d5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16007: 00281349 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16008: 0099a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16009: 005fc01d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16010: 0068f8d5 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16009: 005fc025 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16010: 0068f8dd 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16011: 0099a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16012: 0058f74d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16012: 0058f755 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16013: 009c6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16014: 00634105 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16014: 0063410d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16015: 004a09dd 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_seq │ │ │ │ - 16016: 0057a3e9 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16016: 0057a3f1 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16017: 00300059 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16018: 0047fdb1 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16019: 003c9fcd 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16020: 00595d91 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16020: 00595d99 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16021: 0098ddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16022: 008d8a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16023: 003c1035 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16024: 002f05fd 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16025: 009c5c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16026: 003f6261 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16027: 00992ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16028: 00480ebd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16029: 0062003d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16029: 00620045 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16030: 0040859d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ 16031: 008e287c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_qb │ │ │ │ - 16032: 00681e0d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16033: 006553fd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16032: 00681e15 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16033: 00655405 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16034: 008d8228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16035: 004a8141 128 FUNC GLOBAL DEFAULT 12 helper_pcmpeqb │ │ │ │ 16036: 0048961d 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16037: 00989e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16038: 009c5b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16039: 008a20a4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16040: 0042a50d 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16054,67 +16054,67 @@ │ │ │ │ 16050: 003dcc05 204 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16051: 009964f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16052: 009c5bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16053: 0098ef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16054: 009993d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16055: 0098c144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16056: 0098a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16057: 0064d0d9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16057: 0064d0e1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16058: 004887ad 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16059: 0033ab09 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16060: 00654539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16060: 00654541 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16061: 0098ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16062: 006580bd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16062: 006580c5 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16063: 0099511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16064: 00998944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16065: 0066187d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16065: 00661885 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16066: 004c5ecd 2872 FUNC GLOBAL DEFAULT 12 helper_msa_msubr_q_df │ │ │ │ 16067: 00991d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16068: 009c6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16069: 004a8009 26 FUNC GLOBAL DEFAULT 12 helper_pcmpeqw │ │ │ │ 16070: 009c54d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 16071: 005736fd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16071: 00573705 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16072: 0040b581 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16073: 0029427d 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16074: 0098bdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16075: 0033f215 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16076: 00263e21 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16077: 0098bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16078: 00473a41 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ 16079: 008f49c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_s_df │ │ │ │ - 16080: 0063096d 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16081: 0059e6bd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16080: 00630975 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16081: 0059e6c5 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16082: 0047409d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16083: 0099da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16084: 009926f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16085: 0063ac91 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16085: 0063ac99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16086: 009c7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16087: 0098e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16088: 00643255 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16088: 0064325d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16089: 003a2845 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16090: 002f37b9 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16091: 009932d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16092: 004020b1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16093: 009c58b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16094: 0098b150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16095: 0042a3e1 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16096: 008dbcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16097: 0099fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16098: 00561eed 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16098: 00561ef5 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16099: 0099e858 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16100: 003d75f5 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16101: 009c56a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16102: 0063a18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16103: 00545085 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16104: 00576691 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16102: 0063a195 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16103: 0054508d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16104: 00576699 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16105: 009989e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16106: 009c5059 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16107: 008eca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_sf │ │ │ │ 16108: 00276d91 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16109: 0060f7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16109: 0060f7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16110: 004c949d 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_a_df │ │ │ │ 16111: 00455249 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16112: 0098db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16113: 0099fe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16114: 0046b925 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16115: 00361759 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16116: 0098dcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -16126,64 +16126,64 @@ │ │ │ │ 16122: 0046bcb1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16123: 009c619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16124: 0099a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16125: 004a7495 128 FUNC GLOBAL DEFAULT 12 helper_paddush │ │ │ │ 16126: 0098b988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16127: 0045608d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16128: 009c6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16129: 0067fea9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16129: 0067feb1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16130: 003d9b65 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16131: 009a026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16132: 00300199 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16133: 0098d2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16134: 00991b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16135: 009c7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16136: 009c6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16137: 009902e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16138: 0046bc55 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16139: 00999b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16140: 00342dc9 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16141: 009c7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16142: 0054e7a9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16142: 0054e7b1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16143: 0098dd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16144: 00462455 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16145: 0098a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16146: 0031a3e1 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16147: 009c6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16148: 00554fe9 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16149: 0051df4d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16150: 00611281 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16148: 00554ff1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16149: 0051df55 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16150: 00611289 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16151: 0099f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16152: 00499b85 124 FUNC GLOBAL DEFAULT 12 do_raise_exception_err │ │ │ │ 16153: 002b5af9 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16154: 0042161d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16155: 00681b99 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16155: 00681ba1 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16156: 0048d135 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpcontrol │ │ │ │ 16157: 004743ad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16158: 0051b545 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16159: 0061bc11 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16158: 0051b54d 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16159: 0061bc19 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16160: 00309791 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16161: 009934c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16162: 009c712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16163: 00990004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16164: 0098c450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16165: 00555fe9 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16165: 00555ff1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16166: 009c5bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16167: 009a3a64 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16168: 008f1738 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_d │ │ │ │ 16169: 009c6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16170: 0033a3a1 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16171: 009913b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16172: 009974bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16173: 009c5970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16174: 009c6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16175: 00663fe5 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16175: 00663fed 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16176: 0033a0c1 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16177: 00440659 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16178: 00547a09 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16178: 00547a11 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16179: 00225155 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16180: 008f0190 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_s │ │ │ │ 16181: 00989454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16182: 0099b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16183: 0028f851 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16184: 0046c5b1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16185: 003f2a41 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16192,505 +16192,505 @@ │ │ │ │ 16188: 009c57f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16189: 009c60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16190: 004a7841 144 FUNC GLOBAL DEFAULT 12 helper_psubb │ │ │ │ 16191: 008ec6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_un │ │ │ │ 16192: 009c6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16193: 0046dd25 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16194: 003dd331 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16195: 0053c579 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16195: 0053c581 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16196: 008dfff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16197: 009c638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16198: 004c7741 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsor_df │ │ │ │ 16199: 004a78d1 120 FUNC GLOBAL DEFAULT 12 helper_psubh │ │ │ │ 16200: 009903d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16201: 00398009 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16202: 009c6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16203: 008dc740 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16204: 00999874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16205: 0069e479 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16205: 0069e481 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16206: 009c5e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16207: 009c5302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16208: 005a66cd 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16208: 005a66d5 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16209: 00993120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16210: 0098937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16211: 009c731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16212: 008eb09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ole │ │ │ │ 16213: 0046e369 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16214: 0060c2b5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16214: 0060c2bd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16215: 00469b9d 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16216: 004a7949 10 FUNC GLOBAL DEFAULT 12 helper_psubw │ │ │ │ 16217: 009c718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16218: 0053ced9 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16219: 00607b35 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16218: 0053cee1 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16219: 00607b3d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16220: 003aefa5 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16221: 008f6bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_d │ │ │ │ 16222: 0098d75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16223: 0042c5f1 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16224: 009c520e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16225: 0098af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16226: 003de93d 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 16227: 00487251 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16228: 008f6cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_h │ │ │ │ 16229: 004cce4d 228 FUNC GLOBAL DEFAULT 12 helper_msa_st_b │ │ │ │ 16230: 00441699 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16231: 0053d065 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16231: 0053d06d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16232: 009c60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16233: 004cd171 228 FUNC GLOBAL DEFAULT 12 helper_msa_st_d │ │ │ │ 16234: 009c6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16235: 0033b5ad 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16236: 008e9e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tchalt │ │ │ │ 16237: 008e6c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_lladdr │ │ │ │ 16238: 008eaf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_olt │ │ │ │ 16239: 004582ed 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16240: 009c5f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16241: 00991294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16242: 0061b1d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16242: 0061b1e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16243: 004ccf31 312 FUNC GLOBAL DEFAULT 12 helper_msa_st_h │ │ │ │ - 16244: 005fbf2d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16245: 006a4051 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16244: 005fbf35 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16245: 006a4059 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16246: 0098c9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16247: 0098e9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16248: 007cd6b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16248: 007cd6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16249: 009918b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16250: 003003d5 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16251: 006254a9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16251: 006254b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16252: 008f538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsor_df │ │ │ │ 16253: 009c53e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16254: 003be865 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 16255: 008f6c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_w │ │ │ │ - 16256: 005f95b1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16257: 007cd6ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16256: 005f95b9 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16257: 007cd6bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16258: 008e46e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbl │ │ │ │ 16259: 00372555 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16260: 009c51fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16261: 009c68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16262: 00901db4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16263: 006531e9 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16263: 006531f1 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16264: 0099c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16265: 0098db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16266: 0098a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16267: 009c6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16268: 004593d5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 16269: 006165d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16269: 006165e1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16270: 004cd069 262 FUNC GLOBAL DEFAULT 12 helper_msa_st_w │ │ │ │ 16271: 008e476c 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbr │ │ │ │ 16272: 008e6fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_debug │ │ │ │ 16273: 009c66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16274: 00615825 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16275: 0067a635 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16274: 0061582d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16275: 0067a63d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16276: 00998504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16277: 009c6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16278: 00614615 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16278: 0061461d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16279: 009c6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16280: 00999fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16281: 009c5a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ - 16282: 00501a65 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ + 16282: 00501a6d 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ 16283: 009c5b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16284: 003c5429 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16285: 009c586c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16286: 006af051 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16286: 006af059 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16287: 009c7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16288: 008faf54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_b │ │ │ │ 16289: 0099f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16290: 008fadc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_d │ │ │ │ 16291: 009c721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16292: 00989874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16293: 00901dc0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16294: 003e7851 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16295: 009c7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16296: 009a028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16297: 004746d9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16298: 008faed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_h │ │ │ │ 16299: 008f7c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_u_df │ │ │ │ 16300: 009c5038 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16301: 0065b55d 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16302: 006adb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16303: 0065bdf1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16301: 0065b565 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16302: 006adb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16303: 0065bdf9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16304: 009c6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16305: 0099fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16306: 009c6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16307: 009c59b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16308: 0098c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 16309: 0063facd 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16309: 0063fad5 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16310: 002c2289 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16311: 0053ddf5 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16311: 0053ddfd 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 16312: 00481e7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16313: 009c6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16314: 0099a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16315: 0098e74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16316: 0098f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16317: 0042b8ed 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16318: 009c5366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16319: 008fae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_w │ │ │ │ 16320: 0039d0e1 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16321: 006661bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16322: 005a0e31 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16321: 006661c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16322: 005a0e39 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16323: 008e0184 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16324: 0098c124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16325: 009c529a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16326: 00254c51 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16327: 008e3da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_r_qb │ │ │ │ 16328: 0099d6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16329: 009c67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16330: 009c5da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16331: 009981a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16332: 009c501d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16333: 009c53a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16334: 009c5052 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16335: 00481ce9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16336: 00547a0d 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16337: 0053c6e1 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16336: 00547a15 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16337: 0053c6e9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16338: 008a1ccc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16339: 00287749 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16340: 0099cbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16341: 0064ce81 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16342: 007f9b70 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16343: 0069b23d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16341: 0064ce89 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16342: 007f9b80 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16343: 0069b245 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16344: 009907b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16345: 00653b35 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16345: 00653b3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16346: 009954c8 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16347: 0055dd19 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16347: 0055dd21 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16348: 009c5cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16349: 00999e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16350: 009c5804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16351: 00991d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16352: 009c5902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16353: 0062985d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16353: 00629865 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16354: 00999114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16355: 005afbc5 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16355: 005afbcd 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16356: 00996148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16357: 009c5800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16358: 0033c8d5 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16359: 006ae0ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16359: 006ae0f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16360: 0048f09d 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_taghi │ │ │ │ 16361: 009c6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16362: 006666a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16362: 006666b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16363: 0048be91 12 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg0 │ │ │ │ 16364: 009c5074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ 16365: 0048bea9 16 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg1 │ │ │ │ - 16366: 006611d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16367: 00661bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16368: 0061be9d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16366: 006611dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16367: 00661bd9 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16368: 0061bea5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16369: 0098ea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16370: 0098a4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16371: 00425b89 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16372: 009c6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16373: 0099c64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16374: 0099e9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 16375: 00537119 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16375: 00537121 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16376: 009892dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16377: 009c6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ - 16378: 00673da1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16378: 00673da9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16379: 009c5372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16380: 009c62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16381: 009c55d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16382: 009c71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16383: 008e9440 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_saf │ │ │ │ 16384: 0046d301 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16385: 00691db1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16386: 0069cbf9 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16387: 005f9069 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16385: 00691db9 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16386: 0069cc01 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16387: 005f9071 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16388: 009908ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16389: 009c6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16390: 00996538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16391: 0066f0c5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16391: 0066f0cd 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16392: 0040eb8d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16393: 00298105 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16394: 007e8080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16394: 007e8090 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16395: 008a2ee0 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16396: 00647f5d 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16396: 00647f65 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16397: 009970d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16398: 0098ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16399: 0099752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16400: 003e9b91 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16401: 009c684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16402: 00678aed 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16402: 00678af5 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16403: 00991314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16404: 00457965 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16405: 009c6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16406: 009914e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16407: 009c5f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16408: 0078bafc 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16409: 00662705 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16408: 0078bb0c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16409: 0066270d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16410: 00261b45 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16411: 00989544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16412: 0044110d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16413: 00417fd1 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16414: 009c7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16415: 00261941 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16416: 004855a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16417: 009c66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16418: 00993540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16419: 009964b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16420: 009c53d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16421: 008dd73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16422: 0099e45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16423: 00614e9d 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16424: 00651d91 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16423: 00614ea5 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16424: 00651d99 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16425: 009c6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16426: 008e4d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_w │ │ │ │ 16427: 004893dd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16428: 009c65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16429: 009c66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16430: 003741b9 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16431: 0052347d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16432: 0059ef41 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16431: 00523485 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16432: 0059ef49 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16433: 00998184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16434: 009c570a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16435: 009c5234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16436: 0053e2fd 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16436: 0053e305 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16437: 0099a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16438: 0099fda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16439: 009915e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16440: 006846fd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16440: 00684705 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16441: 009c5e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16442: 009c5816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16443: 009c71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16444: 005a60f1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16444: 005a60f9 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16445: 002599a5 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16446: 006077ad 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16446: 006077b5 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16447: 009c4fb4 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16448: 0053a305 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16449: 0060f451 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16448: 0053a30d 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16449: 0060f459 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16450: 009c5730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16451: 005a22f9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16451: 005a2301 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16452: 009c56e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16453: 0041556d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16454: 009c61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16455: 00398475 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16456: 00645f15 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16457: 00689b01 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16456: 00645f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16457: 00689b09 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16458: 009c53aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16459: 00901c1c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16460: 00528299 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16461: 00651e51 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16462: 0067f215 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16460: 005282a1 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16461: 00651e59 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16462: 0067f21d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16463: 0099506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16464: 009948fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16465: 00990744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16466: 0063f835 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16467: 006453b9 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16468: 00520345 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16466: 0063f83d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16467: 006453c1 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16468: 0052034d 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16469: 009c6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16470: 009c5006 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16471: 008e8d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfthi │ │ │ │ 16472: 0042c03d 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16473: 00572c0d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16473: 00572c15 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16474: 0099b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16475: 00472a89 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16476: 0099c73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16477: 0099f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16478: 009c6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16479: 0098a47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16480: 009c72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16481: 00994d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16482: 00991f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16483: 00492be9 312 FUNC GLOBAL DEFAULT 12 bl_gen_jump_to │ │ │ │ - 16484: 0066b419 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16484: 0066b421 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16485: 009c6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16486: 00375685 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16487: 009c61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16488: 009c67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16489: 0047331d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16490: 009c5124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16491: 0099582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16492: 0049872d 60 FUNC GLOBAL DEFAULT 12 helper_dps_w_ph │ │ │ │ 16493: 0099d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16494: 009c61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16495: 0059ea1d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16495: 0059ea25 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16496: 003fc745 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16497: 009c50d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16498: 009a0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16499: 009c6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16500: 00655325 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16501: 0064022d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16500: 0065532d 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16501: 00640235 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16502: 0098afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16503: 009972b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16504: 0098e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16505: 009c6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16506: 009c5bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16507: 009c5ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16508: 003a9481 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16509: 002322f9 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16510: 00990324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16511: 00361755 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16512: 00341b69 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16513: 0030c589 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16514: 00699821 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16514: 00699829 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16515: 008a2ccc 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16516: 003bb055 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16517: 009c5caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16518: 009c596c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16519: 005370bd 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16519: 005370c5 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16520: 009c5330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16521: 00562691 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16522: 006076f5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16523: 0062cb0d 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16524: 0064e479 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16521: 00562699 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16522: 006076fd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16523: 0062cb15 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16524: 0064e481 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16525: 008d8960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16526: 009c5c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16527: 00636751 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16527: 00636759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16528: 0098caa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16529: 009c6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16530: 0098a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16531: 00327df1 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16532: 009c72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16533: 0099493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16534: 0045cbb1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16535: 009c73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16536: 009c50b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16537: 005898cd 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16537: 005898d5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16538: 0098a29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16539: 009c5236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16540: 008dbd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16541: 008f3628 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 16542: 005d6f09 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16542: 005d6f11 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16543: 003bbd19 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16544: 0098ca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16545: 00998c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16546: 00347f51 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16547: 00992e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16548: 004b2729 468 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_b │ │ │ │ 16549: 0048f05d 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_taglo │ │ │ │ 16550: 008d8120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16551: 004b2a45 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_d │ │ │ │ 16552: 009c6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16553: 00997aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16554: 009c52be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16555: 0061a19d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16555: 0061a1a5 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16556: 008ea01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_entryhi │ │ │ │ 16557: 004b28fd 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_h │ │ │ │ 16558: 0099bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16559: 004c7319 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcult_df │ │ │ │ 16560: 0049ccbd 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_d │ │ │ │ 16561: 002546d1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16562: 00462345 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16563: 009c66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16564: 0054040d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16565: 0052cc3d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16566: 00610009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16567: 0063a769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16568: 005d6e69 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16564: 00540415 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16565: 0052cc45 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16566: 00610011 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16567: 0063a771 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16568: 005d6e71 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16569: 009c6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16570: 00253c11 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16571: 0060f145 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16571: 0060f14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16572: 009c54cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16573: 009c657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16574: 0099ce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16575: 00603349 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16576: 0060ef65 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16575: 00603351 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16576: 0060ef6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16577: 004b29cd 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_w │ │ │ │ 16578: 009c6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16579: 00989d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16580: 0049ccc5 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_s │ │ │ │ - 16581: 007e7fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16582: 0069419d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16581: 007e7fe8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16582: 006941a5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16583: 0028887d 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16584: 008e9548 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_seq │ │ │ │ 16585: 002f51cd 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16586: 00231e69 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16587: 00410c5d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16588: 009c56e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16589: 0064b6f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16589: 0064b6fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16590: 0099dcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16591: 00610081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16591: 00610089 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16592: 009c5ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16593: 009c5e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16594: 002b3dfd 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 16595: 007cd6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 16595: 007cd6e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 16596: 003324ed 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ - 16597: 004f7115 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ + 16597: 004f711d 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ 16598: 002bc3bd 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 16599: 003e8d6d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16600: 009961c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16601: 008fce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_b │ │ │ │ 16602: 009a03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16603: 009c67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16604: 002558c9 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16605: 008fccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_d │ │ │ │ 16606: 002bc41d 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16607: 008a3118 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16608: 0065ff4d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16608: 0065ff55 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16609: 0039b14d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 16610: 009c64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16611: 0027cd8d 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16612: 008fcdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_h │ │ │ │ 16613: 00989c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16614: 0029e3f9 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16615: 009c6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16616: 0098ae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16617: 0048cd1d 170 FUNC GLOBAL DEFAULT 12 get_physical_address │ │ │ │ 16618: 004cae15 232 FUNC GLOBAL DEFAULT 12 helper_msa_fclass_df │ │ │ │ 16619: 009c71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16620: 006577fd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16621: 007f9aec 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16620: 00657805 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16621: 007f9afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16622: 00399085 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16623: 005793f1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16623: 005793f9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16624: 00996388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16625: 0063a241 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16625: 0063a249 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16626: 009c667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16627: 009c6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16628: 00668699 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16628: 006686a1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16629: 0042c385 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16630: 008fcd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_w │ │ │ │ 16631: 009c525a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16632: 009c5e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16633: 0098d2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16634: 00992e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16635: 00441445 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16636: 009c5c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_DISPLAY_DSTATE │ │ │ │ 16637: 0099beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16638: 0099cb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16639: 0058971d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16639: 00589725 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16640: 009c661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16641: 009c6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16642: 0098eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16643: 0062d835 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16644: 0068eabd 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16645: 0060ade9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16643: 0062d83d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16644: 0068eac5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16645: 0060adf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16646: 00419645 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ 16647: 004ad8d9 458 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_b │ │ │ │ - 16648: 005353c5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16648: 005353cd 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ 16649: 004adc15 154 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_d │ │ │ │ - 16650: 00663869 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16650: 00663871 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16651: 009c5efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16652: 009993c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16653: 00991fd4 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16654: 0089e7f0 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16655: 004adaa5 244 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_h │ │ │ │ 16656: 0099fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16657: 009c6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16658: 006127b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16658: 006127c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16659: 00995408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16660: 009c72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16661: 0059f409 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 16662: 006554e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 16661: 0059f411 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16662: 006554e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 16663: 0098e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ 16664: 0048f0b5 160 FUNC GLOBAL DEFAULT 12 helper_mftgpr │ │ │ │ - 16665: 00638601 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16665: 00638609 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16666: 009a04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16667: 003d78c9 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16668: 009c5760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16669: 00253cb9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16670: 0099e3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16671: 00272051 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16672: 00624ed1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16672: 00624ed9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16673: 008d1274 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 16674: 009c5e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16675: 0069046d 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16675: 00690475 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16676: 009c6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16677: 008f8488 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_andi_b │ │ │ │ 16678: 0098e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16679: 00545271 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16680: 00672d71 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16681: 00641609 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16679: 00545279 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16680: 00672d79 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16681: 00641611 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16682: 004c70c1 220 FUNC GLOBAL DEFAULT 12 helper_msa_fill_df │ │ │ │ 16683: 0098ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16684: 00376151 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16685: 007f9b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16685: 007f9b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16686: 004adb99 124 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_w │ │ │ │ 16687: 009a08f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16688: 0099afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16689: 00242745 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16690: 0084a2d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16691: 009c7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16692: 008e8d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftlo │ │ │ │ @@ -16699,211 +16699,211 @@ │ │ │ │ 16695: 009c63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16696: 008da748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16697: 009c5204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16698: 00991804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16699: 009c5f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16700: 00992950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16701: 00998ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16702: 00573695 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16702: 0057369d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16703: 003d4009 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16704: 004762ed 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16705: 005b9cad 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16705: 005b9cb5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16706: 0033b3e5 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16707: 009a0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16708: 008a21b8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16709: 0063927d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16709: 00639285 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16710: 0098b8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16711: 00998204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16712: 009c54c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16713: 0098fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ 16714: 0099df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_C0_EVENT │ │ │ │ - 16715: 0066edbd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16715: 0066edc5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 16716: 00348ec9 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16717: 005fb871 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16717: 005fb879 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ 16718: 008f6388 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclt_df │ │ │ │ - 16719: 006605ad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16719: 006605b5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16720: 0098f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16721: 003c13d1 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16722: 009a2788 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16723: 009c6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16724: 00663d09 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16724: 00663d11 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16725: 009c6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16726: 0068953d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16726: 00689545 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16727: 003f616d 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16728: 009c7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 16729: 0048504d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16730: 0099e42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16731: 008f8d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_b │ │ │ │ - 16732: 0064417d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 16732: 00644185 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 16733: 0048098d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16734: 009c5310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 16735: 008f8bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_d │ │ │ │ - 16736: 00536e79 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16736: 00536e81 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16737: 009c5ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16738: 006956f1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16738: 006956f9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16739: 009c6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16740: 005c8fb1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16741: 005e7fd1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16740: 005c8fb9 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16741: 005e7fd9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16742: 0099ce70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16743: 008f8cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_h │ │ │ │ - 16744: 006101e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16745: 0055ebb9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16744: 006101f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16745: 0055ebc1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16746: 009a0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16747: 009c57cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 16748: 00548899 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16748: 005488a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16749: 0098b928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16750: 00548749 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16750: 00548751 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16751: 009c62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16752: 008d6338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16753: 0061a0d9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16753: 0061a0e1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 16754: 00462d5d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16755: 005581ed 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16755: 005581f5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16756: 00489a65 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16757: 009a053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16758: 0036ab79 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 16759: 003eb91d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16760: 009919d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16761: 002b98f1 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16762: 0060c8d9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16762: 0060c8e1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16763: 008f8c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_w │ │ │ │ 16764: 002b99e5 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16765: 009c755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16766: 009c62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 16767: 00479035 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16768: 009c74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16769: 00997198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16770: 00993b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16771: 009c7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16772: 009c53c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 16773: 003dd35d 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16774: 00998324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16775: 00999c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16776: 009c6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16777: 0055015d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16777: 00550165 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16778: 003357f9 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16779: 003d9d09 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16780: 00486f11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 16781: 00991944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16782: 00674501 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16782: 00674509 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16783: 009c74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16784: 0099b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16785: 008da6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16786: 009c5ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16787: 008fd894 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_b │ │ │ │ 16788: 009c5e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16789: 008fd708 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_d │ │ │ │ 16790: 009c6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 16791: 004bf381 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_s_df │ │ │ │ - 16792: 0065e9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16793: 00693c89 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16792: 0065e9dd 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16793: 00693c91 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16794: 008a2d38 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16795: 009c57ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16796: 008fd810 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_h │ │ │ │ 16797: 00224e31 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16798: 009c602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16799: 006147a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16800: 0063a1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16799: 006147b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16800: 0063a1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16801: 0039bd15 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16802: 0098b0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16803: 00264015 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16804: 0043cf51 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16805: 0053eb51 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16805: 0053eb59 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16806: 009c64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16807: 0033adcd 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16808: 0099c87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16809: 00996608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16810: 00989dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 16811: 00990154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16812: 002b0445 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16813: 00999104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16814: 005740c9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16814: 005740d1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16815: 009c6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16816: 00581775 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16816: 0058177d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16817: 0099dc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16818: 00462015 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16819: 006a7139 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16820: 00662561 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16819: 006a7141 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16820: 00662569 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16821: 009c6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16822: 0099d5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16823: 008fd78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_w │ │ │ │ 16824: 009c6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16825: 006890cd 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16825: 006890d5 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16826: 00991a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16827: 0098d2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16828: 00661795 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16828: 0066179d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16829: 00253d61 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16830: 009a0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16831: 00501919 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ - 16832: 0066a2d1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16831: 00501921 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ + 16832: 0066a2d9 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16833: 009a0338 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16834: 009c750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 16835: 00296ca9 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16836: 009c5f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16837: 0043fcbd 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16838: 009c545c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16839: 007cca9c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16839: 007ccaac 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16840: 009a0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16841: 0069d095 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16841: 0069d09d 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16842: 0098c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16843: 009c5e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16844: 00599d69 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16844: 00599d71 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ 16845: 008e54d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_rs_ph_w │ │ │ │ - 16846: 0066a1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16846: 0066a1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16847: 009c693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16848: 0068e725 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16849: 0066bf9d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 16850: 0059e82d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16848: 0068e72d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16849: 0066bfa5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16850: 0059e835 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16851: 009c634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16852: 009c635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16853: 0099d48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16854: 009c6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 16855: 0062bd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16855: 0062bd15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16856: 009c7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16857: 0064edad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16857: 0064edb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16858: 008e9b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpecontrol │ │ │ │ 16859: 009c6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16860: 00676691 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16860: 00676699 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16861: 009c5f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16862: 0099aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16863: 00656051 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16863: 00656059 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 16864: 00480221 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16865: 009c6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16866: 006a58b5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16866: 006a58bd 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16867: 009c5e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16868: 009c6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16869: 009971a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16870: 008f3394 132 OBJECT GLOBAL DEFAULT 24 helper_info_emt │ │ │ │ 16871: 009c7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16872: 00989cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16873: 0063a205 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16874: 005574c5 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16873: 0063a20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16874: 005574cd 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16875: 003c3af9 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16876: 002b36a5 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16877: 00665a09 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16877: 00665a11 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16878: 0036b0ed 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16879: 009c61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16880: 009c7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16881: 009a0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16882: 009c658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16883: 0062c431 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16884: 00594e81 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16883: 0062c439 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16884: 00594e89 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16885: 00405a35 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16886: 0098bea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16887: 005d6f4d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16887: 005d6f55 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 16888: 0046da05 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16889: 0054741d 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16889: 00547425 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16890: 002e5dc1 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16891: 00543855 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16891: 0054385d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16892: 0099dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16893: 002876cd 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16894: 009c61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16895: 004893e1 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16896: 0068dc59 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16896: 0068dc61 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 16897: 004bd129 1590 FUNC GLOBAL DEFAULT 12 helper_msa_srar_b │ │ │ │ - 16898: 0055d0f1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16898: 0055d0f9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16899: 002aba55 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16900: 002536a1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16901: 009c54a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16902: 00377469 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16903: 0026dce1 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16904: 004bdc2d 236 FUNC GLOBAL DEFAULT 12 helper_msa_srar_d │ │ │ │ 16905: 009c6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ @@ -16911,38 +16911,38 @@ │ │ │ │ 16907: 009a03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16908: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16909: 004bd761 806 FUNC GLOBAL DEFAULT 12 helper_msa_srar_h │ │ │ │ 16910: 00497af5 32 FUNC GLOBAL DEFAULT 12 helper_precr_qb_ph │ │ │ │ 16911: 009c5dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16912: 0099cb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16913: 0024d46d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16914: 005291f5 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16915: 0067f395 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16916: 0061bad9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16914: 005291fd 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16915: 0067f39d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16916: 0061bae1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16917: 008e9758 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sle │ │ │ │ 16918: 009957bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16919: 0098b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16920: 0098a618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16921: 002b7235 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16922: 0057a96d 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16923: 0061994d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16922: 0057a975 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16923: 00619955 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16924: 00993620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ 16925: 004bda89 418 FUNC GLOBAL DEFAULT 12 helper_msa_srar_w │ │ │ │ - 16926: 005e579d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16926: 005e57a5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16927: 009c5024 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16928: 00992b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16929: 009c5b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16930: 0098935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16931: 00499641 126 FUNC GLOBAL DEFAULT 12 helper_extr_s_h │ │ │ │ 16932: 0046bf01 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16933: 008da640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16934: 0025b545 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16935: 0098f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16936: 009c6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16937: 0059da8d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16937: 0059da95 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16938: 009c64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16939: 008f5410 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msub_q_df │ │ │ │ 16940: 009c69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16941: 008e9650 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_slt │ │ │ │ 16942: 00499249 64 FUNC GLOBAL DEFAULT 12 helper_cmp_eq_ph │ │ │ │ 16943: 009c708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 16944: 003e7d21 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -16952,61 +16952,61 @@ │ │ │ │ 16948: 009c5bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 16949: 0046c249 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16950: 008f6178 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsaf_df │ │ │ │ 16951: 009c6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16952: 009c70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 16953: 0046c3bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16954: 0098c8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16955: 005fa871 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16955: 005fa879 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16956: 0048aee1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16957: 00999d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16958: 00993800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16959: 00999d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 16960: 0098ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16961: 002ef841 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16962: 009c7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 16963: 009c5e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16964: 009c5ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16965: 009c67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16966: 00595ec9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16966: 00595ed1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16967: 009a03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16968: 002571dd 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16969: 0099ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16970: 009962a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16971: 009c6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16972: 008de5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16973: 005432a5 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16973: 005432ad 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16974: 0098c194 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16975: 008a9cf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16976: 009c69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16977: 009989b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16978: 009c6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16979: 009c683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16980: 008a28b0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16981: 009c5a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16982: 009c5736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16983: 0099753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16984: 0099aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16985: 0069b339 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16985: 0069b341 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16986: 00993ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16987: 00996bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16988: 0098b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16989: 009c564e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16990: 0041418d 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16991: 0046f029 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 16992: 008e3f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_w │ │ │ │ 16993: 00989c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16994: 0025b1e5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16995: 00536d55 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 16996: 00623649 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16995: 00536d5d 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16996: 00623651 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16997: 009c6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16998: 009c57d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 16999: 009c5788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17000: 009c672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17001: 0067f961 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17001: 0067f969 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17002: 009c5071 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17003: 0098e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17004: 008e9af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sne │ │ │ │ 17005: 0099455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17006: 003f64d9 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17007: 009c653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17008: 009c5028 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ @@ -17015,33 +17015,33 @@ │ │ │ │ 17011: 008d49fc 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17012: 0098edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17013: 0098fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17014: 00991114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17015: 009c51a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17016: 0099497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17017: 009c7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17018: 00571ae9 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17018: 00571af1 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17019: 002bc3c5 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17020: 0054dce1 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17021: 0054522d 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17020: 0054dce9 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17021: 00545235 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17022: 002259c1 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17023: 0061f8a5 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17024: 00594959 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17023: 0061f8ad 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17024: 00594961 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17025: 00990674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17026: 009a05a4 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17027: 009c5c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17028: 009c5308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17029: 0052a53d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17029: 0052a545 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17030: 008ffd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_watchhi │ │ │ │ 17031: 009c7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17032: 00901c08 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17033: 0028f081 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17034: 0062baf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17034: 0062baf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17035: 003f2d9d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17036: 00670141 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17036: 00670149 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17037: 009c74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17038: 0028f33d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17039: 00475211 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17040: 009c6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17041: 009c7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17042: 009c5ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17043: 0098a6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17058,118 +17058,118 @@ │ │ │ │ 17054: 0099b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17055: 009c7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17056: 009c53fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17057: 008f4414 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_s_df │ │ │ │ 17058: 003e69a1 372 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 17059: 003d2f55 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ 17060: 00497f45 310 FUNC GLOBAL DEFAULT 12 helper_shll_s_ph │ │ │ │ - 17061: 0069f2d9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17061: 0069f2e1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17062: 00252479 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17063: 0064dc59 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17063: 0064dc61 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17064: 003dcfad 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17065: 0099de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17066: 0099de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17067: 00293f61 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17068: 00993840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17069: 009c7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17070: 00255d55 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17071: 008a9d70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ 17072: 004c6ced 32 FUNC GLOBAL DEFAULT 12 helper_msa_sldi_df │ │ │ │ - 17073: 005f8d5d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17074: 005762c1 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17075: 00624ce1 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17076: 0063c465 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17073: 005f8d65 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17074: 005762c9 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17075: 00624ce9 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17076: 0063c46d 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17077: 009c6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17078: 0099cc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17079: 00482535 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17080: 009c5122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17081: 008d79e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17082: 0060fe65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17082: 0060fe6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17083: 00998454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17084: 0068ffc9 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17084: 0068ffd1 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17085: 0049e16d 192 FUNC GLOBAL DEFAULT 12 helper_float_recip2_d │ │ │ │ 17086: 009c66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17087: 0062c145 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17087: 0062c14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17088: 003e9d65 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17089: 008d08ac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17090: 00486d19 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17091: 008a2934 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17092: 00629b15 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17092: 00629b1d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17093: 008da7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17094: 009c5d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17095: 00989eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17096: 00489925 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17097: 008f430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_s_df │ │ │ │ 17098: 009c57be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17099: 009c754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17100: 009c62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17101: 0067f579 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17101: 0067f581 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17102: 003d77c9 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17103: 002901d5 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17104: 008fa60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_b │ │ │ │ 17105: 002e66e5 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17106: 0046efc5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17107: 008fa480 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_d │ │ │ │ 17108: 00283061 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ 17109: 008f9fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_b │ │ │ │ - 17110: 0060fc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17110: 0060fc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ 17111: 0049e22d 186 FUNC GLOBAL DEFAULT 12 helper_float_recip2_s │ │ │ │ - 17112: 006a686d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17112: 006a6875 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17113: 008f9e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_d │ │ │ │ 17114: 00992bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17115: 006989d1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17115: 006989d9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17116: 008fa588 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_h │ │ │ │ 17117: 0099e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17118: 00547975 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17118: 0054797d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17119: 009c6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17120: 00375925 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17121: 002c0b51 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17122: 008f9f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_h │ │ │ │ 17123: 00304da5 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17124: 0064d525 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17124: 0064d52d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17125: 009940f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17126: 00992dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17127: 00547865 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17127: 0054786d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17128: 00992ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17129: 00441f59 64 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17130: 009a0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17131: 003e1141 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17132: 009c5822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17133: 0057d28d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17134: 0065c6c9 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17133: 0057d295 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17134: 0065c6d1 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17135: 00992fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17136: 004bbb61 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_b │ │ │ │ 17137: 008fa504 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_w │ │ │ │ 17138: 0048e611 100 FUNC GLOBAL DEFAULT 12 helper_mtc0_wired │ │ │ │ 17139: 00298129 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17140: 009c6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17141: 008f9ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_w │ │ │ │ 17142: 004bbccd 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_d │ │ │ │ 17143: 002551b1 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17144: 00536e61 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17144: 00536e69 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17145: 00482ea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17146: 004bbc19 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_h │ │ │ │ 17147: 0098afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17148: 00555509 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17148: 00555511 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17149: 00999fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17150: 0098da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17151: 0068480d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17151: 00684815 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17152: 00479115 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17153: 008e10c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_r_w │ │ │ │ - 17154: 005a5ec5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17154: 005a5ecd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17155: 009c7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17156: 00665e51 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17156: 00665e59 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17157: 009c5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17158: 0098b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17159: 009c5b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17160: 0099c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17161: 009c7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17162: 005949d1 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17162: 005949d9 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17163: 0099c21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17164: 0060e425 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17164: 0060e42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17165: 009c74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17166: 00497cf9 12 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbla │ │ │ │ 17167: 00472c19 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17168: 00999c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17169: 004bbc8d 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_w │ │ │ │ 17170: 009c645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17171: 009c5aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ @@ -17182,172 +17182,172 @@ │ │ │ │ 17178: 009c68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17179: 0098a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17180: 009c5d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17181: 0099a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17182: 008d8f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17183: 0041a2f9 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17184: 009c59e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17185: 0067f399 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17186: 0064fe99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17185: 0067f3a1 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17186: 0064fea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17187: 00994f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17188: 0099b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17189: 009c5918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17190: 009c523a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17191: 004734b9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17192: 00482ce9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17193: 009c5264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17194: 008dd298 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17195: 0099f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17196: 00572db9 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17196: 00572dc1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17197: 003e8dd1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17198: 0099a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17199: 00996ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17200: 0052a83d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17200: 0052a845 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17201: 009c5864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17202: 002bea75 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17203: 0098faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17204: 0046bfcd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17205: 009c58a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 17206: 009c4be8 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr0 │ │ │ │ - 17207: 0056f969 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17207: 0056f971 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17208: 009c5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17209: 00667c75 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17209: 00667c7d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17210: 00470339 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17211: 0098dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17212: 008d87d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17213: 0098cbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17214: 00997258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17215: 009c674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17216: 0046c28d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17217: 009c5150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17218: 0048990d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17219: 0046c421 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17220: 00991d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17221: 0069f0c5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17221: 0069f0cd 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17222: 009a01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17223: 0098dcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17224: 009c741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17225: 009c6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17226: 009c6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17227: 00622ebd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17227: 00622ec5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17228: 0098bee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17229: 0066719d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17229: 006671a5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17230: 00992870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17231: 003e9c65 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17232: 00479a79 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17233: 008d7f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17234: 009c580a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17235: 0098dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17236: 0099f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17237: 0048379d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17238: 0099f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17239: 0064572d 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17239: 00645735 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17240: 003a0f1d 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17241: 006a4f95 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17241: 006a4f9d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17242: 0099ace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17243: 006582ed 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17244: 0060f8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17243: 006582f5 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17244: 0060f8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17245: 008a180c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17246: 00996f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17247: 009c6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17248: 009903e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17249: 0025e3ed 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17250: 00674e41 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17250: 00674e49 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17251: 00486041 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17252: 0099db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17253: 00997a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17254: 0060ff19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17254: 0060ff21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17255: 00990968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_LEDS_EVENT │ │ │ │ 17256: 009c614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17257: 00292281 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17258: 004894f9 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17259: 009912e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17260: 00298169 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17261: 009c671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17262: 009c72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17263: 009c734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17264: 0098ef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17265: 00597131 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17265: 00597139 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17266: 009953d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17267: 0060b70d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17267: 0060b715 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17268: 0099560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17269: 009c7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17270: 0064fb71 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17270: 0064fb79 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17271: 003d4861 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ 17272: 008edc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminsh │ │ │ │ - 17273: 0055dcc1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17273: 0055dcc9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17274: 009979ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17275: 009c6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17276: 0098e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17277: 008f3208 132 OBJECT GLOBAL DEFAULT 24 helper_info_evp │ │ │ │ 17278: 009c7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 17279: 009a0790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17280: 0099bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17281: 00312701 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17282: 009c6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17283: 009c5188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17284: 003145e5 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17285: 006659cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17285: 006659d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17286: 00991e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17287: 0025da39 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17288: 008dd9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17289: 0046f251 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17290: 003e87a5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17291: 003d363d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17292: 00998824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17293: 00684369 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17293: 00684371 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17294: 009c59d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17295: 00999a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17296: 003c2d91 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17297: 009c69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17298: 006475b9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17298: 006475c1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17299: 0046b449 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17300: 0060f57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17301: 00580de1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17300: 0060f585 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17301: 00580de9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17302: 009c739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17303: 0030c129 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17304: 009c6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17305: 00644ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17306: 00616885 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17305: 00644add 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17306: 0061688d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17307: 0099c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17308: 009c717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17309: 0098aba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17310: 00596419 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17310: 00596421 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17311: 002427dd 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17312: 008f8278 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmnzi_b │ │ │ │ 17313: 009967b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17314: 0039ce45 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17315: 0060b5ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17315: 0060b5f5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17316: 00989474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17317: 0099ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17318: 0062aa75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17318: 0062aa7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17319: 0099b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17320: 009c515c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17321: 005581b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17321: 005581c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17322: 009c5940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17323: 0040ef45 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17324: 008de108 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17325: 008e94c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sun │ │ │ │ - 17326: 00644bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17326: 00644bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17327: 009c54e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17328: 009c5592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17329: 009c644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17330: 0040d549 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17331: 008edd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminub │ │ │ │ 17332: 00265149 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17333: 00996468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17334: 002c1a65 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17335: 009c6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17336: 0098bf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17337: 008ddad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17338: 0084d038 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17339: 002811e5 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17340: 0058c531 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17340: 0058c539 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17341: 0099de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17342: 006b51a9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17342: 006b51b1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17343: 009991f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17344: 00339f7d 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17345: 009c5ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17346: 009c64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17347: 009c50f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17348: 009c5cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17349: 008a226c 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ @@ -17356,179 +17356,179 @@ │ │ │ │ 17352: 003ee69d 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17353: 0047f325 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17354: 008eed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sueq │ │ │ │ 17355: 009c548c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17356: 0036fc15 170 FUNC GLOBAL DEFAULT 12 mips_gictimer_stop_count │ │ │ │ 17357: 0099a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17358: 009c6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17359: 0066fc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17360: 0062ba01 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17361: 00689095 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17362: 0064ce09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17359: 0066fc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17360: 0062ba09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17361: 0068909d 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17362: 0064ce11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17363: 0099c82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17364: 0033847d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17365: 009c64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17366: 0061384d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17367: 0060fd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17366: 00613855 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17367: 0060fd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17368: 00992d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17369: 009c5e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17370: 0063d395 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17370: 0063d39d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ 17371: 008eebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_saf │ │ │ │ - 17372: 00631051 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17372: 00631059 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17373: 002b417d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17374: 009c6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17375: 008eab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_wait │ │ │ │ 17376: 009c7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17377: 008e2d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcrestart │ │ │ │ - 17378: 0052a099 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17378: 0052a0a1 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17379: 00442081 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17380: 009c70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17381: 009c5306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17382: 009c5d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17383: 0099b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17384: 00341aa1 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17385: 0059f1b9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17386: 0062e9c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17385: 0059f1c1 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17386: 0062e9c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17387: 00450f09 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17388: 009c50e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17389: 00450f11 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17390: 00996c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17391: 00347e79 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17392: 00450f3d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17393: 00252b71 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17394: 009c6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17395: 00450fa9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17396: 00451019 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17397: 0063ac19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17397: 0063ac21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17398: 009c6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17399: 009c6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17400: 0045108d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17401: 009c60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17402: 00451105 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17403: 00455181 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17404: 00638ab1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17404: 00638ab9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17405: 00451181 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17406: 003428cd 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17407: 00452c35 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17408: 0098fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17409: 00411c51 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17410: 0040d305 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17411: 00994e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17412: 00257729 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17413: 00415e19 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17414: 0048260d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17415: 00652f15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17415: 00652f1d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17416: 009c728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17417: 0046bf61 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17418: 009c5136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17419: 005795d1 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17419: 005795d9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17420: 009c562e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17421: 00461391 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17422: 00497d05 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbra │ │ │ │ 17423: 009c5634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17424: 00405539 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17425: 003caca1 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17426: 009c5b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17427: 002eadad 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17428: 0099bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17429: 009c58c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17430: 0060e2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17430: 0060e2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17431: 003b70f1 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17432: 009c5376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17433: 0099bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17434: 0098b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17435: 0099d27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17436: 00662b6d 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17436: 00662b75 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ 17437: 008f35a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rotx │ │ │ │ - 17438: 0054e665 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17439: 00672b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17440: 00685301 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17438: 0054e66d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17439: 00672b35 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17440: 00685309 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17441: 009c526c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17442: 00597601 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17442: 00597609 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17443: 009c7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17444: 00654935 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17444: 0065493d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17445: 0033a989 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17446: 0098b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17447: 0060638d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17448: 0068b265 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17449: 00684d65 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17447: 00606395 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17448: 0068b26d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17449: 00684d6d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17450: 0099b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17451: 0098ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17452: 00684f91 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17452: 00684f99 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17453: 008d5550 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17454: 00998584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17455: 006378fd 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17455: 00637905 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17456: 004587c1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17457: 00474b69 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17458: 0098e77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 17459: 00598329 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17459: 00598331 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17460: 0098fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17461: 0060eeb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17461: 0060eeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17462: 00281439 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17463: 0099fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17464: 009c5c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17465: 009c5418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17466: 0099c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17467: 0098d27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17468: 00271d45 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17469: 002b41dd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17470: 00628289 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17470: 00628291 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17471: 0099571c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17472: 00990f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17473: 003020b5 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17474: 0099c3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17475: 009c55e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17476: 0060b82d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17476: 0060b835 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17477: 00256c41 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17478: 00373fb5 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17479: 0054c4f1 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17479: 0054c4f9 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17480: 009c5d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17481: 00632221 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17481: 00632229 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17482: 009c5a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17483: 0046a845 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17484: 008d6d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17485: 009c6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17486: 0041a4cd 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17487: 00252c29 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17488: 00997158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17489: 00518f2d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17490: 00596ca1 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17489: 00518f35 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17490: 00596ca9 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17491: 0099fed8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17492: 009c5f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17493: 009c5d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17494: 0067fdd1 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17494: 0067fdd9 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17495: 009c6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17496: 0099f9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17497: 009c5ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17498: 008d66d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17499: 004894b1 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17500: 00557089 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17500: 00557091 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17501: 00450565 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17502: 006b05e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17503: 007cd6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17502: 006b05e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17503: 007cd6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17504: 002875c5 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17505: 009c50a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17506: 0098b1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17507: 0063f9b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17507: 0063f9bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17508: 0099e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17509: 0069a3a9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17510: 0069bc9d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17509: 0069a3b1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17510: 0069bca5 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17511: 009c5a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17512: 0099f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 17513: 004909b9 12 FUNC GLOBAL DEFAULT 12 helper_tlbinvf │ │ │ │ - 17514: 00683499 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17514: 006834a1 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17515: 009c6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17516: 00670781 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17516: 00670789 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17517: 009c538e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17518: 009c569a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17519: 0060f361 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17519: 0060f369 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17520: 008a3020 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17521: 009971c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17522: 005553d1 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17523: 0059e465 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17522: 005553d9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17523: 0059e46d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17524: 0099cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17525: 00990f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17526: 009926d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17527: 00337a91 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17528: 003eb4c1 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17529: 009c70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17530: 009c5b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -17536,89 +17536,89 @@ │ │ │ │ 17532: 00996308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17533: 0098efa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17534: 00414d95 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17535: 00996c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17536: 009c50f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17537: 002433b9 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17538: 00474df1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17539: 006ad8f1 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17539: 006ad8f9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ 17540: 004b2021 414 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_b │ │ │ │ - 17541: 0064d025 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17541: 0064d02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17542: 004b2309 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_d │ │ │ │ 17543: 009c5dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17544: 0067a645 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17544: 0067a64d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17545: 004b21c1 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_h │ │ │ │ 17546: 0099e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17547: 009c5f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17548: 009c66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17549: 008a2670 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17550: 0061d5b1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17551: 00589791 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17552: 005af4bd 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17550: 0061d5b9 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17551: 00589799 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17552: 005af4c5 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17553: 0098bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17554: 00254cf9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 17555: 004679d1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17556: 005bce45 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17557: 00651bc5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17556: 005bce4d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17557: 00651bcd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17558: 0098f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17559: 008a26bc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17560: 0048ad51 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17561: 005e4ea1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17562: 00549f09 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17563: 005291a1 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17561: 005e4ea9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17562: 00549f11 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17563: 005291a9 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17564: 00994d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17565: 008d6c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17566: 009c6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17567: 009c50fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17568: 00999e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17569: 009c5b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17570: 0098a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17571: 0099eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17572: 0038afd1 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17573: 0098c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 17574: 004b2291 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_w │ │ │ │ 17575: 003e770d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 17576: 00398d09 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 17577: 0053c7dd 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17577: 0053c7e5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17578: 009c5bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17579: 009c6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17580: 009c7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17581: 005d2f91 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17581: 005d2f99 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17582: 008eecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_seq │ │ │ │ 17583: 00998b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17584: 003cb5cd 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17585: 00994fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17586: 00996b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17587: 009c592a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17588: 0024c821 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ 17589: 009c4b68 128 OBJECT GLOBAL DEFAULT 25 fpu_f64 │ │ │ │ 17590: 00498905 162 FUNC GLOBAL DEFAULT 12 helper_dpsq_s_w_ph │ │ │ │ - 17591: 005c29fd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17592: 0069c905 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17591: 005c2a05 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17592: 0069c90d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17593: 008d6650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17594: 00991cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17595: 0040d659 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17596: 0068e871 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17596: 0068e879 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17597: 00291a1d 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17598: 0058dfa5 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17598: 0058dfad 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17599: 008fd264 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_b │ │ │ │ - 17600: 00658df5 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17600: 00658dfd 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17601: 00335aa5 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 17602: 004821b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17603: 008fd0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_d │ │ │ │ 17604: 009c6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 17605: 00282bd5 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17606: 009c51e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17607: 009c6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17608: 009c56fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17609: 008fd1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_h │ │ │ │ 17610: 009c70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17611: 0098f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17612: 0099a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17613: 0063284d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17613: 00632855 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17614: 0033ee49 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 17615: 00301fa1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17616: 009c5a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17617: 0099f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17618: 009c64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17619: 00991fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17620: 009c594c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -17627,361 +17627,361 @@ │ │ │ │ 17623: 0098d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17624: 0099cdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17625: 008e5978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcstatus │ │ │ │ 17626: 0098a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17627: 0098ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17628: 008fd15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_w │ │ │ │ 17629: 008f1c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_d │ │ │ │ - 17630: 0063a8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17630: 0063a8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17631: 0046a8a9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17632: 009c5e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17633: 00265625 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17634: 009c5290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17635: 008f118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_d │ │ │ │ 17636: 009c5dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17637: 0098ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17638: 0051b3b9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17639: 0063b229 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17638: 0051b3c1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17639: 0063b231 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17640: 00252cdd 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 17641: 002819a9 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17642: 008e1c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_s_w_ph │ │ │ │ 17643: 0099dc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 17644: 00482001 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17645: 00622149 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17646: 00661945 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17645: 00622151 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17646: 0066194d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 17647: 00340d0d 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17648: 0099e57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17649: 008dd31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17650: 009c58e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17651: 006ae0fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17651: 006ae105 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17652: 008f06b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_s │ │ │ │ 17653: 009c521e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17654: 0060af51 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17654: 0060af59 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17655: 002556e1 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17656: 00654c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17656: 00654c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17657: 0099b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17658: 008efbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_s │ │ │ │ 17659: 00254da1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17660: 009c7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17661: 006329ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17661: 006329f5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17662: 009c5bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17663: 0099ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17664: 0048fe3d 196 FUNC GLOBAL DEFAULT 12 helper_eret │ │ │ │ 17665: 009c5cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17666: 0048aac1 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 17667: 0063a45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17667: 0063a465 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17668: 00383c31 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17669: 009c6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17670: 006217c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17670: 006217c9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17671: 009c6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17672: 009c5576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17673: 00993f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17674: 0098c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 17675: 009c583a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17676: 009c5d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ 17677: 008eef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sule │ │ │ │ - 17678: 0063dbed 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17678: 0063dbf5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17679: 009c5be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17680: 009c5458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17681: 0039c841 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17682: 009c5610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17683: 009c6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17684: 002e58f9 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17685: 009c736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17686: 00637dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17686: 00637dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17687: 00993420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17688: 009c5986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 17689: 00631415 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17690: 00651f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17689: 0063141d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17690: 00651f15 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17691: 009928d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17692: 00989f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17693: 0033356d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17694: 0065b24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17695: 00683695 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17694: 0065b255 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17695: 0068369d 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17696: 004750d1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17697: 00541075 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17697: 0054107d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17698: 009947cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17699: 00692ed9 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17699: 00692ee1 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17700: 008e9f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschefback │ │ │ │ 17701: 008eee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sult │ │ │ │ 17702: 004039e5 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17703: 002900a9 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17704: 009c68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17705: 00998d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17706: 0099ca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17707: 0099cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17708: 009c690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17709: 009c73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17710: 009c5bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17711: 00994d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17712: 0099c88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17713: 0060aed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17713: 0060aee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17714: 0043acf5 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 17715: 005f4961 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17716: 0062abc9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17715: 005f4969 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17716: 0062abd1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17717: 008d6bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17718: 0099e848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17719: 0099e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17720: 00991dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17721: 009906f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17722: 004c8219 560 FUNC GLOBAL DEFAULT 12 helper_msa_fmsub_df │ │ │ │ 17723: 009c5d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17724: 00543411 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17725: 006ae999 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 17724: 00543419 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17725: 006ae9a1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 17726: 0046e3f1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17727: 0034fb75 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17728: 009c5c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17729: 002645f9 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17730: 008f6ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_d │ │ │ │ 17731: 0099a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 17732: 008d65cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17733: 0039dc71 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17734: 0060f019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 17735: 00573755 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17734: 0060f021 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17735: 0057375d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17736: 009a01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 17737: 00255c49 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17738: 009c58fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 17739: 0067ff49 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17739: 0067ff51 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 17740: 008f6fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_h │ │ │ │ - 17741: 0069af49 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17741: 0069af51 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17742: 00361739 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17743: 009939e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17744: 00998664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17745: 00293221 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17746: 008dda54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ 17747: 00498e61 136 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phl │ │ │ │ - 17748: 0078bca4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17749: 00694945 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17748: 0078bcb4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17749: 0069494d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17750: 00998a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17751: 0098d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17752: 00498ee9 140 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phr │ │ │ │ 17753: 0098c8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17754: 008f6f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_w │ │ │ │ 17755: 009975cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17756: 0098e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17757: 0099af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17758: 0099762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 17759: 006b50f9 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17759: 006b5101 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17760: 008ef218 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sune │ │ │ │ 17761: 0099e8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17762: 00496d5d 424 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_read_register │ │ │ │ - 17763: 00670105 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17763: 0067010d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17764: 003bc9e9 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 17765: 0099a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17766: 009969d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17767: 009c6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17768: 009c5130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17769: 009c5574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17770: 008dc7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17771: 006500f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17772: 00613d2d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17771: 006500f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17772: 00613d35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17773: 0099dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17774: 008a23ac 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17775: 009903f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17776: 0063a9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17776: 0063a9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17777: 008de18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17778: 008e5ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagegrain │ │ │ │ 17779: 002ead89 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 17780: 004c778d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsune_df │ │ │ │ - 17781: 00669135 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17781: 0066913d 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17782: 009c5eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17783: 0099481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17784: 00254e49 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17785: 008d5a38 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17786: 009c62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17787: 009c533a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17788: 0062e585 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17788: 0062e58d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17789: 0043d9cd 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17790: 0098bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17791: 009c66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17792: 0060c9bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17792: 0060c9c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17793: 009c6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17794: 00583251 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17795: 0066b8b1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17794: 00583259 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17795: 0066b8b9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17796: 0098d83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17797: 00630279 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17797: 00630281 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 17798: 00281075 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17799: 0098dc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17800: 0099bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17801: 003d9f21 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17802: 0098d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17803: 009c5118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17804: 009c5b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17805: 00900054 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17806: 009c5178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17807: 0030bfe1 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17808: 009c61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17809: 006a8129 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17809: 006a8131 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17810: 00996e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 17811: 0046bf99 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17812: 0059f535 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17812: 0059f53d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17813: 008ef740 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_ps │ │ │ │ 17814: 009c5bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17815: 00297db9 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17816: 005489f1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17817: 0060fedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17816: 005489f9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17817: 0060fee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17818: 009969a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17819: 009956bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ 17820: 004c0045 384 FUNC GLOBAL DEFAULT 12 helper_msa_bseti_df │ │ │ │ - 17821: 0057a189 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17821: 0057a191 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17822: 009c677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17823: 0098fa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17824: 006a57a5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17824: 006a57ad 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17825: 00997078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17826: 00690985 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17826: 0069098d 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 17827: 004509d9 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17828: 009a0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17829: 009c6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17830: 00993b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17831: 0067480d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17831: 00674815 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17832: 0040cbd1 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17833: 0062dc09 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17833: 0062dc11 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 17834: 0025c485 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17835: 009c6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17836: 009c5d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17837: 009c6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17838: 00629fd5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17838: 00629fdd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17839: 003c5165 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17840: 009897d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17841: 0099c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 17842: 003e7841 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17843: 0098ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17844: 009c737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17845: 005414f5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17845: 005414fd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17846: 0040d1dd 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17847: 00490b25 240 FUNC GLOBAL DEFAULT 12 mmu_init │ │ │ │ 17848: 009c6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 17849: 0048391d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17850: 009c5d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17851: 009a000c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17852: 009c7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17853: 00989804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17854: 006b3b15 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17855: 00624355 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17854: 006b3b1d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17855: 0062435d 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17856: 0098e7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17857: 00998de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17858: 009c5884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17859: 0098dcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17860: 00694afd 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 17861: 00596c0d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17860: 00694b05 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17861: 00596c15 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17862: 009c6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17863: 0025634d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17864: 003fcb41 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17865: 008f1630 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_d │ │ │ │ 17866: 008f19cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_d │ │ │ │ 17867: 009c5186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17868: 009c67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17869: 004179c1 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17870: 007f9b68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17870: 007f9b78 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17871: 0099d3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17872: 00999ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17873: 0045af15 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17874: 00401961 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17875: 009c7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17876: 005943f9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17876: 00594401 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17877: 009c55d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17878: 0098f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17879: 0060c3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17879: 0060c3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 17880: 00995458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 17881: 008eef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sle │ │ │ │ - 17882: 0063ec89 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17882: 0063ec91 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 17883: 00990084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17884: 0054829d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17884: 005482a5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17885: 0099457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17886: 009c6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17887: 00415e91 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17888: 006a739d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17888: 006a73a5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17889: 0099ce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17890: 0099cc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17891: 009a39d0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17892: 00995ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17893: 008f0088 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_s │ │ │ │ 17894: 0047475d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 17895: 008f0424 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_s │ │ │ │ - 17896: 00548d11 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17897: 0063c8d1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17896: 00548d19 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17897: 0063c8d9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17898: 009c5c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17899: 00375845 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17900: 0033e419 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 17901: 006636bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17901: 006636c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17902: 009c5cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17903: 00562d81 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17903: 00562d89 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17904: 0099c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17905: 008a29dc 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17906: 0069f235 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 17907: 0066d3e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 17906: 0069f23d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17907: 0066d3e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ 17908: 008eedf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_slt │ │ │ │ - 17909: 00610dcd 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17909: 00610dd5 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17910: 008a312c 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17911: 00993bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17912: 009c5254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 17913: 006758fd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17913: 00675905 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17914: 003bd555 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17915: 00994e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 17916: 005978f9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17916: 00597901 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ 17917: 004bc6c9 378 FUNC GLOBAL DEFAULT 12 helper_msa_sll_b │ │ │ │ - 17918: 0060f979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17918: 0060f981 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17919: 00292171 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17920: 0098d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17921: 009c6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ 17922: 004bc985 146 FUNC GLOBAL DEFAULT 12 helper_msa_sll_d │ │ │ │ - 17923: 00655775 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17923: 0065577d 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17924: 009c5cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17925: 009c608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17926: 00992d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17927: 004bc845 208 FUNC GLOBAL DEFAULT 12 helper_msa_sll_h │ │ │ │ 17928: 009c6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17929: 00991b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17930: 009c6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17931: 003149f1 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17932: 006b3bfd 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17933: 0059823d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17934: 005f8bd9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17932: 006b3c05 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17933: 00598245 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17934: 005f8be1 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17935: 009c51fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17936: 00998ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17937: 0098e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17938: 0098a2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17939: 00676279 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17939: 00676281 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 17940: 0046d8c5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17941: 009c5c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17942: 009c7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17943: 00648759 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17943: 00648761 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 17944: 00484f69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17945: 009965f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17946: 00997b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17947: 009c546e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17948: 0054db3d 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17948: 0054db45 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17949: 0099fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 17950: 0098ef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17951: 00998274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ 17952: 004bc915 110 FUNC GLOBAL DEFAULT 12 helper_msa_sll_w │ │ │ │ - 17953: 00578d21 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17953: 00578d29 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17954: 00225351 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17955: 0099509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17956: 009c559a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17957: 0055d141 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17958: 0060dfc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17957: 0055d149 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17958: 0060dfc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17959: 008f4498 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffqr_df │ │ │ │ 17960: 009c5a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 17961: 00461f8d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17962: 006a3315 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17962: 006a331d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17963: 009c5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17964: 002b3b41 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17965: 009c5d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17966: 009c5582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 17967: 00467a11 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17968: 00486ae9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 17969: 0057774d 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17969: 00577755 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17970: 00997a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17971: 0098df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 17972: 0046b1d1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17973: 009c5af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17974: 004728f1 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ - 17975: 006af2c5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 17976: 005734ed 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17975: 006af2cd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 17976: 005734f5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17977: 009c63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17978: 0099d44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17979: 0099d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 17980: 003dfea1 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17981: 00375225 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17982: 009c5f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17983: 00989efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ @@ -17990,149 +17990,149 @@ │ │ │ │ 17986: 009c642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17987: 008ef29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sne │ │ │ │ 17988: 009c6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17989: 009c6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17990: 0047317d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17991: 00252d8d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17992: 003c029d 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17993: 00617eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17994: 006af62d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17993: 00617eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17994: 006af635 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17995: 009c5bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17996: 00657739 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17996: 00657741 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17997: 008a37ac 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17998: 0061c9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17999: 00618e6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17998: 0061ca05 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17999: 00618e75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18000: 009c5d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18001: 009c6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18002: 00282c15 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18003: 0084a398 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18004: 00297d79 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18005: 004561f1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18006: 0034229d 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18007: 004868d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18008: 002831fd 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18009: 0066de25 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18010: 00681a75 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18011: 006896a9 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18009: 0066de2d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18010: 00681a7d 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18011: 006896b1 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18012: 00242181 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18013: 00992770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18014: 0065ba81 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18014: 0065ba89 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18015: 00481615 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18016: 0099b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18017: 009c5e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18018: 008d8aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18019: 00450931 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18020: 009c572a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18021: 009c5998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18022: 006ad685 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18022: 006ad68d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18023: 0099dbfc 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18024: 009c5ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18025: 0045aafd 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18026: 0066e7a5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18026: 0066e7ad 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18027: 009c5f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18028: 009c5a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18029: 009c65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18030: 0028e349 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18031: 0099d2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18032: 006a0681 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18033: 006871b9 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18034: 0068f481 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18032: 006a0689 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18033: 006871c1 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18034: 0068f489 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18035: 00297799 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18036: 006a7449 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18036: 006a7451 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18037: 009c7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18038: 00314695 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18039: 00610135 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18039: 0061013d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18040: 0098fab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18041: 008d82ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18042: 006213e1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18043: 006adc89 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18042: 006213e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18043: 006adc91 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18044: 009c6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18045: 004d9689 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ - 18046: 0064b171 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18047: 0068edd1 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18045: 004d9691 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ + 18046: 0064b179 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18047: 0068edd9 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18048: 0098e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18049: 003a10cd 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18050: 009c58e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18051: 009c5b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18052: 00621815 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18053: 005c9811 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18052: 0062181d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18053: 005c9819 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18054: 009c647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18055: 009c6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18056: 0040afd1 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18057: 008ef194 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sor │ │ │ │ 18058: 00998544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18059: 0036ae15 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18060: 005a9eb9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18060: 005a9ec1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18061: 0098fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18062: 009c7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18063: 004a187d 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ueq │ │ │ │ 18064: 004093c1 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18065: 009c6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18066: 006ab1fd 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18067: 00631f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18068: 005a4ff1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18066: 006ab205 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18067: 00631f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18068: 005a4ff9 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18069: 009908ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18070: 0099c56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18071: 009c7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18072: 0039c3f5 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18073: 009a15d4 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18074: 009c6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18075: 009c6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18076: 00667809 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18077: 0063cef9 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18076: 00667811 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18077: 0063cf01 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18078: 009c582a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18079: 002b4879 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18080: 00611c45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18080: 00611c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18081: 00293271 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18082: 002514d1 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18083: 0048f721 4 FUNC GLOBAL DEFAULT 12 helper_dmt │ │ │ │ 18084: 009c550a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18085: 008a9b40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18086: 009c6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18087: 0040e151 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18088: 00989f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 18089: 0060e2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18089: 0060e301 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18090: 009c74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18091: 005cd5b5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18092: 00648fc9 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18091: 005cd5bd 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18092: 00648fd1 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18093: 0047f651 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18094: 00447f1d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18095: 00693e39 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18095: 00693e41 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18096: 0099585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18097: 009c6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18098: 009c570c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18099: 006aa529 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18099: 006aa531 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18100: 009c5192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18101: 00991c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18102: 00548ab9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18102: 00548ac1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18103: 0049807d 140 FUNC GLOBAL DEFAULT 12 helper_shll_s_w │ │ │ │ 18104: 009c641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18105: 009c66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18106: 0058f6a9 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18106: 0058f6b1 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18107: 00991824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18108: 00992f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18109: 009c7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18110: 0098e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18111: 00610225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18111: 0061022d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18112: 00349d71 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18113: 0098fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18114: 0098fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18115: 009c5896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18116: 00260ab5 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18117: 0098bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18118: 009981d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18119: 002618c1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18120: 0043dc41 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18121: 0046d261 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18122: 0068a8bd 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18122: 0068a8c5 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18123: 00993c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18124: 003e8d7d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18125: 009c52b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18126: 0099a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 18127: 006700c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18127: 006700d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18128: 00997a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18129: 002c1c99 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18130: 009a029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18131: 004262c9 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18132: 009c685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18133: 004b49f1 134 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_d │ │ │ │ 18134: 009a04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ @@ -18141,242 +18141,242 @@ │ │ │ │ 18137: 0099f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18138: 009c646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18139: 0048ead9 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_ebase │ │ │ │ 18140: 009c52b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18141: 004b47a1 406 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_h │ │ │ │ 18142: 009972f8 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18143: 009c5596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18144: 0063f085 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18144: 0063f08d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18145: 009c6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18146: 0036fab9 190 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_sh_count │ │ │ │ - 18147: 00611d5d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18147: 00611d65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18148: 00264655 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18149: 009a08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18150: 0061b8fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18150: 0061b905 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18151: 003487f1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18152: 0042de59 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18153: 009c5a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18154: 00643971 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18154: 00643979 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18155: 009b52f8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18156: 0048b3f9 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18157: 009c65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18158: 009c5b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18159: 009c5774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18160: 003b0ad5 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18161: 00253a09 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18162: 0099793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18163: 005d31d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18163: 005d31d9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18164: 0025ecd1 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18165: 004b4939 182 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_w │ │ │ │ 18166: 00998a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18167: 0068bd0d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18168: 0078b594 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18169: 0068ddf9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18170: 005795f1 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18167: 0068bd15 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18168: 0078b5a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18169: 0068de01 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18170: 005795f9 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18171: 00250bd9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18172: 009c62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18173: 00412695 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18174: 0069f945 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18174: 0069f94d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18175: 004a8609 60 FUNC GLOBAL DEFAULT 12 helper_biadd │ │ │ │ 18176: 009974ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18177: 0025852d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18178: 002531d1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18179: 0031d669 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18180: 00993110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18181: 009a39c4 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18182: 005230c9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18182: 005230d1 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18183: 0099c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18184: 009c527a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18185: 0025fea9 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18186: 003d3151 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18187: 009915f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18188: 0068bcb1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18189: 0052d569 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18188: 0068bcb9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18189: 0052d571 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18190: 0099770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18191: 009c6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18192: 0099c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18193: 003a273d 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18194: 0098bf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18195: 00998364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18196: 003fa215 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18197: 005a3659 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18197: 005a3661 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18198: 009c5064 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18199: 009c576a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18200: 00996fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18201: 003a9345 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18202: 003cadd5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18203: 00573669 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18203: 00573671 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18204: 009c6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18205: 009918a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18206: 0098c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18207: 003e787d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18208: 005fd185 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18208: 005fd18d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18209: 002b87d5 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18210: 0057051d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18210: 00570525 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18211: 002f1305 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18212: 009c63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18213: 003c9249 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18214: 003f64c5 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18215: 00998fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18216: 00649671 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18217: 0051dfa1 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18218: 006628e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18216: 00649679 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18217: 0051dfa9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18218: 006628ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18219: 0098b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18220: 008dc218 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18221: 0066106d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18222: 006b0389 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18223: 0061fa6d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18221: 00661075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18222: 006b0391 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18223: 0061fa75 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18224: 002e64ad 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18225: 004722b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18226: 0098fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18227: 0065eae5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18227: 0065eaed 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18228: 009c73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18229: 003766bd 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18230: 002f15e5 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18231: 008a24f0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18232: 0064fe5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18233: 00518b6d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18232: 0064fe65 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18233: 00518b75 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18234: 009c5be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18235: 009c6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18236: 0099bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18237: 009c5b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18238: 00996ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18239: 0098eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18240: 008dc848 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18241: 003364f5 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18242: 009c6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18243: 008f4ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_b │ │ │ │ 18244: 00261b05 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18245: 0061047d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18245: 00610485 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18246: 009c56b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18247: 00999494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18248: 008f4e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_d │ │ │ │ 18249: 0099d4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18250: 006546a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18250: 006546a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18251: 009c5350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18252: 00472565 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18253: 00668a45 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18253: 00668a4d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ 18254: 008f4f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_h │ │ │ │ - 18255: 005f5d01 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18255: 005f5d09 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18256: 0098e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ - 18257: 004d9581 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 18257: 004d9589 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 18258: 0099dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18259: 006806cd 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18259: 006806d5 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18260: 00996cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18261: 009918c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18262: 0066fa39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18262: 0066fa41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18263: 003c3ddd 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18264: 002f7b29 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18265: 00690615 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18265: 0069061d 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18266: 009c5094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18267: 0047fdc9 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18268: 006ade25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18269: 006153f1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18268: 006ade2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18269: 006153f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18270: 00291065 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18271: 009c6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18272: 00349c3d 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18273: 009c687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18274: 008f4ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_w │ │ │ │ 18275: 00441d6d 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18276: 00998f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18277: 005885b1 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18277: 005885b9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18278: 004be889 304 FUNC GLOBAL DEFAULT 12 helper_msa_shf_df │ │ │ │ 18279: 008a2794 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18280: 005cfd91 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18280: 005cfd99 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18281: 0048b46d 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18282: 0068dd4d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18282: 0068dd55 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18283: 008d98d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18284: 009c7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18285: 00290e4d 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18286: 009916e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18287: 00556671 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18287: 00556679 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18288: 009c7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18289: 002a0b51 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18290: 009c579a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18291: 0028e4e1 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ 18292: 008f7930 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srli_df │ │ │ │ - 18293: 0055dfd9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18294: 00595339 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18295: 0054732d 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18296: 0062ce51 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18297: 005552e9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18293: 0055dfe1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18294: 00595341 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18295: 00547335 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18296: 0062ce59 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18297: 005552f1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18298: 002c0a3d 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18299: 009c53bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18300: 00231cf5 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18301: 009c5618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18302: 009c61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18303: 0098afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18304: 0062d75d 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18305: 00595629 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18304: 0062d765 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18305: 00595631 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18306: 0098aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18307: 00633239 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18307: 00633241 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18308: 00993260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18309: 0099f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18310: 006616cd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18310: 006616d5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18311: 003c51e1 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18312: 0099cea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18313: 009c6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18314: 0051bdfd 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ - 18315: 00501aa9 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ + 18314: 0051be05 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18315: 00501ab1 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ 18316: 009a04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18317: 00529131 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18317: 00529139 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18318: 0099f2a0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18319: 009c5782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18320: 0099574c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18321: 0051f73d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18322: 0062de11 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18321: 0051f745 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18322: 0062de19 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18323: 0099500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18324: 0099c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18325: 00675b95 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18325: 00675b9d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18326: 0099de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18327: 0098be54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18328: 009c5492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18329: 008eec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sun │ │ │ │ 18330: 00319d75 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18331: 0099e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18332: 00468699 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18333: 009c6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18334: 0098ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18335: 00258271 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18336: 0028e73d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18337: 0064cebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18337: 0064cec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18338: 00376599 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18339: 0099f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ 18340: 0049ab25 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pl │ │ │ │ - 18341: 0069b389 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18342: 00629a59 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18343: 00642129 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18341: 0069b391 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18342: 00629a61 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18343: 00642131 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18344: 009c577c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18345: 0068db25 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18345: 0068db2d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18346: 009c55e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18347: 0099fd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18348: 0061f661 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18349: 0060f631 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18348: 0061f669 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18349: 0060f639 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ 18350: 0049abc1 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pu │ │ │ │ - 18351: 00524b21 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18352: 00645511 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18351: 00524b29 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18352: 00645519 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18353: 00348445 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18354: 008a36cc 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18355: 0054d499 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18355: 0054d4a1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18356: 00996cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18357: 00408609 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18358: 008dabec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18359: 0036ea11 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18360: 0099fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18361: 009c5a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18362: 0047fbbd 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18363: 00990524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ - 18364: 0052a131 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18364: 0052a139 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18365: 00268b9d 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18366: 009c5aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18367: 003bfd49 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18368: 00276d45 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18369: 0098c9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18370: 00546f1d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18371: 0061b605 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18370: 00546f25 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18371: 0061b60d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18372: 0099b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18373: 009c7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18374: 008d9854 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18375: 008f1420 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_d │ │ │ │ 18376: 004a1f35 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ule │ │ │ │ 18377: 00999414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18378: 00293001 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ @@ -18392,330 +18392,330 @@ │ │ │ │ 18388: 009c6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18389: 0098c908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18390: 004a1bd9 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ult │ │ │ │ 18391: 008efe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_s │ │ │ │ 18392: 009c6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18393: 009c5678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18394: 009c58a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18395: 00604729 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18396: 0059e6b5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18395: 00604731 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18396: 0059e6bd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18397: 009c725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18398: 00994070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18399: 009c6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18400: 009c6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18401: 0048de19 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcbind │ │ │ │ 18402: 009c5abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18403: 00383df5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18404: 00342b11 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18405: 004989a9 186 FUNC GLOBAL DEFAULT 12 helper_dpsqx_s_w_ph │ │ │ │ 18406: 0099cb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18407: 0065e4a1 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18407: 0065e4a9 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18408: 004842a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18409: 0098c8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18410: 009c70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18411: 0034fda5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18412: 003f1dd5 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18413: 0098d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18414: 0098ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18415: 00994d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18416: 009c6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 18417: 006558b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18417: 006558bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18418: 00901c40 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18419: 009c6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18420: 0058d811 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18420: 0058d819 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18421: 003e2209 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18422: 0098e9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18423: 0099d53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18424: 00485c61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ 18425: 004a703d 184 FUNC GLOBAL DEFAULT 12 helper_swl │ │ │ │ - 18426: 00687835 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18426: 0068783d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18427: 003f2259 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18428: 004a7251 176 FUNC GLOBAL DEFAULT 12 helper_swm │ │ │ │ 18429: 003198ed 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ 18430: 00498a65 272 FUNC GLOBAL DEFAULT 12 helper_dpaqx_sa_w_ph │ │ │ │ - 18431: 00663bcd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18431: 00663bd5 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18432: 008d85c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18433: 0099527c 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18434: 004a70f5 184 FUNC GLOBAL DEFAULT 12 helper_swr │ │ │ │ - 18435: 00594781 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18436: 005e5165 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18437: 0062862d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18435: 00594789 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18436: 005e516d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18437: 00628635 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18438: 002b86c5 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18439: 004970e5 98 FUNC GLOBAL DEFAULT 12 helper_absq_s_ph │ │ │ │ 18440: 0099f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18441: 007e7fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18441: 007e7fd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18442: 00994b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18443: 00994e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18444: 003bffd5 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18445: 009c5d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18446: 00996a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18447: 005581f9 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18447: 00558201 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18448: 003f9f65 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18449: 009c5af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18450: 00474bed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18451: 00989c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18452: 009c7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18453: 008d7d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18454: 006acc05 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18455: 00594f95 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18454: 006acc0d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18455: 00594f9d 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18456: 00462ab5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18457: 00901d90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18458: 00486bfd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18459: 00347ced 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18460: 0098fa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18461: 006549e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18462: 0062e809 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18461: 006549f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18462: 0062e811 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18463: 003b23a1 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18464: 003e0711 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18465: 009c5d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ - 18466: 007cb7c0 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18466: 007cb7d0 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18467: 003469a5 18 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18468: 00992c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18469: 00999e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18470: 00993e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18471: 009c7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18472: 005f57c9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18472: 005f57d1 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18473: 0099467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18474: 00485a85 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18475: 009a0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18476: 006339e5 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18477: 0065cdcd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18476: 006339ed 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18477: 0065cdd5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18478: 009953b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ 18479: 008ff5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_b │ │ │ │ - 18480: 006920f5 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18480: 006920fd 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18481: 003b0be1 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18482: 008ff46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_d │ │ │ │ 18483: 009b54d0 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18484: 009a39cc 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18485: 00497149 132 FUNC GLOBAL DEFAULT 12 helper_absq_s_qb │ │ │ │ 18486: 00293d2d 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18487: 009c5d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18488: 0098b8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18489: 00572c99 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18489: 00572ca1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18490: 00992910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18491: 009c57a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18492: 008ff574 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_h │ │ │ │ 18493: 009c5021 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18494: 005454d9 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18495: 00623051 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18494: 005454e1 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18495: 00623059 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18496: 008a1f20 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18497: 003cbb41 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18498: 006348d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18499: 0067a461 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18498: 006348e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18499: 0067a469 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18500: 0099cdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18501: 009c750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 18502: 0058dd8d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18503: 0067aa11 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18504: 00695d99 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18502: 0058dd95 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18503: 0067aa19 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18504: 00695da1 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18505: 003fff41 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18506: 009c57a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18507: 0048f8e5 172 FUNC GLOBAL DEFAULT 12 helper_dvp │ │ │ │ 18508: 002aea19 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18509: 009c6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18510: 00623a11 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18510: 00623a19 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18511: 00335b61 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18512: 00993280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18513: 003757c1 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18514: 00630e95 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18514: 00630e9d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18515: 008d64c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18516: 0098b8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18517: 005431d5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18517: 005431dd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18518: 009c69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18519: 006a7a0d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18520: 0065059d 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18519: 006a7a15 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18520: 006505a5 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18521: 008f1108 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_d │ │ │ │ 18522: 009c5f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18523: 008ff4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_w │ │ │ │ 18524: 009c6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18525: 008d97d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18526: 009c5d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 18527: 005a6815 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18527: 005a681d 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18528: 009c6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18529: 008f1294 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_d │ │ │ │ 18530: 00992a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18531: 0059ea21 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18532: 006174c9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18531: 0059ea29 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18532: 006174d1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18533: 0099a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18534: 002e62e1 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 18535: 0055609d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18536: 005fa6c5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18535: 005560a5 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18536: 005fa6cd 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18537: 009c6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18538: 0068b1dd 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18538: 0068b1e5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18539: 008efb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_s │ │ │ │ 18540: 009a08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18541: 0098da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18542: 0043ecd9 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18543: 00470e69 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18544: 00991f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18545: 008a2a24 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18546: 009c7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18547: 00319ce5 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18548: 003c1359 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18549: 009c5da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18550: 00524665 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18550: 0052466d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18551: 009c6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18552: 009c6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18553: 00632005 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18553: 0063200d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18554: 009c66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 18555: 005768e9 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18555: 005768f1 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18556: 009c6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18557: 00535ef5 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18557: 00535efd 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18558: 009c52da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18559: 009c7a1c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18560: 009c64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18561: 003388dd 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18562: 008efcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_s │ │ │ │ 18563: 00474e71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18564: 0099fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18565: 009b545c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18566: 00996af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18567: 006886ed 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18567: 006886f5 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18568: 0098d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18569: 0050b8b1 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18569: 0050b8b9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18570: 00994b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18571: 009c62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18572: 00497a71 32 FUNC GLOBAL DEFAULT 12 helper_addsc │ │ │ │ 18573: 004a7a99 228 FUNC GLOBAL DEFAULT 12 helper_packsshb │ │ │ │ 18574: 004428d1 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18575: 009c64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18576: 00619215 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18576: 0061921d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18577: 009c6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18578: 009c6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18579: 0039c281 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 18580: 004817cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18581: 00552bf9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18581: 00552c01 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18582: 00340a41 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18583: 003bff39 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18584: 0049d125 192 FUNC GLOBAL DEFAULT 12 helper_float_recip1_ps │ │ │ │ 18585: 003bc9bd 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 18586: 008d7754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18587: 006a55ed 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18588: 005956f9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18587: 006a55f5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18588: 00595701 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 18589: 003e865d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18590: 0099a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 18591: 009a37bc 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18592: 009c6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18593: 0099cb9c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18594: 009c5daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18595: 007e7ee8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18596: 0065b971 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18595: 007e7ef8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18596: 0065b979 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18597: 00991a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18598: 004990c9 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_lt_qb │ │ │ │ 18599: 00990314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 18600: 00457a39 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18601: 0068ec59 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18601: 0068ec61 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18602: 009c732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18603: 0066286d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18603: 00662875 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18604: 00411325 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18605: 00999424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18606: 0099fa80 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18607: 009c6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18608: 008d6440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18609: 00999184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18610: 00577405 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18610: 0057740d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18611: 002ead95 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18612: 00998f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18613: 009906e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18614: 0037589d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18615: 00688f51 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18615: 00688f59 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18616: 00991ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18617: 00573549 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18617: 00573551 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18618: 003f31e5 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18619: 009c735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18620: 0099e49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18621: 009c6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18622: 009c6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18623: 009c58ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18624: 002c0b0d 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18625: 0099c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18626: 007ec390 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18626: 007ec3a0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18627: 00332231 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18628: 00992af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 18629: 009937f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18630: 0030c089 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18631: 009c66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18632: 0046db45 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18633: 0031a791 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18634: 00258329 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18635: 009c55ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18636: 008d5578 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18637: 009c5b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18638: 0054dd49 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18638: 0054dd51 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18639: 009c67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18640: 009c617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18641: 00671625 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18642: 005526ad 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18643: 00660ae1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18641: 0067162d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18642: 005526b5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18643: 00660ae9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18644: 00338649 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18645: 009c73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18646: 008e25e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_lt_qb │ │ │ │ 18647: 0099a364 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 18648: 009c6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18649: 0048a8e1 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18650: 006a225d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18651: 00548831 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18650: 006a2265 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18651: 00548839 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18652: 00276c8d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18653: 00563095 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18654: 00631175 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18653: 0056309d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18654: 0063117d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18655: 0099e94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 18656: 00480f7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ 18657: 008fe5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_b │ │ │ │ - 18658: 0078bebc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18659: 006955c9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18658: 0078becc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18659: 006955d1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18660: 009c60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18661: 008fe470 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_d │ │ │ │ 18662: 009970b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18663: 0060b041 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18663: 0060b049 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18664: 008fe578 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_h │ │ │ │ 18665: 0098cb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18666: 0099d5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18667: 00638d91 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18667: 00638d99 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18668: 008f8380 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nori_b │ │ │ │ 18669: 009a0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18670: 0040457d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18671: 006280b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18671: 006280c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18672: 009c5546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18673: 009c5e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18674: 00250c99 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18675: 00996d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18676: 008e11cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_s_h │ │ │ │ 18677: 0099ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18678: 008d76d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18679: 009c5b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18680: 003bb771 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18681: 008fe4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_w │ │ │ │ 18682: 00259a49 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18683: 009c622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18684: 003fbaf1 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18685: 0098c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 18686: 00645e75 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18686: 00645e7d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18687: 00994b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18688: 0099f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18689: 00631fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18689: 00631fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18690: 009c5a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18691: 009c6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18692: 009c5eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18693: 00620a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18693: 00620a65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18694: 00991744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18695: 00282f6d 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18696: 0098db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 18697: 00483079 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 18698: 005b032d 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18699: 0061a1e1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18698: 005b0335 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18699: 0061a1e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18700: 009a027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 18701: 0098a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18702: 00335c4d 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18703: 0098930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18704: 00475171 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18705: 009c6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18706: 00997b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18707: 008dc29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 18708: 00998eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18709: 00646cd5 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18710: 0051e059 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18709: 00646cdd 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18710: 0051e061 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18711: 0049936d 10 FUNC GLOBAL DEFAULT 12 helper_packrl_ph │ │ │ │ 18712: 009c719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 18713: 00478869 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18714: 00999024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18715: 00999534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18716: 0098be04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18717: 0042a32d 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -18723,24 +18723,24 @@ │ │ │ │ 18719: 00997b5c 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18720: 00993740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18721: 009c7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18722: 00298139 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18723: 0099f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18724: 00253959 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 18725: 008f17bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_d │ │ │ │ - 18726: 0060afc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18726: 0060afd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18727: 0046f16d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18728: 009c523e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18729: 003d4425 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18730: 00573b8d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18730: 00573b95 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18731: 009c7a27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18732: 009c5e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18733: 00250b19 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18734: 009c7a25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18735: 0068af35 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18735: 0068af3d 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18736: 0099ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18737: 0098cdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18738: 003d42b1 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18739: 0098ca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18740: 009c58d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18741: 00475939 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 18742: 0025c541 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -18748,202 +18748,202 @@ │ │ │ │ 18744: 00470b41 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18745: 009c56e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 18746: 00455391 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18747: 002529cd 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18748: 009c6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 18749: 00459e19 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18750: 009972d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18751: 006321a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18751: 006321b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18752: 008f0214 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_s │ │ │ │ 18753: 0099b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18754: 008ed430 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsb │ │ │ │ 18755: 009c7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18756: 009c523c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18757: 006952d1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18757: 006952d9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18758: 008d63bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18759: 008a3798 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 18760: 0099c7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18761: 009c5e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18762: 004223c1 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18763: 008ed220 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsh │ │ │ │ 18764: 0098ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18765: 0048a1b5 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18766: 006845b5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18766: 006845bd 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18767: 00480751 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 18768: 0098ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18769: 00336d11 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18770: 0024f7bd 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18771: 002c2d79 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18772: 009c5144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 18773: 00497a91 54 FUNC GLOBAL DEFAULT 12 helper_addwc │ │ │ │ - 18774: 00695cb5 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18774: 00695cbd 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18775: 009c4b40 4 OBJECT GLOBAL DEFAULT 25 bcond │ │ │ │ 18776: 009c5ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18777: 009904b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18778: 0069c941 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18778: 0069c949 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18779: 009c7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18780: 006177c5 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18780: 006177cd 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18781: 0099abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18782: 0059f209 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18782: 0059f211 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18783: 00338515 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18784: 005b950d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18784: 005b9515 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18785: 00993c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18786: 00489915 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18787: 0060f9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18787: 0060f9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 18788: 004580f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 18789: 004bc27d 104 FUNC GLOBAL DEFAULT 12 helper_msa_or_v │ │ │ │ 18790: 00479435 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18791: 004bedb5 368 FUNC GLOBAL DEFAULT 12 helper_msa_clei_s_df │ │ │ │ 18792: 008a1cb0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18793: 008e1da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsx_w_ph │ │ │ │ 18794: 009c5524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18795: 008a28c4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18796: 009c56ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18797: 009c5398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18798: 006041d5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18799: 0063371d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18798: 006041dd 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18799: 00633725 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18800: 0098eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18801: 002a0b15 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18802: 009c7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18803: 005faee1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18803: 005faee9 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18804: 009c6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18805: 003af395 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18806: 009c51d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18807: 009c662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18808: 008f5ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsule_df │ │ │ │ 18809: 009c7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18810: 0099795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18811: 00651fcd 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18811: 00651fd5 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18812: 002b9989 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18813: 009c6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18814: 009c5976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 18815: 00580b01 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18815: 00580b09 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18816: 009c61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 18817: 003dd1a5 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18818: 0098934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18819: 009c7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18820: 00994c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18821: 00405f01 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18822: 009c5042 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18823: 00649d9d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 18824: 0061e911 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18823: 00649da5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18824: 0061e919 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18825: 0048639d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 18826: 008d764c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18827: 003ff881 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 18828: 009c5a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18829: 004759b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18830: 003fea71 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18831: 0056277d 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18831: 00562785 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18832: 009c6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18833: 00999084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18834: 009c6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18835: 009963e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18836: 009c71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18837: 003c8fe1 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18838: 002b4b51 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18839: 009c6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18840: 003d5aa9 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18841: 0055ad49 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18841: 0055ad51 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18842: 00292119 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18843: 009c6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18844: 009c6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18845: 009966d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18846: 009c66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18847: 00403ead 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18848: 003c296d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 18849: 00487125 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ - 18850: 00582e95 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18851: 0065a319 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18850: 00582e9d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18851: 0065a321 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18852: 00377b71 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 18853: 0063b889 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18853: 0063b891 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18854: 008a36fc 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18855: 00992810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18856: 0031a6f1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18857: 00488585 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18858: 009985b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18859: 005387a1 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18859: 005387a9 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18860: 0099e8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18861: 00337d7d 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18862: 00901dd8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18863: 0098dc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18864: 00661b05 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18864: 00661b0d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18865: 008a2370 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18866: 0099d6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18867: 007f9b50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18867: 007f9b60 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18868: 009c701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18869: 009c5f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18870: 00992a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 18871: 00999cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18872: 009c6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18873: 0066fccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18873: 0066fcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18874: 00447e85 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18875: 0099e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18876: 0099c67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18877: 00996f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18878: 006ae10d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18879: 005be569 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18878: 006ae115 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18879: 005be571 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18880: 009c6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 18881: 002834d1 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18882: 00998c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18883: 009c6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 18884: 004588ad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18885: 009981e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18886: 0099c4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18887: 009c6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 18888: 00398145 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 18889: 006701f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18889: 006701fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18890: 009c6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18891: 004c3f19 2616 FUNC GLOBAL DEFAULT 12 helper_msa_madd_q_df │ │ │ │ 18892: 0099e48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18893: 0098bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18894: 009984d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18895: 00992960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18896: 0098af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 18897: 003b7a01 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18898: 0029796d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18899: 00415c45 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18900: 0042a135 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18901: 002f47d9 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18902: 009c562c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18903: 00436761 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18904: 006ace61 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18904: 006ace69 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18905: 0099d32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18906: 009c6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18907: 00644ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18908: 0069972d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18907: 00644ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18908: 00699735 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18909: 0099c6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 18910: 0058dcf1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18910: 0058dcf9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 18911: 009c5440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18912: 009c65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18913: 0098bbc8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 18914: 00561ee1 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 18914: 00561ee9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 18915: 00901bd8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18916: 009c6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 18917: 008a1f38 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18918: 00999dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18919: 003c976d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18920: 00312acd 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18921: 009966a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 18922: 00458511 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 18923: 0053768d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18923: 00537695 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18924: 00997a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18925: 0063c455 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18925: 0063c45d 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18926: 009c50b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18927: 0057fe85 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18927: 0057fe8d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ 18928: 004be075 802 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_b │ │ │ │ - 18929: 00626989 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18929: 00626991 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18930: 0040e28d 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 18931: 004be601 236 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_d │ │ │ │ 18932: 00261981 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18933: 0061a7a9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18933: 0061a7b1 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18934: 00427731 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18935: 004be399 416 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_h │ │ │ │ 18936: 00458185 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18937: 009c6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18938: 006729b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18938: 006729c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18939: 00422331 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18940: 00998f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18941: 009c5a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18942: 00241d59 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18943: 009c6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18944: 009a0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18945: 009c5dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ @@ -18952,634 +18952,634 @@ │ │ │ │ 18948: 00484f7d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18949: 009c5a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18950: 0098ea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18951: 0099ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18952: 002f0959 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18953: 004183ed 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18954: 0099d35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 18955: 006aac5d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18955: 006aac65 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18956: 004be539 198 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_w │ │ │ │ 18957: 003754d1 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18958: 0098d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18959: 0099d58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18960: 00998ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18961: 006b02d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18961: 006b02dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18962: 00994cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18963: 00994030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18964: 0099eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 18965: 00479925 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18966: 0064fde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18966: 0064fded 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18967: 00475a35 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18968: 003f3435 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18969: 009961f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18970: 0068ca3d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18971: 00598411 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18972: 0069b5b1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18970: 0068ca45 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18971: 00598419 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18972: 0069b5b9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18973: 00993ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18974: 009c5176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18975: 003d3dcd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18976: 00654a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18976: 00654a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18977: 003d2eed 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18978: 0099c68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18979: 00690955 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18979: 0069095d 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18980: 009c67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 18981: 002b7e89 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18982: 00265419 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18983: 00673131 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18984: 007f9b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18983: 00673139 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18984: 007f9b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 18985: 009c5f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18986: 0098c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18987: 0098ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 18988: 0046dec5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18989: 00644cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18990: 0060eeed 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18991: 0065e589 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18989: 00644cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18990: 0060eef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18991: 0065e591 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18992: 003bca41 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 18993: 00989434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18994: 008e1b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_s_w_ph │ │ │ │ 18995: 0098bf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18996: 00999b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18997: 009c7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18998: 00405c39 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18999: 00992e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19000: 0099cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19001: 0029a489 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19002: 006933c9 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19002: 006933d1 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19003: 009c6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19004: 0098abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19005: 008a33f0 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19006: 003d6341 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19007: 002c194d 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19008: 00993af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19009: 003e8afd 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19010: 00580661 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19010: 00580669 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19011: 009c534e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19012: 009c6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19013: 0098f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19014: 0048e761 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_count │ │ │ │ 19015: 00991144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19016: 00996498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19017: 00419fdd 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19018: 0024f419 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19019: 0099d49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19020: 008f71f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_d │ │ │ │ 19021: 009c6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19022: 0049738d 48 FUNC GLOBAL DEFAULT 12 helper_subqh_r_ph │ │ │ │ - 19023: 0068bc2d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19023: 0068bc35 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19024: 0047cf21 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19025: 003ef5e5 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19026: 008f7300 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_h │ │ │ │ 19027: 00992c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19028: 0060b4cd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19028: 0060b4d5 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19029: 003ff29d 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19030: 009c566e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19031: 009c563a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19032: 0098b1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19033: 0098de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19034: 0084a280 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19035: 0099c62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19036: 0098ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19037: 0099a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19038: 005cd8e9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19038: 005cd8f1 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19039: 00990544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19040: 009c65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19041: 003eb76d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19042: 00425ad1 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ 19043: 0048d67d 4 FUNC GLOBAL DEFAULT 12 helper_mfc0_count │ │ │ │ - 19044: 0061486d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19045: 005aec65 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19044: 00614875 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19045: 005aec6d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19046: 002b8d19 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19047: 008f727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_w │ │ │ │ 19048: 0089eb78 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19049: 0067a625 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19050: 00696611 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19049: 0067a62d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19050: 00696619 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19051: 0048e9f9 96 FUNC GLOBAL DEFAULT 12 helper_mttc0_cause │ │ │ │ 19052: 00361721 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19053: 00654da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19053: 00654db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19054: 00477f4d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19055: 00901ff4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19056: 0098d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19057: 00224125 36 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19058: 009c68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19059: 008a30b0 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19060: 009c5e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19061: 0098d6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19062: 003d8619 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19063: 00994090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19064: 0060f1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19064: 0060f1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19065: 0098ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19066: 002834c1 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19067: 003d3ee9 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19068: 00994fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19069: 0068e159 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19069: 0068e161 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19070: 00998574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19071: 0088ee74 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19072: 009c665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19073: 0099d28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19074: 00990754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19075: 0053f019 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19075: 0053f021 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19076: 004586c9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19077: 006936d1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19078: 00630e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19077: 006936d9 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19078: 00630e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19079: 009989a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19080: 003c5c21 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19081: 0049feb9 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ueq │ │ │ │ 19082: 00994e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19083: 009c5f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19084: 0098d87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19085: 0063a7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19085: 0063a7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19086: 009c5490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19087: 009c5818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19088: 009c65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19089: 009c514e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19090: 0060ff91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19090: 0060ff99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19091: 0049a5dd 204 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_d │ │ │ │ - 19092: 0051b009 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19092: 0051b011 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19093: 00999c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19094: 00989e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19095: 008ee3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrah │ │ │ │ 19096: 009c59de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19097: 00251119 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19098: 009c5dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19099: 003a1791 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19100: 0099d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19101: 00993630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19102: 00440add 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19103: 009c6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 19104: 0028da15 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19105: 008a2e60 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19106: 005a0895 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19106: 005a089d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19107: 009894d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19108: 0099db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19109: 0049a6a9 202 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_s │ │ │ │ - 19110: 0060b3ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19110: 0060b3b5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19111: 003d4d05 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ 19112: 008ea124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_cause │ │ │ │ - 19113: 005f85a9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19114: 006b4cf5 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19113: 005f85b1 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19114: 006b4cfd 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19115: 00998104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19116: 0056af0d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19116: 0056af15 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19117: 00457179 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19118: 008ee324 132 OBJECT GLOBAL DEFAULT 24 helper_info_psraw │ │ │ │ 19119: 009c70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19120: 0024f515 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19121: 00596029 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19121: 00596031 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19122: 0098e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19123: 004152f1 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19124: 00901cc0 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19125: 00994f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19126: 005ca101 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19126: 005ca109 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19127: 00991004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19128: 0066acf1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19128: 0066acf9 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19129: 002b3895 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19130: 008e5b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tccontext │ │ │ │ 19131: 0099767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19132: 009c5023 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19133: 009c570e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19134: 00462de5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19135: 006a2ddd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19135: 006a2de5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19136: 00480289 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19137: 00461619 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19138: 0099fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19139: 009c6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19140: 003eda85 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19141: 0099b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19142: 009c74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19143: 006aab61 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19143: 006aab69 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19144: 009c5ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19145: 00480f69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19146: 00991174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19147: 00376cad 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19148: 009a0780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19149: 009c502f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19150: 0098ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19151: 00998934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19152: 009c7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19153: 008a23d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19154: 009951ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19155: 0047495d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19156: 0099d78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ - 19157: 00666271 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19157: 00666279 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19158: 00991894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19159: 0036fc05 4 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_countstop │ │ │ │ 19160: 0043ce4d 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19161: 007e7f78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19161: 007e7f88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19162: 00484bf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19163: 007ace6c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19163: 007ace7c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19164: 009c512c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ 19165: 008e24e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_le_qb │ │ │ │ - 19166: 005768fd 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19167: 0060f799 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19166: 00576905 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19167: 0060f7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19168: 0098f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19169: 002b7a71 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19170: 007ace68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19170: 007ace78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19171: 009c603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19172: 0099b090 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19173: 00636f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19173: 00636f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19174: 003214c1 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19175: 009c65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19176: 005a27e5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19176: 005a27ed 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19177: 009c74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19178: 004184a9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19179: 006235b9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19180: 00693b59 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19179: 006235c1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19180: 00693b61 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19181: 00993000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19182: 009c6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19183: 006b3cb5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19183: 006b3cbd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19184: 0028da1d 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19185: 0065548d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19185: 00655495 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19186: 009c4d8b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19187: 009a06a0 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19188: 007acd1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19188: 007acd2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19189: 00415b7d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19190: 009c6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19191: 008f66a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ctcmsa │ │ │ │ 19192: 0098ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19193: 0048009d 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19194: 0040ec89 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19195: 009c7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19196: 009c6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19197: 00529961 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19197: 00529969 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19198: 002fecbd 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19199: 006951e5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19200: 00644b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19199: 006951ed 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19200: 00644b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19201: 00261389 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19202: 009a0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19203: 00484a49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19204: 009c6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19205: 005f72e9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19205: 005f72f1 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19206: 002ea8e1 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19207: 00309a0d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19208: 0099b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19209: 0098e7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19210: 006b3515 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19210: 006b351d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19211: 009a0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19212: 009c616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19213: 0060eaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19213: 0060eaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19214: 009998a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19215: 00480811 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19216: 00683b79 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19216: 00683b81 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19217: 004803d9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19218: 003dcec9 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19219: 0062efd5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19219: 0062efdd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19220: 009c724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19221: 009a055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19222: 0030987d 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19223: 0062beb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19224: 00536fc5 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19223: 0062beb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19224: 00536fcd 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19225: 009c5c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19226: 00989d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19227: 0040e175 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19228: 009c5746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19229: 0069d099 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19230: 0066a5a5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19229: 0069d0a1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19230: 0066a5ad 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19231: 0089fa88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19232: 00646c11 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19232: 00646c19 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19233: 0033b1b9 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19234: 00669e6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19235: 005fc445 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19234: 00669e75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19235: 005fc44d 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19236: 0098dc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19237: 004a81c1 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgtb │ │ │ │ - 19238: 00595c7d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19238: 00595c85 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19239: 009c6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19240: 00634581 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19240: 00634589 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19241: 009c5061 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19242: 0048a05d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19243: 009c78e0 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19244: 002b536d 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19245: 00283545 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19246: 004a80c1 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgth │ │ │ │ 19247: 004c1e91 3172 FUNC GLOBAL DEFAULT 12 helper_msa_mulr_q_df │ │ │ │ 19248: 0099f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ - 19249: 0062be39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19249: 0062be41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19250: 009c626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19251: 0045c251 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19252: 00992b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19253: 005460b1 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19253: 005460b9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19254: 009c6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19255: 008e7340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_index │ │ │ │ - 19256: 005b40dd 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19256: 005b40e5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19257: 009c67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19258: 009c7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 19259: 0055e301 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19259: 0055e309 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19260: 004810fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19261: 00658409 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19261: 00658411 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19262: 0099dfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19263: 006277a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19263: 006277a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19264: 009948ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19265: 009c6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19266: 00250e19 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19267: 0028dff9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19268: 004a8025 26 FUNC GLOBAL DEFAULT 12 helper_pcmpgtw │ │ │ │ 19269: 009c5bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19270: 0098d88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19271: 0054d685 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19271: 0054d68d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19272: 00991da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19273: 009c5d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19274: 00996828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19275: 00378055 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19276: 00461979 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19277: 009c6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19278: 0099569c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19279: 00989574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19280: 0060f2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19280: 0060f2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19281: 008f4a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclass_df │ │ │ │ 19282: 004a79dd 188 FUNC GLOBAL DEFAULT 12 helper_packsswh │ │ │ │ 19283: 009c5554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19284: 0064ef45 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19284: 0064ef4d 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19285: 0042a63d 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19286: 009c5076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19287: 006916f1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19287: 006916f9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19288: 004bc34d 38 FUNC GLOBAL DEFAULT 12 helper_msa_move_v │ │ │ │ 19289: 009c7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19290: 009962e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19291: 009c50be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19292: 0064b351 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19292: 0064b359 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19293: 0099e47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19294: 0099e50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19295: 0055dc0d 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19295: 0055dc15 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19296: 002633b9 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19297: 0060318d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19298: 00665d51 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19297: 00603195 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19298: 00665d59 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19299: 0048df41 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcrestart │ │ │ │ 19300: 004622bd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19301: 0099a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19302: 00993290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19303: 00571e89 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19304: 00644f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19303: 00571e91 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19304: 00644f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19305: 009c55c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19306: 008a2c68 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19307: 00667441 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19307: 00667449 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19308: 0043a911 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19309: 004974f1 54 FUNC GLOBAL DEFAULT 12 helper_addq_s_w │ │ │ │ 19310: 0099469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19311: 009960a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19312: 00657801 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19313: 0068c839 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19314: 006328d9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19312: 00657809 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19313: 0068c841 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19314: 006328e1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19315: 009c659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19316: 003dc2b5 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19317: 009c594e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19318: 008f6a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_d │ │ │ │ - 19319: 0060e67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19320: 00549aad 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19319: 0060e685 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19320: 00549ab5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19321: 009c7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19322: 008f6b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_h │ │ │ │ 19323: 009a0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19324: 00991ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19325: 009c52a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19326: 0029e46d 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19327: 008a1ce4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19328: 006b4c71 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19328: 006b4c79 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19329: 009c58ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19330: 009c5c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19331: 00254b11 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19332: 0099df64 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19333: 00993fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19334: 00543301 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19334: 00543309 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19335: 003d50d5 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19336: 003b21a5 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19337: 005cfd19 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19337: 005cfd21 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19338: 009c749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19339: 00537165 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19339: 0053716d 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19340: 009987b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19341: 0099de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19342: 00551635 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19342: 0055163d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19343: 008f6ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_w │ │ │ │ 19344: 008e854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcstatus │ │ │ │ - 19345: 005c4591 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19345: 005c4599 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19346: 002f1e2d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19347: 006798bd 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19347: 006798c5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19348: 0025b779 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19349: 00650409 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19349: 00650411 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19350: 00999344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19351: 00617625 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19351: 0061762d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19352: 009c6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19353: 005a5f7d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19353: 005a5f85 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19354: 009c6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19355: 0098d3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19356: 00662e59 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19357: 0066ea85 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19358: 005bd0e5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19356: 00662e61 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19357: 0066ea8d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19358: 005bd0ed 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19359: 009c55b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19360: 00995eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19361: 00603269 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19361: 00603271 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19362: 0047a051 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19363: 009952c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19364: 00672e79 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19364: 00672e81 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19365: 0099b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19366: 008fad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_b │ │ │ │ 19367: 008fabb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_d │ │ │ │ 19368: 009a0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19369: 0042bc35 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19370: 0099be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19371: 00610af9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19372: 0065dde1 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19371: 00610b01 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19372: 0065dde9 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19373: 009c53be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ 19374: 008facc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_h │ │ │ │ - 19375: 0055af01 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19376: 0069bed5 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19375: 0055af09 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19376: 0069bedd 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19377: 0098d34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19378: 009c671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19379: 009c56de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19380: 00996408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19381: 006b05a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19381: 006b05ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19382: 004a04e1 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ule │ │ │ │ 19383: 003e181d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19384: 00634419 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19384: 00634421 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19385: 00999f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19386: 0099de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19387: 006610e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19387: 006610ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19388: 0098db8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19389: 009c522a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19390: 008fac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_w │ │ │ │ 19391: 00425905 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ 19392: 004a405d 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngle │ │ │ │ - 19393: 0061b70d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19394: 0069804d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19393: 0061b715 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19394: 00698055 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19395: 009c6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19396: 00529d75 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19397: 0069eec9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19396: 00529d7d 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19397: 0069eed1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19398: 0040ea79 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19399: 004a01cd 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ult │ │ │ │ 19400: 004a4345 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_seq │ │ │ │ 19401: 009c54fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19402: 00991214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19403: 0065fde1 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19403: 0065fde9 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19404: 009c58f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19405: 006795c9 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19405: 006795d1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19406: 0099789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19407: 00410f19 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19408: 006b0569 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19408: 006b0571 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19409: 009c65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19410: 00633c25 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19410: 00633c2d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19411: 008dc320 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19412: 00994ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19413: 0098abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19414: 002621e9 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19415: 005a28e5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19415: 005a28ed 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19416: 0099e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19417: 002660a1 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19418: 00989744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19419: 0098daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19420: 009c5b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19421: 0099caac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19422: 008e27f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_le_ph │ │ │ │ 19423: 00999914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19424: 009c595e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19425: 0025659d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19426: 00994d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19427: 006869a5 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19428: 00668f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19427: 006869ad 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19428: 00668f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19429: 0098f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19430: 003dd349 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19431: 006b49d5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19431: 006b49dd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19432: 009c5008 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19433: 009c6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19434: 0052a531 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19434: 0052a539 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19435: 009998c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19436: 0099fffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19437: 0099f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19438: 009c5f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ 19439: 008f7f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_s_df │ │ │ │ - 19440: 005957e1 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19441: 0060f6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19440: 005957e9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19441: 0060f6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19442: 00993b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19443: 00441b5d 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19444: 0040dfa1 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19445: 0062ecb5 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19445: 0062ecbd 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19446: 0047ceb9 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19447: 009932a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19448: 004275cd 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19449: 0042dcc1 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ 19450: 008f3cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_macc │ │ │ │ - 19451: 005480a1 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19451: 005480a9 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19452: 0046d825 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19453: 00695f51 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19454: 00681c79 156 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19455: 005897b9 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19453: 00695f59 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19454: 00681c81 156 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19455: 005897c1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19456: 0046bbad 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19457: 0066c0f5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19457: 0066c0fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19458: 0098aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19459: 0098bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19460: 00992ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19461: 0025cdc9 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19462: 0060edfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19462: 0060ee05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19463: 00996648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19464: 0062f029 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19465: 00529d25 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19464: 0062f031 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19465: 00529d2d 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19466: 002b3cd9 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19467: 00672019 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19467: 00672021 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19468: 00309971 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19469: 0099b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19470: 009c6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19471: 0043ef1d 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19472: 009c5c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19473: 009994c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19474: 0048a229 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19475: 00991d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19476: 005848a9 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19476: 005848b1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19477: 00309801 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19478: 003b0609 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19479: 0099491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19480: 0098fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19481: 00989d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19482: 009c5c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19483: 009c57ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19484: 00661be1 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 19485: 0063815d 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19486: 0053eb1d 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19484: 00661be9 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19485: 00638165 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19486: 0053eb25 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19487: 008e6764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_status │ │ │ │ - 19488: 0065233d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19488: 00652345 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19489: 00351ebd 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19490: 00619411 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19490: 00619419 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19491: 00450001 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19492: 0028881d 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19493: 009c6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19494: 00403b99 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19495: 0058dbd9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19495: 0058dbe1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19496: 009c6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19497: 00308da5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19498: 009c66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19499: 0047209d 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19500: 0043db29 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19501: 009c5954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19502: 009a40c4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19503: 00996eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19504: 00257cad 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19505: 006937c5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19505: 006937cd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19506: 009c715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19507: 00993880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 19508: 009c7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19509: 00454e29 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19510: 009901f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 19511: 00454e5d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19512: 0066a4e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19512: 0066a4ed 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19513: 009c6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 19514: 00454e95 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 19515: 00454f59 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 19516: 00454f99 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19517: 009992b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19518: 0099c81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 19519: 00454fdd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19520: 00491d6d 1464 FUNC GLOBAL DEFAULT 12 mips_cpu_tlb_fill │ │ │ │ - 19521: 0063ad09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19521: 0063ad11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19522: 009c6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ - 19523: 004f702d 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ + 19523: 004f7035 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ 19524: 0099c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 19525: 003dd335 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19526: 009c693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19527: 0055e8ad 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19527: 0055e8b5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19528: 00999334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19529: 009c62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19530: 0099c6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19531: 00996ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19532: 00668b1d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 19533: 006b03c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 19532: 00668b25 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19533: 006b03cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 19534: 009c58aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19535: 0028fd79 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19536: 00635e21 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19536: 00635e29 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19537: 00991064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19538: 009c73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 19539: 0047cf3d 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19540: 00995438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 19541: 00997afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19542: 005f8721 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19543: 0053a345 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19542: 005f8729 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19543: 0053a34d 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19544: 009c508a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19545: 00638909 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19546: 00578be5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19545: 00638911 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19546: 00578bed 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19547: 00996e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19548: 0098fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19549: 00998f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19550: 00653031 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19550: 00653039 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19551: 008e5348 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_ph_w │ │ │ │ 19552: 00993f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19553: 0099cc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19554: 00408631 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19555: 009c72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19556: 002c189d 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19557: 0098c530 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19558: 0065e651 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19559: 00552995 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19558: 0065e659 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19559: 0055299d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19560: 00999c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19561: 0040eae5 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19562: 0065f0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 19563: 0059839d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19562: 0065f0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19563: 005983a5 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19564: 0099cc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19565: 00993ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19566: 008a2a0c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19567: 003be7e5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 19568: 008f979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_b │ │ │ │ 19569: 00450ca9 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19570: 009c5be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19571: 00994efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19572: 00996f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ 19573: 008f9610 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_d │ │ │ │ - 19574: 0052200d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19574: 00522015 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19575: 008fea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_b │ │ │ │ 19576: 009c5104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 19577: 003ec9a1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19578: 009c5e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 19579: 008fe890 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_d │ │ │ │ 19580: 008ee2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlh │ │ │ │ 19581: 009c70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ @@ -19587,186 +19587,186 @@ │ │ │ │ 19583: 0046770d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19584: 009c5cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19585: 00439af9 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19586: 0040d179 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19587: 008fe998 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_h │ │ │ │ 19588: 003437e5 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19589: 0040e205 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19590: 006546dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19590: 006546e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19591: 009c5f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19592: 009c5035 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19593: 009c587c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19594: 0055dbc5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19595: 0056e7d1 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19596: 0066aeb9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19594: 0055dbcd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19595: 0056e7d9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19596: 0066aec1 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19597: 008ee21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlw │ │ │ │ 19598: 008f9694 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_w │ │ │ │ - 19599: 00578a19 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19599: 00578a21 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19600: 0098fa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 19601: 00483f49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19602: 0053ebbd 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19603: 00681dd9 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19602: 0053ebc5 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19603: 00681de1 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19604: 008fe914 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_w │ │ │ │ 19605: 009c7a21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19606: 00271ed5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19607: 009a054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19608: 0098b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19609: 004b2abd 488 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_b │ │ │ │ 19610: 0048f725 4 FUNC GLOBAL DEFAULT 12 helper_emt │ │ │ │ 19611: 004b2ded 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_d │ │ │ │ 19612: 0099ccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19613: 004bfa01 380 FUNC GLOBAL DEFAULT 12 helper_msa_slli_df │ │ │ │ 19614: 0098bfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19615: 0063a4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19615: 0063a4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19616: 009c6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19617: 005a2711 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19617: 005a2719 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 19618: 004b2ca5 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_h │ │ │ │ 19619: 009c5f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19620: 006287fd 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19620: 00628805 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19621: 002953a1 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19622: 0068ea01 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19623: 00685f8d 308 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19622: 0068ea09 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19623: 00685f95 308 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19624: 009c6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19625: 00991d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 19626: 00484cd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19627: 009c6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19628: 009c5f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19629: 0042b73d 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19630: 003ff191 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19631: 0055e8a9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19631: 0055e8b1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ 19632: 004b2d75 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_w │ │ │ │ - 19633: 005686f5 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19633: 005686fd 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19634: 0099c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 19635: 00483d99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19636: 00364be9 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19637: 008e91ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ueq │ │ │ │ 19638: 00999b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19639: 0099794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19640: 009a0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19641: 0099de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19642: 0069c03d 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19643: 005417a5 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19642: 0069c045 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19643: 005417ad 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19644: 0099ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19645: 002612fd 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19646: 009895b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19647: 009c7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19648: 008fcc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_b │ │ │ │ - 19649: 005a2501 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19649: 005a2509 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19650: 009c66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19651: 009c68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19652: 004329fd 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 19653: 008fcaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_d │ │ │ │ 19654: 003dcb9d 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19655: 0029d319 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19656: 00658069 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19656: 00658071 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19657: 008fcbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_h │ │ │ │ 19658: 009c5e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19659: 009c539e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19660: 009c6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 19661: 00457a81 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19662: 0098a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19663: 004128b5 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19664: 009c5b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19665: 009c5956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19666: 0060f3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19666: 0060f3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19667: 00251e09 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19668: 00594a9d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19668: 00594aa5 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19669: 009c61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19670: 009c6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19671: 00992c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19672: 009c57bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19673: 00999364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19674: 009c5652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19675: 0099c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19676: 00680731 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19676: 00680739 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 19677: 003e781d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19678: 003d65bd 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19679: 0064d325 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19679: 0064d32d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19680: 009c6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19681: 009c608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19682: 009c68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19683: 00572b31 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19683: 00572b39 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19684: 009c48f0 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19685: 008fcb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_w │ │ │ │ 19686: 009c6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19687: 004cb2ad 468 FUNC GLOBAL DEFAULT 12 helper_msa_fsqrt_df │ │ │ │ 19688: 0099757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19689: 0098d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19690: 00298131 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19691: 005e521d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 19692: 00641b2d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19691: 005e5225 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19692: 00641b35 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19693: 003b0aed 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19694: 0065832d 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19694: 00658335 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19695: 0099da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19696: 0099c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19697: 0064d605 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19698: 00540361 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19697: 0064d60d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19698: 00540369 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19699: 0089fd74 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19700: 00990094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19701: 00414805 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19702: 009933b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19703: 0098f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19704: 009c70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19705: 00454af9 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19706: 008e78ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_seq │ │ │ │ 19707: 0098a01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19708: 006b34bd 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19708: 006b34c5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19709: 00997098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19710: 002fa3a1 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19711: 0098d72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19712: 009952f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19713: 00536d1d 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19713: 00536d25 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19714: 009c694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19715: 009c62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 19716: 00662921 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 19716: 00662929 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 19717: 0099a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 19718: 0067026d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19718: 00670275 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 19719: 00459ec9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19720: 009897f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19721: 009c6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ 19722: 0049f62d 196 FUNC GLOBAL DEFAULT 12 helper_float_maddf_d │ │ │ │ - 19723: 0059455d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19723: 00594565 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19724: 009c4b58 16 OBJECT GLOBAL DEFAULT 25 cpu_HI │ │ │ │ - 19725: 0069dc19 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19725: 0069dc21 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19726: 009c5b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19727: 0025805d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19728: 00995fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19729: 009c5067 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19730: 0056e8a1 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19730: 0056e8a9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19731: 0088fd88 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19732: 0031a99d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19733: 009c5ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19734: 008d94b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19735: 00698df1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19735: 00698df9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 19736: 00480bbd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19737: 00537919 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19738: 00647a9d 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19737: 00537921 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19738: 00647aa5 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19739: 002254d5 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19740: 003eb471 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19741: 009c52f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19742: 00994140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19743: 0030c28d 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19744: 0049f57d 176 FUNC GLOBAL DEFAULT 12 helper_float_maddf_s │ │ │ │ 19745: 009947dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19746: 002eb261 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 19747: 003b7b85 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19748: 00993eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19749: 0063f399 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19749: 0063f3a1 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19750: 0099f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19751: 005b01ed 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19751: 005b01f5 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19752: 0099e5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19753: 00991c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19754: 008a9d20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19755: 002b522d 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19756: 008e51bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_raddu_w_qb │ │ │ │ 19757: 009c713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19758: 0048aa3d 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19759: 006530cd 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19759: 006530d5 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19760: 009a03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19761: 00620601 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19761: 00620609 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19762: 009c59c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19763: 00223619 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19764: 002e5d5d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19765: 009c5c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19766: 009c5017 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19767: 009c5474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19768: 009c527e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19779,660 +19779,660 @@ │ │ │ │ 19775: 009c6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19776: 0098d6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 19777: 003e7569 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19778: 00996758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19779: 0099ff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19780: 004895b1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19781: 009c7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19782: 005c884d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19782: 005c8855 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19783: 002666ad 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19784: 009c5ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 19785: 008f82fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xori_b │ │ │ │ 19786: 0033eb09 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 19787: 00683d3d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19787: 00683d45 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19788: 009c7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19789: 009c644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19790: 00693809 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19791: 0065f7b9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19790: 00693811 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19791: 0065f7c1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19792: 008d475c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 19793: 002977a1 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19794: 00312a95 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19795: 009902d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19796: 0062d2d1 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19796: 0062d2d9 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19797: 009c51f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19798: 0061abb9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19798: 0061abc1 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19799: 009898b4 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19800: 009c6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19801: 006104f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19801: 006104fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19802: 009c51d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19803: 009c5bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19804: 009c66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19805: 009c5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19806: 002634fd 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19807: 005bce89 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19807: 005bce91 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19808: 00268e71 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19809: 006726b1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19809: 006726b9 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19810: 0098e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19811: 00470eed 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19812: 00636ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19812: 00636ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19813: 002a96c5 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19814: 00992720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19815: 008e80a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngle │ │ │ │ 19816: 00405501 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19817: 009c5b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19818: 0063e625 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19818: 0063e62d 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 19819: 0048c0c5 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_status │ │ │ │ 19820: 00459e71 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19821: 004052a9 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19822: 009c5180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19823: 009968b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19824: 00541d3d 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19824: 00541d45 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19825: 009c4d85 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19826: 00664ff1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19826: 00664ff9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19827: 0099f440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19828: 00251f01 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19829: 009c597c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19830: 009c73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19831: 006a632d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19831: 006a6335 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19832: 009c5296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19833: 009c6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19834: 00638535 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19834: 0063853d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19835: 0029e451 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19836: 009976ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19837: 00375bf1 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 19838: 0048237d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19839: 009c583e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 19840: 00486121 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 19841: 009066a0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19842: 009c678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 19843: 006abd59 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 19843: 006abd61 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19844: 004a0761 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngle │ │ │ │ 19845: 00296b7d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19846: 008d9434 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19847: 00633ea9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19847: 00633eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19848: 00991bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19849: 009c6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19850: 00486b05 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 19851: 004245bd 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19852: 009c4bec 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr_hi │ │ │ │ 19853: 008fd684 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_b │ │ │ │ - 19854: 00607009 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19854: 00607011 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19855: 009c724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19856: 009c5e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19857: 00998bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19858: 0065f729 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19858: 0065f731 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ 19859: 008fd4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_d │ │ │ │ - 19860: 006aed11 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 19861: 0063c531 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19860: 006aed19 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 19861: 0063c539 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19862: 009c58f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19863: 009c5f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ 19864: 008fd600 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_h │ │ │ │ - 19865: 0062b0d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19865: 0062b0dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19866: 0048e421 46 FUNC GLOBAL DEFAULT 12 compute_pagemask │ │ │ │ 19867: 009c53f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19868: 005bd1a9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19868: 005bd1b1 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 19869: 003dcde1 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19870: 0084a084 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19871: 009c71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19872: 009c5624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19873: 0099dd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19874: 008e3980 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_w │ │ │ │ 19875: 0048d33d 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcrestart │ │ │ │ 19876: 0098c978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19877: 0099473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19878: 009957ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19879: 00582f39 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19879: 00582f41 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19880: 0049b481 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_d │ │ │ │ 19881: 009c6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19882: 00994eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19883: 0098ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19884: 00595fbd 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19884: 00595fc5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19885: 0099ca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 19886: 0099ca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19887: 004115a1 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19888: 008dc3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19889: 0066ff25 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19889: 0066ff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19890: 008fd57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_w │ │ │ │ 19891: 009c6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19892: 009c560c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19893: 005b4005 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19893: 005b400d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 19894: 003dcd09 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19895: 009c63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19896: 0055f40d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19896: 0055f415 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19897: 009c6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19898: 009c53ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19899: 0049b565 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_s │ │ │ │ 19900: 009c716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19901: 009c6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19902: 009c6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 19903: 004701b1 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19904: 0098ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19905: 00597109 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19905: 00597111 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19906: 00241f85 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19907: 0099513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19908: 0059ea39 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19908: 0059ea41 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 19909: 00486a01 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 19910: 00644c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19910: 00644c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19911: 009c6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19912: 009c577e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19913: 009968a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19914: 009c513a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19915: 009c62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19916: 009c5ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19917: 0098ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19918: 0068e1b9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19918: 0068e1c1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 19919: 0099b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 19920: 0064fe21 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19920: 0064fe29 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 19921: 0047a131 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19922: 0048f729 192 FUNC GLOBAL DEFAULT 12 helper_dvpe │ │ │ │ 19923: 002f64d1 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19924: 009c6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19925: 0067dbd5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19925: 0067dbdd 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19926: 00470d3d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19927: 009c5e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19928: 00621231 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19929: 005323e5 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19930: 006a0915 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19928: 00621239 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19929: 005323ed 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19930: 006a091d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19931: 009c695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19932: 009c5784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19933: 0063ef19 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19933: 0063ef21 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 19934: 004805f1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19935: 00999f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19936: 0048e935 132 FUNC GLOBAL DEFAULT 12 helper_mttc0_status │ │ │ │ 19937: 009c752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19938: 002605ad 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19939: 0099cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19940: 0062bb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19941: 0064741d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19940: 0062bb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19941: 00647425 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19942: 009c5cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19943: 00998c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19944: 009c5580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19945: 009c508c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19946: 009c56bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19947: 0055ab99 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19947: 0055aba1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19948: 009c5e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 19949: 009c742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 19950: 006545ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 19950: 006545f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 19951: 0099ce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19952: 006a4f21 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19952: 006a4f29 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ 19953: 009c4b48 16 OBJECT GLOBAL DEFAULT 25 cpu_LO │ │ │ │ - 19954: 0063d965 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19955: 00662741 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19954: 0063d96d 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19955: 00662749 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19956: 0084b748 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19957: 008a3030 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19958: 00639bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19958: 00639bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19959: 009c7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 19960: 0098a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19961: 009c5ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19962: 0066a875 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19963: 0066f701 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19962: 0066a87d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19963: 0066f709 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19964: 004854dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 19965: 009c6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19966: 009c6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19967: 0099eed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19968: 0099d77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19969: 009a379d 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19970: 0098e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19971: 009c6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19972: 0099d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19973: 009a1020 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19974: 00470f0d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19975: 00554aed 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19975: 00554af5 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19976: 00497ac9 18 FUNC GLOBAL DEFAULT 12 helper_modsub │ │ │ │ - 19977: 0069ed09 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19978: 0061a2f1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19977: 0069ed11 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19978: 0061a2f9 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19979: 0048d681 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_entryhi │ │ │ │ 19980: 009c65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19981: 008e93bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ule │ │ │ │ 19982: 009c5b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19983: 0066e63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19984: 00531e0d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19983: 0066e645 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19984: 00531e15 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19985: 009c541c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19986: 0062b7f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19986: 0062b7fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19987: 009990f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 19988: 009c534c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19989: 0059035d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19989: 00590365 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19990: 009c57dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19991: 008d93b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19992: 0042be21 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 19993: 004832f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19994: 0033ddb9 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19995: 003af249 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19996: 0099bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19997: 0098eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19998: 00689dc5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19998: 00689dcd 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19999: 002605e5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20000: 00999b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20001: 008e4f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_ph │ │ │ │ - 20002: 00661a2d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20002: 00661a35 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20003: 008e92b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ult │ │ │ │ - 20004: 0067f199 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20004: 0067f1a1 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20005: 009c6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20006: 009c73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20007: 00990164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20008: 00998c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20009: 00638b11 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20009: 00638b19 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20010: 00993f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20011: 0099ae74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20012: 009c5102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20013: 009c67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20014: 0098bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20015: 00441921 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20016: 007ac948 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20017: 0054a4dd 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20016: 007ac958 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20017: 0054a4e5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20018: 00994cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20019: 004426e9 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20020: 009c558e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20021: 003f777d 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20022: 009c720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20023: 002fb6dd 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20024: 0098adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20025: 0098b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20026: 003cb84d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20027: 006267b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20027: 006267bd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20028: 0099a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20029: 009c6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20030: 00629431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20030: 00629439 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20031: 0098a14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20032: 009c6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20033: 009c6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 20034: 004b10e1 906 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_b │ │ │ │ - 20035: 00540e15 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20035: 00540e1d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20036: 004b16ed 158 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_d │ │ │ │ 20037: 002f1b4d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20038: 004559d9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20039: 009c745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20040: 008a2ad0 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20041: 0099b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20042: 002fc7cd 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20043: 0028ede9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20044: 004b146d 416 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_h │ │ │ │ 20045: 008e4e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_qb │ │ │ │ 20046: 009c62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20047: 0098e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20048: 0055f35d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20048: 0055f365 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20049: 009c561c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20050: 009c57e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20051: 0069177d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20051: 00691785 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20052: 008e1fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbl │ │ │ │ 20053: 00991f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20054: 009c6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20055: 00612f8d 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20055: 00612f95 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20056: 0048f991 300 FUNC GLOBAL DEFAULT 12 helper_evp │ │ │ │ 20057: 009c5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20058: 00472c99 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20059: 00992780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20060: 00262211 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20061: 009c5224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20062: 008e224c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbr │ │ │ │ 20063: 009c632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20064: 00993c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20065: 0098c0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20066: 004b160d 222 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_w │ │ │ │ - 20067: 00529609 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20067: 00529611 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20068: 009c5604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20069: 002b3d09 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20070: 003c97a5 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20071: 00283189 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20072: 009c6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20073: 00473535 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20074: 005829c9 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20074: 005829d1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20075: 009020dc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20076: 003eab21 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20077: 008e98e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_une │ │ │ │ 20078: 0099af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20079: 006a7551 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20079: 006a7559 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20080: 0098d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20081: 00622b19 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20081: 00622b21 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20082: 003a9215 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20083: 0062a5dd 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20083: 0062a5e5 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20084: 00424b6d 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ 20085: 009c4aac 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr │ │ │ │ - 20086: 004d9911 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ - 20087: 005d3211 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20086: 004d9919 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ + 20087: 005d3219 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20088: 0099ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20089: 0099567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20090: 003bbe81 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20091: 006aaeed 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20091: 006aaef5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20092: 009c785c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20093: 0084dc74 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20094: 003d3d3d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20095: 002b74c1 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20096: 00483625 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20097: 0098cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20098: 0048284d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20099: 009c583c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20100: 00668e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20100: 00668e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20101: 009c752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20102: 00290185 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20103: 0036aa65 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20104: 00999374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20105: 0099cb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20106: 00992f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20107: 009c630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20108: 008d8750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20109: 0098e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20110: 004721b1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20111: 009c6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20112: 0025f10d 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20113: 008a3824 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20114: 0069fa39 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20114: 0069fa41 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20115: 0025fb61 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20116: 009c5da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20117: 0063f8f1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20117: 0063f8f9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20118: 00990564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20119: 009c742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20120: 008ee4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhh │ │ │ │ 20121: 004c73b1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcule_df │ │ │ │ 20122: 0099c52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ 20123: 008f59bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexdo_df │ │ │ │ - 20124: 00596091 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20124: 00596099 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20125: 00994fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20126: 0099f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20127: 004688bd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20128: 0048a7fd 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20129: 004cb481 608 FUNC GLOBAL DEFAULT 12 helper_msa_frsqrt_df │ │ │ │ 20130: 009c5e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20131: 008d7f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20132: 00484021 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20133: 009c6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ 20134: 009c4aa8 4 OBJECT GLOBAL DEFAULT 25 cpu_PC │ │ │ │ - 20135: 0062e819 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20135: 0062e821 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20136: 00991534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20137: 0061d771 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20137: 0061d779 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20138: 009c60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20139: 00499531 272 FUNC GLOBAL DEFAULT 12 helper_extr_rs_w │ │ │ │ 20140: 0048153d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20141: 0049ec5d 184 FUNC GLOBAL DEFAULT 12 helper_float_mina_d │ │ │ │ 20142: 009c7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20143: 008a2170 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20144: 009c6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20145: 0098d26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20146: 0098e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20147: 00301f99 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20148: 008e1eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbl │ │ │ │ - 20149: 00546b15 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20150: 0055e22d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20151: 0064bad1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20149: 00546b1d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20150: 0055e235 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20151: 0064bad9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20152: 009c6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20153: 00672735 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20153: 0067273d 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20154: 0099cbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20155: 0098f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20156: 004c53c1 2828 FUNC GLOBAL DEFAULT 12 helper_msa_maddr_q_df │ │ │ │ 20157: 0046d579 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20158: 0098ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20159: 008e2144 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbr │ │ │ │ 20160: 00469631 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20161: 008f640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcueq_df │ │ │ │ 20162: 00469ea9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20163: 009c5048 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ 20164: 0049eba9 180 FUNC GLOBAL DEFAULT 12 helper_float_mina_s │ │ │ │ - 20165: 0062c7b5 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20166: 005cce25 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20165: 0062c7bd 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20166: 005cce2d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20167: 0046a1d5 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20168: 009c63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20169: 0099cec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20170: 009a0950 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20171: 006ad1fd 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20171: 006ad205 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20172: 00995428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20173: 005c4541 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20173: 005c4549 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20174: 00375749 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20175: 009c6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20176: 0089361c 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20177: 009a046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20178: 009c5e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20179: 0099d88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20180: 0036b16d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20181: 002963e5 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20182: 00458a95 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20183: 00336099 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20184: 009c689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20185: 0061b3bd 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20185: 0061b3c5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20186: 0098aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 20187: 005518b1 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20187: 005518b9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20188: 0025aac1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20189: 0068138d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20189: 00681395 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20190: 0098eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20191: 0065b759 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20191: 0065b761 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20192: 009934d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20193: 0099761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20194: 0099b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20195: 0054da29 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20195: 0054da31 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20196: 009979bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20197: 0043fbb1 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20198: 00499c15 22 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20199: 00998734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20200: 009c70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20201: 009c6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20202: 002c18ed 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20203: 003fa3e5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20204: 002c084d 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20205: 003749c1 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20206: 00991594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20207: 00542945 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20208: 006a5aad 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20207: 0054294d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20208: 006a5ab5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20209: 009c7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20210: 0066a925 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20210: 0066a92d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20211: 009c58e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20212: 00499c01 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20213: 0026dcf5 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20214: 0025fd41 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20215: 009c593e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20216: 004c7495 76 FUNC GLOBAL DEFAULT 12 helper_msa_fseq_df │ │ │ │ 20217: 0042be0d 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20218: 009c54e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20219: 009c55ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20220: 00998494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20221: 0099e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20222: 003bd289 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20223: 0033d571 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20224: 006640b9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20224: 006640c1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20225: 008e2f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschefback │ │ │ │ 20226: 009c516a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20227: 00251ff5 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20228: 0098ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20229: 009c7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20230: 006abd71 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20231: 0056b525 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20230: 006abd79 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20231: 0056b52d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20232: 009c6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20233: 00614b95 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20233: 00614b9d 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20234: 008e8c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_debug │ │ │ │ 20235: 008f7594 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_u_df │ │ │ │ - 20236: 0060b16d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20236: 0060b175 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20237: 009c7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20238: 0098a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20239: 005581f1 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20240: 0063b439 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20241: 0069c9e1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20239: 005581f9 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20240: 0063b441 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20241: 0069c9e9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20242: 00497ed5 110 FUNC GLOBAL DEFAULT 12 helper_shll_ph │ │ │ │ 20243: 00993de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20244: 0057ad11 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20244: 0057ad19 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20245: 00293ae9 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20246: 0098aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20247: 003ff491 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20248: 009c55b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20249: 0099ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20250: 0051e011 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20250: 0051e019 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20251: 00427a0d 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20252: 004552c9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20253: 00339e71 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20254: 00660241 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20255: 00579add 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20254: 00660249 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20255: 00579ae5 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20256: 009c4d87 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20257: 005e5881 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20257: 005e5889 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20258: 008a268c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20259: 00667fed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20259: 00667ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20260: 0098cb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20261: 008f6070 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fseq_df │ │ │ │ 20262: 009c5aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20263: 0099f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20264: 00562a4d 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20264: 00562a55 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20265: 008f6280 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcle_df │ │ │ │ 20266: 00475ce1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20267: 009c6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20268: 009c7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20269: 009c62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20270: 0099a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20271: 009c517c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20272: 008a295c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20273: 004845ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20274: 0033ac5d 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20275: 009c67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20276: 00897308 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20277: 0063c84d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20277: 0063c855 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20278: 0031bf65 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20279: 00546e1d 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20279: 00546e25 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20280: 00497d4d 150 FUNC GLOBAL DEFAULT 12 helper_shll_qb │ │ │ │ 20281: 003d9d99 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20282: 00258ed1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20283: 00487011 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20284: 00991814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20285: 003fbd79 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20286: 009c73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20287: 0046aced 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20288: 009c72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20289: 009c681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20290: 00424621 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20291: 00999384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20292: 0048b169 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ 20293: 004ad4d9 476 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_b │ │ │ │ - 20294: 0059b781 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20295: 005716a1 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20296: 00576545 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20294: 0059b789 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20295: 005716a9 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20296: 0057654d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20297: 004ad835 162 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_d │ │ │ │ 20298: 00993750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20299: 0058f3e1 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20299: 0058f3e9 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20300: 0098c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20301: 004bc1b1 104 FUNC GLOBAL DEFAULT 12 helper_msa_and_v │ │ │ │ 20302: 008fffa8 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20303: 005438d1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20303: 005438d9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20304: 004ad6b5 252 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_h │ │ │ │ 20305: 008ee42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmullh │ │ │ │ 20306: 009c74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20307: 003648e9 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20308: 0044f9b1 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20309: 0052cb1d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20310: 00693ba9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20309: 0052cb25 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20310: 00693bb1 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20311: 004865f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20312: 0098bf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20313: 00265195 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20314: 0049e5ed 188 FUNC GLOBAL DEFAULT 12 helper_float_addr_ps │ │ │ │ 20315: 009c7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20316: 0098ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20317: 002650b1 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20318: 0099e4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20319: 009c5bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20320: 009c7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20321: 0098eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20322: 0054e729 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20322: 0054e731 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20323: 00999e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20324: 0060f325 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20324: 0060f32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20325: 003994ed 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20326: 00648ee5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20326: 00648eed 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20327: 004ad7b1 130 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_w │ │ │ │ 20328: 0099b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20329: 008ed6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsshb │ │ │ │ - 20330: 00651875 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20331: 006a10f5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20330: 0065187d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20331: 006a10fd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20332: 009c5c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20333: 009c564c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20334: 009c574e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20335: 0099ca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20336: 009897c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20337: 0058fbe9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20338: 0065b439 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20339: 0065ccc5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20337: 0058fbf1 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20338: 0065b441 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20339: 0065cccd 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20340: 009c5037 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20341: 009c6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20342: 00616b51 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20342: 00616b59 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20343: 009c6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20344: 008a25f4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20345: 009c50ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20346: 0099758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20347: 0098bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20348: 0098a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20349: 009c7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20350: 0061cd4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20350: 0061cd55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20351: 009c7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20352: 004868f5 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20353: 0046ae85 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20354: 009c5a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20355: 0099c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20356: 00418391 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20357: 003989c1 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20358: 009c626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20359: 00994d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20360: 003008ad 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20361: 0098b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20362: 009c71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20363: 0062a095 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20363: 0062a09d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20364: 009c606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20365: 00635159 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20365: 00635161 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20366: 009c5886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20367: 0062c925 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20368: 006904ed 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20367: 0062c92d 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20368: 006904f5 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20369: 0041283d 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20370: 00456565 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20371: 0068d921 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20372: 0062e72d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20373: 0064cf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20371: 0068d929 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20372: 0062e735 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20373: 0064cf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20374: 0098c958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20375: 0098bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20376: 004c8939 1132 FUNC GLOBAL DEFAULT 12 helper_msa_ftq_df │ │ │ │ 20377: 00901d9c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20378: 009c5e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20379: 00994010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20380: 00996678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20381: 00637835 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20381: 0063783d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20382: 009c6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20383: 003f2abd 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20384: 009c5360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20385: 002b3919 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20386: 0099d40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20387: 009c6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20388: 009966f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20389: 003c130d 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20390: 0040eb61 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20391: 0060d0b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20391: 0060d0b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20392: 0088eba0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20393: 009c528e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20394: 005c011d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20395: 00692521 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20394: 005c0125 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20395: 00692529 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20396: 0025b599 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20397: 00283315 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20398: 00458871 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20399: 0064742d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20399: 00647435 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20400: 009c54ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20401: 00991cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20402: 0036dcf9 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20403: 006941f9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20403: 00694201 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 20404: 009c5055 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20405: 00999d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20406: 0098b938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20407: 0098cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20408: 0062e575 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20409: 006549ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20410: 0067035d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20411: 00667989 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20412: 0056ec6d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20408: 0062e57d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20409: 006549b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20410: 00670365 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20411: 00667991 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20412: 0056ec75 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20413: 0099fc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20414: 004806a1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20415: 0099e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20416: 006a5b51 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20416: 006a5b59 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20417: 00297c11 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20418: 00319ce1 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20419: 00644f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20419: 00644f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20420: 00999ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20421: 00652e51 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20421: 00652e59 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20422: 002bc359 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20423: 008fdec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_d │ │ │ │ 20424: 0099e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20425: 0063f825 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20425: 0063f82d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20426: 003355c9 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 20427: 00523495 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 20427: 0052349d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 20428: 008fdfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_h │ │ │ │ 20429: 002abb3d 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 20430: 003ea75d 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20431: 00998c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20432: 0042a251 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20433: 009c65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20434: 0099e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -20443,40 +20443,40 @@ │ │ │ │ 20439: 0099adb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 20440: 009c7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20441: 009c6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20442: 00991bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20443: 009c727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20444: 009c609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20445: 009c5148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20446: 00661405 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20446: 0066140d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20447: 009c678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20448: 0069410d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20448: 00694115 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20449: 00996108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20450: 006702e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20450: 006702ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20451: 0098defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20452: 00540301 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20452: 00540309 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20453: 009c5082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20454: 008fdf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_w │ │ │ │ - 20455: 00695fe9 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20455: 00695ff1 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20456: 009c6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20457: 009947fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20458: 00296e39 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20459: 006a8fd5 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20459: 006a8fdd 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20460: 0099e060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20461: 0099799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20462: 00440819 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20463: 003d4145 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20464: 00670ce1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20464: 00670ce9 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20465: 008e1250 132 OBJECT GLOBAL DEFAULT 24 helper_info_extp │ │ │ │ - 20466: 00520ca9 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20466: 00520cb1 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20467: 0099f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20468: 0049f509 114 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_ps │ │ │ │ 20469: 0098a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20470: 008d129c 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20471: 006221d5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20471: 006221dd 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20472: 00996838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20473: 002b807d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20474: 0098aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20475: 009c65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20476: 00996a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20477: 00998fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20478: 008a2124 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -20485,127 +20485,127 @@ │ │ │ │ 20481: 00996c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 20482: 004825f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20483: 00992940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20484: 009c618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20485: 00498d99 96 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phl │ │ │ │ 20486: 009984e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20487: 009c6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20488: 0062bdfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20488: 0062be05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20489: 002620f1 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20490: 0061029d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20490: 006102a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20491: 009c68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20492: 009c6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20493: 00498df9 102 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phr │ │ │ │ 20494: 009903c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20495: 00997118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20496: 0099cc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20497: 0099e5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20498: 006a2275 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20498: 006a227d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20499: 009c7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20500: 0061dd31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20500: 0061dd39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20501: 00996588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20502: 0042cf41 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20503: 009c5154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20504: 0053a6f1 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20505: 0066b7e1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20504: 0053a6f9 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20505: 0066b7e9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20506: 009c6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20507: 009c629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 20508: 00459a59 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20509: 009c62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20510: 00647a11 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20510: 00647a19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20511: 0098a09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20512: 006a5339 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20512: 006a5341 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20513: 004c8449 568 FUNC GLOBAL DEFAULT 12 helper_msa_fexp2_df │ │ │ │ 20514: 009c7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20515: 009938e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20516: 005c9601 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20517: 006437a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20516: 005c9609 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20517: 006437a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20518: 009c51b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20519: 008a291c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20520: 00251351 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20521: 009c72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20522: 002538a9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20523: 0099458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20524: 009c7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20525: 0048836d 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20526: 009c692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 20527: 007cd69c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20528: 0069efa5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20529: 0069a661 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20530: 0065998d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20531: 0062c055 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20532: 0063cda5 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20527: 007cd6ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20528: 0069efad 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20529: 0069a669 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20530: 00659995 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20531: 0062c05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20532: 0063cdad 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20533: 009a0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20534: 00654bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20534: 00654bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20535: 00256585 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20536: 00993560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20537: 007cd694 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20538: 005a0a49 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20537: 007cd6a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20538: 005a0a51 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20539: 00999154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20540: 0024a879 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20541: 009c65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20542: 009c632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20543: 00996d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20544: 0063e711 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20544: 0063e719 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20545: 0099771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20546: 00654ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20547: 00613989 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20546: 00654ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20547: 00613991 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20548: 009c63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20549: 009994a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20550: 0056a591 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20550: 0056a599 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20551: 0048b279 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20552: 002b8769 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20553: 0099b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 20554: 003ea965 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20555: 009c5140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20556: 0099cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20557: 0099768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20558: 0053e319 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20558: 0053e321 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20559: 00335dd1 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20560: 00599a1d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20560: 00599a25 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20561: 009c57a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20562: 00241cad 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20563: 009c5a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20564: 0099d76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20565: 009c6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20566: 009c73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20567: 0064a649 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20567: 0064a651 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 20568: 003e96d5 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20569: 009c54a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20570: 0042bcad 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20571: 009c5005 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20572: 00993cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 20573: 009c6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20574: 0099d47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20575: 009a0920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20576: 0098f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20577: 00552c4d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20577: 00552c55 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20578: 00402159 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20579: 009c50ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20580: 009c70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20581: 00695e69 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20581: 00695e71 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20582: 0098ca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20583: 0099472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20584: 0099e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20585: 00996798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20586: 00470bb9 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20587: 009c62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20588: 00604209 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20588: 00604211 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20589: 002aea11 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20590: 0048e9d5 32 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsctl │ │ │ │ 20591: 009c5a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20592: 009c5512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20593: 00265bed 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20594: 0089f8f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20595: 0046d209 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20596: 009905e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 20597: 004775a1 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20598: 0099a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20599: 00668851 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20600: 0068e1d1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20599: 00668859 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20600: 0068e1d9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20601: 00261cd9 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20602: 00258251 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20603: 008f79b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srai_df │ │ │ │ 20604: 003d6359 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20605: 0049c73d 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_d │ │ │ │ 20606: 009c544a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20607: 009c7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ @@ -20613,134 +20613,134 @@ │ │ │ │ 20609: 00991274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 20610: 0049dc6d 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_ps │ │ │ │ 20611: 003f2c1d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20612: 00996d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20613: 0099f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20614: 003e2355 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20615: 00999194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20616: 0068788d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20617: 00557efd 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20616: 00687895 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20617: 00557f05 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20618: 003ef4c9 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20619: 0099c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20620: 00662b5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20620: 00662b65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20621: 009c557e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20622: 009c6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20623: 0099ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20624: 00994020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20625: 0098cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 20626: 0046d359 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ 20627: 008e82b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_nge │ │ │ │ - 20628: 006a4d41 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20629: 00541d9d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20628: 006a4d49 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20629: 00541da5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 20630: 0042c45d 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20631: 0049c825 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_s │ │ │ │ 20632: 003e6825 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20633: 009c5a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20634: 006b0095 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20635: 007cddc4 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20634: 006b009d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20635: 007cddd4 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20636: 009c71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_TR_DSTATE │ │ │ │ 20637: 009c5444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ 20638: 008e81b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngl │ │ │ │ - 20639: 0058b979 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20639: 0058b981 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20640: 009c63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20641: 0054a345 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20641: 0054a34d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20642: 0090229c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20643: 0028e465 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20644: 0061658d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20644: 00616595 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 20645: 003d7ded 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20646: 00583dcd 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20646: 00583dd5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20647: 0040d209 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20648: 009c73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20649: 0067f4e1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20649: 0067f4e9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20650: 008d7964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20651: 008edbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxsh │ │ │ │ 20652: 008d1210 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 20653: 0098ca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20654: 009c7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20655: 003d760d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 20656: 008e83c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngt │ │ │ │ - 20657: 00537341 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20658: 00670399 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20657: 00537349 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20658: 006703a1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20659: 009c5f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 20660: 003d7f85 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20661: 004b2381 488 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_b │ │ │ │ 20662: 009c6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 20663: 00644c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20663: 00644c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20664: 009c535c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20665: 00580fa1 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20665: 00580fa9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20666: 0099e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20667: 004b26b1 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_d │ │ │ │ 20668: 009c71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20669: 004b2569 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_h │ │ │ │ - 20670: 004f7059 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ + 20670: 004f7061 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ 20671: 009c7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20672: 0069e5d5 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20672: 0069e5dd 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 20673: 0047fbf9 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20674: 00608cd9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20674: 00608ce1 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 20675: 003d7ea1 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20676: 0099f700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20677: 00999994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20678: 00993470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20679: 009c5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20680: 009c5692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20681: 0048d5dd 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschefback │ │ │ │ 20682: 0099b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20683: 009c5018 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20684: 0065bd59 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20685: 006b38e1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20684: 0065bd61 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20685: 006b38e9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20686: 009c7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20687: 00637531 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20688: 00671ab5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20687: 00637539 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20688: 00671abd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20689: 003d7655 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ 20690: 00497b89 12 FUNC GLOBAL DEFAULT 12 helper_precrq_ph_w │ │ │ │ - 20691: 0053feb9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20692: 005798fd 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20693: 006626c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20694: 0050195d 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ - 20695: 005628bd 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20691: 0053fec1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20692: 00579905 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20693: 006626d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20694: 00501965 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ + 20695: 005628c5 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20696: 00291b95 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 20697: 00282bc9 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20698: 0062997d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20698: 00629985 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 20699: 009c67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ 20700: 004b2639 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_w │ │ │ │ - 20701: 00654791 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 20702: 00674f15 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20701: 00654799 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20702: 00674f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20703: 009948bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20704: 00999444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20705: 00583695 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20705: 0058369d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20706: 0099c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20707: 008d4a3c 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20708: 008ee954 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ueq │ │ │ │ 20709: 0040432d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 20710: 009c7a22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 20711: 00652799 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20711: 006527a1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20712: 008f3a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhiu │ │ │ │ 20713: 004cb929 468 FUNC GLOBAL DEFAULT 12 helper_msa_frint_df │ │ │ │ 20714: 008fd054 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_b │ │ │ │ 20715: 009c52c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20716: 009c642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20717: 009c69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ 20718: 008fcec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_d │ │ │ │ - 20719: 00689e31 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20719: 00689e39 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20720: 008f748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlri_df │ │ │ │ 20721: 008fcfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_h │ │ │ │ 20722: 0041290d 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20723: 0062af01 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20724: 005fb9f5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20725: 0057b589 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20723: 0062af09 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20724: 005fb9fd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20725: 0057b591 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20726: 00340b79 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20727: 005462dd 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20727: 005462e5 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20728: 0030c2f9 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20729: 009c68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20730: 009c66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 20731: 005775e1 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20731: 005775e9 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20732: 009c7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20733: 00470cb5 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 20734: 008edcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxub │ │ │ │ - 20735: 00625681 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20735: 00625689 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20736: 0084d008 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20737: 009c5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20738: 008fcf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_w │ │ │ │ 20739: 008d78e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20740: 00376815 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20741: 004a7955 136 FUNC GLOBAL DEFAULT 12 helper_pshufh │ │ │ │ 20742: 009c7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ @@ -20751,267 +20751,267 @@ │ │ │ │ 20747: 009c6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20748: 009c56b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20749: 0098e9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20750: 009c5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20751: 009c5007 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20752: 009c5e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20753: 009c6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20754: 0066186d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20754: 00661875 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20755: 0099ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20756: 009c6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 20757: 004833e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20758: 008ecb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_seq │ │ │ │ 20759: 0099ea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20760: 009c7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20761: 004250a5 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20762: 00618e5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20762: 00618e65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 20763: 00485331 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 20764: 0069c51d 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20764: 0069c525 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20765: 0098b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20766: 00338a55 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20767: 009c7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20768: 0033d16d 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20769: 0043999d 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20770: 006803ad 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20770: 006803b5 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20771: 008eae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_eq │ │ │ │ 20772: 008a2c7c 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20773: 002242d5 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20774: 0098e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20775: 005ccdb5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20775: 005ccdbd 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20776: 0048d535 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschedule │ │ │ │ - 20777: 0062c2d5 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20777: 0062c2dd 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20778: 009c5564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20779: 0098be74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20780: 00638311 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20780: 00638319 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 20781: 003ddb31 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20782: 0048ac7d 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20783: 009c6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 20784: 0051a801 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 20784: 0051a809 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 20785: 0098aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20786: 009c64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20787: 009c6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20788: 0099a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20789: 0099bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20790: 004857e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 20791: 009999e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20792: 006b3509 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20792: 006b3511 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20793: 009a022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 20794: 0098abf8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20795: 0098b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20796: 002eb15d 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20797: 0098f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20798: 0099c6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 20799: 0098f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20800: 00546165 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20800: 0054616d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20801: 008ea8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbp │ │ │ │ 20802: 009c5578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20803: 0099f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20804: 009c68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 20805: 008ea964 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbr │ │ │ │ - 20806: 0060e94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20806: 0060e955 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20807: 002258d9 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 20808: 0099ac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20809: 009c66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20810: 008ef848 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_d │ │ │ │ 20811: 00340615 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20812: 0098b120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20813: 006578d5 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20813: 006578dd 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20814: 009c71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20815: 00993d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20816: 009c5446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20817: 009c6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20818: 005299e1 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20818: 005299e9 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20819: 00414e65 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20820: 002f8bcd 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20821: 00223bed 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20822: 00998384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20823: 009c5510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20824: 00992d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20825: 0058205d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20825: 00582065 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20826: 0099e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 20827: 004867f1 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 20828: 005437b9 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20828: 005437c1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20829: 0098dcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20830: 00290141 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20831: 009c5ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20832: 009c7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20833: 008f6d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_d │ │ │ │ 20834: 0098eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20835: 008ef7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_s │ │ │ │ 20836: 00254571 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20837: 008f6e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_h │ │ │ │ 20838: 009c630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20839: 009c589a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20840: 00998c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20841: 0069e9a5 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20842: 006a57e9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20843: 0062bfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20841: 0069e9ad 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20842: 006a57f1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20843: 0062bfe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20844: 009c55a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20845: 009c6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20846: 00999014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20847: 00989ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20848: 0099ae84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20849: 009c69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20850: 004d96f5 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ - 20851: 00583fcd 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20850: 004d96fd 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ + 20851: 00583fd5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20852: 009992d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20853: 009c65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20854: 0099a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 20855: 00341721 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20856: 009c6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20857: 0099acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20858: 0099cdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20859: 00657b65 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20859: 00657b6d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20860: 00488545 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20861: 009c6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 20862: 00996948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20863: 0098b180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20864: 008f6dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_w │ │ │ │ 20865: 002b912d 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20866: 009c64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20867: 005fcf8d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20867: 005fcf95 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20868: 009c5d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20869: 009930c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20870: 002f3741 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20871: 0060bfe1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20871: 0060bfe9 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20872: 009c616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20873: 008d785c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20874: 00992e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20875: 009c5c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20876: 00541121 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20876: 00541129 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20877: 009a0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 20878: 0044f101 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 20879: 00283381 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20880: 00261685 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 20881: 009931c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20882: 004adcb1 458 FUNC GLOBAL DEFAULT 12 helper_msa_bset_b │ │ │ │ 20883: 004adfed 154 FUNC GLOBAL DEFAULT 12 helper_msa_bset_d │ │ │ │ 20884: 009c7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20885: 0098e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 20886: 006b0401 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 20886: 006b0409 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 20887: 0098adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20888: 009c6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20889: 00250349 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20890: 009c6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 20891: 004ade7d 244 FUNC GLOBAL DEFAULT 12 helper_msa_bset_h │ │ │ │ - 20892: 0065cac1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20892: 0065cac9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20893: 00996688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20894: 009a3a6c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20895: 007e49cc 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20895: 007e49dc 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20896: 009a0910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20897: 00563265 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20898: 00576285 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20897: 0056326d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20898: 0057628d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 20899: 003ea5a1 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20900: 0069047d 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20900: 00690485 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20901: 009c6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20902: 00996cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20903: 00666ac1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20904: 0061c28d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20903: 00666ac9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20904: 0061c295 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20905: 00405cd9 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20906: 004adf71 124 FUNC GLOBAL DEFAULT 12 helper_msa_bset_w │ │ │ │ 20907: 009c5b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20908: 009983a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20909: 008ea4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttdsp │ │ │ │ 20910: 00996328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20911: 005425b5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20912: 0063be19 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20913: 006540b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20911: 005425bd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20912: 0063be21 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20913: 006540b9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20914: 0049ef5d 184 FUNC GLOBAL DEFAULT 12 helper_float_msub_d │ │ │ │ 20915: 009c55ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20916: 00989604 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20917: 0098dd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20918: 00671859 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20918: 00671861 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20919: 009c691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20920: 009c68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20921: 009c6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 20922: 0062dea5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20922: 0062dead 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20923: 00297ded 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20924: 009901b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20925: 0066a295 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20925: 0066a29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20926: 009c5270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20927: 009c5c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20928: 003fc139 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20929: 009c5292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 20930: 0049f015 182 FUNC GLOBAL DEFAULT 12 helper_float_msub_s │ │ │ │ - 20931: 0067f9f5 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20932: 00670051 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20931: 0067f9fd 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20932: 00670059 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20933: 009c51ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20934: 009981c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20935: 009c6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 20936: 0098a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20937: 0098b160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20938: 009c55ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 20939: 00456ad9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20940: 009c6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20941: 009c626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20942: 009c627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20943: 008f307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_performance │ │ │ │ 20944: 00486545 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 20945: 006a50f5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20945: 006a50fd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20946: 009c602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20947: 00994190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20948: 00411a49 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20949: 0069ef1d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20949: 0069ef25 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20950: 00991974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20951: 00993090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20952: 009c72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20953: 009c652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20954: 009c74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20955: 009c56c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20956: 005fbdad 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20956: 005fbdb5 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20957: 00470b25 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 20958: 0065c265 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20958: 0065c26d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20959: 00425101 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20960: 00999bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20961: 00276d89 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20962: 005412c1 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20962: 005412c9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20963: 003c0e1d 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20964: 009c56fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20965: 0099747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20966: 0025ee1d 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20967: 004093b9 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20968: 005619d1 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20968: 005619d9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20969: 009c6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 20970: 003a3265 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20971: 009c55c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20972: 0098a3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20973: 00996318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 20974: 009c6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 20975: 0054de3d 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20976: 0062df81 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20975: 0054de45 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20976: 0062df89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 20977: 004812ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20978: 0027d125 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20979: 009c6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20980: 0098fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20981: 0099bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20982: 00695fe1 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20982: 00695fe9 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 20983: 003a333d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20984: 009945ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20985: 00990e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20986: 0098fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20987: 006abd85 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20987: 006abd8d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20988: 008eeb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ule │ │ │ │ - 20989: 0068d6b5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20989: 0068d6bd 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20990: 0099f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20991: 00251411 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20992: 0033c8cd 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20993: 009c65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20994: 00261a41 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20995: 0065b7e5 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20995: 0065b7ed 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20996: 0099a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20997: 007e8098 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20997: 007e80a8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20998: 009916f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20999: 009978fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21000: 0058c839 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21000: 0058c841 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21001: 00991b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21002: 003a32d1 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21003: 004851c5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21004: 0037592d 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21005: 003e1031 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21006: 00683df5 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21006: 00683dfd 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21007: 003e786d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21008: 0098f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21009: 002a0ba9 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21010: 009c6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21011: 009c5a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21012: 009c69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21013: 0099c46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21023,51 +21023,51 @@ │ │ │ │ 21019: 009962f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21020: 00224149 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21021: 009c6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21022: 009c5138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21023: 003993ed 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21024: 008f2de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pl │ │ │ │ 21025: 009c5e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21026: 0061ad75 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21026: 0061ad7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21027: 009c5dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21028: 0098eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21029: 00990634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21030: 0099ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21031: 00288b31 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21032: 002877a1 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21033: 00992b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21034: 002b8841 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21035: 0059a2c5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21035: 0059a2cd 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21036: 00996ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21037: 0098ffb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21038: 0065e0f9 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21038: 0065e101 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21039: 009c5202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21040: 005454e5 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21040: 005454ed 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ 21041: 008f2ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pu │ │ │ │ - 21042: 0060e85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21042: 0060e865 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21043: 00996b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21044: 009c6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21045: 009c7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21046: 00298109 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21047: 00992f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21048: 008ed640 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsswh │ │ │ │ 21049: 009c6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21050: 009c52ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21051: 0058f7d9 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21051: 0058f7e1 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21052: 009c6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21053: 00991444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21054: 002eae95 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21055: 0098d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21056: 003ed909 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21057: 009c68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21058: 009c5a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21059: 00989e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21060: 0099adf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21061: 00694941 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21062: 00574525 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21061: 00694949 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21062: 0057452d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21063: 0098e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21064: 00251291 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21065: 00991044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21066: 0098b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21067: 009896a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21068: 0048d1e5 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcstatus │ │ │ │ 21069: 0046def5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ @@ -21080,20 +21080,20 @@ │ │ │ │ 21076: 0099479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21077: 009c6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21078: 0043300d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21079: 00485b99 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21080: 0098adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21081: 0048e685 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf0 │ │ │ │ 21082: 0048e69d 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf1 │ │ │ │ - 21083: 0066e601 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21083: 0066e609 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21084: 00498c89 134 FUNC GLOBAL DEFAULT 12 helper_dpaq_sa_l_w │ │ │ │ 21085: 0048e6b5 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf2 │ │ │ │ 21086: 009c6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 21087: 0048e6cd 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf3 │ │ │ │ - 21088: 005f8ee5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21088: 005f8eed 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21089: 008eb4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_le │ │ │ │ 21090: 0048e6e5 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf4 │ │ │ │ 21091: 009c6044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21092: 003de919 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21093: 009a04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21094: 008df8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21095: 008f3b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msacu │ │ │ │ @@ -21107,20 +21107,20 @@ │ │ │ │ 21103: 008ef08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_une │ │ │ │ 21104: 008a274c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21105: 00996ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21106: 00999ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21107: 0045a365 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21108: 003c39e1 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21109: 00254a51 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21110: 0060f0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21110: 0060f0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21111: 009c5916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21112: 008eb3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_lt │ │ │ │ 21113: 009b54cc 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21114: 0098cb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21115: 006562e5 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21115: 006562ed 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21116: 0099f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21117: 0032fee1 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21118: 009c7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21119: 009c6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 21120: 0043dd15 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 21121: 009c50a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 21122: 009c4f88 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ @@ -21129,37 +21129,37 @@ │ │ │ │ 21125: 00998d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 21126: 009c6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21127: 008d974c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21128: 002b5a3d 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21129: 0099751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21130: 0098df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21131: 004991a1 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_lt_qb │ │ │ │ - 21132: 0063d2d1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21132: 0063d2d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21133: 008e21c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_sa_w_ph │ │ │ │ 21134: 009956fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21135: 009c519e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21136: 009c535a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21137: 009c6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21138: 00999ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21139: 0099f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21140: 009c6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21141: 0099f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21142: 00993140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21143: 008db00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21144: 0062bd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21145: 0068f861 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21144: 0062bd51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21145: 0068f869 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21146: 009c5532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21147: 0059587d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21147: 00595885 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21148: 0099503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21149: 00255a0d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21150: 0052a419 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21150: 0052a421 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21151: 009c6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21152: 0099c96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21153: 009c4d8a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21154: 006ac169 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21154: 006ac171 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21155: 0099e818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21156: 00989d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21157: 004973bd 28 FUNC GLOBAL DEFAULT 12 helper_subqh_r_w │ │ │ │ 21158: 009c72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21159: 009c6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21160: 00998f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 21161: 0033cdb9 94 FUNC GLOBAL DEFAULT 12 pci_bridge_disable_base_limit │ │ │ │ @@ -21167,17 +21167,17 @@ │ │ │ │ 21163: 009c633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21164: 0098a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21165: 00290c39 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21166: 00335b91 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21167: 002b3805 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21168: 00498359 154 FUNC GLOBAL DEFAULT 12 helper_mul_s_ph │ │ │ │ 21169: 004973d9 22 FUNC GLOBAL DEFAULT 12 helper_subqh_w │ │ │ │ - 21170: 005a02ad 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21171: 006435dd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21172: 00574545 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21170: 005a02b5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21171: 006435e5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21172: 0057454d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21173: 0099c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21174: 0029399d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21175: 009c5d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21176: 004bdd19 388 FUNC GLOBAL DEFAULT 12 helper_msa_srl_b │ │ │ │ 21177: 009c7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21178: 004bdfe1 146 FUNC GLOBAL DEFAULT 12 helper_msa_srl_d │ │ │ │ 21179: 00435055 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21185,28 +21185,28 @@ │ │ │ │ 21181: 009c5a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21182: 009c704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21183: 00992b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21184: 009c5bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21185: 00486475 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21186: 009c55b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21187: 00998354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21188: 0060f901 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21188: 0060f909 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21189: 003ea795 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21190: 0098a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21191: 0098b0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21192: 008d55f4 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21193: 006223a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21193: 006223b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21194: 009c604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21195: 004c7c0d 500 FUNC GLOBAL DEFAULT 12 helper_msa_fmul_df │ │ │ │ 21196: 0099f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21197: 009c6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21198: 009c7598 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21199: 00623b6d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21200: 00695401 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21201: 006adc79 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21199: 00623b75 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21200: 00695409 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21201: 006adc81 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21202: 004bdf71 110 FUNC GLOBAL DEFAULT 12 helper_msa_srl_w │ │ │ │ 21203: 009c71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21204: 0099c9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21205: 002822d1 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21206: 0046b041 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21207: 0099ac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21208: 009c70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ @@ -21217,16 +21217,16 @@ │ │ │ │ 21213: 0042c129 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 21214: 00482f89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21215: 009a0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21216: 009c57e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21217: 009c5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21218: 00472b01 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21219: 002bbd29 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21220: 00622401 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21221: 00542bbd 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21220: 00622409 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21221: 00542bc5 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21222: 009c74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21223: 0098f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21224: 00342a8d 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21225: 008e9e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tccontext │ │ │ │ 21226: 009a0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21227: 008a23c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21228: 0099c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ @@ -21239,126 +21239,126 @@ │ │ │ │ 21235: 0099fd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21236: 008f5c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmul_df │ │ │ │ 21237: 00473395 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21238: 004c9ddd 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_df │ │ │ │ 21239: 002652b9 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21240: 0025d981 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21241: 009c70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21242: 007cd674 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21242: 007cd684 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21243: 003bca15 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21244: 004092e9 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21245: 009c5c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21246: 009c7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21247: 003d8671 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21248: 003cb661 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21249: 004bc375 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_b │ │ │ │ 21250: 0030069d 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21251: 0034946d 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21252: 003ed0a5 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21253: 004bc4f1 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_d │ │ │ │ 21254: 009931a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21255: 009c6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21256: 00482dc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21257: 0069df95 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21257: 0069df9d 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 21258: 004bc435 122 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_h │ │ │ │ 21259: 00481abd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21260: 005f7e01 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21260: 005f7e09 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21261: 0043efcd 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21262: 0099ffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21263: 0033e919 164 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21264: 009c71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21265: 004866e5 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21266: 00997238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21267: 00432b01 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21268: 009c66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21269: 009c5430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21270: 00989510 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21271: 0054897d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21271: 00548985 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21272: 008d88dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21273: 00991a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21274: 009c52ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21275: 0098b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21276: 003cab85 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21277: 003f2b29 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21278: 008e3fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_w │ │ │ │ 21279: 004bc4b1 62 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_w │ │ │ │ 21280: 0098f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21281: 009c5d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21282: 009c6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21283: 003198d1 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21284: 008f57ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_df │ │ │ │ 21285: 008d809c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21286: 0057d22d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21286: 0057d235 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21287: 009c6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21288: 005fba0d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21288: 005fba15 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21289: 004c2b19 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_df │ │ │ │ 21290: 009c5380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21291: 009c60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21292: 0062f049 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21292: 0062f051 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21293: 009907e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21294: 009c7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21295: 0098f2c4 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21296: 0060dbed 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21296: 0060dbf5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21297: 002bed61 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21298: 004983f5 112 FUNC GLOBAL DEFAULT 12 helper_mulq_s_ph │ │ │ │ 21299: 0046d6c1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21300: 0058e419 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21300: 0058e421 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21301: 009c622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21302: 009c71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21303: 0042dd15 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21304: 009c697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21305: 00993980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21306: 00631839 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21307: 0052de2d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21308: 0063fe29 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21306: 00631841 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21307: 0052de35 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21308: 0063fe31 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21309: 0099cc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21310: 0068def1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21310: 0068def9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21311: 0098d73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21312: 008e85d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcbind │ │ │ │ 21313: 0098ae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21314: 009c689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21315: 00484371 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21316: 003dfb8d 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21317: 00652b39 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21317: 00652b41 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21318: 0098da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21319: 0098df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21320: 0066b329 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21321: 00596e99 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21320: 0066b331 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21321: 00596ea1 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21322: 003d67e5 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21323: 009c537a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21324: 009c52a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21325: 009c7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21326: 0059ea09 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21326: 0059ea11 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21327: 009988b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21328: 0033af85 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21329: 00562689 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21329: 00562691 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21330: 009c6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21331: 0048c43d 204 FUNC GLOBAL DEFAULT 12 cpu_mips_store_count │ │ │ │ 21332: 0048981d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21333: 002b7d1d 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21334: 004bf09d 364 FUNC GLOBAL DEFAULT 12 helper_msa_clti_s_df │ │ │ │ - 21335: 005a0131 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21335: 005a0139 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21336: 0098abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21337: 003ef049 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21338: 003afba9 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21339: 00998ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21340: 003e7835 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21341: 009c5936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21342: 00994a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21343: 009c6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21344: 00545a35 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21344: 00545a3d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21345: 004a6785 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sueq │ │ │ │ 21346: 009c5110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21347: 0068a77d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21347: 0068a785 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21348: 009c628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21349: 00415d1d 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21350: 00497be1 244 FUNC GLOBAL DEFAULT 12 helper_precrqu_s_qb_ph │ │ │ │ 21351: 00293541 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21352: 0042c89d 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21353: 006a43b9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21353: 006a43c1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21354: 009c5274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21355: 0098b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21356: 00467829 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21357: 00994dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21358: 008f4de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_b │ │ │ │ 21359: 009a08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21360: 004256ed 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ @@ -21367,109 +21367,109 @@ │ │ │ │ 21363: 00998dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21364: 008f4d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_h │ │ │ │ 21365: 008d8540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21366: 009c69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21367: 009c6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21368: 003d4389 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21369: 0098ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21370: 0056ee55 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21371: 0069e67d 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21372: 0068a3b9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21370: 0056ee5d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21371: 0069e685 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21372: 0068a3c1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21373: 00398665 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 21374: 0048eed9 42 FUNC GLOBAL DEFAULT 12 helper_mtc0_xcontext │ │ │ │ 21375: 009c70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21376: 009c66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21377: 00596add 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21377: 00596ae5 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21378: 00287745 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21379: 00484b35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21380: 00687651 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21380: 00687659 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21381: 008d7d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21382: 009c7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21383: 0062a355 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21383: 0062a35d 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21384: 009c6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 21385: 008f4cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_w │ │ │ │ - 21386: 0054cd71 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21386: 0054cd79 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21387: 003418c1 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21388: 00999a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21389: 00993890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21390: 00400939 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21391: 009c72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21392: 00472235 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21393: 0098d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21394: 0067ffe5 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21395: 00579b81 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21396: 00668959 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21394: 0067ffed 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21395: 00579b89 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21396: 00668961 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21397: 0098b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21398: 004c0345 604 FUNC GLOBAL DEFAULT 12 helper_msa_sat_s_df │ │ │ │ 21399: 00999b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21400: 0034837d 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21401: 0098b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21402: 00993e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21403: 00999ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21404: 008eb1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_sf │ │ │ │ 21405: 002f6781 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21406: 0063c301 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21406: 0063c309 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21407: 00455501 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21408: 009c56d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21409: 0099f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21410: 009c7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21411: 005cdf49 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21412: 0056abc9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21411: 005cdf51 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21412: 0056abd1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21413: 009c5210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21414: 00341d09 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21415: 00528401 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21416: 00683059 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21415: 00528409 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21416: 00683061 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21417: 008f1dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_d │ │ │ │ 21418: 009c61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21419: 00265fa5 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ 21420: 004cc12d 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffql_df │ │ │ │ - 21421: 00550f9d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21422: 00654755 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21421: 00550fa5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21422: 0065475d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21423: 003d6c41 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21424: 0048385d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21425: 00681241 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21425: 00681249 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21426: 009c743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21427: 009c5adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21428: 0099ad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21429: 00996b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21430: 009c6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21431: 009c5ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21432: 00434161 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21433: 0046efa9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21434: 0098a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21435: 008e45e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbla │ │ │ │ 21436: 008f0844 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_s │ │ │ │ 21437: 004862a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 21438: 00610bb9 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21438: 00610bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21439: 00374079 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21440: 009c5e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21441: 00336845 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21442: 00993b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21443: 002c1009 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21444: 006b49bd 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21444: 006b49c5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21445: 009c5e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21446: 005581e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21446: 005581f1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21447: 009c68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21448: 003ff53d 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21449: 0048bb5d 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21450: 00615105 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21450: 0061510d 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21451: 008f7bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_s_df │ │ │ │ 21452: 00901d50 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21453: 0098f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21454: 009c6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21455: 0053e361 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21455: 0053e369 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21456: 00991c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21457: 009989d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21458: 0048b045 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21459: 003f316d 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21460: 008a2318 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21461: 008dc428 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21462: 0068ed81 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21463: 00554a15 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21464: 006adbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21462: 0068ed89 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21463: 00554a1d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21464: 006adbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21465: 009c53ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 21466: 009c6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21467: 003c8f6d 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 21468: 003dff41 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21469: 009c575e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 21470: 00485039 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21471: 0027215d 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -21477,172 +21477,172 @@ │ │ │ │ 21473: 009c612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21474: 0099b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21475: 009c6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21476: 009c549a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21477: 009c67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21478: 0098a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21479: 008e5a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcrestart │ │ │ │ - 21480: 00528709 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21480: 00528711 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21481: 003d3e5d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21482: 009c5848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21483: 00242581 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21484: 009904c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21485: 009c5e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21486: 004978ed 88 FUNC GLOBAL DEFAULT 12 helper_subu_s_ph │ │ │ │ 21487: 0098a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21488: 00991564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21489: 00485aa1 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 21490: 009972e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21491: 009c6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21492: 00556f35 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21492: 00556f3d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21493: 0099d70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21494: 006a1c65 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21494: 006a1c6d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21495: 004847d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21496: 0098a0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21497: 008eae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_un │ │ │ │ 21498: 00472989 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21499: 009c6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21500: 00674411 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21500: 00674419 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21501: 0098b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21502: 00260b31 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21503: 0063db7d 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21503: 0063db85 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21504: 009c6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21505: 009c6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21506: 00999bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21507: 009c58be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 21508: 003ecc61 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21509: 009c660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21510: 00622e05 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21510: 00622e0d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21511: 0025cb5d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21512: 0064d211 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21512: 0064d219 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21513: 008e4b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_ph │ │ │ │ 21514: 009c751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 21515: 00473219 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21516: 009c7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21517: 00580dd9 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21517: 00580de1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 21518: 00497945 140 FUNC GLOBAL DEFAULT 12 helper_subu_s_qb │ │ │ │ - 21519: 0052a691 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21519: 0052a699 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21520: 009c5230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21521: 009c5602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21522: 009c5e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21523: 0064dff1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21523: 0064dff9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21524: 009c6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21525: 0066151d 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21525: 00661525 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21526: 009992f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21527: 00662165 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21528: 00659a5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21527: 0066216d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21528: 00659a65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21529: 0099a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21530: 00994adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 21531: 004553dd 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21532: 00681a3d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21532: 00681a45 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21533: 009c71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21534: 0064ca59 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21534: 0064ca61 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 21535: 004588e9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21536: 00672405 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21536: 0067240d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21537: 008e40b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_r_qb │ │ │ │ 21538: 0046ddc5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21539: 009c6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21540: 009c659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21541: 00998744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21542: 003aef09 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 21543: 0046c02d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21544: 00405695 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21545: 00663ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21546: 006244ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21545: 00663efd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21546: 006244b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21547: 008f5494 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_madd_q_df │ │ │ │ 21548: 0033207d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21549: 009c6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21550: 004207cd 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21551: 006848dd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21551: 006848e5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21552: 009c5ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21553: 009c6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21554: 009916d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21555: 005cf6f5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21556: 005961fd 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21555: 005cf6fd 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21556: 00596205 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21557: 0099e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21558: 0065cd75 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21559: 00641939 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21558: 0065cd7d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21559: 00641941 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21560: 00991554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21561: 004e9fc1 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ + 21561: 004e9fc9 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ 21562: 009c70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 21563: 0067f5cd 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21563: 0067f5d5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21564: 0099eba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21565: 009c6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 21566: 008e4a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_qb │ │ │ │ 21567: 00455e89 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21568: 009c50f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21569: 008a2c34 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21570: 00993660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21571: 009c7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21572: 0068d9e1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21573: 00614a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21572: 0068d9e9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21573: 00614a15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21574: 009c5248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21575: 0099489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21576: 0024cb49 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21577: 009c57e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21578: 005a263d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21579: 007e8038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21578: 005a2645 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21579: 007e8048 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21580: 0099462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21581: 00680afd 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21582: 0059da19 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21581: 00680b05 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21582: 0059da21 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21583: 009c5dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21584: 0056eb59 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21584: 0056eb61 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21585: 009c700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21586: 0062df71 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21587: 005cf889 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21586: 0062df79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21587: 005cf891 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21588: 00897890 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21589: 0099dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21590: 00660a51 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21590: 00660a59 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 21591: 0099e39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21592: 00990958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_DISPLAY_EVENT │ │ │ │ - 21593: 006485ed 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21593: 006485f5 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21594: 0098bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21595: 009c582c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21596: 006753ad 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21596: 006753b5 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21597: 009c649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21598: 006203d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ - 21599: 004d9981 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ + 21598: 006203dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21599: 004d9989 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ 21600: 0042cad1 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21601: 009c6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21602: 009c5b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21603: 009a0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21604: 0099d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21605: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21606: 009c5b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21607: 003c57ad 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21608: 003d32b9 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21609: 009c6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21610: 0052a219 220 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21610: 0052a221 220 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21611: 00475f61 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21612: 009c5174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21613: 0059e489 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21613: 0059e491 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21614: 00996dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21615: 004c1069 732 FUNC GLOBAL DEFAULT 12 helper_msa_binsri_df │ │ │ │ 21616: 009c676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21617: 009c664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21618: 005bad61 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21618: 005bad69 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ 21619: 008e4c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_ph │ │ │ │ - 21620: 006add5d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21620: 006add65 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21621: 00989ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 21622: 003ea52d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21623: 00989724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21624: 009c674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21625: 00399269 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21626: 00640ec1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21626: 00640ec9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 21627: 0047cec1 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21628: 005470a9 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21628: 005470b1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21629: 008fa3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_b │ │ │ │ 21630: 009c6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21631: 009c6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21632: 008fa270 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_d │ │ │ │ 21633: 009c6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 21634: 005c120d 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21634: 005c1215 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21635: 008ec4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_nge │ │ │ │ 21636: 008fa378 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_h │ │ │ │ - 21637: 006af699 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21637: 006af6a1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21638: 0042c96d 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21639: 0099486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21640: 0037718d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21641: 003bbe71 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21642: 0099bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21643: 009c68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21644: 00994100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ @@ -21650,369 +21650,369 @@ │ │ │ │ 21646: 008ec3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngl │ │ │ │ 21647: 00418481 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21648: 003f6411 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21649: 0099494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 21650: 0047d251 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21651: 009c6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21652: 00272f15 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21653: 00610171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21653: 00610179 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21654: 009c6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21655: 009c6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21656: 0099f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21657: 00241b65 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21658: 0098f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 21659: 008ec5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngt │ │ │ │ 21660: 008fa2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_w │ │ │ │ 21661: 004a6a61 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sule │ │ │ │ 21662: 0033cc2d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 21663: 004580ad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21664: 008e4b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_qb │ │ │ │ 21665: 009c6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21666: 0099d37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21667: 0057b119 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21668: 00573875 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21667: 0057b121 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21668: 0057387d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21669: 0099a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21670: 009c62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21671: 0055e315 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21671: 0055e31d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21672: 009c670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21673: 009c5f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21674: 009c53f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21675: 003ffbd9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21676: 006886f9 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21676: 00688701 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 21677: 00481029 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21678: 0054e0b1 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21678: 0054e0b9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21679: 003d3611 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 21680: 009c5072 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21681: 004a68f1 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sult │ │ │ │ 21682: 002eae55 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21683: 0067fc7d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21683: 0067fc85 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21684: 009c59c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21685: 00582905 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21685: 0058290d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21686: 0098fa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21687: 008d06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21688: 0049934d 32 FUNC GLOBAL DEFAULT 12 helper_pick_ph │ │ │ │ 21689: 009c688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21690: 009c5bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21691: 008a1e04 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21692: 0099f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21693: 00482289 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21694: 0042c125 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21695: 002552c9 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21696: 009c5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21697: 009c74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 21698: 009c56d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21699: 0052aa0d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21699: 0052aa15 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21700: 009c5bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21701: 009c7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 21702: 00458c79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21703: 00288851 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21704: 009929a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21705: 009c6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21706: 00475fdd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21707: 00994f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21708: 008e7c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_f │ │ │ │ 21709: 009c6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 21710: 00467a79 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21711: 0058e775 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21711: 0058e77d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21712: 0099c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21713: 008e68f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_cause │ │ │ │ 21714: 009c64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21715: 00288b75 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21716: 00599c61 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21716: 00599c69 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21717: 009c522e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21718: 008d7b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21719: 0062c60d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21719: 0062c615 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21720: 009c5a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21721: 005f4da1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21721: 005f4da9 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21722: 009c5526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 21723: 00458af1 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21724: 0098ddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21725: 0069bded 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21725: 0069bdf5 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 21726: 00483065 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ 21727: 00499301 74 FUNC GLOBAL DEFAULT 12 helper_pick_qb │ │ │ │ - 21728: 0057978d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21729: 0063c015 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21730: 006916b5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21731: 00618e4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21728: 00579795 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21729: 0063c01d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21730: 006916bd 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21731: 00618e55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21732: 009c5518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21733: 009c51bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21734: 009c5660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21735: 009c6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21736: 0099be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21737: 0099f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21738: 00990ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21739: 00374741 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21740: 0058d675 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21740: 0058d67d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 21741: 002801f1 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 21742: 004820d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 21743: 008e4664 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbra │ │ │ │ 21744: 0047cd31 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21745: 00257f91 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21746: 00549351 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21746: 00549359 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21747: 0028f655 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 21748: 00637825 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 21749: 00654e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21748: 0063782d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21749: 00654e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21750: 0099f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21751: 0098fa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ - 21752: 00501a8d 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ + 21752: 00501a95 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ 21753: 00999f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21754: 008dc194 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21755: 009c6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21756: 0098e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21757: 008fe3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_b │ │ │ │ 21758: 004a6e3d 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sune │ │ │ │ 21759: 003d98d1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 21760: 00341e25 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 21761: 008fe260 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_d │ │ │ │ 21762: 004411e9 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21763: 009c623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21764: 0064da61 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21764: 0064da69 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21765: 0098a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21766: 0099bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21767: 008fe368 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_h │ │ │ │ 21768: 00901cd0 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21769: 008ea9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_eretnc │ │ │ │ 21770: 00990574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21771: 00993a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21772: 0059d869 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21773: 00547821 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21772: 0059d871 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21773: 00547829 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21774: 0099c86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21775: 0099a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21776: 009c74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 21777: 0099a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 21778: 0046d2b1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21779: 008d08c0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21780: 008f241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_d │ │ │ │ 21781: 009c73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21782: 003a25e9 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21783: 009a043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 21784: 003b7649 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21785: 0099f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 21786: 003e6de1 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21787: 00656ecd 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21787: 00656ed5 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21788: 00405f9d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21789: 009c69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 21790: 00450965 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ - 21791: 004dbedd 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ + 21791: 004dbee5 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ 21792: 009c5ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21793: 009c5a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21794: 008fe2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_w │ │ │ │ 21795: 009c5a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21796: 00256df9 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21797: 006a990d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21797: 006a9915 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21798: 0042c525 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21799: 007f9b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21799: 007f9b58 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21800: 0033c731 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21801: 0068045d 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21801: 00680465 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21802: 009a052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21803: 0048ef11 72 FUNC GLOBAL DEFAULT 12 helper_mtc0_debug │ │ │ │ - 21804: 0066f985 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21804: 0066f98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 21805: 00477039 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21806: 008f0e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_s │ │ │ │ 21807: 00989414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 21808: 00993aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21809: 009c521c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21810: 00995f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21811: 0099eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21812: 00996598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21813: 0099e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21814: 007e7f60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21814: 007e7f70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 21815: 004584a5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21816: 009c5ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 21817: 005768bd 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21817: 005768c5 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21818: 0099dd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21819: 009c6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21820: 00422369 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 21821: 008ebe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_f │ │ │ │ 21822: 00484a5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21823: 0033aa9d 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21824: 0065e2f1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21824: 0065e2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ 21825: 008e875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tccontext │ │ │ │ - 21826: 00689881 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21826: 00689889 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21827: 0048d875 24 FUNC GLOBAL DEFAULT 12 helper_mfc0_debug │ │ │ │ 21828: 009c6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21829: 00674db5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21829: 00674dbd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21830: 009a0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21831: 0069ee89 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21831: 0069ee91 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21832: 0098ab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21833: 0040eac1 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21834: 00612151 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21834: 00612159 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21835: 009c5a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21836: 0062c019 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21836: 0062c021 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21837: 0099d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21838: 00992ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21839: 0063e7ed 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21839: 0063e7f5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21840: 003c07a1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21841: 008ffe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_debug │ │ │ │ 21842: 009c5f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21843: 003d5b1d 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21844: 00421c8d 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21845: 00994e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21846: 009c5534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21847: 009c67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21848: 009c7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 21849: 006ab005 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21849: 006ab00d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21850: 0098de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21851: 0098d33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 21852: 0045545d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21853: 009c5d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21854: 003501a1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21855: 0047605d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21856: 0028f9d9 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21857: 007cb624 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21857: 007cb634 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21858: 004972e9 120 FUNC GLOBAL DEFAULT 12 helper_adduh_r_qb │ │ │ │ 21859: 009c72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21860: 009c662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21861: 0098ffd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21862: 0063e635 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21862: 0063e63d 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21863: 009c51c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21864: 009c6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21865: 009c552c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 21866: 009c74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 21867: 005fb06d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21867: 005fb075 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 21868: 00479be5 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21869: 0053ff79 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21869: 0053ff81 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21870: 003a294d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 21871: 008f37b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachi │ │ │ │ - 21872: 006ae331 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21872: 006ae339 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21873: 0098e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21874: 0066937d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21874: 00669385 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21875: 009a0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21876: 0069d30d 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21876: 0069d315 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21877: 002573bd 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21878: 006a227d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21878: 006a2285 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21879: 009980b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21880: 0099c53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21881: 00298111 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21882: 0050e525 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21882: 0050e52d 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21883: 009c5a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21884: 003f34ad 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21885: 009c6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21886: 006845b1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21886: 006845b9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21887: 0099de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21888: 0098fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21889: 0099d45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21890: 009c55e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21891: 009c67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21892: 005510e1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21893: 0055af71 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21892: 005510e9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21893: 0055af79 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21894: 0048ac01 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21895: 0053e355 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21895: 0053e35d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21896: 00294efd 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21897: 0060ae9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21897: 0060aea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21898: 0041a355 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21899: 009c675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21900: 0099eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21901: 0099db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21902: 009c73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21903: 00692439 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21903: 00692441 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21904: 009c5c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21905: 0066b275 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21905: 0066b27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 21906: 00481c3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 21907: 00462bc5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21908: 009c691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 21909: 008fe1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_b │ │ │ │ 21910: 00402ba9 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21911: 0042797d 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21912: 005a0ded 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21912: 005a0df5 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21913: 008fe050 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_d │ │ │ │ 21914: 009c6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21915: 00375b39 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21916: 004853f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 21917: 0048edf9 62 FUNC GLOBAL DEFAULT 12 helper_mtc0_maar │ │ │ │ 21918: 009c71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21919: 009c6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21920: 0098bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21921: 00653761 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21921: 00653769 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21922: 008fe158 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_h │ │ │ │ 21923: 009984c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21924: 009c7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21925: 009c66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21926: 0099cb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21927: 0059e761 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21927: 0059e769 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21928: 0049e0b5 184 FUNC GLOBAL DEFAULT 12 helper_float_div_ps │ │ │ │ 21929: 003cbccd 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21930: 009a0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21931: 007f9b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21932: 00581771 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21931: 007f9b54 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21932: 00581779 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21933: 00414f59 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21934: 009c58b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21935: 0099ffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21936: 009c6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21937: 00616cc5 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21937: 00616ccd 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21938: 0099490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21939: 0099741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21940: 008f5200 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulr_q_df │ │ │ │ 21941: 002b3879 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21942: 009c55a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21943: 0099f924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ - 21944: 005017f5 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ + 21944: 005017fd 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ 21945: 009c6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21946: 009c6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21947: 009c6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 21948: 008f8170 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseli_b │ │ │ │ 21949: 008fe0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_w │ │ │ │ 21950: 009c6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21951: 008dc4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21952: 0098c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21953: 00405d55 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21954: 0099522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21955: 009c726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 21956: 004836c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21957: 005f88b9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21957: 005f88c1 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21958: 00999544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21959: 00293801 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21960: 009c558a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21961: 00337fa5 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21962: 00470aad 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 21963: 00991764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21964: 0067e9c9 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21964: 0067e9d1 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21965: 0040af75 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21966: 00253131 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21967: 009c7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21968: 00408439 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21969: 0053df05 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 21970: 0063c789 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21969: 0053df0d 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 21970: 0063c791 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21971: 0099e9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21972: 00990ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21973: 0069358d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21973: 00693595 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21974: 009c52bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21975: 0098bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21976: 00996c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21977: 00995fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21978: 009c6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21979: 0098a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 21980: 002f303d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21981: 009c5014 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21982: 0059e3a5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21982: 0059e3ad 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21983: 0088fc5c 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21984: 00483b31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21985: 0099cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21986: 003fc34d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21987: 005780bd 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21988: 0068f851 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21987: 005780c5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21988: 0068f859 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21989: 0089fd44 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21990: 0099fc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 21991: 00458d01 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21992: 0061167d 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21992: 00611685 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21993: 009902b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21994: 0025dab5 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21995: 0066bb6d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21996: 0053edb9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21995: 0066bb75 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21996: 0053edc1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21997: 00992d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21998: 002b7319 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21999: 00661d39 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21999: 00661d41 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22000: 004916fd 170 FUNC GLOBAL DEFAULT 12 mips_cpu_exec_interrupt │ │ │ │ 22001: 00480489 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22002: 005353c1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22002: 005353c9 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22003: 00994a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22004: 006219dd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22004: 006219e5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22005: 009c50ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22006: 006a902d 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22007: 0067426d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22006: 006a9035 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22007: 00674275 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22008: 0098be24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22009: 0099d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22010: 00995f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22011: 009c6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22012: 00312f19 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22013: 0098dd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22014: 0043e5c1 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22026,162 +22026,162 @@ │ │ │ │ 22022: 009c5184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22023: 00257919 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22024: 009c744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22025: 009c5a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22026: 004562a5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22027: 009c50a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22028: 00993500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22029: 0055ada5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22029: 0055adad 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22030: 004909ad 12 FUNC GLOBAL DEFAULT 12 helper_tlbinv │ │ │ │ 22031: 0029810d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22032: 009c69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22033: 009c50d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22034: 009c5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22035: 00545915 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22035: 0054591d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22036: 009c7738 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22037: 0067017d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22037: 00670185 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22038: 0031bf5d 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22039: 00470c41 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22040: 00419125 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22041: 0099f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22042: 0063aa75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22042: 0063aa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22043: 009c63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22044: 009c5cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22045: 0098a6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22046: 006685d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22046: 006685dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22047: 009c60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22048: 00680a89 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22049: 007f9b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22048: 00680a91 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22049: 007f9b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22050: 00260541 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22051: 009983b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22052: 009c6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22053: 00993490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22054: 0025ff09 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22055: 005d2dbd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22055: 005d2dc5 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22056: 004008a5 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22057: 009a37a8 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22058: 0099dfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22059: 008f68b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_vshf_df │ │ │ │ 22060: 009c61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22061: 0099bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22062: 0062a989 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22062: 0062a991 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22063: 0027d765 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22064: 00620959 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22065: 006a6101 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22064: 00620961 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22065: 006a6109 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22066: 009c53e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22067: 0098ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22068: 0099f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22069: 007f9b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22069: 007f9b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22070: 00991204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22071: 00992700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22072: 002bd451 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22073: 00997b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22074: 0061d3c1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22075: 007e8050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22074: 0061d3c9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22075: 007e8060 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22076: 00999cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22077: 00989bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22078: 00252239 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22079: 009c6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22080: 009c7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22081: 00999404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22082: 00545995 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22083: 006750a9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22084: 0060485d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22082: 0054599d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22083: 006750b1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22084: 00604865 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22085: 009c6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22086: 0067e8ed 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22087: 0065dc29 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22086: 0067e8f5 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22087: 0065dc31 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22088: 00991884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22089: 009c5982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22090: 0098da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22091: 008d12ac 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22092: 009c62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22093: 0099d5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22094: 009990e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22095: 0098fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22096: 0061c699 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22096: 0061c6a1 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22097: 00498185 70 FUNC GLOBAL DEFAULT 12 helper_shra_r_ph │ │ │ │ 22098: 003ea36d 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22099: 009c50fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22100: 009049e0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22101: 0099a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22102: 004554d9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22103: 009c5e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22104: 009c7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22105: 005791f5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22105: 005791fd 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22106: 003b58c9 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22107: 008eb2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_seq │ │ │ │ 22108: 009c6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22109: 008a3464 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22110: 009c6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22111: 0099da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22112: 0099f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22113: 008e1358 132 OBJECT GLOBAL DEFAULT 24 helper_info_shilo │ │ │ │ 22114: 0098d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22115: 00336025 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22116: 0061bcd5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22116: 0061bcdd 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22117: 0048e549 184 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwfield │ │ │ │ 22118: 009c54c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22119: 009c7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22120: 00427521 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22121: 0040b045 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22122: 005cd069 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22123: 006a4ccd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22124: 005cdc51 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22122: 005cd071 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22123: 006a4cd5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22124: 005cdc59 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22125: 003b0acd 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22126: 0055db55 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22126: 0055db5d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22127: 00454afd 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22128: 0068a355 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22128: 0068a35d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22129: 0098f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22130: 0053d515 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22130: 0053d51d 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22131: 0032f4dd 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22132: 00312649 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22133: 0061eb85 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22133: 0061eb8d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22134: 009c7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22135: 0057c015 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22135: 0057c01d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22136: 009c5bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22137: 00611be1 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22137: 00611be9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22138: 0048d3e5 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tchalt │ │ │ │ 22139: 00496bf9 144 FUNC GLOBAL DEFAULT 12 mips_cpu_create_with_clock │ │ │ │ 22140: 00497e65 110 FUNC GLOBAL DEFAULT 12 helper_shra_r_qb │ │ │ │ 22141: 009c542a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22142: 006abf35 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22142: 006abf3d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22143: 009994b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22144: 009c56ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22145: 0059d7cd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22145: 0059d7d5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22146: 009a0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22147: 008f706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_d │ │ │ │ 22148: 00481299 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22149: 0048e3f1 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_context │ │ │ │ 22150: 0027cf15 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22151: 005284a5 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22151: 005284ad 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22152: 009c6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22153: 008f7174 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_h │ │ │ │ 22154: 008f5518 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mul_q_df │ │ │ │ 22155: 009c5c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22156: 009c5854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22157: 0098e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22158: 009c6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22159: 0099742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22160: 009a01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22161: 003f4675 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22162: 00536e75 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22163: 006615f5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22162: 00536e7d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22163: 006615fd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22164: 009c60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22165: 0061a265 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22165: 0061a26d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22166: 004596f1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22167: 009c6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22168: 00490c15 52 FUNC GLOBAL DEFAULT 12 cpu_mips_tlb_flush │ │ │ │ 22169: 003e010d 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22170: 009c6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22171: 0027e605 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22172: 009c71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22173: 009c7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22174: 008f70f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_w │ │ │ │ 22175: 008e8a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_epc │ │ │ │ - 22176: 0078c3f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22176: 0078c408 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22177: 008a9c80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22178: 009c5432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22179: 00994e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22180: 002fb699 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22181: 00499109 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_le_qb │ │ │ │ 22182: 009c5e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22183: 009967d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ @@ -22190,71 +22190,71 @@ │ │ │ │ 22186: 00996508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22187: 00486cfd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22188: 00999db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22189: 003f9f81 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22190: 00272d89 192 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22191: 009a0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22192: 009c5f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22193: 00698cbd 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22193: 00698cc5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22194: 00996628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22195: 00999574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22196: 0063fabd 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22196: 0063fac5 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22197: 008e4454 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_w │ │ │ │ 22198: 004b9395 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_d │ │ │ │ 22199: 009c713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22200: 009c68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22201: 00689b41 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22201: 00689b49 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22202: 009c59c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22203: 009906a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22204: 00576785 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22204: 0057678d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22205: 002df67d 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22206: 004b929d 156 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_h │ │ │ │ 22207: 009c62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22208: 003e50d9 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22209: 0069bcb1 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22209: 0069bcb9 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22210: 0098ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22211: 009c6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22212: 00636ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22212: 00636de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22213: 0099a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22214: 006aba69 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22214: 006aba71 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22215: 00482369 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22216: 0099c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22217: 0025b361 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22218: 009c50b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22219: 0062e3bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22219: 0062e3c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22220: 009c6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22221: 0098b7c8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22222: 00998d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22223: 004be6ed 50 FUNC GLOBAL DEFAULT 12 helper_msa_andi_b │ │ │ │ 22224: 008f6514 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcun_df │ │ │ │ 22225: 0098c184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22226: 00333491 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22227: 009c5b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22228: 0066fd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22229: 0067f34d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22228: 0066fd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22229: 0067f355 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22230: 009c6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22231: 009914d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22232: 009c53e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22233: 00400135 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22234: 0066832d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22234: 00668335 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22235: 004b9339 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_w │ │ │ │ - 22236: 0063a601 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22237: 005fd141 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22238: 00656485 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22239: 0066cb4d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22236: 0063a609 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22237: 005fd149 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22238: 0065648d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22239: 0066cb55 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22240: 009c71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22241: 008e266c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_le_qb │ │ │ │ 22242: 009c6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22243: 005fbd2d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22244: 0069ec49 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22243: 005fbd35 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22244: 0069ec51 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22245: 0098fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22246: 009c5d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22247: 0067f365 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22247: 0067f36d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22248: 0099e3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22249: 0069a299 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22249: 0069a2a1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22250: 009c56da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22251: 009c5c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22252: 0098d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22253: 0048dbc5 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpeconf0 │ │ │ │ 22254: 00890178 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22255: 00998714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22256: 009c598c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22263,129 +22263,129 @@ │ │ │ │ 22259: 0040c891 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22260: 009c6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22261: 009990b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22262: 00462125 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22263: 0040bf65 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22264: 0098fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22265: 0099d6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22266: 0060e7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22266: 0060e7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22267: 009b52a0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22268: 0049bb89 206 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_d │ │ │ │ 22269: 0099ff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22270: 0033a51d 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22271: 009c5890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22272: 00458d5d 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22273: 0032f54d 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22274: 0063ac55 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22274: 0063ac5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22275: 009c5cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22276: 0059799d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22277: 0065f651 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22276: 005979a5 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22277: 0065f659 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22278: 009c63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22279: 009c5ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22280: 002557d5 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22281: 0098c0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22282: 009c716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22283: 0058e12d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22283: 0058e135 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22284: 00989298 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22285: 0098fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22286: 009c5c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22287: 0061ff65 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22287: 0061ff6d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22288: 0045cf29 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22289: 0060e911 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22289: 0060e919 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22290: 0098eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22291: 0069b969 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22291: 0069b971 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22292: 003e7a15 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22293: 005245ed 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22293: 005245f5 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22294: 0049bc59 198 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_s │ │ │ │ - 22295: 00579c05 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22295: 00579c0d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22296: 009c694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22297: 0099cca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22298: 0049c07d 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_d │ │ │ │ 22299: 009c5132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22300: 009c6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22301: 009c55fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22302: 00637221 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22302: 00637229 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22303: 003be7c5 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22304: 009976bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22305: 0099bedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22306: 0063e4dd 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22306: 0063e4e5 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22307: 00241ec1 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22308: 009c723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22309: 009c7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22310: 009c60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22311: 0063a499 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22311: 0063a4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22312: 0048a7cd 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22313: 006984d1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22313: 006984d9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22314: 009c68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22315: 009c7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22316: 00540581 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22316: 00540589 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22317: 00440859 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22318: 00993580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22319: 00257ca1 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22320: 00549f89 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22320: 00549f91 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22321: 0099526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22322: 0069b8b1 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22322: 0069b8b9 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22323: 0049c169 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_s │ │ │ │ 22324: 009c6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22325: 005a4db9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22325: 005a4dc1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22326: 009c72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22327: 009a0770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22328: 009913e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22329: 0038e4cd 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22330: 007acd20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22330: 007acd30 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22331: 0025edf9 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22332: 007acbd8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22332: 007acbe8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22333: 002654bd 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22334: 00548ca1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22334: 00548ca9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22335: 009c6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22336: 007aca90 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22336: 007acaa0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22337: 009a3a70 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22338: 0098fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22339: 009c677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22340: 00664b69 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22340: 00664b71 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22341: 00361729 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22342: 00996398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22343: 00995350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22344: 0054d4ed 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22344: 0054d4f5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22345: 0099bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22346: 0099a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22347: 009946cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22348: 003ffa95 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22349: 00462ef5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22350: 005816c5 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22350: 005816cd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22351: 009c724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22352: 009c754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22353: 009c6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22354: 00665fb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22354: 00665fb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22355: 0029027d 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22356: 0099c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22357: 00338431 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22358: 00662dc5 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22358: 00662dcd 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22359: 009c5156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22360: 0060ee39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22360: 0060ee41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22361: 00262175 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22362: 00542b89 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22362: 00542b91 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22363: 0040ea01 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22364: 00433145 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22365: 0099564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22366: 0063b899 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22366: 0063b8a1 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22367: 009a009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22368: 009c604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22369: 00573e81 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22369: 00573e89 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22370: 0033361d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22371: 0098dc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22372: 008ebc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_nge │ │ │ │ 22373: 00991394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22374: 00990f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22375: 009986c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22376: 0099e99c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22377: 0098fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22378: 0099510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22379: 006a81ad 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22380: 006a4639 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22379: 006a81b5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22380: 006a4641 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22381: 008ebb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngl │ │ │ │ 22382: 00991474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22383: 009c7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22384: 00298125 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22385: 0099bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22386: 00996bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22387: 009c5e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22395,108 +22395,108 @@ │ │ │ │ 22391: 009c5870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22392: 009c6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22393: 009c673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22394: 008ebd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngt │ │ │ │ 22395: 00263f5d 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22396: 00990514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22397: 009a0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22398: 00654629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22398: 00654631 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22399: 009c74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22400: 00621de1 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22400: 00621de9 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22401: 0098c044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22402: 00548b11 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22403: 0069ae11 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22404: 005789b9 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22402: 00548b19 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22403: 0069ae19 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22404: 005789c1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22405: 0041930d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22406: 00573e05 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22406: 00573e0d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22407: 0098d7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22408: 003f4175 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22409: 00599df1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22409: 00599df9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 22410: 009c5f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22411: 009c612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22412: 008dfad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22413: 0099518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22414: 002e4079 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22415: 009c726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 22416: 0063fc51 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 22417: 0066d249 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 22416: 0063fc59 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 22417: 0066d251 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 22418: 0046ee71 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22419: 0040df35 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22420: 002a17ed 390 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22421: 0062bba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22422: 006155d9 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22423: 00541385 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22421: 0062bbad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22422: 006155e1 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22423: 0054138d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22424: 00312799 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22425: 00994eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22426: 00996f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22427: 00993550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22428: 0098d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22429: 00595561 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22430: 0063cb45 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22431: 00579335 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22429: 00595569 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22430: 0063cb4d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22431: 0057933d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22432: 009c6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22433: 009c620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 22434: 003e0db5 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22435: 009c5d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22436: 00990ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 22437: 0045613d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 22438: 00450069 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22439: 009c5073 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22440: 007cd6c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22441: 0062913d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22442: 0060ba9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22440: 007cd6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22441: 00629145 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22442: 0060baa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22443: 009c5876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22444: 009c6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22445: 002ac3e1 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22446: 007cd6b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22447: 005c98d9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22446: 007cd6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22447: 005c98e1 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22448: 009978ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22449: 00901fec 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22450: 0060fd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22451: 007cd6b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22450: 0060fd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22451: 007cd6c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22452: 008e7f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ole │ │ │ │ 22453: 009c7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22454: 009c6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22455: 0053c5a9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22455: 0053c5b1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22456: 0098f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 22457: 008f5620 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcune_df │ │ │ │ 22458: 00992e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22459: 009c6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22460: 00475709 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 22461: 00606125 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 22461: 0060612d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 22462: 0099b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22463: 009c5764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22464: 009c590c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22465: 003422f5 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22466: 0025faad 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22467: 004858c5 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 22468: 009c6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 22469: 00338599 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22470: 0098fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22471: 008ed094 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsb │ │ │ │ 22472: 008e7e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_olt │ │ │ │ 22473: 009c6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22474: 009c5448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22475: 005d2f51 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22475: 005d2f59 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22476: 008dc530 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22477: 008ece84 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsh │ │ │ │ - 22478: 00693559 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22478: 00693561 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22479: 003a29a9 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22480: 00655f8d 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22480: 00655f95 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ 22481: 008f1bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_d │ │ │ │ - 22482: 0063ca81 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22482: 0063ca89 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22483: 0027f4a9 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22484: 005bd159 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22484: 005bd161 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22485: 009c747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22486: 009c7a20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22487: 009c64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22488: 00639eb5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22488: 00639ebd 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22489: 0043f0f9 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22490: 003c9e41 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22491: 00663461 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22491: 00663469 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 22492: 008e3560 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleu_s_ph_qbl │ │ │ │ 22493: 003e25f1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22494: 009c5598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22495: 00287645 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22496: 008f1318 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_d │ │ │ │ 22497: 009c6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 22498: 009c5d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ @@ -22505,350 +22505,350 @@ │ │ │ │ 22501: 008f0634 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_s │ │ │ │ 22502: 00480541 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22503: 009c617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22504: 009c6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22505: 004c77d9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsne_df │ │ │ │ 22506: 009c72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22507: 003417f5 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22508: 00576a29 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22508: 00576a31 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22509: 00993e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22510: 0099dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22511: 0099461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22512: 009c624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22513: 009c5dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22514: 009c5214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22515: 00294959 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22516: 009c5ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 22517: 00483569 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22518: 0099fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22519: 009c7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22520: 0066ec0d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22520: 0066ec15 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22521: 008efd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_s │ │ │ │ 22522: 009c6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22523: 008d05f0 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22524: 0025ec59 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22525: 009c5012 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22526: 0099483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22527: 00993320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22528: 0061ff1d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22528: 0061ff25 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 22529: 003e7891 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 22530: 00632521 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22530: 00632529 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22531: 0098ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22532: 00994bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22533: 009c7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22534: 009c59ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22535: 002634b9 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22536: 009c5486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22537: 009c702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22538: 0099eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22539: 009c65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22540: 00475789 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22541: 008dece4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 22542: 008ee5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaddhw │ │ │ │ - 22543: 006b1b1d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22544: 0060edc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22543: 006b1b25 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22544: 0060edc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22545: 00425a85 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22546: 0043dbfd 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22547: 0053a255 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22547: 0053a25d 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22548: 009c50ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22549: 004a348d 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ueq │ │ │ │ 22550: 009c6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22551: 009c6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22552: 00990554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22553: 008f5284 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsne_df │ │ │ │ 22554: 0098af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22555: 0099c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22556: 002c2d75 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22557: 0099ad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22558: 0058dd3d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22558: 0058dd45 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22559: 00994abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22560: 003d4365 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22561: 0053cff9 108 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 22562: 006847ad 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22563: 0062faad 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22561: 0053d001 108 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 22562: 006847b5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22563: 0062fab5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22564: 009c729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22565: 00634a09 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22565: 00634a11 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22566: 009c64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22567: 00374649 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22568: 00288af5 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22569: 0098f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22570: 003775dd 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22571: 0048aded 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 22572: 00483e85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22573: 009c56a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22574: 0025ed15 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 22575: 00459499 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22576: 006501a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22577: 00617405 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22576: 006501ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22577: 0061740d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22578: 0024f2d9 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22579: 00998ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22580: 009937a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22581: 00638525 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 22582: 0053d449 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 22581: 0063852d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22582: 0053d451 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 22583: 009938f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22584: 006b1541 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22584: 006b1549 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22585: 0099b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22586: 0099e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22587: 00399375 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22588: 00622089 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22588: 00622091 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22589: 009c618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22590: 0044017d 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22591: 0040e94d 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22592: 004d9275 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ + 22592: 004d927d 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ 22593: 00993780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 22594: 0045825d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22595: 0099d33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22596: 009926a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22597: 0043e689 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22598: 008dc950 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 22599: 003147fd 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22600: 009c6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22601: 0064de29 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22601: 0064de31 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22602: 003d6d25 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22603: 00991ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22604: 009c57de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22605: 009c581e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 22606: 0048e9b9 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_intctl │ │ │ │ - 22607: 0058e1a5 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22607: 0058e1ad 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22608: 009952d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22609: 005f9d15 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22609: 005f9d1d 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22610: 009c64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22611: 00992ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22612: 0069521d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22612: 00695225 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22613: 0039cbe1 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22614: 009c5550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22615: 005ca061 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22615: 005ca069 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22616: 009c68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22617: 009c560e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22618: 00573701 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22618: 00573709 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22619: 0099bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22620: 00361725 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22621: 008dfa4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22622: 009c5888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22623: 002e0129 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22624: 006b01a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22625: 0053c5e5 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 22626: 00656971 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22627: 0055e291 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22624: 006b01b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22625: 0053c5ed 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22626: 00656979 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22627: 0055e299 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22628: 009a0940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22629: 009c588a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22630: 00849ba4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22631: 009c5a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22632: 0098a04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22633: 009c609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22634: 0099a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22635: 006a5db1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22636: 006a5621 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22635: 006a5db9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22636: 006a5629 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22637: 0098a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22638: 0098ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22639: 00297b5d 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 22640: 003ed5e5 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22641: 0042d025 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22642: 003002b9 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22643: 009930d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22644: 009c6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22645: 009c64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22646: 006a5b05 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22647: 00653311 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22646: 006a5b0d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22647: 00653319 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22648: 00497d35 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbla │ │ │ │ 22649: 009c6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22650: 0098ca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 22651: 006ad465 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 22652: 00669471 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22651: 006ad46d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 22652: 00669479 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22653: 0098cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22654: 005af149 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22654: 005af151 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ 22655: 004bb935 174 FUNC GLOBAL DEFAULT 12 helper_msa_subv_b │ │ │ │ - 22656: 005528e5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22656: 005528ed 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22657: 009987a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22658: 0054dc11 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22658: 0054dc19 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22659: 003f1f31 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22660: 004bbaf5 108 FUNC GLOBAL DEFAULT 12 helper_msa_subv_d │ │ │ │ 22661: 0039d135 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22662: 003a7011 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22663: 0065c891 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22663: 0065c899 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22664: 00485e51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 22665: 004844d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22666: 00415389 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22667: 00541741 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22667: 00541749 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 22668: 004bb9e5 178 FUNC GLOBAL DEFAULT 12 helper_msa_subv_h │ │ │ │ - 22669: 00659f0d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 22670: 006380d5 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22669: 00659f15 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 22670: 006380dd 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22671: 004758bd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22672: 0098d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22673: 0098ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22674: 00990224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22675: 0054ec01 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22675: 0054ec09 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22676: 0047580d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 22677: 0048466d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22678: 0099aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22679: 009c55cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22680: 002bbef1 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 22681: 0051b609 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 22681: 0051b611 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ 22682: 008eabf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_insv │ │ │ │ - 22683: 00612a21 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22683: 00612a29 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22684: 0098da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22685: 009c5ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22686: 004bba99 90 FUNC GLOBAL DEFAULT 12 helper_msa_subv_w │ │ │ │ 22687: 00994a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22688: 00421d69 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22689: 0065a145 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22689: 0065a14d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22690: 00998774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22691: 003ca7b9 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22692: 008f18c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_d │ │ │ │ 22693: 0099e4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 22694: 006abe2d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 22694: 006abe35 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 22695: 0033c709 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22696: 0099777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22697: 0040e825 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22698: 008f2944 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_ps │ │ │ │ 22699: 00991ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22700: 0098b9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ - 22701: 006688d5 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22701: 006688dd 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22702: 003e7811 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 22703: 009c67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22704: 009c558c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22705: 002b4985 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22706: 00998af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 22707: 003e7889 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22708: 003ef119 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22709: 008e8e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftacx │ │ │ │ 22710: 008f031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_s │ │ │ │ 22711: 003d45e5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22712: 0049725d 22 FUNC GLOBAL DEFAULT 12 helper_addqh_w │ │ │ │ - 22713: 00681295 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22713: 0068129d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22714: 0099bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22715: 008de630 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 22716: 009c7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22717: 0043f669 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22718: 008f7fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subvi_df │ │ │ │ 22719: 009c5a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22720: 0060f811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22720: 0060f819 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22721: 009957cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22722: 0067ff4d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22722: 0067ff55 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22723: 009c5904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 22724: 00458809 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22725: 0099e37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22726: 0053e351 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22726: 0053e359 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 22727: 0030c449 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22728: 009c5470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22729: 00668271 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22729: 00668279 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22730: 00433015 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22731: 009c7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22732: 009c6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22733: 009c601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22734: 0058ddb5 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22734: 0058ddbd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22735: 009c6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22736: 009c6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22737: 009c73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22738: 00488e0d 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22739: 0067f901 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22739: 0067f909 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22740: 009c70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ - 22741: 0065d959 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22741: 0065d961 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22742: 009c52c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 22743: 004848ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22744: 00620895 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22744: 0062089d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22745: 0099084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22746: 002919c9 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22747: 003faa19 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22748: 00620f3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22748: 00620f45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22749: 00256a71 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22750: 009c7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 22751: 009a0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 22752: 00648271 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22753: 00634efd 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22754: 00648b49 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22752: 00648279 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22753: 00634f05 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22754: 00648b51 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22755: 009c64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22756: 00993190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22757: 006a52cd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22758: 0062d3f1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22759: 0067a03d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22757: 006a52d5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22758: 0062d3f9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22759: 0067a045 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22760: 00489a31 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22761: 0098f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 22762: 0064ea7d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22763: 0068e8cd 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 22764: 006100bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22765: 0069c0c5 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22762: 0064ea85 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22763: 0068e8d5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22764: 006100c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22765: 0069c0cd 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22766: 009c55b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22767: 00989774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22768: 005c0cf1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22769: 00660d9d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22768: 005c0cf9 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22769: 00660da5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22770: 00990584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22771: 00998624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22772: 00268f3d 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22773: 004a7ce5 68 FUNC GLOBAL DEFAULT 12 helper_punpckhbh │ │ │ │ 22774: 00402631 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 22775: 0078c3fc 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22775: 0078c40c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22776: 00999354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22777: 0063aa39 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22777: 0063aa41 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22778: 009c654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 22779: 006abf81 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 22779: 006abf89 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 22780: 0024f3d5 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22781: 0099e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22782: 009c6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22783: 009c5f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22784: 009c51ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22785: 0057124d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22786: 0066a259 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22787: 0060313d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22785: 00571255 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22786: 0066a261 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22787: 00603145 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22788: 009c6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22789: 00998e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22790: 006127c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22791: 006b53d9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22790: 006127d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22791: 006b53e1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 22792: 003df67d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22793: 009c5b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22794: 003b052d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22795: 0052932d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22795: 00529335 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22796: 009c56f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22797: 00268ba9 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22798: 00990734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22799: 0099d59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22800: 00555331 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22800: 00555339 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22801: 009c74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22802: 00433019 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22803: 009c6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22804: 009946dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22805: 0099ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22806: 009928f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22807: 0098c460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22808: 00403dd5 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22809: 009c73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22810: 0098dd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22811: 007f9b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22811: 007f9b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 22812: 003dd055 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22813: 009c5946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22814: 009c7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22815: 0046f33d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22816: 009c6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 22817: 0049d359 214 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_ps │ │ │ │ 22818: 00281911 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22819: 0098de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22820: 008f4834 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frsqrt_df │ │ │ │ 22821: 009c62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 22822: 006ad3e1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 22822: 006ad3e9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 22823: 0098a17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22824: 0099f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22825: 0053d861 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 22826: 0068e75d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22825: 0053d869 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 22826: 0068e765 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22827: 0099fd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22828: 009c53e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22829: 009976ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22830: 00258299 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22831: 009c69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22832: 009c524a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22833: 003d453d 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22834: 00993450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 22835: 004a3d59 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ule │ │ │ │ 22836: 009937d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22837: 009c651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22838: 003d313d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22839: 00632739 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22839: 00632741 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22840: 00989fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22841: 00461ca5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22842: 009c56a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22843: 0066eb41 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22843: 0066eb49 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22844: 0098e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22845: 004a28f9 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_nge │ │ │ │ 22846: 0099b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22847: 009c62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22848: 009c65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22849: 009c598a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22850: 009c6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ @@ -22862,137 +22862,137 @@ │ │ │ │ 22858: 008f28c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_ps │ │ │ │ 22859: 002ec441 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22860: 009c6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22861: 0099e9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22862: 0040947d 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22863: 002b9875 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22864: 009c5442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22865: 00652fa1 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22865: 00652fa9 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22866: 00993c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22867: 009c5ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22868: 004a2c55 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngt │ │ │ │ 22869: 009c7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22870: 009c7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22871: 0048b399 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 22872: 0098fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22873: 0098aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22874: 0099453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22875: 009c5cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22876: 006ab2e1 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22876: 006ab2e9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22877: 0048db95 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf0 │ │ │ │ 22878: 0048dc7d 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf1 │ │ │ │ - 22879: 00501555 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ + 22879: 0050155d 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ 22880: 00998a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22881: 009c65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22882: 0026420d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 22883: 0053c581 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22883: 0053c589 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22884: 009930e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22885: 00668eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22885: 00668ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22886: 0098df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22887: 008f2b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_ps │ │ │ │ 22888: 002581d9 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22889: 0060e605 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22889: 0060e60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22890: 003b0469 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22891: 006924ad 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22891: 006924b5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22892: 0098ca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22893: 0099f720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22894: 009c5f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22895: 00634cd5 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22895: 00634cdd 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22896: 009c5cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 22897: 00999f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22898: 002f7afd 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22899: 009c5eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22900: 00319945 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22901: 009c7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22902: 006ae295 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22902: 006ae29d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22903: 0098b9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22904: 009c6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22905: 009c6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22906: 003bd1d5 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22907: 009941a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22908: 005499a9 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22908: 005499b1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22909: 009c723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22910: 0059e29d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22910: 0059e2a5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22911: 00312889 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22912: 009c4eec 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22913: 009c5cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ 22914: 00497d41 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbra │ │ │ │ - 22915: 007ac5f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22916: 0062c1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22917: 00597881 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22918: 00675185 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22915: 007ac608 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22916: 0062c1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22917: 00597889 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22918: 0067518d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22919: 0099f6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22920: 009a0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22921: 00489819 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22922: 0098f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22923: 009c603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22924: 0064f52d 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22924: 0064f535 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22925: 00992b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22926: 0056eac9 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22926: 0056ead1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 22927: 008f0f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 22928: 005fa1d1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 22929: 0051ded1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22930: 0053fe99 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22928: 005fa1d9 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22929: 0051ded9 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 22930: 0053fea1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22931: 00441cf5 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 22932: 0098ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22933: 0048edbd 60 FUNC GLOBAL DEFAULT 12 helper_mtc0_lladdr │ │ │ │ 22934: 0048f5d5 168 FUNC GLOBAL DEFAULT 12 helper_mttacx │ │ │ │ - 22935: 005954d1 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22935: 005954d9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 22936: 008ef9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 22937: 0061e58d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22938: 0065c3e9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22939: 006627b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 22940: 005c28d1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22937: 0061e595 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22938: 0065c3f1 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22939: 006627c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22940: 005c28d9 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22941: 0027e5b1 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22942: 009c6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22943: 00617331 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22943: 00617339 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22944: 009c6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 22945: 0099a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 22946: 006607e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22946: 006607f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22947: 009c6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 22948: 00461ca1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22949: 009c6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22950: 0099fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22951: 009c51de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22952: 00990114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22953: 009893e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22954: 009985c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22955: 00676485 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22955: 0067648d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22956: 009c5b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22957: 0058374d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22957: 00583755 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22958: 009c7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22959: 0054f399 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22959: 0054f3a1 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22960: 00991e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 22961: 00483dad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22962: 009c5cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22963: 0040dfe9 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 22964: 003eca19 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22965: 009c510c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22966: 002c1429 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 22967: 0060eab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22967: 0060eabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22968: 00997b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 22969: 0053d811 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 22970: 0068bbd5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22971: 0062d8f9 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22969: 0053d819 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 22970: 0068bbdd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22971: 0062d901 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22972: 009c507a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22973: 00628d8d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22973: 00628d95 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22974: 0099bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 22975: 004a3155 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_eq │ │ │ │ - 22976: 0052a041 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22976: 0052a049 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22977: 009c698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22978: 0098c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22979: 00622975 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22979: 0062297d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22980: 0025e33d 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22981: 009c6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 22982: 0048330d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22983: 0098b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22984: 00652c09 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22985: 006aaddd 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22984: 00652c11 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22985: 006aade5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22986: 002b36c9 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22987: 006397ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22987: 006397f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22988: 004c6ed9 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_b │ │ │ │ 22989: 009c64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 22990: 0046b31d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22991: 004c6f2d 44 FUNC GLOBAL DEFAULT 12 helper_msa_insert_d │ │ │ │ 22992: 0042c1e5 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22993: 009c59a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22994: 0099748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23005,428 +23005,428 @@ │ │ │ │ 23001: 008a29f4 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23002: 009c6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23003: 0049e2e9 226 FUNC GLOBAL DEFAULT 12 helper_float_recip2_ps │ │ │ │ 23004: 00414cd5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23005: 009c6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23006: 009c710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23007: 0098ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23008: 00515dd5 2016 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23008: 00515ddd 2016 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23009: 009c6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23010: 0099c4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ 23011: 004c6f11 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_w │ │ │ │ - 23012: 006721f9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23012: 00672201 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23013: 004749dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23014: 009c674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23015: 0098f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23016: 009c66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23017: 004754cd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23018: 002b39bd 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23019: 003a20ed 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23020: 0055d191 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23020: 0055d199 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23021: 00998894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23022: 0098d79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23023: 009c541e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23024: 00998764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23025: 008dc9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23026: 00680d55 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23026: 00680d5d 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23027: 009c681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23028: 00280e41 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23029: 0099ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23030: 009c531c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23031: 0036ad51 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23032: 009c5de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23033: 0098decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23034: 00893b44 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23035: 0089f948 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23036: 0098c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23037: 0098d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23038: 0063eafd 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23038: 0063eb05 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23039: 003bfb85 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ 23040: 008fdcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_b │ │ │ │ - 23041: 0066ef11 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23041: 0066ef19 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23042: 00997178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ 23043: 008fdb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_d │ │ │ │ - 23044: 0061d835 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23045: 0066fead 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23046: 00686959 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23044: 0061d83d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23045: 0066feb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23046: 00686961 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23047: 008fdc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_h │ │ │ │ - 23048: 00630f81 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23048: 00630f89 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23049: 0041aa5d 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23050: 009c7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23051: 009c650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23052: 009c5d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23053: 00992e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23054: 003e883d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23055: 008f2290 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_d │ │ │ │ 23056: 009c59a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23057: 004a7c79 36 FUNC GLOBAL DEFAULT 12 helper_punpckhhw │ │ │ │ 23058: 009c6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23059: 009c54b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23060: 009c5198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23061: 00576ff1 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23061: 00576ff9 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23062: 0042d82d 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23063: 00541275 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23063: 0054127d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23064: 00993ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23065: 003d8065 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23066: 009c615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23067: 004808bd 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23068: 005a0299 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23068: 005a02a1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23069: 008fdbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_w │ │ │ │ 23070: 003e26d5 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23071: 009c637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23072: 004898e1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23073: 008f0ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_s │ │ │ │ 23074: 0098aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23075: 009c61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23076: 00999064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23077: 00631665 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23077: 0063166d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23078: 009c6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23079: 00529349 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23079: 00529351 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23080: 003d8439 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23081: 003e79f1 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23082: 00457b59 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23083: 00463005 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23084: 00253751 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23085: 009c699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23086: 0099c7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23087: 0099ee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23088: 00261a81 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23089: 0099de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23090: 00572e31 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23090: 00572e39 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23091: 0099779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23092: 0099d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23093: 009c6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23094: 006918bd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23094: 006918c5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23095: 00989fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23096: 003d8249 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23097: 009c6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23098: 00293875 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23099: 00483789 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23100: 009c6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23101: 0047d149 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23102: 009c6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23103: 002f79f9 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23104: 00474c71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23105: 00475555 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23106: 0042d59d 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23107: 0045865d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23108: 0066b5b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23109: 0058c3b1 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23108: 0066b5bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23109: 0058c3b9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23110: 009c662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23111: 009c546a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23112: 0099a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23113: 009b5458 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23114: 003e9cb5 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23115: 0025dfa9 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23116: 009c6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23117: 008a27b4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 23118: 008e0ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cache │ │ │ │ - 23119: 00685a01 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23119: 00685a09 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23120: 003f260d 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23121: 0098d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23122: 00548a49 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23123: 00652531 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23122: 00548a51 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23123: 00652539 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23124: 00410cf5 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23125: 00999984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23126: 004b178d 660 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_b │ │ │ │ 23127: 003bb0ed 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23128: 00528f25 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23128: 00528f2d 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23129: 004b1bed 162 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_d │ │ │ │ 23130: 0046851d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23131: 009c54aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23132: 002637e9 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23133: 0025897d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23134: 0060c4fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23134: 0060c505 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23135: 009c6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23136: 009927d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23137: 004b1a21 316 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_h │ │ │ │ 23138: 009c60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23139: 009911b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23140: 00624b05 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23140: 00624b0d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23141: 0098e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23142: 009c5c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23143: 008e7760 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ule │ │ │ │ 23144: 008d91a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23145: 0065aaf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23145: 0065ab01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23146: 009c636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23147: 00400b65 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23148: 0098a10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23149: 008de6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23150: 009c573c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23151: 009c729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23152: 0045a045 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23153: 004b1b5d 144 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_w │ │ │ │ 23154: 008e7658 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ult │ │ │ │ 23155: 0038afb9 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23156: 00258359 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23157: 0099ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23158: 0045568d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23159: 0061de99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23159: 0061dea1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23160: 009c5d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23161: 0044fec9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23162: 00224c25 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23163: 0099f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23164: 00994c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23165: 009c6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23166: 00993a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23167: 0069b18d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23167: 0069b195 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23168: 009c56d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23169: 003fe7f5 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23170: 00252795 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23171: 0054d645 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23171: 0054d64d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23172: 00989edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23173: 0061ae7d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23173: 0061ae85 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23174: 00487e39 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23175: 002f5385 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23176: 009c6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23177: 005aecdd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23177: 005aece5 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23178: 009c506e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23179: 00667a79 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23179: 00667a81 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23180: 0098a06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23181: 003d4d91 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23182: 00666d59 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23182: 00666d61 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23183: 00241bb9 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23184: 0068a435 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23185: 0068a5a5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23186: 00547131 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23184: 0068a43d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23185: 0068a5ad 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23186: 00547139 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23187: 00992850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23188: 004684cd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23189: 00528bf9 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23189: 00528c01 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23190: 0099e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23191: 0057d789 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23192: 0068b381 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23193: 006a7491 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23191: 0057d791 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23192: 0068b389 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23193: 006a7499 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23194: 009c61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23195: 009c55c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23196: 0063bdb5 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23196: 0063bdbd 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23197: 009c7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23198: 008a2044 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23199: 009c50da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23200: 0060bb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23201: 00687825 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23200: 0060bb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23201: 0068782d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23202: 009c6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23203: 009c5922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23204: 00991f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23205: 0098dd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23206: 0098be84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23207: 009c61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23208: 009c5ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23209: 00459f21 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23210: 00693435 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23210: 0069343d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23211: 009c7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23212: 009c6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23213: 008d6314 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23214: 0066c221 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23214: 0066c229 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23215: 009c56f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23216: 0098ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23217: 00991754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23218: 009900e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23219: 0098a6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23220: 009965a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23221: 002581f9 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23222: 0036a7cd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23223: 00664185 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23223: 0066418d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23224: 0098cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23225: 00997138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23226: 009c5b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23227: 0099b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23228: 008a27ec 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23229: 009c65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23230: 009c5dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23231: 00623e05 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23231: 00623e0d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ 23232: 008f2d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtpw_ps │ │ │ │ - 23233: 006617a5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23233: 006617ad 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23234: 009c6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23235: 009918e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23236: 00993a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23237: 00474ef1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23238: 0061eea1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23239: 00680b69 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23238: 0061eea9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23239: 00680b71 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23240: 004755dd 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23241: 009c5cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23242: 0028f589 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23243: 009c54f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23244: 00313219 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23245: 009c6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23246: 009c5e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23247: 003d4f89 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23248: 0064abf5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23249: 006719f1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23248: 0064abfd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23249: 006719f9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23250: 003d6429 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23251: 0058f6ad 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23252: 007cdb50 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23251: 0058f6b5 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23252: 007cdb60 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23253: 003748f5 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23254: 0099f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23255: 0057c7d1 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23255: 0057c7d9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23256: 0039d279 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23257: 009c6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23258: 0053ca8d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23258: 0053ca95 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23259: 0040e055 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23260: 009c543c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23261: 00654881 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23261: 00654889 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23262: 0048d9d9 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpecontrol │ │ │ │ 23263: 003f2fe5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23264: 006a361d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23264: 006a3625 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23265: 00996a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23266: 00579465 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23266: 0057946d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23267: 003d493d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23268: 0098e80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23269: 004a4b39 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_le │ │ │ │ 23270: 009c6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23271: 0060ecd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23271: 0060ecd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23272: 0099e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23273: 009c7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23274: 00998654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23275: 0099e97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23276: 00670639 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23276: 00670641 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23277: 0098d7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23278: 00989864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ 23279: 004909c5 352 FUNC GLOBAL DEFAULT 12 helper_ginvt │ │ │ │ - 23280: 0053ecad 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23281: 00632a79 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23280: 0053ecb5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23281: 00632a81 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23282: 0098c054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23283: 009968e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23284: 0098a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23285: 009c5afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23286: 00993d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23287: 005d3151 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23287: 005d3159 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23288: 009c65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23289: 0062c589 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23290: 0060ff55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23289: 0062c591 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23290: 0060ff5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23291: 003c2e75 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23292: 0045a2a1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23293: 009c5772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23294: 0099f6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23295: 0099476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23296: 0089831c 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23297: 00657f2d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23297: 00657f35 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23298: 009c74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23299: 004a46dd 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_lt │ │ │ │ 23300: 0098ef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23301: 0084aee4 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23302: 00998ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23303: 009911d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23304: 00990e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23305: 002b8515 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23306: 0057c201 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23306: 0057c209 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23307: 004613a1 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23308: 0099dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23309: 00458e05 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23310: 0059dd5d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23310: 0059dd65 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23311: 00993c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23312: 0044ff31 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23313: 002900f5 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23314: 0098e9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23315: 00537519 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23315: 00537521 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23316: 002b3fc9 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23317: 0099576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23318: 0099fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23319: 008e3248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchhi │ │ │ │ - 23320: 006a620d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23321: 00501ac5 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ - 23322: 0062bf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23320: 006a6215 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23321: 00501acd 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ + 23322: 0062bf6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23323: 0099c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23324: 009c5672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23325: 009c7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23326: 00546abd 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23327: 0062ca09 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23326: 00546ac5 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23327: 0062ca11 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23328: 00259429 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23329: 009c6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23330: 003fc78d 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23331: 0065c56d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23331: 0065c575 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23332: 00410c81 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23333: 00695d75 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23333: 00695d7d 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23334: 00989c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23335: 0088fb9c 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23336: 00991584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23337: 0040deed 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23338: 0055aa91 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23338: 0055aa99 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23339: 009c70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23340: 009c6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23341: 009c6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23342: 00484db1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23343: 009c5548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23344: 0099af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23345: 0098a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23346: 0063f13d 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23346: 0063f145 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23347: 009c733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23348: 0099aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23349: 0098bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23350: 00996208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23351: 0062b445 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23352: 00689215 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23351: 0062b44d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23352: 0068921d 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23353: 0098efb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ - 23354: 004e9fd1 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ + 23354: 004e9fd9 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ 23355: 009c5568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23356: 0099a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23357: 009c500f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23358: 0028fa61 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23359: 009c59ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23360: 0098b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23361: 0040df7d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23362: 0048b3b1 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23363: 009936f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23364: 00596491 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23365: 0053e9d5 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23364: 00596499 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23365: 0053e9dd 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23366: 009c5af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23367: 0099f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23368: 00606315 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23368: 0060631d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23369: 0098f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23370: 009c56b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23371: 0059450d 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23371: 00594515 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 23372: 00999d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 23373: 0068354d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23373: 00683555 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23374: 009986e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23375: 0099fd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23376: 0028f90d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23377: 0099ff84 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23378: 009a3aa0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23379: 0065f545 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23380: 005581e5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23379: 0065f54d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23380: 005581ed 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23381: 009c5a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23382: 0059e755 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23382: 0059e75d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23383: 0099de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23384: 009c66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23385: 009c5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23386: 009c53de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23387: 0060e899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23387: 0060e8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23388: 009c5a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23389: 0099f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23390: 0022540d 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 23391: 006aef31 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 23391: 006aef39 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 23392: 0099e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ - 23393: 00634041 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23393: 00634049 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23394: 00998fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23395: 004c72cd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fclt_df │ │ │ │ 23396: 0040c4b1 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23397: 00415621 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 23398: 009c6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23399: 008ec11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ole │ │ │ │ 23400: 009c5348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23401: 00263a49 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23402: 009c6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23403: 0063e169 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23403: 0063e171 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23404: 0098ef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23405: 009c6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23406: 009c6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23407: 0069d379 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23407: 0069d381 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23408: 009c6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23409: 00996ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23410: 0099c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23411: 006ac0f5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 23412: 0065d1a9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23411: 006ac0fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 23412: 0065d1b1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23413: 00998b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23414: 00991bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23415: 006337e1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23415: 006337e9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23416: 0099c55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23417: 00479f95 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23418: 00361749 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23419: 00557211 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23419: 00557219 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23420: 0098bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23421: 00695715 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23421: 0069571d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23422: 0099a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23423: 009c58e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23424: 0099d7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23425: 009919c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23426: 008e53cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_r_ph_w │ │ │ │ 23427: 008eaaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_deret │ │ │ │ 23428: 002644a9 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -23440,163 +23440,163 @@ │ │ │ │ 23436: 009988a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23437: 003bf8fd 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23438: 00990384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 23439: 008e9c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcstatus │ │ │ │ 23440: 0047980d 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23441: 0099a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23442: 009c686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23443: 00580215 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23443: 0058021d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23444: 009c6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23445: 0055afc1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23445: 0055afc9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23446: 00297ed5 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23447: 00499ad5 52 FUNC GLOBAL DEFAULT 12 exception_resume_pc │ │ │ │ 23448: 009c738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23449: 00693b25 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23449: 00693b2d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 23450: 003edaad 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ - 23451: 004f71d1 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ + 23451: 004f71d9 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ 23452: 009a0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23453: 00656221 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23453: 00656229 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23454: 009c5794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23455: 009c6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23456: 00292fa9 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23457: 009c58e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23458: 006240a5 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23458: 006240ad 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23459: 0026ccf9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23460: 0099ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23461: 0099d83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23462: 0060b8bd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23462: 0060b8c5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23463: 009c55ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23464: 00334b8d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23465: 009963a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23466: 009c6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23467: 0066009d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23467: 006600a5 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23468: 009c7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23469: 009c6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23470: 00292bed 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23471: 003349d9 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23472: 009c5d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23473: 0089fa38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ 23474: 004bf7d5 360 FUNC GLOBAL DEFAULT 12 helper_msa_mini_u_df │ │ │ │ 23475: 00499b09 92 FUNC GLOBAL DEFAULT 12 mips_cpu_synchronize_from_tb │ │ │ │ - 23476: 006578c5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23476: 006578cd 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23477: 009c5da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 23478: 003a1311 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 23479: 00644d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23479: 00644d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23480: 0099788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23481: 00996a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23482: 0033e7c1 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23483: 00250259 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23484: 00583951 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23484: 00583959 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23485: 00440065 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23486: 003126f5 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23487: 00994bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23488: 003ef6b1 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23489: 006455d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23489: 006455d9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23490: 0098d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23491: 008a0084 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23492: 00680bcd 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23492: 00680bd5 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23493: 0046de65 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23494: 009c615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23495: 0048a149 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23496: 006859c9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23496: 006859d1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23497: 009c580e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23498: 005f4d41 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23498: 005f4d49 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23499: 00489791 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23500: 0064e10d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23501: 0078bca8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23500: 0064e115 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23501: 0078bcb8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23502: 009c59f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23503: 00374271 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23504: 009c7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 23505: 0052a0d1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23505: 0052a0d9 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23506: 003f8061 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23507: 00258cb9 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23508: 009c5260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23509: 008fdd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_d │ │ │ │ 23510: 009937c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23511: 009c6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23512: 002565b1 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 23513: 006551c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 23513: 006551cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 23514: 008fde40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_h │ │ │ │ 23515: 008e31c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchlo │ │ │ │ 23516: 009c7a23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23517: 00992c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23518: 009c71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 23519: 008eb228 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngle │ │ │ │ 23520: 0041478d 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23521: 00405451 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 23522: 004833d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23523: 005f418d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23524: 00681e41 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23523: 005f4195 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23524: 00681e49 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23525: 009955fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23526: 009c5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23527: 0025e2cd 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23528: 00991654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23529: 0098d20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23530: 008a07ec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 23531: 00996a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 23532: 00471995 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23533: 009c656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23534: 0099a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23535: 0098c400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23536: 009c74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23537: 0036f155 108 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23538: 003c6805 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23539: 0062f09d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 23540: 006709fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23539: 0062f0a5 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23540: 00670a05 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ 23541: 008fddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_w │ │ │ │ - 23542: 0068fcf9 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23543: 0055517d 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23542: 0068fd01 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23543: 00555185 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23544: 008f5bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fdiv_df │ │ │ │ 23545: 009900c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23546: 0098cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23547: 005c9049 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23547: 005c9051 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23548: 009c5648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23549: 0041fbf5 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23550: 00632629 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23551: 0053c951 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23550: 00632631 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23551: 0053c959 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 23552: 00482b49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23553: 009c748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23554: 009c5ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23555: 005569f5 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23556: 005a05a9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23555: 005569fd 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23556: 005a05b1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23557: 002877a5 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23558: 008f77a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bnegi_df │ │ │ │ 23559: 00253801 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23560: 0089fa10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23561: 00904bbc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23562: 009c54be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23563: 00252609 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23564: 009c7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23565: 0057f345 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23565: 0057f34d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23566: 002acd89 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23567: 009c6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23568: 009c6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23569: 009c625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23570: 0060c9cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23571: 00684e61 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23570: 0060c9d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23571: 00684e69 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23572: 009c58f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23573: 006303bd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23573: 006303c5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23574: 00290cb9 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23575: 00542b31 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23576: 0055afb5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23575: 00542b39 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23576: 0055afbd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23577: 00272f1d 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23578: 009c5033 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23579: 004892f1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23580: 0099b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23581: 00685059 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23581: 00685061 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23582: 003d780d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23583: 0063ce69 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23583: 0063ce71 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23584: 009c50bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23585: 008da958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23586: 009c615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23587: 0098fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 23588: 00645f05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23589: 006aff35 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23588: 00645f0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23589: 006aff3d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23590: 00999df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23591: 0057a039 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23591: 0057a041 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23592: 009c65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23593: 003c2e01 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23594: 00250071 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23595: 009c6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23596: 009c59ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23597: 009c74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 23598: 009c58d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23613,203 +23613,203 @@ │ │ │ │ 23609: 0099f9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23610: 0099e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23611: 008d12e8 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23612: 004a3eb1 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_sf │ │ │ │ 23613: 00253331 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23614: 009c58b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23615: 009c5702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 23616: 006abd6d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 23616: 006abd75 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23617: 009c545a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23618: 0099f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23619: 0099a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 23620: 009a021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 23621: 00283111 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23622: 00471a19 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23623: 009c5540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23624: 009a0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23625: 0064ff4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23626: 0055590d 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23625: 0064ff55 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23626: 00555915 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23627: 00849938 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23628: 00992fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23629: 009c5040 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23630: 00471d21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23631: 009c53b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23632: 0099b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23633: 0099573c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23634: 009c6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23635: 009994e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23636: 0099478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 23637: 009c5484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23638: 0098ab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23639: 003c298d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23640: 009910b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23641: 0063ab29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23641: 0063ab31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23642: 009c5088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 23643: 0041ed79 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23644: 0098d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23645: 0042e075 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23646: 009c60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23647: 00531d75 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23648: 00579305 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 23649: 006461c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23650: 00622c61 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23647: 00531d7d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23648: 0057930d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23649: 006461d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23650: 00622c69 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23651: 0099562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23652: 0098ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 23653: 006103c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23653: 006103d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23654: 009c61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23655: 0065ec3d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23656: 00660fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23655: 0065ec45 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23656: 00660fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23657: 0099ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23658: 006a869d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23658: 006a86a5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23659: 003fc1f5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23660: 0098d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23661: 0046ef19 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23662: 009c7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23663: 00421961 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23664: 0025c121 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23665: 00680919 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23665: 00680921 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23666: 009c6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23667: 003c0951 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23668: 00991c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23669: 003caf85 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23670: 00662651 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23670: 00662659 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23671: 009c5392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23672: 007cd67c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23672: 007cd68c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23673: 009c6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23674: 00992f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23675: 008da8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23676: 0099c4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23677: 0099ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23678: 009c7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23679: 00990044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23680: 008ff808 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_b │ │ │ │ 23681: 009c678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23682: 00897e8c 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23683: 0098b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23684: 008ff67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_d │ │ │ │ 23685: 009971d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23686: 006115f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23686: 006115f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23687: 003481e1 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23688: 009c7aff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23689: 008ff784 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_h │ │ │ │ 23690: 0043f45d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23691: 005ccb6d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23692: 00652b05 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 23693: 005355d5 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 23691: 005ccb75 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23692: 00652b0d 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23693: 005355dd 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 23694: 0099bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23695: 009c6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23696: 0078b8f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23696: 0078b904 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23697: 00990664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23698: 009c5ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23699: 009c7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23700: 009c6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23701: 005aa021 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23701: 005aa029 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23702: 009c682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23703: 006334b9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23703: 006334c1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23704: 009c6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23705: 0098d36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23706: 009c5850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23707: 009c6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23708: 008ff700 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_w │ │ │ │ 23709: 0099e95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23710: 009c6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23711: 0089f9c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23712: 0099d86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 23713: 0098d78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23714: 00541401 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23715: 0069236d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23714: 00541409 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23715: 00692375 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 23716: 003ed5f1 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23717: 0040d5e5 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23718: 009a0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23719: 00992820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ 23720: 004a2f61 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_un │ │ │ │ - 23721: 00647945 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23721: 0064794d 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23722: 00498fa9 60 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_w │ │ │ │ 23723: 003f9e71 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23724: 00998684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23725: 009c6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23726: 0099c65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23727: 009c58ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23728: 00408951 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23729: 00243255 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23730: 006412d9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23731: 0058d1e1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23730: 006412e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23731: 0058d1e9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23732: 009c6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23733: 003f2dbd 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ 23734: 0049d69d 192 FUNC GLOBAL DEFAULT 12 helper_float_class_d │ │ │ │ 23735: 008e2c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcstatus │ │ │ │ - 23736: 0060b07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23736: 0060b085 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23737: 008d6d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23738: 004a7c4d 8 FUNC GLOBAL DEFAULT 12 helper_punpckhwd │ │ │ │ 23739: 009c74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23740: 009c710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 23741: 00457059 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23742: 005244ed 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23742: 005244f5 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23743: 0099adc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23744: 009c666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23745: 008dca58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23746: 0064ffc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23746: 0064ffcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23747: 008e623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf0 │ │ │ │ 23748: 009c59d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23749: 009c6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 23750: 0047d2b1 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ 23751: 008e62c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf1 │ │ │ │ - 23752: 0068b165 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23752: 0068b16d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 23753: 004986c5 52 FUNC GLOBAL DEFAULT 12 helper_dpa_w_ph │ │ │ │ 23754: 008e6344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf2 │ │ │ │ 23755: 008e63c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf3 │ │ │ │ 23756: 008e644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf4 │ │ │ │ - 23757: 0065cc6d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23757: 0065cc75 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23758: 003cb8e5 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23759: 009c5e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23760: 0067a3e1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23760: 0067a3e9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23761: 0049d82d 174 FUNC GLOBAL DEFAULT 12 helper_float_class_s │ │ │ │ 23762: 00334fcd 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 23763: 00672ced 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23764: 00545641 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23763: 00672cf5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23764: 00545649 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23765: 00291eb9 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23766: 00489a2d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23767: 00649525 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23768: 0059d7f5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23767: 0064952d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23768: 0059d7fd 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23769: 00252f11 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23770: 009c54ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23771: 00471aa1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23772: 0098debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23773: 0098ffc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23774: 0099f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23775: 0098c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23776: 009c6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23777: 00687205 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23777: 0068720d 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23778: 009c5964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23779: 004581cd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23780: 009c733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23781: 00541419 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23781: 00541421 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23782: 008ed538 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubb │ │ │ │ - 23783: 0061bdc1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23783: 0061bdc9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23784: 009c65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23785: 0046b63d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23786: 00264491 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23787: 003744d9 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23788: 003352e1 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ 23789: 008ed328 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubh │ │ │ │ - 23790: 006a46b5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23790: 006a46bd 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23791: 009c59b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23792: 009c6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 23793: 0047ff6d 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23794: 009945dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23795: 006681ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23795: 006681b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23796: 009a0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23797: 00637b39 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23797: 00637b41 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23798: 0041fd65 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23799: 008f67a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_splati_df │ │ │ │ 23800: 0024297d 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 23801: 004839d5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23802: 003758f9 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23803: 00999e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23804: 0059f4c1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23804: 0059f4c9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23805: 009c6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23806: 008ed3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubw │ │ │ │ 23807: 00990e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23808: 0036fb89 122 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_vp_compare │ │ │ │ 23809: 0099496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23810: 009c67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23811: 003131d9 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ @@ -23817,64 +23817,64 @@ │ │ │ │ 23813: 008da850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23814: 009c738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23815: 0099e4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23816: 009c64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23817: 009c71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23818: 003781e5 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 23819: 004840f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23820: 0057a099 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23820: 0057a0a1 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23821: 009a049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23822: 0063b971 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23822: 0063b979 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 23823: 0046d455 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23824: 009c7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23825: 00996418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23826: 0099769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23827: 009c58de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23828: 009938a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23829: 009c54e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23830: 003d3875 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23831: 006a1735 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23831: 006a173d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23832: 009c70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23833: 004a2eb5 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_f │ │ │ │ 23834: 009c5a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23835: 005413b5 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23836: 006a0bf1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23837: 005638b9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23835: 005413bd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23836: 006a0bf9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23837: 005638c1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 23838: 003ec479 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23839: 0099b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 23840: 0068b911 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23840: 0068b919 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23841: 004a0d85 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_nge │ │ │ │ 23842: 009c60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23843: 009967f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23844: 0099a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23845: 009c6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23846: 009c67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23847: 008ec7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ueq │ │ │ │ 23848: 00472da9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23849: 0060c6c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23850: 00596251 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23849: 0060c6c9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23850: 00596259 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23851: 004a0a71 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngl │ │ │ │ 23852: 00996b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23853: 005977e1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23853: 005977e9 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23854: 009979cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23855: 009c6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23856: 008f3acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhi │ │ │ │ 23857: 00478001 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 23858: 0042a8c5 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23859: 004a1099 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngt │ │ │ │ 23860: 008a26f8 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23861: 00473649 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 23862: 003e8e2d 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23863: 005f9681 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23863: 005f9689 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 23864: 00480ba9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23865: 006ad56d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 23866: 0065e579 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 23867: 006842fd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23868: 0060f505 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23869: 0064cef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23865: 006ad575 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 23866: 0065e581 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23867: 00684305 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23868: 0060f50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23869: 0064cf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23870: 009c6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23871: 009964d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23872: 009987f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23873: 00993230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23874: 0049b9cd 224 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_d │ │ │ │ 23875: 009969e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23876: 002fcc11 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ @@ -23885,327 +23885,327 @@ │ │ │ │ 23881: 009c5a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23882: 00288871 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23883: 0045baa9 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23884: 0031ce05 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 23885: 003e0d0d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23886: 009c53a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23887: 009c6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23888: 0052d771 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23888: 0052d779 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23889: 008d8648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23890: 00990f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23891: 003fcb15 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23892: 006909a5 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23893: 0066abc5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23892: 006909ad 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23893: 0066abcd 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23894: 0049baad 220 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_s │ │ │ │ 23895: 00255051 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23896: 00644d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23896: 00644d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 23897: 008f3bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msac │ │ │ │ - 23898: 00632041 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23898: 00632049 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23899: 00991b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23900: 0098c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23901: 009c5332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23902: 009c5a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23903: 00662d05 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23903: 00662d0d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23904: 003c3d5d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23905: 008d7e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23906: 0099f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23907: 0099e080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 23908: 00458731 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23909: 0060c0a1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23909: 0060c0a9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23910: 0098cd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23911: 00408695 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23912: 008e5f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl0 │ │ │ │ 23913: 0098bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ 23914: 008e5fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl1 │ │ │ │ - 23915: 00548fa5 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23915: 00548fad 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23916: 0099c8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ 23917: 008e602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl2 │ │ │ │ - 23918: 0069ccbd 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23919: 00635f71 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23918: 0069ccc5 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23919: 00635f79 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23920: 00335dad 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23921: 009c48cc 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23922: 009a0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 23923: 0098b1dc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23924: 006474b1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23924: 006474b9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23925: 009c6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23926: 00408469 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23927: 00379201 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23928: 0099d4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 23929: 009c540a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23930: 009a0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23931: 008d09a0 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23932: 0065fd51 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23932: 0065fd59 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23933: 0043fad5 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23934: 0099bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23935: 008d09d0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23936: 0099d7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23937: 0069ab35 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23938: 005d2df9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23937: 0069ab3d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23938: 005d2e01 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23939: 008d0a20 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23940: 008d0ac0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23941: 0098aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23942: 008f1ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_d │ │ │ │ 23943: 009c6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23944: 009c6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 23945: 006b38d9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23945: 006b38e1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 23946: 0046afbd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23947: 0025dd29 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 23948: 00486529 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 23949: 005479e9 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23949: 005479f1 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 23950: 009c67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 23951: 004d9605 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 23951: 004d960d 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 23952: 0036a94d 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23953: 0099a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 23954: 009c62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23955: 009c575c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23956: 009c6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23957: 00992bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23958: 00645c79 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23959: 00571b89 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23958: 00645c81 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23959: 00571b91 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23960: 009979dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23961: 002f172d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23962: 009c746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 23963: 0046af8d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23964: 0064929d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23964: 006492a5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23965: 008f052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_s │ │ │ │ 23966: 00292f01 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23967: 009c5238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23968: 00558169 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23968: 00558171 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23969: 0048a9a9 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 23970: 0046cb49 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23971: 0098d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23972: 00548539 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23973: 006adbf5 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23972: 00548541 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23973: 006adbfd 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23974: 0098e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23975: 005795d9 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23975: 005795e1 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23976: 00999c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 23977: 0062bab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23977: 0062babd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23978: 00349ebd 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23979: 006554f1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 23980: 0063225d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23979: 006554f9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 23980: 00632265 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23981: 0099d2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 23982: 0046c8b1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23983: 009c54d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23984: 00998254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23985: 0065b2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23985: 0065b2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23986: 009c5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23987: 00991d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 23988: 0046dbe5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23989: 009c6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23990: 009c6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 23991: 0046cf39 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23992: 0059b5ad 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23992: 0059b5b5 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 23993: 0046cf79 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 23994: 0046cfbd 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23995: 009c50e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23996: 009c5b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23997: 008a2710 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 23998: 004819e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23999: 009c6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24000: 0046d005 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24001: 009c5388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24002: 009c7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24003: 00527f1d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24003: 00527f25 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24004: 009949fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24005: 005720fd 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24005: 00572105 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24006: 00999264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24007: 0062937d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24007: 00629385 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24008: 009936d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24009: 00902394 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24010: 009c620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24011: 009c7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24012: 00990ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24013: 0065e3d9 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24013: 0065e3e1 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24014: 009c60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24015: 009937e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24016: 0061d3c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24017: 0065fc91 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24016: 0061d3cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24017: 0065fc99 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24018: 004be7c1 66 FUNC GLOBAL DEFAULT 12 helper_msa_bmnzi_b │ │ │ │ 24019: 009c751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24020: 0099c80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24021: 0098c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24022: 0098e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24023: 009c5d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24024: 00409455 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24025: 004b9565 1454 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_b │ │ │ │ 24026: 0043dd55 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24027: 004b9fb5 230 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_d │ │ │ │ 24028: 009c507e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24029: 00481e69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24030: 0062eddd 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24030: 0062ede5 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24031: 00996258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24032: 009c6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24033: 00546c45 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24033: 00546c4d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24034: 0098d30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24035: 009c669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24036: 004b9b15 798 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_h │ │ │ │ 24037: 0048e261 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschedule │ │ │ │ 24038: 00403d69 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24039: 0098c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24040: 0057fe0d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24041: 00520169 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24040: 0057fe15 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24041: 00520171 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24042: 009c521a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24043: 003fc771 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24044: 00486381 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24045: 008f3838 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchiu │ │ │ │ 24046: 009c5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24047: 009c5452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24048: 009c669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24049: 0066150d 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24049: 00661515 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24050: 0047d0bd 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24051: 00996378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24052: 003eb151 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24053: 008ffcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_xcontext │ │ │ │ 24054: 009c6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24055: 0056adb1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24055: 0056adb9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24056: 008f7e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_s_df │ │ │ │ 24057: 004b9e35 382 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_w │ │ │ │ - 24058: 005cf955 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24058: 005cf95d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24059: 0084c4ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24060: 0098fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24061: 009c61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24062: 006066e1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24062: 006066e9 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24063: 0047f819 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24064: 0099e010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24065: 009c61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24066: 0060faa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24066: 0060faad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24067: 00342e2d 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24068: 00671251 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24068: 00671259 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24069: 009c5a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24070: 0099ca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24071: 0069bf8d 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24071: 0069bf95 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24072: 008d911c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24073: 005fa37d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24073: 005fa385 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24074: 00450611 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24075: 00399299 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24076: 00261db5 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24077: 00528449 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24077: 00528451 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24078: 009c5934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24079: 0098a628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24080: 00462785 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24081: 00537019 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24081: 00537021 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 24082: 003e1b89 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24083: 0099ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24084: 00644e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24085: 00654809 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24086: 00608aa5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24087: 005cfd0d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24088: 006b0299 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24084: 00644e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24085: 00654811 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24086: 00608aad 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24087: 005cfd15 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24088: 006b02a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24089: 008d8e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24090: 0066036d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24090: 00660375 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24091: 00231b59 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24092: 009c5b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24093: 00994acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24094: 00996e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24095: 009c6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24096: 00696731 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24096: 00696739 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24097: 0099bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24098: 0054d639 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24098: 0054d641 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24099: 009c500d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24100: 0030973d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24101: 009c5172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24102: 002533e1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24103: 0098c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24104: 00996a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24105: 009c6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24106: 009c5bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24107: 008eb8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ole │ │ │ │ 24108: 0099778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24109: 004791c1 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24110: 009c7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24111: 009c6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24112: 00673a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24112: 00673a75 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24113: 0098aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24114: 009939f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24115: 00993fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24116: 00606ed5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24116: 00606edd 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24117: 0099fd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24118: 006980a5 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24118: 006980ad 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24119: 009c5664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24120: 00606e49 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24120: 00606e51 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24121: 009c504d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24122: 0058c24d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24122: 0058c255 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24123: 009936e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24124: 00999e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ 24125: 008eb7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_olt │ │ │ │ - 24126: 00612265 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24127: 006b1ab9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24126: 0061226d 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24127: 006b1ac1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24128: 009c517e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24129: 00991de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24130: 00994b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24131: 004ae535 1496 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_b │ │ │ │ 24132: 009919e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24133: 009985d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24134: 0048193d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24135: 004aef95 300 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_d │ │ │ │ 24136: 009c6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24137: 0099452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24138: 00401ded 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24139: 009c64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ 24140: 004aeb0d 816 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_h │ │ │ │ - 24141: 005bb24d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24141: 005bb255 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24142: 003b0409 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24143: 009c7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24144: 009c5608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24145: 00992d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24146: 00990604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24147: 00548ea5 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24147: 00548ead 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24148: 009c6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24149: 00994a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24150: 0098c968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24151: 002b5bf9 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24152: 005abe91 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24152: 005abe99 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24153: 0046b575 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24154: 0099ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24155: 0098cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24156: 0099ff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24157: 008ec9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ule │ │ │ │ 24158: 0099efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24159: 00253281 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24160: 0028df51 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24161: 0098e24c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24162: 009c62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24163: 00291ce9 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24164: 00644ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24164: 00645005 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24165: 004aee3d 344 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_w │ │ │ │ - 24166: 004f7055 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ - 24167: 005bc289 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24166: 004f705d 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ + 24167: 005bc291 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24168: 00313089 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24169: 00648f75 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24170: 00640aa9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24171: 0060e461 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24169: 00648f7d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24170: 00640ab1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24171: 0060e469 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24172: 004028f1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24173: 00606ccd 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24173: 00606cd5 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24174: 008e8654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcrestart │ │ │ │ 24175: 0098d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24176: 003e1155 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24177: 0099da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24178: 009c52ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24179: 00699fe9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24180: 0059de39 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24179: 00699ff1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24180: 0059de41 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24181: 009972a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24182: 00300309 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24183: 006918b5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24183: 006918bd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24184: 008ec8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ult │ │ │ │ 24185: 00251d81 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24186: 002c2d2d 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24187: 009c624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24188: 009c5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24189: 004be755 56 FUNC GLOBAL DEFAULT 12 helper_msa_nori_b │ │ │ │ 24190: 0026030d 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24191: 003d41b9 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24192: 00398f31 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24193: 008f15ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_d │ │ │ │ 24194: 0099fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24195: 0043cf91 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24196: 00646505 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24196: 0064650d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24197: 008e9020 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_af │ │ │ │ 24198: 009c5384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24199: 003b7d0d 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24200: 0068da4d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24200: 0068da55 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24201: 0099516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24202: 009c7728 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24203: 0084c5b4 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24204: 0033f1f1 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24205: 009c72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24206: 00408db5 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24207: 00319d55 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -27,15 +27,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x21bcbc │ │ │ │ - 0x0000000d (FINI) 0x6b6698 │ │ │ │ + 0x0000000d (FINI) 0x6b66a8 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x81d1e8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1808 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x81d8f8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8958c │ │ │ │ 0x00000006 (SYMTAB) 0x2ac7c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 605b24e122ff845a21ba324a61db2bc451ecc0b3 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2e3b2d3850645b47bb580171a36f759913aa7642 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,9 @@ │ │ │ │ -/lib/ld-linux-armhf.so.3 │ │ │ │ +.;-8Pd[G │ │ │ │ +vB/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ (0p{&o8d │ │ │ │ s|v#* " │ │ │ │ bM5D3_1: │ │ │ │ #jC._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ [}+G*P#z │ │ │ │ @@ -28806,15 +28807,15 @@ │ │ │ │ EKEJ|DEI{DzD │ │ │ │ "K#J|D#I{DzD │ │ │ │ M0"}Dih(h │ │ │ │ K*F1FpF{D │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xD │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPTh │ │ │ │ +IHAVEOPT` │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ &J(F&IzDyD │ │ │ │ I{D|DL3yD │ │ │ │ rK FrJrI{DzD │ │ │ │ @@ -29418,15 +29419,15 @@ │ │ │ │ H{DyDd3xDS │ │ │ │ ,JaB,K8FzD │ │ │ │ "JaB"K8FzD │ │ │ │ KPF J I{D │ │ │ │ H{DyDxDR │ │ │ │ 2F;F!F(F │ │ │ │ H{DyDxDR │ │ │ │ -H{DyDxDR │ │ │ │ +H{DyDxDQ │ │ │ │ H{DyDxDQ │ │ │ │ DKEJEI{DzD │ │ │ │ @J@I{DzD │ │ │ │ 9K9J:I{DzD │ │ │ │ 3K3J4I{DzD │ │ │ │ or-L.I{D|D │ │ │ │ *J*KzD*I │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2561 +9,2561 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362c94 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecb6 │ │ │ │ - subseq r9, r6, r0, lsl pc │ │ │ │ - subeq r7, r9, lr, ror #23 │ │ │ │ - subeq r7, r9, r4, lsl #24 │ │ │ │ + subseq r9, r6, r0, lsr #30 │ │ │ │ + strdeq r7, [r9], #-190 @ 0xffffff42 │ │ │ │ + subeq r7, r9, r4, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75edc <__bss_end__@@Base+0xfe3ae3d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322cc4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - subseq sl, r6, r6, asr #16 │ │ │ │ - subeq r0, sl, ip, ror r5 │ │ │ │ - umaaleq r0, sl, r6, r5 │ │ │ │ + subseq sl, r6, r6, asr r8 │ │ │ │ + subeq r0, sl, ip, lsl #11 │ │ │ │ + subeq r0, sl, r6, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f08 <__bss_end__@@Base+0xfe3ae400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322cf0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - subseq sl, r6, sl, asr #18 │ │ │ │ - subeq r0, sl, r0, ror #16 │ │ │ │ - subeq r0, sl, lr, ror #16 │ │ │ │ + subseq sl, r6, sl, asr r9 │ │ │ │ + subeq r0, sl, r0, ror r8 │ │ │ │ + subeq r0, sl, lr, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f34 <__bss_end__@@Base+0xfe3ae42c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322d1c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - subseq ip, r6, r6, lsl r4 │ │ │ │ - subeq r1, sl, ip, lsl #7 │ │ │ │ - umaaleq r1, sl, lr, r3 │ │ │ │ + subseq ip, r6, r6, lsr #8 │ │ │ │ + umaaleq r1, sl, ip, r3 │ │ │ │ + subeq r1, sl, lr, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f60 <__bss_end__@@Base+0xfe3ae458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362d48 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec5c │ │ │ │ - subseq sl, sl, r6, asr r5 │ │ │ │ - subeq r3, sl, r4, lsl #25 │ │ │ │ - umaaleq r3, sl, r0, ip │ │ │ │ + subseq sl, sl, r6, ror #10 │ │ │ │ + umaaleq r3, sl, r4, ip │ │ │ │ + subeq r3, sl, r0, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f90 <__bss_end__@@Base+0xfe3ae488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362d78 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - ldrsbeq ip, [sl], #-58 @ 0xffffffc6 │ │ │ │ - subeq r7, sl, r4, lsr #12 │ │ │ │ + subseq ip, sl, sl, ror #7 │ │ │ │ subeq r7, sl, r4, lsr r6 │ │ │ │ + subeq r7, sl, r4, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75fc0 <__bss_end__@@Base+0xfe3ae4b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322da8 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - subseq ip, sl, sl, lsr r4 │ │ │ │ - subeq r7, sl, r4, lsl r8 │ │ │ │ - subeq r7, sl, sl, lsr #16 │ │ │ │ + subseq ip, sl, sl, asr #8 │ │ │ │ + subeq r7, sl, r4, lsr #16 │ │ │ │ + subeq r7, sl, sl, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75fec <__bss_end__@@Base+0xfe3ae4e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362dd4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - ldrheq sp, [sl], #-244 @ 0xffffff0c │ │ │ │ - umaaleq ip, sl, r6, pc @ │ │ │ │ - subeq ip, sl, sl, lsr #31 │ │ │ │ + subseq sp, sl, r4, asr #31 │ │ │ │ + subeq ip, sl, r6, lsr #31 │ │ │ │ + strheq ip, [sl], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7601c <__bss_end__@@Base+0xfe3ae514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362e04 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 15ce2c │ │ │ │ - subseq sp, sl, r4, lsl #31 │ │ │ │ - subeq ip, sl, r6, ror #30 │ │ │ │ - subeq ip, sl, sl, ror pc │ │ │ │ + @ instruction: 0x005adf94 │ │ │ │ + subeq ip, sl, r6, ror pc │ │ │ │ + subeq ip, sl, sl, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7604c <__bss_end__@@Base+0xfe3ae544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362e34 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl ffb5ce5c <__bss_end__@@Base+0xff195354> │ │ │ │ - subseq lr, sl, ip, asr r1 │ │ │ │ - subeq ip, sl, r6, lsr pc │ │ │ │ - subeq ip, sl, sl, asr #30 │ │ │ │ + subseq lr, sl, ip, ror #2 │ │ │ │ + subeq ip, sl, r6, asr #30 │ │ │ │ + subeq ip, sl, sl, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7607c <__bss_end__@@Base+0xfe3ae574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362e64 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff55ce8c <__bss_end__@@Base+0xfeb95384> │ │ │ │ - subseq lr, sl, ip, lsr #2 │ │ │ │ - subeq ip, sl, r6, lsl #30 │ │ │ │ - umaaleq sp, sl, r6, sl │ │ │ │ + subseq lr, sl, ip, lsr r1 │ │ │ │ + subeq ip, sl, r6, lsl pc │ │ │ │ + subeq sp, sl, r6, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed760ac <__bss_end__@@Base+0xfe3ae5a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322e94 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fefdceb8 <__bss_end__@@Base+0xfe6153b0> │ │ │ │ - subseq lr, sl, lr, lsr #8 │ │ │ │ - strheq lr, [sl], #-52 @ 0xffffffcc │ │ │ │ - subeq lr, sl, r2, asr #7 │ │ │ │ + subseq lr, sl, lr, lsr r4 │ │ │ │ + subeq lr, sl, r4, asr #7 │ │ │ │ + ldrdeq lr, [sl], #-50 @ 0xffffffce │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed760d8 <__bss_end__@@Base+0xfe3ae5d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362ec0 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl fe9dcee8 <__bss_end__@@Base+0xfe0153e0> │ │ │ │ - ldrheq lr, [sl], #-156 @ 0xffffff64 │ │ │ │ - subeq r1, fp, lr, asr #14 │ │ │ │ - umaaleq r1, fp, sl, fp │ │ │ │ + subseq lr, sl, ip, asr #19 │ │ │ │ + subeq r1, fp, lr, asr r7 │ │ │ │ + subeq r1, fp, sl, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76108 <__bss_end__@@Base+0xfe3ae600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322ef0 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe45cf14 <__bss_end__@@Base+0xfda9540c> │ │ │ │ - ldrheq lr, [sl], #-186 @ 0xffffff46 │ │ │ │ - subeq r2, fp, ip, ror #6 │ │ │ │ - subeq r2, fp, lr, lsl #7 │ │ │ │ + subseq lr, sl, sl, asr #23 │ │ │ │ + subeq r2, fp, ip, ror r3 │ │ │ │ + umaaleq r2, fp, lr, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76134 <__bss_end__@@Base+0xfe3ae62c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322f1c │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1edcf40 <__bss_end__@@Base+0x1515438> │ │ │ │ - subseq pc, sl, lr, ror #17 │ │ │ │ - strheq r6, [fp], #-76 @ 0xffffffb4 │ │ │ │ - subeq r6, fp, sl, asr #9 │ │ │ │ + ldrsheq pc, [sl], #-142 @ 0xffffff72 @ │ │ │ │ + subeq r6, fp, ip, asr #9 │ │ │ │ + ldrdeq r6, [fp], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76160 <__bss_end__@@Base+0xfe3ae658> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362f48 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - ldrheq r0, [fp], #-2 │ │ │ │ - subeq r7, fp, r0, lsl r6 │ │ │ │ + subseq r0, fp, r2, asr #1 │ │ │ │ subeq r7, fp, r0, lsr #12 │ │ │ │ + subeq r7, fp, r0, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76190 <__bss_end__@@Base+0xfe3ae688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362f78 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 12dcfa0 <__bss_end__@@Base+0x915498> │ │ │ │ - ldrheq r0, [fp], #-68 @ 0xffffffbc │ │ │ │ - strheq r8, [fp], #-62 @ 0xffffffc2 │ │ │ │ - ldrdeq r8, [fp], #-58 @ 0xffffffc6 │ │ │ │ + subseq r0, fp, r4, asr #9 │ │ │ │ + subeq r8, fp, lr, asr #7 │ │ │ │ + subeq r8, fp, sl, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed761c0 <__bss_end__@@Base+0xfe3ae6b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362fa8 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl cdcfd0 <__bss_end__@@Base+0x3154c8> │ │ │ │ - subseq r0, fp, r4, lsl #9 │ │ │ │ - subeq r8, fp, lr, lsl #7 │ │ │ │ - subeq r8, fp, sl, lsr #7 │ │ │ │ + @ instruction: 0x005b0494 │ │ │ │ + umaaleq r8, fp, lr, r3 │ │ │ │ + strheq r8, [fp], #-58 @ 0xffffffc6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed761f0 <__bss_end__@@Base+0xfe3ae6e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362fd8 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ - bl 6dd000 <_IO_stdin_used@@Base+0x26960> │ │ │ │ - subseq r0, fp, r4, asr r4 │ │ │ │ - subeq r8, fp, lr, asr r3 │ │ │ │ - umaaleq r8, fp, sl, r3 │ │ │ │ + bl 6dd000 <_IO_stdin_used@@Base+0x26950> │ │ │ │ + subseq r0, fp, r4, ror #8 │ │ │ │ + subeq r8, fp, lr, ror #6 │ │ │ │ + subeq r8, fp, sl, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76220 <__bss_end__@@Base+0xfe3ae718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363008 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b dd030 │ │ │ │ - subseq r0, fp, r4, lsr #8 │ │ │ │ - subeq r8, fp, lr, lsr #6 │ │ │ │ - subeq r8, fp, lr, lsl #8 │ │ │ │ + subseq r0, fp, r4, lsr r4 │ │ │ │ + subeq r8, fp, lr, lsr r3 │ │ │ │ + subeq r8, fp, lr, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76250 <__bss_end__@@Base+0xfe3ae748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363038 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eae4 │ │ │ │ - ldrsheq lr, [fp], #-76 @ 0xffffffb4 │ │ │ │ - subeq sl, fp, lr, lsl r0 │ │ │ │ - subseq r7, r5, r8, asr #11 │ │ │ │ + subseq lr, fp, ip, lsl #10 │ │ │ │ + subeq sl, fp, lr, lsr #32 │ │ │ │ + ldrsbeq r7, [r5], #-88 @ 0xffffffa8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76280 <__bss_end__@@Base+0xfe3ae778> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363068 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ff4dd090 <__bss_end__@@Base+0xfeb15588> │ │ │ │ - subseq lr, fp, r4, lsr sp │ │ │ │ - subeq lr, sl, r2, ror r9 │ │ │ │ - subeq lr, sl, r6, lsl #19 │ │ │ │ + subseq lr, fp, r4, asr #26 │ │ │ │ + subeq lr, sl, r2, lsl #19 │ │ │ │ + umaaleq lr, sl, r6, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed762b0 <__bss_end__@@Base+0xfe3ae7a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363098 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b feedd0c0 <__bss_end__@@Base+0xfe5155b8> │ │ │ │ - subseq lr, fp, r4, lsl #26 │ │ │ │ - subeq ip, fp, sl, ror #5 │ │ │ │ - strdeq ip, [fp], #-38 @ 0xffffffda │ │ │ │ + subseq lr, fp, r4, lsl sp │ │ │ │ + strdeq ip, [fp], #-42 @ 0xffffffd6 │ │ │ │ + subeq ip, fp, r6, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed762e0 <__bss_end__@@Base+0xfe3ae7d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3630c8 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b fe8dd0f0 <__bss_end__@@Base+0xfdf155e8> │ │ │ │ - ldrsbeq lr, [fp], #-196 @ 0xffffff3c │ │ │ │ - strheq ip, [fp], #-42 @ 0xffffffd6 │ │ │ │ - ldrdeq ip, [fp], #-46 @ 0xffffffd2 │ │ │ │ + subseq lr, fp, r4, ror #25 │ │ │ │ + subeq ip, fp, sl, asr #5 │ │ │ │ + subeq ip, fp, lr, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76310 <__bss_end__@@Base+0xfe3ae808> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3630f8 │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b fe2dd120 <__bss_end__@@Base+0xfd915618> │ │ │ │ - subseq lr, fp, r4, lsr #25 │ │ │ │ - subeq ip, fp, sl, lsl #5 │ │ │ │ - subeq ip, fp, sl, asr #5 │ │ │ │ + ldrheq lr, [fp], #-196 @ 0xffffff3c │ │ │ │ + umaaleq ip, fp, sl, r2 │ │ │ │ + ldrdeq ip, [fp], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76340 <__bss_end__@@Base+0xfe3ae838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3128 │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - subseq lr, fp, r4, ror ip │ │ │ │ - subeq fp, fp, r2, lsr lr │ │ │ │ - subeq ip, fp, r8, lsl #6 │ │ │ │ + subseq lr, fp, r4, lsl #25 │ │ │ │ + subeq fp, fp, r2, asr #28 │ │ │ │ + subeq ip, fp, r8, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76374 <__bss_end__@@Base+0xfe3ae86c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a315c │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - subseq lr, fp, r0, asr #24 │ │ │ │ - strdeq fp, [fp], #-222 @ 0xffffff22 │ │ │ │ - ldrdeq ip, [fp], #-36 @ 0xffffffdc │ │ │ │ + subseq lr, fp, r0, asr ip │ │ │ │ + subeq fp, fp, lr, lsl #28 │ │ │ │ + subeq ip, fp, r4, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed763a8 <__bss_end__@@Base+0xfe3ae8a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3190 │ │ │ │ rscscs pc, sl, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - subseq lr, fp, ip, lsl #24 │ │ │ │ - subeq fp, fp, sl, asr #27 │ │ │ │ - subeq ip, fp, r0, asr #5 │ │ │ │ + subseq lr, fp, ip, lsl ip │ │ │ │ + ldrdeq fp, [fp], #-218 @ 0xffffff26 │ │ │ │ + ldrdeq ip, [fp], #-32 @ 0xffffffe0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed763dc <__bss_end__@@Base+0xfe3ae8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3631c4 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b 95d1ec │ │ │ │ - subseq r1, ip, r4, lsr #32 │ │ │ │ - strheq ip, [fp], #-30 @ 0xffffffe2 │ │ │ │ - subeq ip, fp, sl, asr #3 │ │ │ │ + subseq r1, ip, r4, lsr r0 │ │ │ │ + subeq ip, fp, lr, asr #3 │ │ │ │ + ldrdeq ip, [fp], #-26 @ 0xffffffe6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7640c <__bss_end__@@Base+0xfe3ae904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3631f4 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ b 35d21c │ │ │ │ - ldrsheq r0, [ip], #-244 @ 0xffffff0c │ │ │ │ - subeq ip, fp, lr, lsl #3 │ │ │ │ - strheq ip, [fp], #-18 @ 0xffffffee │ │ │ │ + subseq r1, ip, r4 │ │ │ │ + umaaleq ip, fp, lr, r1 │ │ │ │ + subeq ip, fp, r2, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7643c <__bss_end__@@Base+0xfe3ae934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363224 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ee │ │ │ │ - subseq r1, ip, lr, lsl #9 │ │ │ │ - strdeq r1, [fp], #-100 @ 0xffffff9c │ │ │ │ - subeq r1, fp, r8, lsl #14 │ │ │ │ + @ instruction: 0x005c149e │ │ │ │ + subeq r1, fp, r4, lsl #14 │ │ │ │ + subeq r1, fp, r8, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7646c <__bss_end__@@Base+0xfe3ae964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363254 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r1, ip, ip, asr r4 │ │ │ │ - subeq r1, ip, lr, ror r8 │ │ │ │ - subeq r1, ip, sl, lsr #18 │ │ │ │ + subseq r1, ip, ip, ror #8 │ │ │ │ + subeq r1, ip, lr, lsl #17 │ │ │ │ + subeq r1, ip, sl, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7649c <__bss_end__@@Base+0xfe3ae994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363284 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9be │ │ │ │ - subseq r1, ip, r0, lsr #21 │ │ │ │ - subeq r3, ip, lr, asr r5 │ │ │ │ - subeq r3, ip, ip, ror #10 │ │ │ │ + ldrheq r1, [ip], #-160 @ 0xffffff60 │ │ │ │ + subeq r3, ip, lr, ror #10 │ │ │ │ + subeq r3, ip, ip, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed764cc <__bss_end__@@Base+0xfe3ae9c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3632b4 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmib r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, ip, r0, asr #29 │ │ │ │ - subeq r4, ip, sl, asr #4 │ │ │ │ + ldrsbeq r1, [ip], #-224 @ 0xffffff20 │ │ │ │ subeq r4, ip, sl, asr r2 │ │ │ │ + subeq r4, ip, sl, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed764fc <__bss_end__@@Base+0xfe3ae9f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3632e4 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e98e │ │ │ │ - subseq r2, ip, sl, lsl #26 │ │ │ │ - subeq sl, ip, r0, lsl #30 │ │ │ │ - subeq sl, ip, r8, lsl #30 │ │ │ │ + subseq r2, ip, sl, lsl sp │ │ │ │ + subeq sl, ip, r0, lsl pc │ │ │ │ + subeq sl, ip, r8, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7652c <__bss_end__@@Base+0xfe3aea24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363314 │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldmdb r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, ip, ip, ror #6 │ │ │ │ - strheq r2, [sp], #-254 @ 0xffffff02 │ │ │ │ + subseq r4, ip, ip, ror r3 │ │ │ │ subeq r2, sp, lr, asr #31 │ │ │ │ + ldrdeq r2, [sp], #-254 @ 0xffffff02 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7655c <__bss_end__@@Base+0xfe3aea54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323344 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, ip, sl, ror #19 │ │ │ │ - subeq r5, sp, r8, ror r1 │ │ │ │ - umaaleq r5, sp, r2, r1 │ │ │ │ + ldrsheq r4, [ip], #-154 @ 0xffffff66 │ │ │ │ + subeq r5, sp, r8, lsl #3 │ │ │ │ + subeq r5, sp, r2, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76588 <__bss_end__@@Base+0xfe3aea80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323370 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, ip, lr, lsl #31 │ │ │ │ - subeq pc, r9, r8, ror pc @ │ │ │ │ - umaaleq pc, r9, r2, pc @ │ │ │ │ + @ instruction: 0x005c4f9e │ │ │ │ + subeq pc, r9, r8, lsl #31 │ │ │ │ + subeq pc, r9, r2, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed765b4 <__bss_end__@@Base+0xfe3aeaac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36339c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x005c5298 │ │ │ │ - subeq fp, sl, sl, lsr #18 │ │ │ │ - ldrdeq r6, [sp], #-178 @ 0xffffff4e │ │ │ │ + subseq r5, ip, r8, lsr #5 │ │ │ │ + subeq fp, sl, sl, lsr r9 │ │ │ │ + subeq r6, sp, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed765e4 <__bss_end__@@Base+0xfe3aeadc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3633cc │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ ldmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r5, ip, r8, ror #4 │ │ │ │ - subeq r6, sp, r6, lsl #23 │ │ │ │ - subeq r7, sl, sl, lsl r1 │ │ │ │ + subseq r5, ip, r8, ror r2 │ │ │ │ + umaaleq r6, sp, r6, fp │ │ │ │ + subeq r7, sl, sl, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76614 <__bss_end__@@Base+0xfe3aeb0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3633fc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e902 │ │ │ │ - subseq r5, ip, sl, lsr r6 │ │ │ │ - subeq r1, fp, ip, lsl r5 │ │ │ │ - subeq r1, fp, ip, ror #10 │ │ │ │ + subseq r5, ip, sl, asr #12 │ │ │ │ + subeq r1, fp, ip, lsr #10 │ │ │ │ + subeq r1, fp, ip, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76644 <__bss_end__@@Base+0xfe3aeb3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36342c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ea │ │ │ │ - subseq r5, ip, sl, lsl #12 │ │ │ │ - subeq r1, fp, ip, ror #9 │ │ │ │ - subeq r1, fp, ip, lsr r5 │ │ │ │ + subseq r5, ip, sl, lsl r6 │ │ │ │ + strdeq r1, [fp], #-76 @ 0xffffffb4 │ │ │ │ + subeq r1, fp, ip, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76674 <__bss_end__@@Base+0xfe3aeb6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36345c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsheq r5, [ip], #-136 @ 0xffffff78 │ │ │ │ - subeq fp, sl, sl, ror #16 │ │ │ │ - subeq r6, sp, r2, lsl fp │ │ │ │ + subseq r5, ip, r8, lsl #18 │ │ │ │ + subeq fp, sl, sl, ror r8 │ │ │ │ + subeq r6, sp, r2, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed766a4 <__bss_end__@@Base+0xfe3aeb9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36348c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldm r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r5, ip, r8, asr #17 │ │ │ │ - subeq lr, sl, lr, asr #10 │ │ │ │ - subeq lr, sl, r2, ror #10 │ │ │ │ + ldrsbeq r5, [ip], #-136 @ 0xffffff78 │ │ │ │ + subeq lr, sl, lr, asr r5 │ │ │ │ + subeq lr, sl, r2, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed766d4 <__bss_end__@@Base+0xfe3aebcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3634bc │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8a2 │ │ │ │ - @ instruction: 0x005c589a │ │ │ │ - subeq r8, sp, r0, asr #13 │ │ │ │ - strheq r8, [sp], #-144 @ 0xffffff70 │ │ │ │ + subseq r5, ip, sl, lsr #17 │ │ │ │ + ldrdeq r8, [sp], #-96 @ 0xffffffa0 │ │ │ │ + subeq r8, sp, r0, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76704 <__bss_end__@@Base+0xfe3aebfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3634ec │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e88a │ │ │ │ - subseq r5, ip, sl, ror #16 │ │ │ │ - ldrdeq r7, [sl], #-0 │ │ │ │ - subeq r7, sl, r4, ror #1 │ │ │ │ + subseq r5, ip, sl, ror r8 │ │ │ │ + subeq r7, sl, r0, ror #1 │ │ │ │ + strdeq r7, [sl], #-4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76734 <__bss_end__@@Base+0xfe3aec2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36351c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r6, ip, r4, lsr #32 │ │ │ │ - strheq lr, [sl], #-78 @ 0xffffffb2 │ │ │ │ - ldrdeq lr, [sl], #-66 @ 0xffffffbe │ │ │ │ + subseq r6, ip, r4, lsr r0 │ │ │ │ + subeq lr, sl, lr, asr #9 │ │ │ │ + subeq lr, sl, r2, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76764 <__bss_end__@@Base+0xfe3aec5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36354c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e85a │ │ │ │ - ldrsheq r7, [ip], #-42 @ 0xffffffd6 │ │ │ │ - umaaleq pc, r9, ip, sp @ │ │ │ │ - subeq r6, sp, r0, asr r2 │ │ │ │ + subseq r7, ip, sl, lsl #6 │ │ │ │ + subeq pc, r9, ip, lsr #27 │ │ │ │ + subeq r6, sp, r0, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76794 <__bss_end__@@Base+0xfe3aec8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36357c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e842 │ │ │ │ - subseq r7, ip, sl, asr #5 │ │ │ │ - subeq pc, r9, ip, ror #26 │ │ │ │ - subeq pc, r9, r4, lsl #27 │ │ │ │ + ldrsbeq r7, [ip], #-42 @ 0xffffffd6 │ │ │ │ + subeq pc, r9, ip, ror sp @ │ │ │ │ + umaaleq pc, r9, r4, sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed767c4 <__bss_end__@@Base+0xfe3aecbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3635ac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmda r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r7, ip, r0, lsr #13 │ │ │ │ - subeq lr, sl, lr, lsr #8 │ │ │ │ - subeq lr, sl, r2, asr #8 │ │ │ │ + ldrheq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq lr, sl, lr, lsr r4 │ │ │ │ + subeq lr, sl, r2, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed767f4 <__bss_end__@@Base+0xfe3aecec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3635dc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldmda r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r7, ip, r8, asr #17 │ │ │ │ - strdeq lr, [sl], #-62 @ 0xffffffc2 │ │ │ │ - subeq lr, sl, r2, lsl r4 │ │ │ │ + ldrsbeq r7, [ip], #-136 @ 0xffffff78 │ │ │ │ + subeq lr, sl, lr, lsl #8 │ │ │ │ + subeq lr, sl, r2, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76824 <__bss_end__@@Base+0xfe3aed1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36360c │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00f8f7fc │ │ │ │ - @ instruction: 0x005c7898 │ │ │ │ - subeq r9, lr, r2, ror sl │ │ │ │ - umaaleq r9, lr, sl, sl │ │ │ │ + subseq r7, ip, r8, lsr #17 │ │ │ │ + subeq r9, lr, r2, lsl #21 │ │ │ │ + subeq r9, lr, sl, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76854 <__bss_end__@@Base+0xfe3aed4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36363c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00e0f7fc │ │ │ │ - ldrheq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ - umaaleq lr, sl, lr, r3 │ │ │ │ - strheq lr, [sl], #-50 @ 0xffffffce │ │ │ │ + subseq r7, ip, ip, asr #27 │ │ │ │ + subeq lr, sl, lr, lsr #7 │ │ │ │ + subeq lr, sl, r2, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76884 <__bss_end__@@Base+0xfe3aed7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36366c │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efca │ │ │ │ - subseq r7, ip, lr, lsl #27 │ │ │ │ - subeq sl, lr, r8, asr #8 │ │ │ │ - subeq sl, lr, r0, ror #8 │ │ │ │ + @ instruction: 0x005c7d9e │ │ │ │ + subeq sl, lr, r8, asr r4 │ │ │ │ + subeq sl, lr, r0, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed768b4 <__bss_end__@@Base+0xfe3aedac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36369c │ │ │ │ eorvs pc, sl, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00b0f7fc │ │ │ │ - subseq r7, ip, ip, asr sp │ │ │ │ - subeq sl, lr, r2, lsl r3 │ │ │ │ - subeq sl, lr, r2, asr r4 │ │ │ │ + subseq r7, ip, ip, ror #26 │ │ │ │ + subeq sl, lr, r2, lsr #6 │ │ │ │ + subeq sl, lr, r2, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed768e4 <__bss_end__@@Base+0xfe3aeddc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3636cc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef9a │ │ │ │ - subseq r7, ip, lr, lsr #26 │ │ │ │ - strdeq r6, [sl], #-224 @ 0xffffff20 │ │ │ │ - subeq r6, sl, r4, lsl #30 │ │ │ │ + subseq r7, ip, lr, lsr sp │ │ │ │ + subeq r6, sl, r0, lsl #30 │ │ │ │ + subeq r6, sl, r4, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed76914 <__bss_end__@@Base+0xfe3aee0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b 15d71c │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ bllt 185d72c <__bss_end__@@Base+0xe95c24> │ │ │ │ - subeq sl, lr, sl, lsl r4 │ │ │ │ + subeq sl, lr, sl, lsr #8 │ │ │ │ rsbeq fp, sl, r6, ror r3 │ │ │ │ andeq r4, r0, ip, asr #17 │ │ │ │ - subeq sl, lr, sl, lsl r4 │ │ │ │ + subeq sl, lr, sl, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76954 <__bss_end__@@Base+0xfe3aee4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36373c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef62 │ │ │ │ - subseq r8, ip, lr, lsr r1 │ │ │ │ - subeq pc, r9, ip, lsr #23 │ │ │ │ - subeq pc, r9, r4, asr #23 │ │ │ │ + subseq r8, ip, lr, asr #2 │ │ │ │ + strheq pc, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq pc, [r9], #-180 @ 0xffffff4c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76984 <__bss_end__@@Base+0xfe3aee7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32376c │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x004af7fc │ │ │ │ - subseq r9, ip, r6, lsl #11 │ │ │ │ - subeq r6, sl, r0, asr lr │ │ │ │ - subeq r6, sl, r6, ror #28 │ │ │ │ + @ instruction: 0x005c9596 │ │ │ │ + subeq r6, sl, r0, ror #28 │ │ │ │ + subeq r6, sl, r6, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed769b0 <__bss_end__@@Base+0xfe3aeea8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363798 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0032f7fc │ │ │ │ - subseq r9, ip, r4, ror r6 │ │ │ │ - subeq pc, lr, r2, lsr #23 │ │ │ │ - strheq pc, [lr], #-182 @ 0xffffff4a @ │ │ │ │ + subseq r9, ip, r4, lsl #13 │ │ │ │ + strheq pc, [lr], #-178 @ 0xffffff4e @ │ │ │ │ + subeq pc, lr, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed769e0 <__bss_end__@@Base+0xfe3aeed8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3637c8 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x001af7fc │ │ │ │ - subseq r9, ip, r4, asr #12 │ │ │ │ - subeq pc, lr, r2, ror fp @ │ │ │ │ - umaaleq pc, lr, sl, fp @ │ │ │ │ + subseq r9, ip, r4, asr r6 │ │ │ │ + subeq pc, lr, r2, lsl #23 │ │ │ │ + subeq pc, lr, sl, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a10 <__bss_end__@@Base+0xfe3aef08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3637f8 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x0002f7fc │ │ │ │ - subseq r9, ip, r4, lsl r6 │ │ │ │ - subeq pc, lr, r2, asr #22 │ │ │ │ - subeq pc, lr, lr, ror fp @ │ │ │ │ + subseq r9, ip, r4, lsr #12 │ │ │ │ + subeq pc, lr, r2, asr fp @ │ │ │ │ + subeq pc, lr, lr, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a40 <__bss_end__@@Base+0xfe3aef38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323828 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr12, cr12, {7} @ │ │ │ │ - subseq r9, ip, r6, ror #27 │ │ │ │ - subeq pc, r9, r0, asr #21 │ │ │ │ - ldrdeq pc, [r9], #-170 @ 0xffffff56 │ │ │ │ + ldrsheq r9, [ip], #-214 @ 0xffffff2a │ │ │ │ + ldrdeq pc, [r9], #-160 @ 0xffffff60 │ │ │ │ + subeq pc, r9, sl, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a6c <__bss_end__@@Base+0xfe3aef64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363854 │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - ldrheq r9, [ip], #-216 @ 0xffffff28 │ │ │ │ - subeq r1, pc, r2, asr lr @ │ │ │ │ + subseq r9, ip, r8, asr #27 │ │ │ │ subeq r1, pc, r2, ror #28 │ │ │ │ + subeq r1, pc, r2, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a9c <__bss_end__@@Base+0xfe3aef94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323884 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - subseq sl, ip, r6, asr r9 │ │ │ │ - subeq r7, pc, r8, lsl #27 │ │ │ │ - subeq r7, pc, sl, asr #27 │ │ │ │ + subseq sl, ip, r6, ror #18 │ │ │ │ + umaaleq r7, pc, r8, sp @ │ │ │ │ + ldrdeq r7, [pc], #-218 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ac8 <__bss_end__@@Base+0xfe3aefc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3638b0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eea8 │ │ │ │ - subseq sl, ip, sl, lsr #18 │ │ │ │ - subeq pc, r9, r8, lsr sl @ │ │ │ │ - subeq pc, r9, r0, asr sl @ │ │ │ │ + subseq sl, ip, sl, lsr r9 │ │ │ │ + subeq pc, r9, r8, asr #20 │ │ │ │ + subeq pc, r9, r0, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76af8 <__bss_end__@@Base+0xfe3aeff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3638e0 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee90 │ │ │ │ - subseq fp, ip, lr, lsl #10 │ │ │ │ - subeq fp, pc, ip, lsr #1 │ │ │ │ - subeq fp, pc, r8, lsr #3 │ │ │ │ + subseq fp, ip, lr, lsl r5 │ │ │ │ + strheq fp, [pc], #-12 @ │ │ │ │ + strheq fp, [pc], #-24 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76b28 <__bss_end__@@Base+0xfe3af020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363910 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ mrc 7, 3, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - subseq fp, ip, ip, lsr r6 │ │ │ │ - umaaleq fp, pc, r6, r7 @ │ │ │ │ + subseq fp, ip, ip, asr #12 │ │ │ │ subeq fp, pc, r6, lsr #15 │ │ │ │ + strheq fp, [pc], #-118 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76b58 <__bss_end__@@Base+0xfe3af050> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363940 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 2, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - subseq fp, ip, r0, lsr #30 │ │ │ │ - subeq ip, sl, sl, lsr #8 │ │ │ │ - subeq r0, ip, r2, asr r7 │ │ │ │ + subseq fp, ip, r0, lsr pc │ │ │ │ + subeq ip, sl, sl, lsr r4 │ │ │ │ + subeq r0, ip, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76b88 <__bss_end__@@Base+0xfe3af080> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363970 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ mcr 7, 2, pc, cr6, cr12, {7} @ │ │ │ │ - ldrsheq fp, [ip], #-224 @ 0xffffff20 │ │ │ │ - strdeq ip, [sl], #-58 @ 0xffffffc6 │ │ │ │ - subeq r0, ip, r2, lsr #14 │ │ │ │ + subseq fp, ip, r0, lsl #30 │ │ │ │ + subeq ip, sl, sl, lsl #8 │ │ │ │ + subeq r0, ip, r2, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76bb8 <__bss_end__@@Base+0xfe3af0b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3639a0 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mcr 7, 1, pc, cr14, cr12, {7} @ │ │ │ │ - subseq fp, ip, r0, asr #29 │ │ │ │ - subeq ip, sl, sl, asr #7 │ │ │ │ - strdeq r0, [ip], #-98 @ 0xffffff9e │ │ │ │ + ldrsbeq fp, [ip], #-224 @ 0xffffff20 │ │ │ │ + ldrdeq ip, [sl], #-58 @ 0xffffffc6 │ │ │ │ + subeq r0, ip, r2, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76be8 <__bss_end__@@Base+0xfe3af0e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3639d0 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mrc 7, 0, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - subseq ip, ip, r8, ror ip │ │ │ │ - subeq sp, pc, sl, lsl r8 @ │ │ │ │ - subeq sp, pc, sl, ror r8 @ │ │ │ │ + subseq ip, ip, r8, lsl #25 │ │ │ │ + subeq sp, pc, sl, lsr #16 │ │ │ │ + subeq sp, pc, sl, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c18 <__bss_end__@@Base+0xfe3af110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323a00 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr0, cr12, {7} @ │ │ │ │ - subseq sp, ip, sl, lsr #6 │ │ │ │ - subeq pc, pc, r4, lsl #26 │ │ │ │ - strheq pc, [sl], #-206 @ 0xffffff32 @ │ │ │ │ + subseq sp, ip, sl, lsr r3 │ │ │ │ + subeq pc, pc, r4, lsl sp @ │ │ │ │ + subeq pc, sl, lr, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c44 <__bss_end__@@Base+0xfe3af13c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363a2c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edea │ │ │ │ - ldrsheq r2, [sp], #-192 @ 0xffffff40 │ │ │ │ - subeq ip, sl, lr, lsr r3 │ │ │ │ - subeq ip, sl, r4, asr r3 │ │ │ │ + subseq r2, sp, r0, lsl #26 │ │ │ │ + subeq ip, sl, lr, asr #6 │ │ │ │ + subeq ip, sl, r4, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c74 <__bss_end__@@Base+0xfe3af16c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363a5c │ │ │ │ adcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edd2 │ │ │ │ - subseq r2, sp, r0, asr #29 │ │ │ │ - subseq r1, r0, r6, lsr #11 │ │ │ │ - subseq r1, r0, r0, asr #11 │ │ │ │ + ldrsbeq r2, [sp], #-224 @ 0xffffff20 │ │ │ │ + ldrheq r1, [r0], #-86 @ 0xffffffaa │ │ │ │ + ldrsbeq r1, [r0], #-80 @ 0xffffffb0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ca4 <__bss_end__@@Base+0xfe3af19c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363a8c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ - subseq r3, sp, r4, lsl #14 │ │ │ │ - subeq fp, sl, sl, lsr r2 │ │ │ │ - subeq r6, sp, r2, ror #9 │ │ │ │ + subseq r3, sp, r4, lsl r7 │ │ │ │ + subeq fp, sl, sl, asr #4 │ │ │ │ + strdeq r6, [sp], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76cd4 <__bss_end__@@Base+0xfe3af1cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363abc │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eda2 │ │ │ │ - ldrsbeq r3, [sp], #-102 @ 0xffffff9a │ │ │ │ - subseq r5, r0, ip, lsr sl │ │ │ │ - subseq r5, r0, ip, lsr #22 │ │ │ │ + subseq r3, sp, r6, ror #13 │ │ │ │ + subseq r5, r0, ip, asr #20 │ │ │ │ + subseq r5, r0, ip, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d04 <__bss_end__@@Base+0xfe3af1fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363aec │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed8a │ │ │ │ - subseq r3, sp, r6, lsr #13 │ │ │ │ - strdeq pc, [r9], #-124 @ 0xffffff84 │ │ │ │ - subeq pc, r9, r4, lsl r8 @ │ │ │ │ + ldrheq r3, [sp], #-102 @ 0xffffff9a │ │ │ │ + subeq pc, r9, ip, lsl #16 │ │ │ │ + subeq pc, r9, r4, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d34 <__bss_end__@@Base+0xfe3af22c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b1c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldcl 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ - subseq r3, sp, r0, lsl #25 │ │ │ │ - strheq sp, [sl], #-238 @ 0xffffff12 │ │ │ │ - ldrdeq sp, [sl], #-226 @ 0xffffff1e │ │ │ │ + @ instruction: 0x005d3c90 │ │ │ │ + subeq sp, sl, lr, asr #29 │ │ │ │ + subeq sp, sl, r2, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d64 <__bss_end__@@Base+0xfe3af25c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b4c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed5a │ │ │ │ - subseq r3, sp, r2, asr ip │ │ │ │ - subeq r6, sl, r0, ror sl │ │ │ │ - subeq r6, sl, r4, lsl #21 │ │ │ │ + subseq r3, sp, r2, ror #24 │ │ │ │ + subeq r6, sl, r0, lsl #21 │ │ │ │ + umaaleq r6, sl, r4, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d94 <__bss_end__@@Base+0xfe3af28c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b7c │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [r0, #-1008] @ 0xfffffc10 │ │ │ │ - @ instruction: 0x005d4190 │ │ │ │ - subseq r8, r0, r6, asr r8 │ │ │ │ - @ instruction: 0x0050979e │ │ │ │ + subseq r4, sp, r0, lsr #3 │ │ │ │ + subseq r8, r0, r6, ror #16 │ │ │ │ + subseq r9, r0, lr, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76dc4 <__bss_end__@@Base+0xfe3af2bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363bac │ │ │ │ rsbmi pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrheq r4, [sp], #-60 @ 0xffffffc4 │ │ │ │ - strdeq r3, [sp], #-186 @ 0xffffff46 │ │ │ │ - subseq sl, r0, r2, asr #20 │ │ │ │ + subseq r4, sp, ip, asr #7 │ │ │ │ + subeq r3, sp, sl, lsl #24 │ │ │ │ + subseq sl, r0, r2, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76df4 <__bss_end__@@Base+0xfe3af2ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363bdc │ │ │ │ addmi pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [r0, #-1008] @ 0xfffffc10 │ │ │ │ - subseq r4, sp, ip, lsl #7 │ │ │ │ - subeq r3, sp, sl, asr #23 │ │ │ │ - subseq sl, r0, r2, lsl sl │ │ │ │ + @ instruction: 0x005d439c │ │ │ │ + ldrdeq r3, [sp], #-186 @ 0xffffff46 │ │ │ │ + subseq sl, r0, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e24 <__bss_end__@@Base+0xfe3af31c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c0c │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldcl 7, cr15, [r8], #1008 @ 0x3f0 │ │ │ │ - ldrsheq r4, [sp], #-100 @ 0xffffff9c │ │ │ │ - subseq sp, r0, r2, ror r2 │ │ │ │ - subseq sp, r0, lr, asr #8 │ │ │ │ + subseq r4, sp, r4, lsl #14 │ │ │ │ + subseq sp, r0, r2, lsl #5 │ │ │ │ + subseq sp, r0, lr, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e54 <__bss_end__@@Base+0xfe3af34c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c3c │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ stcl 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq r4, sp, r4, asr #13 │ │ │ │ - subseq sp, r0, r2, asr #4 │ │ │ │ - subseq sp, r0, sl, lsr r4 │ │ │ │ + ldrsbeq r4, [sp], #-100 @ 0xffffff9c │ │ │ │ + subseq sp, r0, r2, asr r2 │ │ │ │ + subseq sp, r0, sl, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e84 <__bss_end__@@Base+0xfe3af37c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c6c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecca │ │ │ │ - subseq r4, sp, r4, asr fp │ │ │ │ - subeq sp, sl, lr, ror #26 │ │ │ │ - subeq sp, sl, r4, lsl #27 │ │ │ │ + subseq r4, sp, r4, ror #22 │ │ │ │ + subeq sp, sl, lr, ror sp │ │ │ │ + umaaleq sp, sl, r4, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76eb4 <__bss_end__@@Base+0xfe3af3ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c9c │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq r4, sp, r4, lsr #22 │ │ │ │ - subseq lr, r0, r2, lsl #21 │ │ │ │ - subseq lr, r0, lr, lsl #21 │ │ │ │ + subseq r4, sp, r4, lsr fp │ │ │ │ + @ instruction: 0x0050ea92 │ │ │ │ + @ instruction: 0x0050ea9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ee4 <__bss_end__@@Base+0xfe3af3dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363ccc │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec9a │ │ │ │ - ldrheq r4, [sp], #-242 @ 0xffffff0e │ │ │ │ - subseq r3, r1, r8, lsl #22 │ │ │ │ - subseq r3, r1, r0, lsr ip │ │ │ │ + subseq r4, sp, r2, asr #31 │ │ │ │ + subseq r3, r1, r8, lsl fp │ │ │ │ + subseq r3, r1, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76f14 <__bss_end__@@Base+0xfe3af40c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363cfc │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec82 │ │ │ │ - subseq r4, sp, r2, lsl #31 │ │ │ │ - ldrsbeq r3, [r1], #-168 @ 0xffffff58 │ │ │ │ - subseq r3, r1, r0, lsr #24 │ │ │ │ + @ instruction: 0x005d4f92 │ │ │ │ + subseq r3, r1, r8, ror #21 │ │ │ │ + subseq r3, r1, r0, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76f44 <__bss_end__@@Base+0xfe3af43c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363d2c │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stcl 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - subseq r5, sp, r4, lsr #1 │ │ │ │ - ldrsheq r3, [r1], #-218 @ 0xffffff26 │ │ │ │ - subseq r6, r2, sl │ │ │ │ + ldrheq r5, [sp], #-4 │ │ │ │ + subseq r3, r1, sl, lsl #28 │ │ │ │ + subseq r6, r2, sl, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76f74 <__bss_end__@@Base+0xfe3af46c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323d5c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r2, cr12 @ │ │ │ │ - subseq r5, sp, sl, lsr #6 │ │ │ │ - @ instruction: 0x00514390 │ │ │ │ - @ instruction: 0x0051439e │ │ │ │ + subseq r5, sp, sl, lsr r3 │ │ │ │ + subseq r4, r1, r0, lsr #7 │ │ │ │ + subseq r4, r1, lr, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76fa0 <__bss_end__@@Base+0xfe3af498> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323d88 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - ldrheq r5, [sp], #-50 @ 0xffffffce │ │ │ │ - subeq pc, r9, r0, ror #10 │ │ │ │ - subeq pc, r9, sl, ror r5 @ │ │ │ │ + subseq r5, sp, r2, asr #7 │ │ │ │ + subeq pc, r9, r0, ror r5 @ │ │ │ │ + subeq pc, r9, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76fcc <__bss_end__@@Base+0xfe3af4c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363db4 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec26 │ │ │ │ - subseq r5, sp, r6, lsl #7 │ │ │ │ - subseq r4, r1, r0, ror r5 │ │ │ │ - @ instruction: 0x00514590 │ │ │ │ + @ instruction: 0x005d5396 │ │ │ │ + subseq r4, r1, r0, lsl #11 │ │ │ │ + subseq r4, r1, r0, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ffc <__bss_end__@@Base+0xfe3af4f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363de4 │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stc 7, cr15, [ip], {252} @ 0xfc │ │ │ │ - subseq r5, sp, r4, asr r3 │ │ │ │ - subseq r4, r1, lr, lsr r5 │ │ │ │ - subseq r3, r1, lr, ror lr │ │ │ │ + subseq r5, sp, r4, ror #6 │ │ │ │ + subseq r4, r1, lr, asr #10 │ │ │ │ + subseq r3, r1, lr, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7702c <__bss_end__@@Base+0xfe3af524> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323e14 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fffdde34 <__bss_end__@@Base+0xff61632c> │ │ │ │ - subseq r5, sp, r6, ror #13 │ │ │ │ - ldrdeq pc, [r9], #-68 @ 0xffffffbc │ │ │ │ - subeq r5, sp, sl, lsl #19 │ │ │ │ + ldrsheq r5, [sp], #-102 @ 0xffffff9a │ │ │ │ + subeq pc, r9, r4, ror #9 │ │ │ │ + umaaleq r5, sp, sl, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77058 <__bss_end__@@Base+0xfe3af550> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363e40 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe0 │ │ │ │ - ldrheq r5, [sp], #-106 @ 0xffffff96 │ │ │ │ - subeq pc, r9, r8, lsr #9 │ │ │ │ - subeq pc, r9, r0, asr #9 │ │ │ │ + subseq r5, sp, sl, asr #13 │ │ │ │ + strheq pc, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq pc, [r9], #-64 @ 0xffffffc0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77088 <__bss_end__@@Base+0xfe3af580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323e70 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff45de90 <__bss_end__@@Base+0xfea96388> │ │ │ │ - subseq r5, sp, r6, asr #23 │ │ │ │ - subseq r5, r1, r0, lsl #6 │ │ │ │ - subseq r5, r1, r2, lsl r3 │ │ │ │ + ldrsbeq r5, [sp], #-182 @ 0xffffff4a │ │ │ │ + subseq r5, r1, r0, lsl r3 │ │ │ │ + subseq r5, r1, r2, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed770b4 <__bss_end__@@Base+0xfe3af5ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363e9c │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ bl fee5dec0 <__bss_end__@@Base+0xfe4963b8> │ │ │ │ - @ instruction: 0x005d739c │ │ │ │ - subseq sl, r1, r2, lsl r7 │ │ │ │ - @ instruction: 0x0051a99e │ │ │ │ + subseq r7, sp, ip, lsr #7 │ │ │ │ + subseq sl, r1, r2, lsr #14 │ │ │ │ + subseq sl, r1, lr, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed770e4 <__bss_end__@@Base+0xfe3af5dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363ecc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb9a │ │ │ │ - subseq r7, sp, sl, lsr #18 │ │ │ │ - subeq pc, r9, ip, lsl r4 @ │ │ │ │ - ldrdeq r5, [sp], #-128 @ 0xffffff80 │ │ │ │ + subseq r7, sp, sl, lsr r9 │ │ │ │ + subeq pc, r9, ip, lsr #8 │ │ │ │ + subeq r5, sp, r0, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77114 <__bss_end__@@Base+0xfe3af60c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363efc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb82 │ │ │ │ - ldrsheq r7, [sp], #-138 @ 0xffffff76 │ │ │ │ - subeq pc, r9, ip, ror #7 │ │ │ │ - subeq pc, r9, r4, lsl #8 │ │ │ │ + subseq r7, sp, sl, lsl #18 │ │ │ │ + strdeq pc, [r9], #-60 @ 0xffffffc4 │ │ │ │ + subeq pc, r9, r4, lsl r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77144 <__bss_end__@@Base+0xfe3af63c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363f2c │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ bl 1c5df50 <__bss_end__@@Base+0x1296448> │ │ │ │ - subseq r7, sp, sl, asr #17 │ │ │ │ - subseq ip, r1, ip, lsl #10 │ │ │ │ - subeq r3, ip, r6, asr #13 │ │ │ │ + ldrsbeq r7, [sp], #-138 @ 0xffffff76 │ │ │ │ + subseq ip, r1, ip, lsl r5 │ │ │ │ + ldrdeq r3, [ip], #-102 @ 0xffffff9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77174 <__bss_end__@@Base+0xfe3af66c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363f5c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - subseq r7, sp, lr, ror #29 │ │ │ │ - subeq pc, r9, ip, lsl #7 │ │ │ │ - subeq r5, sp, r0, asr #16 │ │ │ │ + ldrsheq r7, [sp], #-238 @ 0xffffff12 │ │ │ │ + umaaleq pc, r9, ip, r3 @ │ │ │ │ + subeq r5, sp, r0, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed771a4 <__bss_end__@@Base+0xfe3af69c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3f8c │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb38 │ │ │ │ - ldrheq r7, [sp], #-236 @ 0xffffff14 │ │ │ │ - ldrheq lr, [r3], #-234 @ 0xffffff16 │ │ │ │ - subeq r3, ip, r4, ror #12 │ │ │ │ + subseq r7, sp, ip, asr #29 │ │ │ │ + subseq lr, r3, sl, asr #29 │ │ │ │ + subeq r3, ip, r4, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed771d8 <__bss_end__@@Base+0xfe3af6d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3fc0 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb1e │ │ │ │ - subseq r7, sp, r8, lsl #29 │ │ │ │ - subseq lr, r3, r6, lsl #29 │ │ │ │ - subeq r3, ip, r0, lsr r6 │ │ │ │ + @ instruction: 0x005d7e98 │ │ │ │ + @ instruction: 0x0053ee96 │ │ │ │ + subeq r3, ip, r0, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7720c <__bss_end__@@Base+0xfe3af704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3ff4 │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb04 │ │ │ │ - subseq r7, sp, r4, asr lr │ │ │ │ - subseq lr, r3, r2, asr lr │ │ │ │ - strdeq r3, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subseq r7, sp, r4, ror #28 │ │ │ │ + subseq lr, r3, r2, ror #28 │ │ │ │ + subeq r3, ip, ip, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77240 <__bss_end__@@Base+0xfe3af738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4028 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaea │ │ │ │ - subseq r7, sp, r0, lsr #28 │ │ │ │ - subseq lr, r3, lr, lsl lr │ │ │ │ - subeq r3, ip, r8, asr #11 │ │ │ │ + subseq r7, sp, r0, lsr lr │ │ │ │ + subseq lr, r3, lr, lsr #28 │ │ │ │ + ldrdeq r3, [ip], #-88 @ 0xffffffa8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77274 <__bss_end__@@Base+0xfe3af76c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a405c │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ead0 │ │ │ │ - subseq r7, sp, ip, ror #27 │ │ │ │ - subseq lr, r3, sl, ror #27 │ │ │ │ - umaaleq r3, ip, r4, r5 │ │ │ │ + ldrsheq r7, [sp], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq lr, [r3], #-218 @ 0xffffff26 │ │ │ │ + subeq r3, ip, r4, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed772a8 <__bss_end__@@Base+0xfe3af7a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364090 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ b fefde0b4 <__bss_end__@@Base+0xfe6165ac> │ │ │ │ - ldrheq r7, [sp], #-218 @ 0xffffff26 │ │ │ │ - subeq pc, r9, r8, asr r2 @ │ │ │ │ - subeq pc, r9, lr, ror #4 │ │ │ │ + subseq r7, sp, sl, asr #27 │ │ │ │ + subeq pc, r9, r8, ror #4 │ │ │ │ + subeq pc, r9, lr, ror r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed772d8 <__bss_end__@@Base+0xfe3af7d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a40c0 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9e │ │ │ │ - subseq r7, sp, r8, lsl #27 │ │ │ │ - subseq lr, r3, r6, lsl #27 │ │ │ │ - subeq r3, ip, r0, lsr r5 │ │ │ │ + @ instruction: 0x005d7d98 │ │ │ │ + @ instruction: 0x0053ed96 │ │ │ │ + subeq r3, ip, r0, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7730c <__bss_end__@@Base+0xfe3af804> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a40f4 │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea84 │ │ │ │ - subseq r7, sp, r4, asr sp │ │ │ │ - subseq lr, r3, r2, asr sp │ │ │ │ - strdeq r3, [ip], #-76 @ 0xffffffb4 │ │ │ │ + subseq r7, sp, r4, ror #26 │ │ │ │ + subseq lr, r3, r2, ror #26 │ │ │ │ + subeq r3, ip, ip, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77340 <__bss_end__@@Base+0xfe3af838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4128 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - subseq r7, sp, r0, lsr #26 │ │ │ │ - subseq lr, r3, lr, lsl sp │ │ │ │ - subeq r3, ip, r8, asr #9 │ │ │ │ + subseq r7, sp, r0, lsr sp │ │ │ │ + subseq lr, r3, lr, lsr #26 │ │ │ │ + ldrdeq r3, [ip], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77374 <__bss_end__@@Base+0xfe3af86c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a415c │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - subseq r7, sp, ip, ror #25 │ │ │ │ - subseq lr, r3, sl, ror #25 │ │ │ │ - subseq sp, r1, r0, ror ip │ │ │ │ + ldrsheq r7, [sp], #-204 @ 0xffffff34 │ │ │ │ + ldrsheq lr, [r3], #-202 @ 0xffffff36 │ │ │ │ + subseq sp, r1, r0, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed773a8 <__bss_end__@@Base+0xfe3af8a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4190 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - ldrheq r7, [sp], #-200 @ 0xffffff38 │ │ │ │ - ldrheq lr, [r3], #-198 @ 0xffffff3a │ │ │ │ - subeq r3, ip, r0, ror #8 │ │ │ │ + subseq r7, sp, r8, asr #25 │ │ │ │ + subseq lr, r3, r6, asr #25 │ │ │ │ + subeq r3, ip, r0, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed773dc <__bss_end__@@Base+0xfe3af8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a41c4 │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1c │ │ │ │ - subseq r7, sp, r4, lsl #25 │ │ │ │ - subseq lr, r3, r2, lsl #25 │ │ │ │ - subseq sp, r1, ip, asr ip │ │ │ │ + @ instruction: 0x005d7c94 │ │ │ │ + @ instruction: 0x0053ec92 │ │ │ │ + subseq sp, r1, ip, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77410 <__bss_end__@@Base+0xfe3af908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a41f8 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea02 │ │ │ │ - subseq r7, sp, r0, asr ip │ │ │ │ - subseq lr, r3, lr, asr #24 │ │ │ │ - subseq sp, r1, r8, asr #24 │ │ │ │ + subseq r7, sp, r0, ror #24 │ │ │ │ + subseq lr, r3, lr, asr ip │ │ │ │ + subseq sp, r1, r8, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77444 <__bss_end__@@Base+0xfe3af93c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a422c │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e8 │ │ │ │ - subseq r7, sp, ip, lsl ip │ │ │ │ - subseq lr, r3, sl, lsl ip │ │ │ │ - subeq r3, ip, r4, asr #7 │ │ │ │ + subseq r7, sp, ip, lsr #24 │ │ │ │ + subseq lr, r3, sl, lsr #24 │ │ │ │ + ldrdeq r3, [ip], #-52 @ 0xffffffcc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77478 <__bss_end__@@Base+0xfe3af970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4260 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ce │ │ │ │ - subseq r7, sp, r8, ror #23 │ │ │ │ - subseq lr, r3, r6, ror #23 │ │ │ │ - umaaleq r3, ip, r0, r3 │ │ │ │ + ldrsheq r7, [sp], #-184 @ 0xffffff48 │ │ │ │ + ldrsheq lr, [r3], #-182 @ 0xffffff4a │ │ │ │ + subeq r3, ip, r0, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed774ac <__bss_end__@@Base+0xfe3af9a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4294 │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b4 │ │ │ │ - ldrheq r7, [sp], #-180 @ 0xffffff4c │ │ │ │ - ldrheq lr, [r3], #-178 @ 0xffffff4e │ │ │ │ - subeq r3, ip, ip, asr r3 │ │ │ │ + subseq r7, sp, r4, asr #23 │ │ │ │ + subseq lr, r3, r2, asr #23 │ │ │ │ + subeq r3, ip, ip, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed774e0 <__bss_end__@@Base+0xfe3af9d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3242c8 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r8, sp, lr, asr #31 │ │ │ │ - subseq pc, r1, r4, lsl #22 │ │ │ │ - subseq pc, r1, lr, lsl fp @ │ │ │ │ + ldrsbeq r8, [sp], #-254 @ 0xffffff02 │ │ │ │ + subseq pc, r1, r4, lsl fp @ │ │ │ │ + subseq pc, r1, lr, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7750c <__bss_end__@@Base+0xfe3afa04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3642f4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e986 │ │ │ │ - subseq r8, sp, r2, lsr #31 │ │ │ │ - subseq pc, r1, r4, lsl #22 │ │ │ │ - subeq r3, ip, r0, lsl #6 │ │ │ │ + ldrheq r8, [sp], #-242 @ 0xffffff0e │ │ │ │ + subseq pc, r1, r4, lsl fp @ │ │ │ │ + subeq r3, ip, r0, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7753c <__bss_end__@@Base+0xfe3afa34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364324 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e96e │ │ │ │ - subseq r9, sp, r6, lsr #2 │ │ │ │ - subseq r0, r4, r0, lsr #13 │ │ │ │ - subseq pc, r1, ip, lsl #25 │ │ │ │ + subseq r9, sp, r6, lsr r1 │ │ │ │ + ldrheq r0, [r4], #-96 @ 0xffffffa0 │ │ │ │ + @ instruction: 0x0051fc9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7756c <__bss_end__@@Base+0xfe3afa64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364354 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e956 │ │ │ │ - ldrsheq r9, [sp], #-6 │ │ │ │ - subseq r0, r4, r0, ror r6 │ │ │ │ - subseq pc, r1, r8, ror #24 │ │ │ │ + subseq r9, sp, r6, lsl #2 │ │ │ │ + subseq r0, r4, r0, lsl #13 │ │ │ │ + subseq pc, r1, r8, ror ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7759c <__bss_end__@@Base+0xfe3afa94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364384 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmdb ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r9, sp, r4, asr #1 │ │ │ │ - subseq r0, r4, lr, lsr r6 │ │ │ │ - subseq pc, r1, lr, asr ip @ │ │ │ │ + ldrsbeq r9, [sp], #-4 │ │ │ │ + subseq r0, r4, lr, asr #12 │ │ │ │ + subseq pc, r1, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed775cc <__bss_end__@@Base+0xfe3afac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r8, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed775e0 <__bss_end__@@Base+0xfe3afad8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3643c8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e91c │ │ │ │ - ldrheq r9, [sp], #-146 @ 0xffffff6e │ │ │ │ - subeq lr, r9, r0, lsr #30 │ │ │ │ - subeq lr, r9, r8, lsr pc │ │ │ │ + subseq r9, sp, r2, asr #19 │ │ │ │ + subeq lr, r9, r0, lsr pc │ │ │ │ + subeq lr, r9, r8, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77610 <__bss_end__@@Base+0xfe3afb08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-4038] @ 0xfffff03a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8fa │ │ │ │ - ldrsbeq r9, [sp], #-162 @ 0xffffff5e │ │ │ │ - subseq r5, r2, r0, lsl r5 │ │ │ │ - subeq r3, ip, r8, ror #3 │ │ │ │ + subseq r9, sp, r2, ror #21 │ │ │ │ + subseq r5, r2, r0, lsr #10 │ │ │ │ + strdeq r3, [ip], #-24 @ 0xffffffe8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77654 <__bss_end__@@Base+0xfe3afb4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36443c │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r9, sp, r0, lsr #21 │ │ │ │ - ldrsbeq r5, [r2], #-78 @ 0xffffffb2 │ │ │ │ - strheq r3, [ip], #-22 @ 0xffffffea │ │ │ │ + ldrheq r9, [sp], #-160 @ 0xffffff60 │ │ │ │ + subseq r5, r2, lr, ror #9 │ │ │ │ + subeq r3, ip, r6, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77684 <__bss_end__@@Base+0xfe3afb7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36446c │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmia r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r9, sp, r0, ror sl │ │ │ │ - subseq r5, r2, lr, lsr #9 │ │ │ │ - subeq r3, ip, r6, lsl #3 │ │ │ │ + subseq r9, sp, r0, lsl #21 │ │ │ │ + ldrheq r5, [r2], #-78 @ 0xffffffb2 │ │ │ │ + umaaleq r3, ip, r6, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed776b4 <__bss_end__@@Base+0xfe3afbac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36449c │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldm r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r9, sp, r0, asr #20 │ │ │ │ - subseq r5, r2, lr, ror r4 │ │ │ │ - subeq r3, ip, r6, asr r1 │ │ │ │ + subseq r9, sp, r0, asr sl │ │ │ │ + subseq r5, r2, lr, lsl #9 │ │ │ │ + subeq r3, ip, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed776e4 <__bss_end__@@Base+0xfe3afbdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3644cc │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ ldm r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r9, sp, r0, lsl sl │ │ │ │ - subseq r5, r2, lr, asr #8 │ │ │ │ - subeq r3, ip, r6, lsr #2 │ │ │ │ + subseq r9, sp, r0, lsr #20 │ │ │ │ + subseq r5, r2, lr, asr r4 │ │ │ │ + subeq r3, ip, r6, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77714 <__bss_end__@@Base+0xfe3afc0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3644fc │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ stm r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r9, sp, r0, ror #19 │ │ │ │ - subseq r5, r2, lr, lsl r4 │ │ │ │ - strdeq r3, [ip], #-6 │ │ │ │ + ldrsheq r9, [sp], #-144 @ 0xffffff70 │ │ │ │ + subseq r5, r2, lr, lsr #8 │ │ │ │ + subeq r3, ip, r6, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77744 <__bss_end__@@Base+0xfe3afc3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32452c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq sl, sp, lr, lsr r0 │ │ │ │ - subseq pc, r1, r0, lsr #17 │ │ │ │ - ldrheq pc, [r1], #-138 @ 0xffffff76 @ │ │ │ │ + subseq sl, sp, lr, asr #32 │ │ │ │ + ldrheq pc, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + subseq pc, r1, sl, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77770 <__bss_end__@@Base+0xfe3afc68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364558 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldmda r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x005da292 │ │ │ │ - umaaleq lr, r9, r0, sp │ │ │ │ - subeq lr, r9, r6, lsr #27 │ │ │ │ + subseq sl, sp, r2, lsr #5 │ │ │ │ + subeq lr, r9, r0, lsr #27 │ │ │ │ + strheq lr, [r9], #-214 @ 0xffffff2a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed777a0 <__bss_end__@@Base+0xfe3afc98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364588 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmda sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r8, ror r4 │ │ │ │ - ldrsheq r6, [r2], #-78 @ 0xffffffb2 │ │ │ │ - subseq r6, r2, sl, ror r5 │ │ │ │ + subseq sl, sp, r8, lsl #9 │ │ │ │ + subseq r6, r2, lr, lsl #10 │ │ │ │ + subseq r6, r2, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed777d0 <__bss_end__@@Base+0xfe3afcc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3645b8 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmda r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r8, asr #8 │ │ │ │ - subseq r6, r2, lr, asr #9 │ │ │ │ - subseq r6, r2, sl, asr #10 │ │ │ │ + subseq sl, sp, r8, asr r4 │ │ │ │ + ldrsbeq r6, [r2], #-78 @ 0xffffffb2 │ │ │ │ + subseq r6, r2, sl, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77800 <__bss_end__@@Base+0xfe3afcf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3645e8 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmda sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r4, ror #14 │ │ │ │ - ldrsheq r6, [r2], #-150 @ 0xffffff6a │ │ │ │ - subeq r3, ip, sl │ │ │ │ + subseq sl, sp, r4, ror r7 │ │ │ │ + subseq r6, r2, r6, lsl #20 │ │ │ │ + subeq r3, ip, sl, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77830 <__bss_end__@@Base+0xfe3afd28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364618 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x00f2f7fb │ │ │ │ - subseq sl, sp, r4, lsr r7 │ │ │ │ - subseq r6, r2, r6, asr #19 │ │ │ │ - ldrsheq r6, [r2], #-158 @ 0xffffff62 │ │ │ │ + subseq sl, sp, r4, asr #14 │ │ │ │ + ldrsbeq r6, [r2], #-150 @ 0xffffff6a │ │ │ │ + subseq r6, r2, lr, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77860 <__bss_end__@@Base+0xfe3afd58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324648 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00dcf7fb │ │ │ │ - subseq fp, sp, r6, lsr r2 │ │ │ │ - subeq lr, r9, r0, lsr #25 │ │ │ │ - subeq r5, sp, r6, asr r1 │ │ │ │ + subseq fp, sp, r6, asr #4 │ │ │ │ + strheq lr, [r9], #-192 @ 0xffffff40 │ │ │ │ + subeq r5, sp, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7788c <__bss_end__@@Base+0xfe3afd84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364674 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ svc 0x00c4f7fb │ │ │ │ - subseq fp, sp, lr, ror r2 │ │ │ │ - subeq lr, r9, r4, ror ip │ │ │ │ - subeq lr, r9, sl, lsl #25 │ │ │ │ + subseq fp, sp, lr, lsl #5 │ │ │ │ + subeq lr, r9, r4, lsl #25 │ │ │ │ + umaaleq lr, r9, sl, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed778bc <__bss_end__@@Base+0xfe3afdb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3246a4 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00aef7fb │ │ │ │ - subseq fp, sp, r6, asr #19 │ │ │ │ - subseq ip, r2, r0, ror #25 │ │ │ │ - ldrsheq ip, [r2], #-194 @ 0xffffff3e │ │ │ │ + ldrsbeq fp, [sp], #-150 @ 0xffffff6a │ │ │ │ + ldrsheq ip, [r2], #-192 @ 0xffffff40 │ │ │ │ + subseq ip, r2, r2, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed778e8 <__bss_end__@@Base+0xfe3afde0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3646d0 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ svc 0x0096f7fb │ │ │ │ - subseq fp, sp, r8, asr #20 │ │ │ │ - subseq ip, r2, r6, ror #31 │ │ │ │ - ldrsheq ip, [r2], #-242 @ 0xffffff0e │ │ │ │ + subseq fp, sp, r8, asr sl │ │ │ │ + ldrsheq ip, [r2], #-246 @ 0xffffff0a │ │ │ │ + subseq sp, r2, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77918 <__bss_end__@@Base+0xfe3afe10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364700 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ svc 0x007ef7fb │ │ │ │ - subseq fp, sp, r4, asr ip │ │ │ │ - subseq sp, r2, r6, lsr ip │ │ │ │ - subseq sp, r2, r2, ror #27 │ │ │ │ + subseq fp, sp, r4, ror #24 │ │ │ │ + subseq sp, r2, r6, asr #24 │ │ │ │ + ldrsheq sp, [r2], #-210 @ 0xffffff2e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77948 <__bss_end__@@Base+0xfe3afe40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364730 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef68 │ │ │ │ - subseq ip, sp, lr, asr #2 │ │ │ │ - subseq pc, r2, r4, asr sp @ │ │ │ │ - subeq r2, ip, r4, asr #29 │ │ │ │ + subseq ip, sp, lr, asr r1 │ │ │ │ + subseq pc, r2, r4, ror #26 │ │ │ │ + ldrdeq r2, [ip], #-228 @ 0xffffff1c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77978 <__bss_end__@@Base+0xfe3afe70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364760 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef50 │ │ │ │ - subseq ip, sp, lr, lsl r1 │ │ │ │ - subeq lr, r9, r8, lsl #23 │ │ │ │ - subeq lr, r9, r0, lsr #23 │ │ │ │ + subseq ip, sp, lr, lsr #2 │ │ │ │ + umaaleq lr, r9, r8, fp │ │ │ │ + strheq lr, [r9], #-176 @ 0xffffff50 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed779a8 <__bss_end__@@Base+0xfe3afea0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364790 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef38 │ │ │ │ - subseq ip, sp, sl, asr r5 │ │ │ │ - subeq lr, r9, r8, asr fp │ │ │ │ - subeq lr, r9, r0, ror fp │ │ │ │ + subseq ip, sp, sl, ror #10 │ │ │ │ + subeq lr, r9, r8, ror #22 │ │ │ │ + subeq lr, r9, r0, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed779d8 <__bss_end__@@Base+0xfe3afed0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3647c0 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef20 │ │ │ │ - subseq ip, sp, r2, lsl #26 │ │ │ │ - subseq r2, r3, r4, lsl #25 │ │ │ │ - ldrsheq r2, [r3], #-200 @ 0xffffff38 │ │ │ │ + subseq ip, sp, r2, lsl sp │ │ │ │ + @ instruction: 0x00532c94 │ │ │ │ + subseq r2, r3, r8, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a08 <__bss_end__@@Base+0xfe3aff00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3647f0 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0006f7fb │ │ │ │ - ldrsbeq ip, [sp], #-192 @ 0xffffff40 │ │ │ │ - subseq r2, r3, r2, asr ip │ │ │ │ - ldrsbeq r2, [r3], #-198 @ 0xffffff3a │ │ │ │ + subseq ip, sp, r0, ror #25 │ │ │ │ + subseq r2, r3, r2, ror #24 │ │ │ │ + subseq r2, r3, r6, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a38 <__bss_end__@@Base+0xfe3aff30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364820 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcr 7, 7, pc, cr14, cr11, {7} @ │ │ │ │ - subseq ip, sp, r0, lsr #25 │ │ │ │ - subseq r2, r3, r2, lsr #24 │ │ │ │ - ldrheq r2, [r3], #-198 @ 0xffffff3a │ │ │ │ + ldrheq ip, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq r2, r3, r2, lsr ip │ │ │ │ + subseq r2, r3, r6, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a68 <__bss_end__@@Base+0xfe3aff60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364850 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eed8 │ │ │ │ - subseq ip, sp, r2, ror ip │ │ │ │ - ldrsheq r2, [r3], #-180 @ 0xffffff4c │ │ │ │ - subseq r2, r3, r0, asr #25 │ │ │ │ + subseq ip, sp, r2, lsl #25 │ │ │ │ + subseq r2, r3, r4, lsl #24 │ │ │ │ + ldrsbeq r2, [r3], #-192 @ 0xffffff40 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a98 <__bss_end__@@Base+0xfe3aff90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364880 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec0 │ │ │ │ - subseq ip, sp, r2, asr #24 │ │ │ │ - subseq r2, r3, r4, asr #23 │ │ │ │ - subseq r2, r3, r8, lsr ip │ │ │ │ + subseq ip, sp, r2, asr ip │ │ │ │ + ldrsbeq r2, [r3], #-180 @ 0xffffff4c │ │ │ │ + subseq r2, r3, r8, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ac8 <__bss_end__@@Base+0xfe3affc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3648b0 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eea8 │ │ │ │ - subseq ip, sp, r2, lsl ip │ │ │ │ - @ instruction: 0x00532b94 │ │ │ │ - subseq r2, r3, r0, lsr #25 │ │ │ │ + subseq ip, sp, r2, lsr #24 │ │ │ │ + subseq r2, r3, r4, lsr #23 │ │ │ │ + ldrheq r2, [r3], #-192 @ 0xffffff40 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77af8 <__bss_end__@@Base+0xfe3afff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3648e0 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 4, pc, cr14, cr11, {7} @ │ │ │ │ - subseq ip, sp, r8, asr #28 │ │ │ │ - subseq r3, r3, sl, ror sl │ │ │ │ - subseq r3, r3, lr, lsr #21 │ │ │ │ + subseq ip, sp, r8, asr lr │ │ │ │ + subseq r3, r3, sl, lsl #21 │ │ │ │ + ldrheq r3, [r3], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b28 <__bss_end__@@Base+0xfe3b0020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324910 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - subseq sp, sp, r2, lsr #13 │ │ │ │ - subseq r6, r3, r4, ror #29 │ │ │ │ - umaaleq r3, ip, sl, r2 │ │ │ │ + ldrheq sp, [sp], #-98 @ 0xffffff9e │ │ │ │ + ldrsheq r6, [r3], #-228 @ 0xffffff1c │ │ │ │ + subeq r3, ip, sl, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b54 <__bss_end__@@Base+0xfe3b004c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b68 <__bss_end__@@Base+0xfe3b0060> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364950 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee58 │ │ │ │ - subseq sp, sp, sl, asr pc │ │ │ │ - umaaleq lr, r9, r8, r9 │ │ │ │ - strheq lr, [r9], #-144 @ 0xffffff70 │ │ │ │ + subseq sp, sp, sl, ror #30 │ │ │ │ + subeq lr, r9, r8, lsr #19 │ │ │ │ + subeq lr, r9, r0, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b98 <__bss_end__@@Base+0xfe3b0090> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364980 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee40 │ │ │ │ - subseq lr, sp, lr, ror #2 │ │ │ │ - subeq lr, r9, r8, ror #18 │ │ │ │ - subeq lr, r9, r0, lsl #19 │ │ │ │ + subseq lr, sp, lr, ror r1 │ │ │ │ + subeq lr, r9, r8, ror r9 │ │ │ │ + umaaleq lr, r9, r0, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77bc8 <__bss_end__@@Base+0xfe3b00c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3249b0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr8, cr11, {7} @ │ │ │ │ - subseq lr, sp, r6, lsr #6 │ │ │ │ - subeq lr, r9, r8, lsr r9 │ │ │ │ - subeq lr, r9, r2, asr r9 │ │ │ │ + subseq lr, sp, r6, lsr r3 │ │ │ │ + subeq lr, r9, r8, asr #18 │ │ │ │ + subeq lr, r9, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77bf4 <__bss_end__@@Base+0xfe3b00ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3249dc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr2, cr11, {7} │ │ │ │ - subseq pc, sp, sl, lsl #12 │ │ │ │ - subeq lr, r9, ip, lsl #18 │ │ │ │ - subeq lr, r9, r6, lsr #18 │ │ │ │ + subseq pc, sp, sl, lsl r6 @ │ │ │ │ + subeq lr, r9, ip, lsl r9 │ │ │ │ + subeq lr, r9, r6, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c20 <__bss_end__@@Base+0xfe3b0118> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a08 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - subseq pc, sp, r2, lsl #15 │ │ │ │ - subeq lr, r9, r0, ror #17 │ │ │ │ - strdeq lr, [r9], #-138 @ 0xffffff76 │ │ │ │ + @ instruction: 0x005df792 │ │ │ │ + strdeq lr, [r9], #-128 @ 0xffffff80 │ │ │ │ + subeq lr, r9, sl, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c4c <__bss_end__@@Base+0xfe3b0144> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a34 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1004]! @ 0x3ec │ │ │ │ - subseq pc, sp, r2, lsr #24 │ │ │ │ - strheq lr, [r9], #-132 @ 0xffffff7c │ │ │ │ - subeq lr, r9, lr, asr #17 │ │ │ │ + subseq pc, sp, r2, lsr ip @ │ │ │ │ + subeq lr, r9, r4, asr #17 │ │ │ │ + ldrdeq lr, [r9], #-142 @ 0xffffff72 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c78 <__bss_end__@@Base+0xfe3b0170> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a60 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0, #1004] @ 0x3ec │ │ │ │ - subseq r0, lr, sl, lsl r0 │ │ │ │ - subeq lr, r9, r8, lsl #17 │ │ │ │ - subeq lr, r9, r2, lsr #17 │ │ │ │ + subseq r0, lr, sl, lsr #32 │ │ │ │ + umaaleq lr, r9, r8, r8 │ │ │ │ + strheq lr, [r9], #-130 @ 0xffffff7e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ca4 <__bss_end__@@Base+0xfe3b019c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a8c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl, #1004]! @ 0x3ec │ │ │ │ - @ instruction: 0x005e019e │ │ │ │ - subeq lr, r9, ip, asr r8 │ │ │ │ - subeq lr, r9, r6, ror r8 │ │ │ │ + subseq r0, lr, lr, lsr #3 │ │ │ │ + subeq lr, r9, ip, ror #16 │ │ │ │ + subeq lr, r9, r6, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77cd0 <__bss_end__@@Base+0xfe3b01c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324ab8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - subseq r0, lr, r6, lsl r7 │ │ │ │ - subeq lr, r9, r0, lsr r8 │ │ │ │ - subeq lr, r9, sl, asr #16 │ │ │ │ + subseq r0, lr, r6, lsr #14 │ │ │ │ + subeq lr, r9, r0, asr #16 │ │ │ │ + subeq lr, r9, sl, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77cfc <__bss_end__@@Base+0xfe3b01f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324ae4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ - subseq r0, lr, r6, lsr fp │ │ │ │ - subeq lr, r9, r4, lsl #16 │ │ │ │ - subeq lr, r9, lr, lsl r8 │ │ │ │ + subseq r0, lr, r6, asr #22 │ │ │ │ + subeq lr, r9, r4, lsl r8 │ │ │ │ + subeq lr, r9, lr, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d28 <__bss_end__@@Base+0xfe3b0220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b10 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq r0, lr, sl, ror #23 │ │ │ │ - ldrdeq lr, [r9], #-120 @ 0xffffff88 │ │ │ │ - strdeq lr, [r9], #-114 @ 0xffffff8e │ │ │ │ + ldrsheq r0, [lr], #-186 @ 0xffffff46 │ │ │ │ + subeq lr, r9, r8, ror #15 │ │ │ │ + subeq lr, r9, r2, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d54 <__bss_end__@@Base+0xfe3b024c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b3c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq r0, lr, r2, lsl #28 │ │ │ │ - subeq lr, r9, ip, lsr #15 │ │ │ │ - subeq lr, r9, r6, asr #15 │ │ │ │ + subseq r0, lr, r2, lsl lr │ │ │ │ + strheq lr, [r9], #-124 @ 0xffffff84 │ │ │ │ + ldrdeq lr, [r9], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d80 <__bss_end__@@Base+0xfe3b0278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b68 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - ldrsheq r1, [lr], #-86 @ 0xffffffaa │ │ │ │ - subeq lr, r9, r0, lsl #15 │ │ │ │ - umaaleq lr, r9, sl, r7 │ │ │ │ + subseq r1, lr, r6, lsl #12 │ │ │ │ + umaaleq lr, r9, r0, r7 │ │ │ │ + subeq lr, r9, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77dac <__bss_end__@@Base+0xfe3b02a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b94 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq r1, lr, r6, asr sl │ │ │ │ - subeq lr, r9, r4, asr r7 │ │ │ │ - subeq lr, r9, lr, ror #14 │ │ │ │ + subseq r1, lr, r6, ror #20 │ │ │ │ + subeq lr, r9, r4, ror #14 │ │ │ │ + subeq lr, r9, lr, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77dd8 <__bss_end__@@Base+0xfe3b02d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324bc0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - @ instruction: 0x005e1f9a │ │ │ │ - subeq lr, r9, r8, lsr #14 │ │ │ │ - subeq lr, r9, r2, asr #14 │ │ │ │ + subseq r1, lr, sl, lsr #31 │ │ │ │ + subeq lr, r9, r8, lsr r7 │ │ │ │ + subeq lr, r9, r2, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e04 <__bss_end__@@Base+0xfe3b02fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324bec │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl, #-1004] @ 0xfffffc14 │ │ │ │ - subseq r2, lr, r2, lsr r6 │ │ │ │ - strdeq lr, [r9], #-108 @ 0xffffff94 │ │ │ │ - subeq lr, r9, r6, lsl r7 │ │ │ │ + subseq r2, lr, r2, asr #12 │ │ │ │ + subeq lr, r9, ip, lsl #14 │ │ │ │ + subeq lr, r9, r6, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e30 <__bss_end__@@Base+0xfe3b0328> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364c18 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldcl 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - subseq r2, lr, r8, lsr #12 │ │ │ │ - subseq pc, r5, r2, asr #11 │ │ │ │ - subseq pc, r5, r6, ror #13 │ │ │ │ + subseq r2, lr, r8, lsr r6 │ │ │ │ + ldrsbeq pc, [r5], #-82 @ 0xffffffae @ │ │ │ │ + ldrsheq pc, [r5], #-102 @ 0xffffff9a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e60 <__bss_end__@@Base+0xfe3b0358> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364c48 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecdc │ │ │ │ - ldrsheq r2, [lr], #-106 @ 0xffffff96 │ │ │ │ - subseq pc, r5, r0, asr r7 @ │ │ │ │ - subseq pc, r5, r8, ror #14 │ │ │ │ + subseq r2, lr, sl, lsl #14 │ │ │ │ + subseq pc, r5, r0, ror #14 │ │ │ │ + subseq pc, r5, r8, ror r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e90 <__bss_end__@@Base+0xfe3b0388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324c78 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - @ instruction: 0x005e2796 │ │ │ │ - subeq lr, r9, r0, ror r6 │ │ │ │ - subeq lr, r9, sl, lsl #13 │ │ │ │ + subseq r2, lr, r6, lsr #15 │ │ │ │ + subeq lr, r9, r0, lsl #13 │ │ │ │ + umaaleq lr, r9, sl, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ebc <__bss_end__@@Base+0xfe3b03b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324ca4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], #1004 @ 0x3ec │ │ │ │ - ldrheq r2, [lr], #-158 @ 0xffffff62 │ │ │ │ - subeq lr, r9, r4, asr #12 │ │ │ │ - strdeq r4, [sp], #-170 @ 0xffffff56 │ │ │ │ + subseq r2, lr, lr, asr #19 │ │ │ │ + subeq lr, r9, r4, asr r6 │ │ │ │ + subeq r4, sp, sl, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ee8 <__bss_end__@@Base+0xfe3b03e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364cd0 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - @ instruction: 0x005e2990 │ │ │ │ - subseq pc, r5, r2, lsl #29 │ │ │ │ - ldrsbeq pc, [r5], #-230 @ 0xffffff1a @ │ │ │ │ + subseq r2, lr, r0, lsr #19 │ │ │ │ + @ instruction: 0x0055fe92 │ │ │ │ + subseq pc, r5, r6, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f18 <__bss_end__@@Base+0xfe3b0410> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d00 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec80 │ │ │ │ - subseq r2, lr, r2, ror #18 │ │ │ │ - subeq lr, r9, r8, ror #11 │ │ │ │ - subeq lr, r9, r0, lsl #12 │ │ │ │ + subseq r2, lr, r2, ror r9 │ │ │ │ + strdeq lr, [r9], #-88 @ 0xffffffa8 │ │ │ │ + subeq lr, r9, r0, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f48 <__bss_end__@@Base+0xfe3b0440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d30 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec68 │ │ │ │ - subseq r2, lr, lr, asr ip │ │ │ │ - strheq lr, [r9], #-88 @ 0xffffffa8 │ │ │ │ - subeq r4, sp, ip, ror #20 │ │ │ │ + subseq r2, lr, lr, ror #24 │ │ │ │ + subeq lr, r9, r8, asr #11 │ │ │ │ + subeq r4, sp, ip, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f78 <__bss_end__@@Base+0xfe3b0470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d60 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec50 │ │ │ │ - subseq r2, lr, lr, lsr #24 │ │ │ │ - subseq r0, r6, r0, lsr #1 │ │ │ │ - subseq ip, r3, r4, lsr r3 │ │ │ │ + subseq r2, lr, lr, lsr ip │ │ │ │ + ldrheq r0, [r6], #-0 │ │ │ │ + subseq ip, r3, r4, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77fa8 <__bss_end__@@Base+0xfe3b04a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d90 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec38 │ │ │ │ - subseq r2, lr, r6, asr #28 │ │ │ │ - subeq lr, r9, r8, asr r5 │ │ │ │ - subeq r4, sp, ip, lsl #20 │ │ │ │ + subseq r2, lr, r6, asr lr │ │ │ │ + subeq lr, r9, r8, ror #10 │ │ │ │ + subeq r4, sp, ip, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77fd8 <__bss_end__@@Base+0xfe3b04d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364dc0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec20 │ │ │ │ - subseq r2, lr, r6, lsl lr │ │ │ │ - subeq lr, r9, r8, lsr #10 │ │ │ │ - subeq lr, r9, r0, asr #10 │ │ │ │ + subseq r2, lr, r6, lsr #28 │ │ │ │ + subeq lr, r9, r8, lsr r5 │ │ │ │ + subeq lr, r9, r0, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78008 <__bss_end__@@Base+0xfe3b0500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324df0 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - subseq r2, lr, r2, lsr #30 │ │ │ │ - subseq r0, r6, r8, lsl r6 │ │ │ │ - subseq r0, r6, sl, lsr #12 │ │ │ │ + subseq r2, lr, r2, lsr pc │ │ │ │ + subseq r0, r6, r8, lsr #12 │ │ │ │ + subseq r0, r6, sl, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78034 <__bss_end__@@Base+0xfe3b052c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e1c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffedee38 <__bss_end__@@Base+0xff517330> │ │ │ │ - subseq r2, lr, r2, asr #30 │ │ │ │ - subeq lr, r9, ip, asr #9 │ │ │ │ - subeq lr, r9, r6, ror #9 │ │ │ │ + subseq r2, lr, r2, asr pc │ │ │ │ + ldrdeq lr, [r9], #-76 @ 0xffffffb4 │ │ │ │ + strdeq lr, [r9], #-70 @ 0xffffffba │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78060 <__bss_end__@@Base+0xfe3b0558> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e48 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff95ee64 <__bss_end__@@Base+0xfef9735c> │ │ │ │ - subseq r2, lr, lr, asr pc │ │ │ │ - subeq lr, r9, r0, lsr #9 │ │ │ │ - strheq lr, [r9], #-74 @ 0xffffffb6 │ │ │ │ + subseq r2, lr, lr, ror #30 │ │ │ │ + strheq lr, [r9], #-64 @ 0xffffffc0 │ │ │ │ + subeq lr, r9, sl, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7808c <__bss_end__@@Base+0xfe3b0584> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e74 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff3dee90 <__bss_end__@@Base+0xfea17388> │ │ │ │ - subseq r2, lr, r2, lsr #31 │ │ │ │ - subeq lr, r9, r4, ror r4 │ │ │ │ - subeq r4, sp, sl, lsr #18 │ │ │ │ + ldrheq r2, [lr], #-242 @ 0xffffff0e │ │ │ │ + subeq lr, r9, r4, lsl #9 │ │ │ │ + subeq r4, sp, sl, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed780b8 <__bss_end__@@Base+0xfe3b05b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364ea0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb0 │ │ │ │ - @ instruction: 0x005e2f9a │ │ │ │ - subeq lr, r9, r8, asr #8 │ │ │ │ - strdeq r4, [sp], #-140 @ 0xffffff74 │ │ │ │ + subseq r2, lr, sl, lsr #31 │ │ │ │ + subeq lr, r9, r8, asr r4 │ │ │ │ + subeq r4, sp, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed780e8 <__bss_end__@@Base+0xfe3b05e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364ed0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb98 │ │ │ │ - subseq r2, lr, sl, ror #30 │ │ │ │ - subeq lr, r9, r8, lsl r4 │ │ │ │ - subeq lr, r9, r0, lsr r4 │ │ │ │ + subseq r2, lr, sl, ror pc │ │ │ │ + subeq lr, r9, r8, lsr #8 │ │ │ │ + subeq lr, r9, r0, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78118 <__bss_end__@@Base+0xfe3b0610> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364f00 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb80 │ │ │ │ - subseq r3, lr, r6, asr #32 │ │ │ │ - subeq lr, r9, r8, ror #7 │ │ │ │ - subeq lr, r9, r0, lsl #8 │ │ │ │ + subseq r3, lr, r6, asr r0 │ │ │ │ + strdeq lr, [r9], #-56 @ 0xffffffc8 │ │ │ │ + subeq lr, r9, r0, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78148 <__bss_end__@@Base+0xfe3b0640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324f30 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1c5ef4c <__bss_end__@@Base+0x1297444> │ │ │ │ - ldrheq r3, [lr], #-10 │ │ │ │ - strheq lr, [r9], #-56 @ 0xffffffc8 │ │ │ │ - subeq r4, sp, lr, ror #16 │ │ │ │ + subseq r3, lr, sl, asr #1 │ │ │ │ + subeq lr, r9, r8, asr #7 │ │ │ │ + subeq r4, sp, lr, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78174 <__bss_end__@@Base+0xfe3b066c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364f5c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - subseq r3, lr, lr, lsl #1 │ │ │ │ - subeq lr, r9, ip, lsl #7 │ │ │ │ - subeq lr, r9, r4, lsr #7 │ │ │ │ + @ instruction: 0x005e309e │ │ │ │ + umaaleq lr, r9, ip, r3 │ │ │ │ + strheq lr, [r9], #-52 @ 0xffffffcc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed781a4 <__bss_end__@@Base+0xfe3b069c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364f8c │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl 105efac <__bss_end__@@Base+0x6974a4> │ │ │ │ - subseq r3, lr, ip, asr r1 │ │ │ │ - subseq r0, r6, lr, lsl #26 │ │ │ │ - subseq r0, r6, r6, lsr #26 │ │ │ │ + subseq r3, lr, ip, ror #2 │ │ │ │ + subseq r0, r6, lr, lsl sp │ │ │ │ + subseq r0, r6, r6, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed781d4 <__bss_end__@@Base+0xfe3b06cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364fbc │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl a5efdc <__bss_end__@@Base+0x974d4> │ │ │ │ - subseq r3, lr, ip, lsr #2 │ │ │ │ - ldrsbeq r0, [r6], #-206 @ 0xffffff32 │ │ │ │ - subseq r0, r6, sl, lsr #26 │ │ │ │ + subseq r3, lr, ip, lsr r1 │ │ │ │ + subseq r0, r6, lr, ror #25 │ │ │ │ + subseq r0, r6, sl, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78204 <__bss_end__@@Base+0xfe3b06fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324fec │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 4df008 │ │ │ │ - subseq r3, lr, r6, ror #6 │ │ │ │ - subseq r1, r6, r8, ror #9 │ │ │ │ - subseq r1, r6, r2, lsl #10 │ │ │ │ + bl 4df008 │ │ │ │ + subseq r3, lr, r6, ror r3 │ │ │ │ + ldrsheq r1, [r6], #-72 @ 0xffffffb8 │ │ │ │ + subseq r1, r6, r2, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78230 <__bss_end__@@Base+0xfe3b0728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365018 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaf4 │ │ │ │ - subseq r3, lr, sl, lsr r3 │ │ │ │ - ldrheq r1, [r6], #-76 @ 0xffffffb4 │ │ │ │ - ldrsbeq r1, [r6], #-68 @ 0xffffffbc │ │ │ │ + subseq r3, lr, sl, asr #6 │ │ │ │ + subseq r1, r6, ip, asr #9 │ │ │ │ + subseq r1, r6, r4, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78260 <__bss_end__@@Base+0xfe3b0758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365048 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eadc │ │ │ │ - subseq r3, lr, sl, lsl #6 │ │ │ │ - subseq r1, r6, ip, lsl #9 │ │ │ │ - ldrheq r1, [r6], #-72 @ 0xffffffb8 │ │ │ │ + subseq r3, lr, sl, lsl r3 │ │ │ │ + @ instruction: 0x0056149c │ │ │ │ + subseq r1, r6, r8, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78290 <__bss_end__@@Base+0xfe3b0788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365078 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eac4 │ │ │ │ - ldrsbeq r3, [lr], #-42 @ 0xffffffd6 │ │ │ │ - subseq r1, r6, ip, asr r4 │ │ │ │ - subseq r1, r6, r8, lsl #9 │ │ │ │ + subseq r3, lr, sl, ror #5 │ │ │ │ + subseq r1, r6, ip, ror #8 │ │ │ │ + @ instruction: 0x00561498 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed782c0 <__bss_end__@@Base+0xfe3b07b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3650a8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - subseq r3, lr, r2, lsl #15 │ │ │ │ - subeq lr, r9, r0, asr #4 │ │ │ │ - subeq lr, r9, r8, asr r2 │ │ │ │ + @ instruction: 0x005e3792 │ │ │ │ + subeq lr, r9, r0, asr r2 │ │ │ │ + subeq lr, r9, r8, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed782f0 <__bss_end__@@Base+0xfe3b07e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3650d8 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea94 │ │ │ │ - subseq r3, lr, r6, ror #15 │ │ │ │ - subeq lr, r9, r0, lsl r2 │ │ │ │ - subeq r4, sp, r4, asr #13 │ │ │ │ + ldrsheq r3, [lr], #-118 @ 0xffffff8a │ │ │ │ + subeq lr, r9, r0, lsr #4 │ │ │ │ + ldrdeq r4, [sp], #-100 @ 0xffffff9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78320 <__bss_end__@@Base+0xfe3b0818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325108 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 215f124 <__bss_end__@@Base+0x179761c> │ │ │ │ - subseq r3, lr, r6, ror #18 │ │ │ │ - subeq lr, r9, r0, ror #3 │ │ │ │ - umaaleq r4, sp, r6, r6 │ │ │ │ + subseq r3, lr, r6, ror r9 │ │ │ │ + strdeq lr, [r9], #-16 │ │ │ │ + subeq r4, sp, r6, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7834c <__bss_end__@@Base+0xfe3b0844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365134 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea66 │ │ │ │ - subseq r3, lr, sl, lsr r9 │ │ │ │ - strheq lr, [r9], #-20 @ 0xffffffec │ │ │ │ - subeq lr, r9, ip, asr #3 │ │ │ │ + subseq r3, lr, sl, asr #18 │ │ │ │ + subeq lr, r9, r4, asr #3 │ │ │ │ + ldrdeq lr, [r9], #-28 @ 0xffffffe4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7837c <__bss_end__@@Base+0xfe3b0874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365164 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - subseq r3, lr, r6, ror #27 │ │ │ │ - subeq r5, sl, r8, asr r4 │ │ │ │ - subeq r5, sl, ip, ror #8 │ │ │ │ + ldrsheq r3, [lr], #-214 @ 0xffffff2a │ │ │ │ + subeq r5, sl, r8, ror #8 │ │ │ │ + subeq r5, sl, ip, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed783ac <__bss_end__@@Base+0xfe3b08a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325194 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fdf1b0 <__bss_end__@@Base+0x6176a8> │ │ │ │ - ldrheq r3, [lr], #-226 @ 0xffffff1e │ │ │ │ - subeq pc, sl, r4, lsl #15 │ │ │ │ - umaaleq pc, sl, sl, r7 @ │ │ │ │ + subseq r3, lr, r2, asr #29 │ │ │ │ + umaaleq pc, sl, r4, r7 @ │ │ │ │ + subeq pc, sl, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed783d8 <__bss_end__@@Base+0xfe3b08d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3651c0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea20 │ │ │ │ - subseq r3, lr, r6, lsl #29 │ │ │ │ - subeq pc, sl, r8, asr r7 @ │ │ │ │ - subeq pc, sl, r8, lsr #15 │ │ │ │ + @ instruction: 0x005e3e96 │ │ │ │ + subeq pc, sl, r8, ror #14 │ │ │ │ + strheq pc, [sl], #-120 @ 0xffffff88 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78408 <__bss_end__@@Base+0xfe3b0900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3651f0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea08 │ │ │ │ - subseq r3, lr, r6, asr lr │ │ │ │ - subeq pc, sl, r8, lsr #14 │ │ │ │ - subeq pc, sl, r8, ror r7 @ │ │ │ │ + subseq r3, lr, r6, ror #28 │ │ │ │ + subeq pc, sl, r8, lsr r7 @ │ │ │ │ + subeq pc, sl, r8, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78438 <__bss_end__@@Base+0xfe3b0930> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325220 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r3, lr, r6, lsl #29 │ │ │ │ - strdeq pc, [sl], #-104 @ 0xffffff98 │ │ │ │ - subeq pc, sl, sl, asr #14 │ │ │ │ + @ instruction: 0x005e3e96 │ │ │ │ + subeq pc, sl, r8, lsl #14 │ │ │ │ + subeq pc, sl, sl, asr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78464 <__bss_end__@@Base+0xfe3b095c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36524c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9da │ │ │ │ - subseq r3, lr, sl, asr lr │ │ │ │ - subeq pc, sl, ip, asr #13 │ │ │ │ - subeq pc, sl, ip, lsl r7 @ │ │ │ │ + subseq r3, lr, sl, ror #28 │ │ │ │ + ldrdeq pc, [sl], #-108 @ 0xffffff94 │ │ │ │ + subeq pc, sl, ip, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78494 <__bss_end__@@Base+0xfe3b098c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36527c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9c2 │ │ │ │ - subseq r3, lr, sl, lsr #28 │ │ │ │ - umaaleq pc, sl, ip, r6 @ │ │ │ │ - subeq pc, sl, ip, ror #13 │ │ │ │ + subseq r3, lr, sl, lsr lr │ │ │ │ + subeq pc, sl, ip, lsr #13 │ │ │ │ + strdeq pc, [sl], #-108 @ 0xffffff94 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed784c4 <__bss_end__@@Base+0xfe3b09bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3652ac │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9aa │ │ │ │ - subseq r4, lr, r4, lsr r1 │ │ │ │ - @ instruction: 0x0056359a │ │ │ │ - subseq r3, r6, r8, ror #11 │ │ │ │ + subseq r4, lr, r4, asr #2 │ │ │ │ + subseq r3, r6, sl, lsr #11 │ │ │ │ + ldrsheq r3, [r6], #-88 @ 0xffffffa8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed784f4 <__bss_end__@@Base+0xfe3b09ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3652dc │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldmib r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, r0, lsr #7 │ │ │ │ - subseq r3, r6, r6, ror sp │ │ │ │ - subeq sp, pc, lr, asr r6 @ │ │ │ │ + ldrheq r4, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subseq r3, r6, r6, lsl #27 │ │ │ │ + subeq sp, pc, lr, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78524 <__bss_end__@@Base+0xfe3b0a1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36530c │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r0, ror r3 │ │ │ │ - subseq r3, r6, r6, asr #26 │ │ │ │ - subeq sp, pc, lr, lsr #12 │ │ │ │ + subseq r4, lr, r0, lsl #7 │ │ │ │ + subseq r3, r6, r6, asr sp │ │ │ │ + subeq sp, pc, lr, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78554 <__bss_end__@@Base+0xfe3b0a4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36533c │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r0, asr #6 │ │ │ │ - subseq r3, r6, r6, lsl sp │ │ │ │ - subseq r3, r6, lr, asr sp │ │ │ │ + subseq r4, lr, r0, asr r3 │ │ │ │ + subseq r3, r6, r6, lsr #26 │ │ │ │ + subseq r3, r6, lr, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78584 <__bss_end__@@Base+0xfe3b0a7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32536c │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r2, ror r5 │ │ │ │ - subseq r4, r6, r0, ror r2 │ │ │ │ - subseq r4, r6, sl, lsl #5 │ │ │ │ + subseq r4, lr, r2, lsl #11 │ │ │ │ + subseq r4, r6, r0, lsl #5 │ │ │ │ + @ instruction: 0x0056429a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed785b0 <__bss_end__@@Base+0xfe3b0aa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365398 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e934 │ │ │ │ - subseq r4, lr, sl, asr sl │ │ │ │ - ldrsheq r5, [r6], #-108 @ 0xffffff94 │ │ │ │ - subseq r5, r6, r4, lsl r7 │ │ │ │ + subseq r4, lr, sl, ror #20 │ │ │ │ + subseq r5, r6, ip, lsl #14 │ │ │ │ + subseq r5, r6, r4, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b703 │ │ │ │ andeq r2, r0, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b6fb │ │ │ │ andeq fp, r3, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ andeq ip, r3, r9, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ @ instruction: 0x0003d1bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ @ instruction: 0x0003d1b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6db │ │ │ │ andeq r0, r4, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ strdeq r5, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ strdeq r5, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ andeq r7, r4, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ andeq r8, r4, r1, ror pc │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ andeq sl, r4, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ andeq r1, r6, r9, lsr #3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed786a0 <__bss_end__@@Base+0xfe3b0b98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 221148 │ │ │ │ bmi e0d6c4 <__bss_end__@@Base+0x445bbc> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2584,1022 +2584,1022 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedb28e2 <__bss_end__@@Base+0xfe3eadda> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3628fc │ │ │ │ blne 18e2a54 <__bss_end__@@Base+0xf1af4c> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 2e2906 │ │ │ │ - blx 5dd90e │ │ │ │ + blx 5dd90e │ │ │ │ blx feae5922 <__bss_end__@@Base+0xfe11de1a> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 6ed574 <_IO_stdin_used@@Base+0x36ed4> │ │ │ │ + blmi 6ed574 <_IO_stdin_used@@Base+0x36ec4> │ │ │ │ b 12a3670 <__bss_end__@@Base+0x8dbb68> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 679698 │ │ │ │ + bmi 679698 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf06e4478 │ │ │ │ - andcs pc, r1, r9, lsl #3 │ │ │ │ + andcs pc, r1, sp, lsl #3 │ │ │ │ stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmda lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rsbeq r9, sl, lr, ror #11 │ │ │ │ @ instruction: 0x000042b8 │ │ │ │ rsbseq r1, r8, r8, lsl #5 │ │ │ │ rsbseq r1, r8, sl, asr #4 │ │ │ │ rsbeq r9, sl, sl, ror #10 │ │ │ │ - subeq r6, sl, r4, asr #8 │ │ │ │ + subeq r6, sl, r4, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b631 │ │ │ │ andeq lr, r6, sp, asr ip │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b629 │ │ │ │ andeq r5, r7, r5, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b621 │ │ │ │ andeq r6, r7, r1, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b619 │ │ │ │ andeq r7, r7, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ + svclt 0x0000b611 │ │ │ │ andeq r9, r7, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ + svclt 0x0000b609 │ │ │ │ andeq ip, r7, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ + svclt 0x0000b601 │ │ │ │ ldrdeq sp, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ + svclt 0x0000b5f9 │ │ │ │ andeq lr, r7, r9, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ + svclt 0x0000b5f1 │ │ │ │ andeq lr, r7, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ andeq r0, r8, sp, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ andeq r2, r8, r9, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ andeq r3, r8, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ andeq r4, r8, r9, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ andeq r5, r8, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ muleq r8, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ andeq r9, r8, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ andeq sl, r8, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ andeq fp, r8, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ andeq sp, r8, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ + svclt 0x0000b599 │ │ │ │ andeq lr, r8, r5, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ + svclt 0x0000b591 │ │ │ │ andeq pc, r8, r5, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ + svclt 0x0000b589 │ │ │ │ andeq r0, r9, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ + svclt 0x0000b581 │ │ │ │ andeq r0, r9, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ + svclt 0x0000b579 │ │ │ │ andeq r0, r9, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ + svclt 0x0000b571 │ │ │ │ andeq r0, r9, r1, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b569 │ │ │ │ andeq r1, r9, r5, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b561 │ │ │ │ andeq r1, r9, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b559 │ │ │ │ @ instruction: 0x000923b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b551 │ │ │ │ andeq r2, r9, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b549 │ │ │ │ andeq r8, r9, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b541 │ │ │ │ andeq fp, r9, r5, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b539 │ │ │ │ ldrdeq fp, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b531 │ │ │ │ andeq pc, r9, r9, ror r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b529 │ │ │ │ andeq pc, r9, r5, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b521 │ │ │ │ andeq r0, sl, r1, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b519 │ │ │ │ andeq r0, sl, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b511 │ │ │ │ andeq r6, sl, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b509 │ │ │ │ andeq lr, fp, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b501 │ │ │ │ andeq lr, fp, r9, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ andeq r0, ip, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ andeq r5, ip, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ andeq r8, ip, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ @ instruction: 0x000c93bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ @ instruction: 0x000c9db1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ ldrdeq sl, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ andeq fp, ip, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ andeq lr, ip, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ andeq lr, ip, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ ldrdeq lr, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ andeq r4, sp, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ andeq r5, sp, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b499 │ │ │ │ andeq r6, sp, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b491 │ │ │ │ andeq r7, sp, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b489 │ │ │ │ andeq r8, sp, r1, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b481 │ │ │ │ andeq sl, sp, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b479 │ │ │ │ andeq fp, sp, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b471 │ │ │ │ andeq fp, sp, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ + svclt 0x0000b469 │ │ │ │ andeq ip, sp, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b45d │ │ │ │ + svclt 0x0000b461 │ │ │ │ @ instruction: 0x000dc6bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b455 │ │ │ │ + svclt 0x0000b459 │ │ │ │ andeq ip, sp, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b44d │ │ │ │ + svclt 0x0000b451 │ │ │ │ andeq sp, sp, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b445 │ │ │ │ + svclt 0x0000b449 │ │ │ │ andeq sp, sp, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b43d │ │ │ │ + svclt 0x0000b441 │ │ │ │ andeq lr, sp, r1, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b435 │ │ │ │ + svclt 0x0000b439 │ │ │ │ ldrdeq lr, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b42d │ │ │ │ + svclt 0x0000b431 │ │ │ │ @ instruction: 0x000defb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b425 │ │ │ │ + svclt 0x0000b429 │ │ │ │ andeq pc, sp, r9, lsl r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b41d │ │ │ │ + svclt 0x0000b421 │ │ │ │ andeq r0, lr, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b415 │ │ │ │ + svclt 0x0000b419 │ │ │ │ andeq r0, lr, r1, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b411 │ │ │ │ muleq lr, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b405 │ │ │ │ + svclt 0x0000b409 │ │ │ │ ldrdeq r1, [lr], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3fd │ │ │ │ + svclt 0x0000b401 │ │ │ │ andeq r2, lr, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3f5 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ andeq r2, lr, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3ed │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ andeq r3, lr, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3e5 │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ andeq r3, lr, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3dd │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ andeq r5, lr, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3d5 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ andeq r8, lr, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3cd │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ strdeq sl, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3c5 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ andeq lr, lr, r9, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3bd │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ andeq r3, pc, r9, lsr r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ ldrdeq r7, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ andeq r7, pc, r1, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ andeq sl, pc, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ andeq sl, pc, r9, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b399 │ │ │ │ andeq sl, pc, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b391 │ │ │ │ strdeq fp, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b389 │ │ │ │ andeq ip, pc, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b381 │ │ │ │ andseq lr, r0, r5, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b379 │ │ │ │ mulseq r1, r5, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b371 │ │ │ │ andseq r0, r1, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b369 │ │ │ │ mulseq r1, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b361 │ │ │ │ andseq r5, r1, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b359 │ │ │ │ andseq sl, r1, r9, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b351 │ │ │ │ andseq fp, r1, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b349 │ │ │ │ andseq r1, r2, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b341 │ │ │ │ andseq r1, r2, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b339 │ │ │ │ @ instruction: 0x001231b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b331 │ │ │ │ andseq r5, r2, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b329 │ │ │ │ andseq r8, r2, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b321 │ │ │ │ @ instruction: 0x0012d6d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b319 │ │ │ │ andseq lr, r2, r5, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b311 │ │ │ │ andseq r1, r3, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b309 │ │ │ │ @ instruction: 0x001324d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b301 │ │ │ │ andseq r6, r3, r9, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ andseq ip, r3, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ andseq pc, r3, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ andseq r3, r4, r5, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ andseq r3, r4, r9, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ @ instruction: 0x001446fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ andseq r8, r4, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ @ instruction: 0x001496d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ andseq ip, r4, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ andseq sp, r4, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ @ instruction: 0x0014d5b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ andseq lr, r4, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ andseq r1, r5, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b299 │ │ │ │ andseq r1, r5, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b291 │ │ │ │ andseq r6, r5, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b289 │ │ │ │ @ instruction: 0x0015c2f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b281 │ │ │ │ andseq r2, r6, r5, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b279 │ │ │ │ andseq r2, r6, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b271 │ │ │ │ andseq r9, r6, r9, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b269 │ │ │ │ andseq r9, r6, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b261 │ │ │ │ andseq r9, r6, sp, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b259 │ │ │ │ andseq sl, r6, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b251 │ │ │ │ andseq sl, r6, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b249 │ │ │ │ andseq fp, r6, r9, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b241 │ │ │ │ andseq fp, r6, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b239 │ │ │ │ andseq ip, r6, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b231 │ │ │ │ @ instruction: 0x0016c8d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b229 │ │ │ │ andseq ip, r6, sp, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b221 │ │ │ │ andseq sp, r6, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b219 │ │ │ │ mulseq r6, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b211 │ │ │ │ andseq pc, r6, r5, asr r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b209 │ │ │ │ andseq r0, r7, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b201 │ │ │ │ andseq r3, r7, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ andseq r4, r7, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ andseq r5, r7, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ @ instruction: 0x0017c2b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ @ instruction: 0x0017d4b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ andseq r0, r8, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ andseq r1, r8, r9, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ andseq r5, r8, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ andseq r6, r8, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ andseq r7, r8, r9, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ andseq sl, r8, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ andseq r0, r9, r5, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ andseq r1, r9, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b199 │ │ │ │ andseq r1, r9, r1, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b191 │ │ │ │ andseq r1, r9, r1, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b189 │ │ │ │ andseq r1, r9, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b181 │ │ │ │ andseq r1, r9, r9, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b179 │ │ │ │ mulseq r9, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b171 │ │ │ │ andseq r1, r9, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b169 │ │ │ │ andseq r1, r9, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b161 │ │ │ │ andseq r1, r9, r9, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b159 │ │ │ │ andseq r1, r9, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b151 │ │ │ │ andseq r1, r9, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b149 │ │ │ │ mulseq r9, r5, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b141 │ │ │ │ andseq r5, r9, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b139 │ │ │ │ andseq r6, r9, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b131 │ │ │ │ andseq r6, r9, r5, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b129 │ │ │ │ @ instruction: 0x00196dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b121 │ │ │ │ andseq r6, r9, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b119 │ │ │ │ andseq r7, r9, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b111 │ │ │ │ andseq r7, r9, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b109 │ │ │ │ andseq r7, r9, sp, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b101 │ │ │ │ andseq r7, r9, r5, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0f5 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ @ instruction: 0x001978fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0ed │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ andseq r7, r9, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0e5 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ andseq r7, r9, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0dd │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ andseq r7, r9, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0d5 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ andseq r8, r9, r9, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0cd │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ @ instruction: 0x001981d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0c5 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ andseq r8, r9, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0bd │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ @ instruction: 0x001985f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0b5 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ andseq r8, r9, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0ad │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ andseq r8, r9, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b0a5 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ andseq r8, r9, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b09d │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ andseq r9, r9, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b095 │ │ │ │ + svclt 0x0000b099 │ │ │ │ andseq sl, r9, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b091 │ │ │ │ andseq r0, sl, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b089 │ │ │ │ andseq r0, sl, r9, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b081 │ │ │ │ andseq r1, sl, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b079 │ │ │ │ andseq r2, sl, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b071 │ │ │ │ andseq r2, sl, sp, lsr #25 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b069 │ │ │ │ andseq r2, sl, sp, lsr #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b061 │ │ │ │ andseq r7, sl, r1, lsr #4 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - andlt pc, lr, #103 @ 0x67 │ │ │ │ + andslt pc, r2, #103 @ 0x67 │ │ │ │ rsbseq r1, r8, sl, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b053 │ │ │ │ andseq r5, fp, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b04b │ │ │ │ andseq r6, fp, sp, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b043 │ │ │ │ @ instruction: 0x001b87dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b03b │ │ │ │ andseq sp, ip, sp, lsr r9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b033 │ │ │ │ ldrheq r2, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b02b │ │ │ │ andseq r2, sp, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b023 │ │ │ │ andseq r3, sp, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b01b │ │ │ │ andseq r4, sp, r1, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b013 │ │ │ │ andseq r4, sp, r9, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b00b │ │ │ │ andseq r5, sp, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b003 │ │ │ │ mulseq sp, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b7fb │ │ │ │ andseq r5, sp, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b7f3 │ │ │ │ andseq r5, sp, r1, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7eb │ │ │ │ ldrheq r6, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7e3 │ │ │ │ andseq r6, sp, r9, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7db │ │ │ │ @ instruction: 0x001d6fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7d3 │ │ │ │ andseq r7, sp, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7cb │ │ │ │ andseq r7, sp, r5, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7c3 │ │ │ │ andseq r7, sp, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7bb │ │ │ │ @ instruction: 0x001d81f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7b3 │ │ │ │ andseq r8, sp, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7ab │ │ │ │ @ instruction: 0x001d9bb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7a3 │ │ │ │ mulseq sp, r5, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b79b │ │ │ │ andseq r2, lr, r9, lsr r6 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b793 │ │ │ │ andseq sl, lr, r1, lsl ip │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b78b │ │ │ │ andseq fp, lr, sp, lsl #9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - teqplt r8, r7, rrx @ p-variant is OBSOLETE │ │ │ │ + teqplt ip, r7, rrx @ p-variant is OBSOLETE │ │ │ │ rsbseq r2, r8, r2, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ + svclt 0x0000b77d │ │ │ │ andseq r8, pc, sp, asr sl @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ + svclt 0x0000b775 │ │ │ │ @ instruction: 0x001fe6d1 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - msrlt CPSR_x, r7, rrx │ │ │ │ + msrlt CPSR_sx, r7, rrx │ │ │ │ rsbseq r2, r9, r2, lsl r8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed79518 <__bss_end__@@Base+0xfe3b1a10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 84e538 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - ldc2l 3, cr15, [r4], {230} @ 0xe6 │ │ │ │ + ldc2l 3, cr15, [r8], {230} @ 0xe6 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf766f05c │ │ │ │ + @ instruction: 0xf76af05c │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6386d8 │ │ │ │ + blmi 6386d8 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 2eaf74 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - pld [r6, -ip, asr r0] │ │ │ │ + pld [sl, -ip, asr r0] │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbeq r8, sl, r6, ror r7 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsr #15 │ │ │ │ - subeq r5, pc, lr, asr #17 │ │ │ │ + ldrdeq r5, [pc], #-142 @ │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ - subeq r5, pc, r2, asr #17 │ │ │ │ + ldrdeq r5, [pc], #-130 @ │ │ │ │ andeq r4, r0, r8, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b71d │ │ │ │ + svclt 0x0000b721 │ │ │ │ ldrdeq r4, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b715 │ │ │ │ + svclt 0x0000b719 │ │ │ │ eoreq r5, r0, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b70d │ │ │ │ + svclt 0x0000b711 │ │ │ │ strhteq r6, [r0], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b705 │ │ │ │ + svclt 0x0000b709 │ │ │ │ eoreq r7, r0, r5, lsr r0 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf067207c │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b0b5 │ │ │ │ rsbseq r2, r9, r8, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6f1 │ │ │ │ + svclt 0x0000b6f5 │ │ │ │ eoreq sp, r0, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6e9 │ │ │ │ + svclt 0x0000b6ed │ │ │ │ eoreq r0, r1, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6e1 │ │ │ │ + svclt 0x0000b6e5 │ │ │ │ strhteq r1, [r1], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6d9 │ │ │ │ + svclt 0x0000b6dd │ │ │ │ strhteq sl, [r1], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6d1 │ │ │ │ + svclt 0x0000b6d5 │ │ │ │ eoreq sl, r1, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6c9 │ │ │ │ + svclt 0x0000b6cd │ │ │ │ eoreq sl, r1, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6c1 │ │ │ │ + svclt 0x0000b6c5 │ │ │ │ mlaeq r4, r1, sl, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6b9 │ │ │ │ + svclt 0x0000b6bd │ │ │ │ eoreq r5, r5, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6b1 │ │ │ │ + svclt 0x0000b6b5 │ │ │ │ eoreq r5, r6, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b6a9 │ │ │ │ + svclt 0x0000b6ad │ │ │ │ strhteq r5, [r6], -r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed7969c <__bss_end__@@Base+0xfe3b1b94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ed82 │ │ │ │ @ instruction: 0xf0670040 │ │ │ │ - bmi 81eb24 │ │ │ │ - blmi 7f36b8 │ │ │ │ + bmi 81eb34 │ │ │ │ + blmi 7f36b8 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b 19e04c0 <__bss_end__@@Base+0x10189b8> │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3608,542 +3608,542 @@ │ │ │ │ tstcs r0, r4, asr sl │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf0736064 │ │ │ │ - stmdami sl, {r0, r3, r4, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r2, r3, r4, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - umlalslt pc, r4, r4, r0 @ │ │ │ │ + umlalslt pc, r8, r4, r0 @ │ │ │ │ rsbseq r2, sl, r6, asr #8 │ │ │ │ ldrdeq r8, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r4, r0, ip, ror #30 │ │ │ │ andeq r1, r0, r4, ror #29 │ │ │ │ andeq r2, r0, r8, lsr #28 │ │ │ │ andeq r4, r0, r8, lsr #18 │ │ │ │ eoreq r7, r6, fp, ror #27 │ │ │ │ strdeq r7, [r6], -r5 @ │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s32 q10, , q4 │ │ │ │ svclt 0x0000bf39 │ │ │ │ - subseq sl, ip, r4, asr #19 │ │ │ │ + ldrsbeq sl, [ip], #-148 @ 0xffffff6c │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b64b │ │ │ │ mlaeq r7, r5, ip, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b643 │ │ │ │ mlaeq r7, r1, ip, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b63b │ │ │ │ strhteq r2, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b633 │ │ │ │ strdeq r3, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b62b │ │ │ │ mlaeq r7, r1, r6, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ - strhteq r5, [lr], -r1 │ │ │ │ + svclt 0x0000b623 │ │ │ │ + strhteq r5, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ - eoreq r6, lr, r5, lsr r5 │ │ │ │ + svclt 0x0000b61b │ │ │ │ + eoreq r6, lr, sp, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ - eoreq r9, lr, r5, asr #8 │ │ │ │ + svclt 0x0000b613 │ │ │ │ + eoreq r9, lr, sp, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ - eoreq sl, lr, r5, asr #11 │ │ │ │ + svclt 0x0000b60b │ │ │ │ + eoreq sl, lr, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ - eoreq ip, lr, r9, asr #7 │ │ │ │ + svclt 0x0000b603 │ │ │ │ + ldrdeq ip, [lr], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ - eoreq sp, lr, r5, lsr r1 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ + eoreq sp, lr, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ - mlaeq lr, sp, r7, sp │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ + eoreq sp, lr, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ - eoreq sp, lr, r5, asr ip │ │ │ │ + svclt 0x0000b5eb │ │ │ │ + eoreq sp, lr, sp, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ - eoreq lr, lr, r9, lsl #14 │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ + eoreq lr, lr, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ - eoreq r4, pc, r1, asr #2 │ │ │ │ + svclt 0x0000b5db │ │ │ │ + eoreq r4, pc, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ - eoreq r6, pc, r9, asr #12 │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ + eoreq r6, pc, r1, asr r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ - eoreq r8, pc, r5, ror sl @ │ │ │ │ + svclt 0x0000b5cb │ │ │ │ + eoreq r8, pc, sp, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ - eoreq r9, pc, sp, ror #15 │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ + strdeq r9, [pc], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ - eoreq lr, pc, r5, ror #22 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ + eoreq lr, pc, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ - eorseq r3, r0, r5, ror pc │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ + eorseq r3, r0, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ - eorseq pc, r0, r5, asr #29 │ │ │ │ + svclt 0x0000b5ab │ │ │ │ + eorseq pc, r0, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ - eorseq r1, r1, r1, lsl #23 │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ + eorseq r1, r1, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ - eorseq r2, r1, r5, lsr r7 │ │ │ │ + svclt 0x0000b59b │ │ │ │ + eorseq r2, r1, sp, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed798c0 <__bss_end__@@Base+0xfe3b1db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4a6688 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs sp, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000be15 │ │ │ │ - eorseq sl, r1, r7, lsr #11 │ │ │ │ + eorseq sl, r1, pc, lsr #11 │ │ │ │ mlseq sp, lr, r3, lr │ │ │ │ rsbeq sp, sp, r0, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ - eorseq fp, r1, r9, ror #23 │ │ │ │ + svclt 0x0000b571 │ │ │ │ + ldrshteq fp, [r1], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ - eorseq fp, r1, r5, lsr lr │ │ │ │ + svclt 0x0000b569 │ │ │ │ + eorseq fp, r1, sp, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ - eorseq lr, r1, sp, lsl r0 │ │ │ │ + svclt 0x0000b561 │ │ │ │ + eorseq lr, r1, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ - eorseq pc, r1, r5, asr #13 │ │ │ │ + svclt 0x0000b559 │ │ │ │ + eorseq pc, r1, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ - mlaseq r1, sp, r8, pc @ │ │ │ │ + svclt 0x0000b551 │ │ │ │ + eorseq pc, r1, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ - eorseq r0, r2, sp, lsr #4 │ │ │ │ + svclt 0x0000b549 │ │ │ │ + eorseq r0, r2, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - eorseq r0, r2, r9, lsr r2 │ │ │ │ + svclt 0x0000b541 │ │ │ │ + eorseq r0, r2, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - eorseq r0, r2, r9, lsr r5 │ │ │ │ + svclt 0x0000b539 │ │ │ │ + eorseq r0, r2, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - mlaseq r2, r9, r1, r1 │ │ │ │ + svclt 0x0000b531 │ │ │ │ + eorseq r1, r2, r1, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ - eorseq r2, r2, r5, rrx │ │ │ │ + svclt 0x0000b529 │ │ │ │ + eorseq r2, r2, sp, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ - mlaseq r2, r5, r7, r6 │ │ │ │ + svclt 0x0000b521 │ │ │ │ + mlaseq r2, sp, r7, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ - ldrsbteq r7, [r2], -r1 │ │ │ │ + svclt 0x0000b519 │ │ │ │ + ldrsbteq r7, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ - eorseq ip, r2, r1, ror #1 │ │ │ │ + svclt 0x0000b511 │ │ │ │ + eorseq ip, r2, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ - ldrhteq ip, [r2], -r1 │ │ │ │ + svclt 0x0000b509 │ │ │ │ + ldrhteq ip, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ - eorseq ip, r2, r5, lsr #26 │ │ │ │ + svclt 0x0000b501 │ │ │ │ + eorseq ip, r2, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ - eorseq sp, r2, r9, ror #13 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ + ldrshteq sp, [r2], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ - eorseq sp, r2, r1, asr #20 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ + eorseq sp, r2, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ - eorseq pc, r2, r9, ror #13 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ + ldrshteq pc, [r2], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ - eorseq r0, r3, r5, ror #11 │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ + eorseq r0, r3, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ - mlaseq r3, r9, r3, r2 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ + eorseq r2, r3, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ - eorseq r3, r3, sp, lsr sl │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ + eorseq r3, r3, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ - mlaseq r3, r9, pc, r3 @ │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ + eorseq r3, r3, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ - eorseq ip, r3, r5, lsl #8 │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ + eorseq ip, r3, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ - eorseq ip, r3, r5, lsr #24 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ + eorseq ip, r3, sp, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ - eorseq ip, r3, r9, asr pc │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ + eorseq ip, r3, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ - eorseq sp, r3, r9, lsl r7 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ + eorseq sp, r3, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ - eorseq sp, r3, r9, ror #18 │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ + eorseq sp, r3, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ - eorseq sp, r3, r9, lsr lr │ │ │ │ + svclt 0x0000b499 │ │ │ │ + eorseq sp, r3, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ - eorseq r0, r4, r9, lsr ip │ │ │ │ + svclt 0x0000b491 │ │ │ │ + eorseq r0, r4, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ - eorseq r0, r4, sp, lsr pc │ │ │ │ + svclt 0x0000b489 │ │ │ │ + eorseq r0, r4, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ - eorseq r1, r4, sp, lsr #1 │ │ │ │ + svclt 0x0000b481 │ │ │ │ + ldrhteq r1, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ - mlaseq r4, r1, r6, r1 │ │ │ │ + svclt 0x0000b479 │ │ │ │ + mlaseq r4, r9, r6, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ - eorseq r1, r4, r9, lsl #28 │ │ │ │ + svclt 0x0000b471 │ │ │ │ + eorseq r1, r4, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ - eorseq r0, r5, r5, asr #11 │ │ │ │ + svclt 0x0000b469 │ │ │ │ + eorseq r0, r5, sp, asr #11 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrlt pc, [r6], -r6, rrx │ │ │ │ + ldrlt pc, [sl], -r6, rrx │ │ │ │ rsbseq r2, sl, sl, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed79b30 <__bss_end__@@Base+0xfe3b2028> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vqadd.u32 d16, d21, d0 │ │ │ │ - @ instruction: 0xf104fdef │ │ │ │ + @ instruction: 0xf104fdf3 │ │ │ │ vhadd.u32 q8, , q8 │ │ │ │ - @ instruction: 0xf104fdeb │ │ │ │ + @ instruction: 0xf104fdef │ │ │ │ vhadd.u32 q8, , q0 │ │ │ │ - @ instruction: 0xf104fde7 │ │ │ │ + @ instruction: 0xf104fdeb │ │ │ │ vqadd.u32 q8, , q8 │ │ │ │ - @ instruction: 0xf504fde3 │ │ │ │ + @ instruction: 0xf504fde7 │ │ │ │ vqadd.u32 d23, d21, d0 │ │ │ │ - @ instruction: 0xf104fddf │ │ │ │ + @ instruction: 0xf104fde3 │ │ │ │ vqadd.u32 d16, d5, d16 │ │ │ │ - @ instruction: 0x4620fddb │ │ │ │ - ldc2l 3, cr15, [r8, #404] @ 0x194 │ │ │ │ + @ instruction: 0x4620fddf │ │ │ │ + ldc2l 3, cr15, [ip, #404] @ 0x194 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [r4, #404] @ 0x194 │ │ │ │ + ldc2l 3, cr15, [r8, #404] @ 0x194 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - ldc2l 3, cr15, [r0, #404] @ 0x194 │ │ │ │ + ldc2l 3, cr15, [r4, #404] @ 0x194 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [ip, #404] @ 0x194 │ │ │ │ + ldc2l 3, cr15, [r0, #404] @ 0x194 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r8, #404] @ 0x194 │ │ │ │ + stc2l 3, cr15, [ip, #404] @ 0x194 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r4, #404] @ 0x194 │ │ │ │ + stc2l 3, cr15, [r8, #404] @ 0x194 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - stc2l 3, cr15, [r0, #404] @ 0x194 │ │ │ │ + stc2l 3, cr15, [r4, #404] @ 0x194 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [ip, #404]! @ 0x194 │ │ │ │ + stc2l 3, cr15, [r0, #404] @ 0x194 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r8, #404]! @ 0x194 │ │ │ │ + ldc2 3, cr15, [ip, #404]! @ 0x194 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r4, #404]! @ 0x194 │ │ │ │ + ldc2 3, cr15, [r8, #404]! @ 0x194 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r0, #404]! @ 0x194 │ │ │ │ + ldc2 3, cr15, [r4, #404]! @ 0x194 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [ip, #404]! @ 0x194 │ │ │ │ + ldc2 3, cr15, [r0, #404]! @ 0x194 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [r8, #404]! @ 0x194 │ │ │ │ + stc2 3, cr15, [ip, #404]! @ 0x194 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [r4, #404]! @ 0x194 │ │ │ │ + stc2 3, cr15, [r8, #404]! @ 0x194 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [r0, #404]! @ 0x194 │ │ │ │ + stc2 3, cr15, [r4, #404]! @ 0x194 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [ip, #404] @ 0x194 │ │ │ │ + stc2 3, cr15, [r0, #404]! @ 0x194 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r8, #404] @ 0x194 │ │ │ │ + ldc2 3, cr15, [ip, #404] @ 0x194 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r4, #404] @ 0x194 │ │ │ │ + ldc2 3, cr15, [r8, #404] @ 0x194 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - ldc2 3, cr15, [r0, #404] @ 0x194 │ │ │ │ + ldc2 3, cr15, [r4, #404] @ 0x194 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [ip, #404] @ 0x194 │ │ │ │ + ldc2 3, cr15, [r0, #404] @ 0x194 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [r8, #404] @ 0x194 │ │ │ │ + stc2 3, cr15, [ip, #404] @ 0x194 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - stc2 3, cr15, [r4, #404] @ 0x194 │ │ │ │ + stc2 3, cr15, [r8, #404] @ 0x194 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldcllt 3, cr15, [lr, #-404]! @ 0xfffffe6c │ │ │ │ + stclt 3, cr15, [r2, #404] @ 0x194 │ │ │ │ rsbeq sp, r7, r0, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ - eorseq fp, r6, r9, lsr #23 │ │ │ │ + svclt 0x0000b3db │ │ │ │ + ldrhteq fp, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ - eorseq fp, r6, sp, asr #28 │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ + eorseq fp, r6, r5, asr lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ - eorseq sp, r6, r9, lsr #31 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ + ldrhteq sp, [r6], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ - eorseq pc, r6, r9, ror #19 │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ + ldrshteq pc, [r6], -r1 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ - ldrsbteq r0, [r7], -r9 │ │ │ │ + svclt 0x0000b3bb │ │ │ │ + eorseq r0, r7, r1, ror #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ - eorseq r8, r7, sp, lsr #1 │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ + ldrhteq r8, [r7], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ - eorseq r8, r7, r5, asr sp │ │ │ │ + svclt 0x0000b3ab │ │ │ │ + eorseq r8, r7, sp, asr sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ - eorseq r9, r7, r9, ror #7 │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ + ldrshteq r9, [r7], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ - eorseq ip, r7, sp, lsl #4 │ │ │ │ + svclt 0x0000b39b │ │ │ │ + eorseq ip, r7, r5, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed79cc0 <__bss_end__@@Base+0xfe3b21b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0669001 │ │ │ │ - stmdals r1, {r0, r1, r2, r3, r4, r5, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 360c50 │ │ │ │ - teqplt r2, #122 @ p-variant is OBSOLETE @ 0x7a │ │ │ │ + teqplt r6, #122 @ p-variant is OBSOLETE @ 0x7a │ │ │ │ ldrshteq r2, [sl], #-50 @ 0xffffffce │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ - ldrshteq r7, [r8], -sp │ │ │ │ + svclt 0x0000b37d │ │ │ │ + eorseq r7, r8, r5, lsl #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ - ldrhteq sl, [r8], -r1 │ │ │ │ + svclt 0x0000b375 │ │ │ │ + ldrhteq sl, [r8], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ - eorseq fp, r8, r9, lsr #10 │ │ │ │ + svclt 0x0000b36d │ │ │ │ + eorseq fp, r8, r1, lsr r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ - mlaseq r8, r5, pc, pc @ │ │ │ │ + svclt 0x0000b365 │ │ │ │ + mlaseq r8, sp, pc, pc @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ - ldrhteq r8, [sl], -r5 │ │ │ │ + svclt 0x0000b35d │ │ │ │ + ldrhteq r8, [sl], -sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ - eorseq r9, sl, r9, lsr #12 │ │ │ │ + svclt 0x0000b355 │ │ │ │ + eorseq r9, sl, r1, lsr r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ - mlaseq sl, sp, r8, fp │ │ │ │ + svclt 0x0000b34d │ │ │ │ + eorseq fp, sl, r5, lsr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ - eorseq fp, sl, r9, ror r9 │ │ │ │ + svclt 0x0000b345 │ │ │ │ + eorseq fp, sl, r1, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ - eorseq ip, sl, r5, asr #3 │ │ │ │ + svclt 0x0000b33d │ │ │ │ + eorseq ip, sl, sp, asr #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ - ldrshteq sp, [sl], -sp │ │ │ │ + svclt 0x0000b335 │ │ │ │ + eorseq sp, sl, r5, lsl #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ - eorseq pc, sl, r5, asr #1 │ │ │ │ + svclt 0x0000b32d │ │ │ │ + eorseq pc, sl, sp, asr #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ - ldrsbteq r1, [fp], -sp │ │ │ │ + svclt 0x0000b325 │ │ │ │ + eorseq r1, fp, r5, ror #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ - eorseq r4, fp, r9, asr r4 │ │ │ │ + svclt 0x0000b31d │ │ │ │ + eorseq r4, fp, r1, ror #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ - eorseq r8, fp, r1, ror #27 │ │ │ │ + svclt 0x0000b315 │ │ │ │ + eorseq r8, fp, r9, ror #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ - eorseq sl, fp, r9, asr #14 │ │ │ │ + svclt 0x0000b30d │ │ │ │ + eorseq sl, fp, r1, asr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ - eorseq sl, fp, r1, lsl #27 │ │ │ │ + svclt 0x0000b305 │ │ │ │ + eorseq sl, fp, r9, lsl #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ - eorseq fp, fp, r1, lsl r4 │ │ │ │ + svclt 0x0000b2fd │ │ │ │ + eorseq fp, fp, r9, lsl r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ - eorseq r0, ip, r9, lsl #28 │ │ │ │ + svclt 0x0000b2f5 │ │ │ │ + eorseq r0, ip, r1, lsl lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ - ldrhteq r2, [ip], -r9 │ │ │ │ + svclt 0x0000b2ed │ │ │ │ + eorseq r2, ip, r1, asr #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ - ldrshteq r5, [ip], -r1 │ │ │ │ + svclt 0x0000b2e5 │ │ │ │ + ldrshteq r5, [ip], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2d9 │ │ │ │ - eorseq r9, ip, sp, ror r5 │ │ │ │ + svclt 0x0000b2dd │ │ │ │ + eorseq r9, ip, r5, lsl #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ - mlaseq ip, sp, sp, ip │ │ │ │ + svclt 0x0000b2d5 │ │ │ │ + eorseq ip, ip, r5, lsr #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ - ldrhteq ip, [ip], -sp │ │ │ │ + svclt 0x0000b2cd │ │ │ │ + eorseq ip, ip, r5, asr #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ - eorseq pc, ip, sp, ror pc @ │ │ │ │ + svclt 0x0000b2c5 │ │ │ │ + eorseq pc, ip, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ - eorseq r9, sp, r1, asr r8 │ │ │ │ + svclt 0x0000b2bd │ │ │ │ + eorseq r9, sp, r9, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2b1 │ │ │ │ - eorseq r9, sp, sp, ror #24 │ │ │ │ + svclt 0x0000b2b5 │ │ │ │ + eorseq r9, sp, r5, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2a9 │ │ │ │ - eorseq sl, sp, r9, lsr #20 │ │ │ │ + svclt 0x0000b2ad │ │ │ │ + eorseq sl, sp, r1, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b2a1 │ │ │ │ - ldrsbteq sl, [sp], -r1 │ │ │ │ + svclt 0x0000b2a5 │ │ │ │ + ldrsbteq sl, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ - eorseq fp, sp, r1, lsr #32 │ │ │ │ + svclt 0x0000b29d │ │ │ │ + eorseq fp, sp, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ - eorseq fp, sp, r9, lsr r2 │ │ │ │ + svclt 0x0000b295 │ │ │ │ + eorseq fp, sp, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ - eorseq fp, sp, sp, lsl #15 │ │ │ │ + svclt 0x0000b28d │ │ │ │ + mlaseq sp, r5, r7, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ - eorseq fp, sp, r1, asr #27 │ │ │ │ + svclt 0x0000b285 │ │ │ │ + eorseq fp, sp, r9, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ - mlaseq sp, r9, pc, lr @ │ │ │ │ + svclt 0x0000b27d │ │ │ │ + eorseq lr, sp, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ - eorseq pc, sp, r5, lsl #7 │ │ │ │ + svclt 0x0000b275 │ │ │ │ + eorseq pc, sp, sp, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ - eorseq pc, sp, r5, asr #23 │ │ │ │ + svclt 0x0000b26d │ │ │ │ + eorseq pc, sp, sp, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ - eorseq r1, lr, sp, asr #27 │ │ │ │ + svclt 0x0000b265 │ │ │ │ + ldrsbteq r1, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ - eorseq r2, lr, sp, asr #8 │ │ │ │ + svclt 0x0000b25d │ │ │ │ + eorseq r2, lr, r5, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0684478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ - eorseq r2, lr, sp, lsr #17 │ │ │ │ + svclt 0x0000b255 │ │ │ │ + ldrhteq r2, [lr], -r5 │ │ │ │ │ │ │ │ 00222d40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (222db0 ) │ │ │ │ @@ -4166,623 +4166,623 @@ │ │ │ │ ldr r1, [pc, #68] @ (222dc0 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 68a080 │ │ │ │ + bl 68a088 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (222dc4 ) │ │ │ │ ldr r3, [pc, #32] @ (222db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 222daa │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 608ca0 │ │ │ │ + bl 608ca8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldrsh r1, [r4, r4] │ │ │ │ + ldrsh r1, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r0, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #8] @ (222dd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #100] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #132] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222de4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #84] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #116] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222df4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #68] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #100] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #52] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #84] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #36] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #68] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #20] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #52] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #4] @ (222e3c ) │ │ │ │ + ldr r2, [pc, #36] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #1012] @ (22323c ) │ │ │ │ + ldr r2, [pc, #20] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #996] @ (22323c ) │ │ │ │ + ldr r2, [pc, #4] @ (222e5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #980] @ (22323c ) │ │ │ │ + ldr r1, [pc, #1012] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #964] @ (22323c ) │ │ │ │ + ldr r1, [pc, #996] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #948] @ (22323c ) │ │ │ │ + ldr r1, [pc, #980] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #932] @ (22323c ) │ │ │ │ + ldr r1, [pc, #964] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ea4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #916] @ (22323c ) │ │ │ │ + ldr r1, [pc, #948] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222eb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #900] @ (22323c ) │ │ │ │ + ldr r1, [pc, #932] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ec4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #884] @ (22323c ) │ │ │ │ + ldr r1, [pc, #916] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ed4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #868] @ (22323c ) │ │ │ │ + ldr r1, [pc, #900] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ee4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #852] @ (22323c ) │ │ │ │ + ldr r1, [pc, #884] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ef4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #836] @ (22323c ) │ │ │ │ + ldr r1, [pc, #868] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #820] @ (22323c ) │ │ │ │ + ldr r1, [pc, #852] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #804] @ (22323c ) │ │ │ │ + ldr r1, [pc, #836] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #788] @ (22323c ) │ │ │ │ + ldr r1, [pc, #820] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #772] @ (22323c ) │ │ │ │ + ldr r1, [pc, #804] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #756] @ (22323c ) │ │ │ │ + ldr r1, [pc, #788] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #740] @ (22323c ) │ │ │ │ + ldr r1, [pc, #772] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #724] @ (22323c ) │ │ │ │ + ldr r1, [pc, #756] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #708] @ (22323c ) │ │ │ │ + ldr r1, [pc, #740] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #692] @ (22323c ) │ │ │ │ + ldr r1, [pc, #724] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #676] @ (22323c ) │ │ │ │ + ldr r1, [pc, #708] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fa4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #660] @ (22323c ) │ │ │ │ + ldr r1, [pc, #692] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #644] @ (22323c ) │ │ │ │ + ldr r1, [pc, #676] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #628] @ (22323c ) │ │ │ │ + ldr r1, [pc, #660] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #612] @ (22323c ) │ │ │ │ + ldr r1, [pc, #644] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fe4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #596] @ (22323c ) │ │ │ │ + ldr r1, [pc, #628] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ff4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #580] @ (22323c ) │ │ │ │ + ldr r1, [pc, #612] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223004 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #564] @ (22323c ) │ │ │ │ + ldr r1, [pc, #596] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223014 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #548] @ (22323c ) │ │ │ │ + ldr r1, [pc, #580] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223024 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #532] @ (22323c ) │ │ │ │ + ldr r1, [pc, #564] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223034 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #516] @ (22323c ) │ │ │ │ + ldr r1, [pc, #548] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223044 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #500] @ (22323c ) │ │ │ │ + ldr r1, [pc, #532] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223054 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #484] @ (22323c ) │ │ │ │ + ldr r1, [pc, #516] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223064 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #468] @ (22323c ) │ │ │ │ + ldr r1, [pc, #500] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223074 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #452] @ (22323c ) │ │ │ │ + ldr r1, [pc, #484] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223084 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #436] @ (22323c ) │ │ │ │ + ldr r1, [pc, #468] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223094 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #420] @ (22323c ) │ │ │ │ + ldr r1, [pc, #452] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #404] @ (22323c ) │ │ │ │ + ldr r1, [pc, #436] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #388] @ (22323c ) │ │ │ │ + ldr r1, [pc, #420] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #372] @ (22323c ) │ │ │ │ + ldr r1, [pc, #404] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #356] @ (22323c ) │ │ │ │ + ldr r1, [pc, #388] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #340] @ (22323c ) │ │ │ │ + ldr r1, [pc, #372] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #324] @ (22323c ) │ │ │ │ + ldr r1, [pc, #356] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223104 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #308] @ (22323c ) │ │ │ │ + ldr r1, [pc, #340] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223114 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #292] @ (22323c ) │ │ │ │ + ldr r1, [pc, #324] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223124 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #276] @ (22323c ) │ │ │ │ + ldr r1, [pc, #308] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223134 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #260] @ (22323c ) │ │ │ │ + ldr r1, [pc, #292] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223144 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #244] @ (22323c ) │ │ │ │ + ldr r1, [pc, #276] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223154 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #228] @ (22323c ) │ │ │ │ + ldr r1, [pc, #260] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223164 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #212] @ (22323c ) │ │ │ │ + ldr r1, [pc, #244] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223174 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #196] @ (22323c ) │ │ │ │ + ldr r1, [pc, #228] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223184 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #180] @ (22323c ) │ │ │ │ + ldr r1, [pc, #212] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223194 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #164] @ (22323c ) │ │ │ │ + ldr r1, [pc, #196] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #148] @ (22323c ) │ │ │ │ + ldr r1, [pc, #180] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #132] @ (22323c ) │ │ │ │ + ldr r1, [pc, #164] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #116] @ (22323c ) │ │ │ │ + ldr r1, [pc, #148] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #100] @ (22323c ) │ │ │ │ + ldr r1, [pc, #132] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #84] @ (22323c ) │ │ │ │ + ldr r1, [pc, #116] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #68] @ (22323c ) │ │ │ │ + ldr r1, [pc, #100] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223204 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #52] @ (22323c ) │ │ │ │ + ldr r1, [pc, #84] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223214 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #36] @ (22323c ) │ │ │ │ + ldr r1, [pc, #68] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223224 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #20] @ (22323c ) │ │ │ │ + ldr r1, [pc, #52] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223234 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #4] @ (22323c ) │ │ │ │ + ldr r1, [pc, #36] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223244 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #1012] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r1, [pc, #20] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223254 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #996] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r1, [pc, #4] @ (22325c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223264 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #980] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #1012] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223274 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #964] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #996] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223284 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #948] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #980] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223294 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #932] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #964] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #916] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #948] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #900] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #932] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #884] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #916] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #868] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #900] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #852] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #884] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #836] @ (22363c <_start@@Base+0x24>) │ │ │ │ + ldr r0, [pc, #868] @ (22365c <_start@@Base+0x44>) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2233dc │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -4934,55 +4934,55 @@ │ │ │ │ ldr r0, [pc, #32] @ (2234a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmn r2, r4 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - asrs r4, r2, #12 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movw r0, #59477 @ 0xe855 │ │ │ │ - @ instruction: 0xf6600055 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + @ instruction: 0xf65e0055 │ │ │ │ + @ instruction: 0xf6700055 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf63c0055 │ │ │ │ - @ instruction: 0xf66a0055 │ │ │ │ + movw r0, #51285 @ 0xc855 │ │ │ │ + @ instruction: 0xf67a0055 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2234d4 ) │ │ │ │ ldr r1, [pc, #24] @ (2234d8 ) │ │ │ │ ldr r0, [pc, #28] @ (2234dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6b6688 │ │ │ │ + bl 6b6690 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 693ee0 │ │ │ │ + b.w 693ee8 │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #11 │ │ │ │ + lsrs r5, r1, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r7, r6, #19 │ │ │ │ + lsls r7, r7, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r1, r3, #21 │ │ │ │ + lsls r1, r4, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2234ec ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 68954c │ │ │ │ + b.w 689554 │ │ │ │ nop │ │ │ │ mvns r2, r2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2234fc ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r4, #48] @ 0x30 │ │ │ │ + ldrh r5, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2235a0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -4991,15 +4991,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2235a8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ ldr r0, [pc, #128] @ (2235ac ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 21dc58 │ │ │ │ @@ -5027,15 +5027,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 684d64 │ │ │ │ + bl 684d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22353e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5046,15 +5046,15 @@ │ │ │ │ nop │ │ │ │ strb r2, [r0, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r2, fp │ │ │ │ lsls r2, r7, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r0, r5 │ │ │ │ lsls r2, r7, #1 │ │ │ │ strb r2, [r1, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #20] @ (2235d0 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5065,42 +5065,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ add r2, r4 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - vhadd.s32 q8, , │ │ │ │ + vhadd.s32 q8, , │ │ │ │ ldr r0, [pc, #8] @ (2235e4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 68954c │ │ │ │ + b.w 689554 │ │ │ │ nop │ │ │ │ add r6, r1 │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2235f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - bkpt 0x0035 │ │ │ │ + bkpt 0x003d │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (223604 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - bkpt 0x0031 │ │ │ │ + bkpt 0x0039 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (223614 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 68b1dc │ │ │ │ + b.w 68b1e4 │ │ │ │ nop │ │ │ │ - stmia r0!, {r0, r4, r7} │ │ │ │ + stmia r0!, {r0, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00223618 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5219,15 +5219,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (22372c <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r1, pc, #856 @ (adr r1, 223a88 <_start@@Base+0x470>) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (223810 <_start@@Base+0x1f8>) │ │ │ │ @@ -5262,15 +5262,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 21e740 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 540168 │ │ │ │ + bl 540170 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 21e960 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2237ce <_start@@Base+0x1b6> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5284,15 +5284,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (223824 <_start@@Base+0x20c>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5314,29 +5314,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 223816 <_start@@Base+0x1fe> │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r5, #48 @ 0x30 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #42 @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r6, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (223894 <_start@@Base+0x27c>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5348,19 +5348,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2254d4 │ │ │ │ ldr.w r0, [r4, #620] @ 0x26c │ │ │ │ cbz r0, 223862 <_start@@Base+0x24a> │ │ │ │ movs r1, #1 │ │ │ │ blx 21be7c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 69a2a4 │ │ │ │ + bl 69a2ac │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 689588 │ │ │ │ + bl 689590 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 689ab8 │ │ │ │ + bl 689ac0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 21c3e8 │ │ │ │ @@ -5373,31 +5373,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (223914 <_start@@Base+0x2fc>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2238ea <_start@@Base+0x2d2> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #80] @ 223918 <_start@@Base+0x300> │ │ │ │ ldr r2, [pc, #80] @ (22391c <_start@@Base+0x304>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ cbz r0, 2238ea <_start@@Base+0x2d2> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 223902 <_start@@Base+0x2ea> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5409,68 +5409,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 3d3e94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3d4680 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (2239f8 <_start@@Base+0x3e0>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (2239fc <_start@@Base+0x3e4>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #192] @ (223a00 <_start@@Base+0x3e8>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ bl 2b3970 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #604] @ 0x25c │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 21c0bc │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (223a04 <_start@@Base+0x3ec>) │ │ │ │ blx 21c0bc │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 689a08 │ │ │ │ + bl 689a10 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 69a298 │ │ │ │ + bl 69a2a0 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #640 @ 0x280 │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #640] @ 0x280 │ │ │ │ add.w r3, r4, #648 @ 0x288 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5492,19 +5492,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 48a808 │ │ │ │ nop │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r6, [r3, #3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #960] @ (223dcc ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5541,35 +5541,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (223b00 <_start@@Base+0x4e8>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (223b04 <_start@@Base+0x4ec>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (223b08 <_start@@Base+0x4f0>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (223b0c <_start@@Base+0x4f4>) │ │ │ │ ldr r1, [pc, #124] @ (223b10 <_start@@Base+0x4f8>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #108] @ (223b14 <_start@@Base+0x4fc>) │ │ │ │ ldr r3, [pc, #112] @ (223b18 <_start@@Base+0x500>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (223b1c <_start@@Base+0x504>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5598,27 +5598,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r5, #86 @ 0x56 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ mcr2 15, 3, pc, cr5, cr15, {7} @ │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ @@ -5655,18 +5655,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3d3ee8 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (223be8 <_start@@Base+0x5d0>) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 694940 │ │ │ │ + bl 694948 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 223b50 <_start@@Base+0x538> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 223bcc <_start@@Base+0x5b4> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -5676,23 +5676,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 694944 │ │ │ │ + bl 69494c │ │ │ │ b.n 223b50 <_start@@Base+0x538> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r5, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223bec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5753,29 +5753,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r1, [pc, #100] @ (223cf0 ) │ │ │ │ ldr r2, [pc, #104] @ (223cf4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (223cf8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cbz r0, 223cd2 │ │ │ │ ldr r2, [pc, #80] @ (223cfc ) │ │ │ │ ldr r3, [pc, #60] @ (223cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -5787,29 +5787,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #584] @ (223f3c ) │ │ │ │ + ldr r6, [pc, #648] @ (223f7c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #36 @ 0x24 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 00223d00 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5834,15 +5834,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 3d4444 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3d44b0 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223d58 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -5896,16 +5896,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (223e4c ) │ │ │ │ - bl 545270 │ │ │ │ - bl 5412b8 │ │ │ │ + bl 545278 │ │ │ │ + bl 5412c0 │ │ │ │ ldr r3, [pc, #84] @ (223e50 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 223e18 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5926,63 +5926,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223e04 │ │ │ │ ldr r0, [pc, #44] @ (223e5c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #248] @ (223f3c ) │ │ │ │ + ldr r5, [pc, #312] @ (223f7c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #212 @ 0xd4 │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r7, #0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r4, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #544] @ (224078 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223e60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (223efc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ ldr r2, [pc, #132] @ (223f00 ) │ │ │ │ ldr r1, [pc, #132] @ (223f04 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 223ed6 │ │ │ │ cbz r4, 223ee8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ cbz r0, 223ec0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454d8 │ │ │ │ + bl 5454e0 │ │ │ │ cbnz r0, 223ec0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6008,27 +6008,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (223f14 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #648] @ (224188 ) │ │ │ │ + ldr r4, [pc, #712] @ (2241c8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #32 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223f18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6036,15 +6036,15 @@ │ │ │ │ bl 225960 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (223f94 ) │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 223f54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c910 │ │ │ │ cbnz r0, 223f68 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6069,15 +6069,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #576] @ (2241d8 ) │ │ │ │ + ldr r5, [pc, #640] @ (224218 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 22400c │ │ │ │ sub sp, #20 │ │ │ │ @@ -6086,50 +6086,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (224014 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454ec │ │ │ │ bl 223f18 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 223ff2 │ │ │ │ ldr r0, [pc, #60] @ (224018 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 68fcf8 │ │ │ │ + bl 68fd00 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r0, [pc, #40] @ (22401c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 68fcf8 │ │ │ │ + bl 68fd00 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #440] @ (2241c8 ) │ │ │ │ + ldr r3, [pc, #504] @ (224208 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #236 @ 0xec │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00224020 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6144,27 +6144,27 @@ │ │ │ │ cbz r3, 22409a │ │ │ │ mov r4, r0 │ │ │ │ bl 225960 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 223e60 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2240a8 │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454ec │ │ │ │ ldr r3, [pc, #112] @ (2240c8 ) │ │ │ │ ldr r2, [pc, #112] @ (2240cc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (2240d0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #96] @ (2240d4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6177,41 +6177,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (2240d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #48] @ (2240dc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ mov r0, r4 │ │ │ │ blx 21eb74 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ nop │ │ │ │ - adds r6, r1, #1 │ │ │ │ + adds r6, r3, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [pc, #776] @ (2243d4 ) │ │ │ │ + ldr r2, [pc, #840] @ (224414 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb68c │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #188 @ 0xbc │ │ │ │ + movs r7, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002240e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6254,73 +6254,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2241b0 ) │ │ │ │ bl 225960 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ ldr r1, [pc, #80] @ (2241b4 ) │ │ │ │ ldr r2, [pc, #80] @ (2241b8 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 224184 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545898 │ │ │ │ + bl 5458a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2241bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 68fcf8 │ │ │ │ + bl 68fd00 │ │ │ │ ldr r1, [pc, #36] @ (2241c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 21e098 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21d488 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #736] @ (224498 ) │ │ │ │ + ldr r1, [pc, #800] @ (2244d8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #56 @ 0x38 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2242a8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #204] @ (2242ac ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2242b0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 21c884 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 224252 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -6380,57 +6380,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (2242d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 22421c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #936] @ (224654 ) │ │ │ │ + ldr r1, [pc, #1000] @ (224694 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r7, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002242d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r3, [pc, #1540] @ 2248f8 │ │ │ │ ldr.w r2, [pc, #1540] @ 2248fc │ │ │ │ ldr.w r1, [pc, #1540] @ 224900 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2245b4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6619,30 +6619,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (22490c ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2243da │ │ │ │ ldr r3, [pc, #944] @ (224910 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (224914 ) │ │ │ │ ldr r1, [pc, #944] @ (224918 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6701,15 +6701,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -6751,15 +6751,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 224838 │ │ │ │ @@ -6774,15 +6774,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 224628 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (224928 ) │ │ │ │ ldr r4, [pc, #564] @ (22492c ) │ │ │ │ @@ -6791,15 +6791,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (224930 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 22443a │ │ │ │ ldr r3, [pc, #528] @ (224934 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -6807,15 +6807,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (22493c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22444a │ │ │ │ ldr r3, [pc, #500] @ (224940 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -6823,15 +6823,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (224948 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -6856,15 +6856,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (224954 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2246ae │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22445c │ │ │ │ ldr r3, [pc, #392] @ (224958 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -6872,15 +6872,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (224960 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22446c │ │ │ │ ldr r3, [pc, #364] @ (224964 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -6888,15 +6888,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (22496c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22447c │ │ │ │ ldr r3, [pc, #336] @ (224970 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -6904,15 +6904,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (224978 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224576 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 224892 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -6921,15 +6921,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 224628 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 224892 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -6938,15 +6938,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 224628 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 224628 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -6954,15 +6954,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 224628 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 224762 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -6976,79 +6976,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 22467c │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #816] @ (224c2c ) │ │ │ │ + ldr r0, [pc, #880] @ (224c6c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #180 @ 0xb4 │ │ │ │ + movs r6, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r2, ip │ │ │ │ + mov r2, lr │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r4, #28 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #60 @ 0x3c │ │ │ │ + movs r3, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r0, r8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #6 │ │ │ │ + movs r2, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add lr, r9 │ │ │ │ + add lr, fp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r4, #176 @ 0xb0 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r8, r4 │ │ │ │ + add r8, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc │ │ │ │ + add r8, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #82 @ 0x52 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, r3 │ │ │ │ + add r4, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r3, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + mvns r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics r2, r4 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #140 @ 0x8c │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022497c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7061,25 +7061,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (224bc0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #532] @ (224bc4 ) │ │ │ │ ldr r2, [pc, #536] @ (224bc8 ) │ │ │ │ ldr r1, [pc, #536] @ (224bcc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 224a3a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7105,27 +7105,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2249d2 │ │ │ │ ldr r3, [pc, #444] @ (224bd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #436] @ (224bd4 ) │ │ │ │ ldr r2, [pc, #440] @ (224bd8 ) │ │ │ │ ldr r1, [pc, #440] @ (224bdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224adc │ │ │ │ ldr r3, [pc, #420] @ (224be0 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (224be4 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7140,21 +7140,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224b68 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 224b3a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #368] @ (224be8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 224aa8 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 224b16 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 224b06 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7171,27 +7171,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 224a9a │ │ │ │ ldr r3, [pc, #312] @ (224bec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #300] @ (224bf0 ) │ │ │ │ ldr r2, [pc, #304] @ (224bf4 ) │ │ │ │ ldr r1, [pc, #304] @ (224bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (224bfc ) │ │ │ │ ldr r3, [pc, #216] @ (224bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7229,114 +7229,114 @@ │ │ │ │ bne.n 224a52 │ │ │ │ b.n 224aa0 │ │ │ │ ldr r3, [pc, #176] @ (224bec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #180] @ (224c00 ) │ │ │ │ ldr r2, [pc, #180] @ (224c04 ) │ │ │ │ ldr r1, [pc, #184] @ (224c08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224adc │ │ │ │ ldr r3, [pc, #100] @ (224bd0 ) │ │ │ │ ldr r4, [pc, #160] @ (224c0c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #148] @ (224c10 ) │ │ │ │ ldr r1, [pc, #148] @ (224c14 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224adc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #120] @ (224c18 ) │ │ │ │ ldr r2, [pc, #120] @ (224c1c ) │ │ │ │ ldr r1, [pc, #124] @ (224c20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ b.n 224a9a │ │ │ │ nop │ │ │ │ str r4, [r0, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - tst r6, r2 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r4 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r6, r0 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, r7, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r3, #7 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsh r6, [r6, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - eors r0, r7 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + eors r6, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r6, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ands r4, r4 │ │ │ │ + ands r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224c24 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7411,15 +7411,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (224d28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7430,29 +7430,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (224d34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 224cea │ │ │ │ bl 21eca0 │ │ │ │ nop │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r3, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #194 @ 0xc2 │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (224d4c ) │ │ │ │ ldr r2, [pc, #20] @ (224d50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (224d54 ) │ │ │ │ @@ -7460,22 +7460,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrb r4, [r3, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (224d64 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ nop │ │ │ │ - movs r0, #128 @ 0x80 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (224dbc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7495,44 +7495,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3d42b0 │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224dc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (224e04 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 689a08 │ │ │ │ + bl 689a10 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 689a08 │ │ │ │ + bl 689a10 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 689a08 │ │ │ │ + b.w 689a10 │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00224e08 : │ │ │ │ ldr r3, [pc, #20] @ (224e20 ) │ │ │ │ ldr r2, [pc, #24] @ (224e24 ) │ │ │ │ @@ -7548,28 +7548,28 @@ │ │ │ │ bx r3 │ │ │ │ ldrb r4, [r1, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r4, r5} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r5, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224e30 : │ │ │ │ ldr r0, [pc, #12] @ (224e40 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (224e44 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ stmia r1!, {r1, r2, r4} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224e48 : │ │ │ │ ldr r3, [pc, #40] @ (224e74 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 224e6a │ │ │ │ @@ -7681,33 +7681,33 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r7, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r5, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r4, 224f6a │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ cbz r2, 224f66 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #68 @ 0x44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r2, #3 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r6, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224f7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7754,15 +7754,15 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ itee ge │ │ │ │ lslge r7, r6, #1 │ │ │ │ - sublt r2, r7, #0 │ │ │ │ + sublt r2, r1, #1 │ │ │ │ lsllt r1, r1, #1 │ │ │ │ ittt hi │ │ │ │ lslhi r7, r6, #1 │ │ │ │ addhi sp, #112 @ 0x70 │ │ │ │ lslhi r2, r5, #1 │ │ │ │ │ │ │ │ 00225008 : │ │ │ │ @@ -7869,15 +7869,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldrh r4, [r4, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bkpt 0x009e │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ ... │ │ │ │ │ │ │ │ 00225118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8000,15 +8000,15 @@ │ │ │ │ bgt.n 225232 │ │ │ │ ldr r0, [pc, #116] @ (2252bc ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (2252c0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8034,35 +8034,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r7, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r5, r6, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r1, r4, r5, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ pop {pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002252d0 : │ │ │ │ ldr r2, [pc, #104] @ (22533c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (225340 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8093,30 +8093,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 689b40 │ │ │ │ + bl 689b48 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00225350 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8181,21 +8181,21 @@ │ │ │ │ nop │ │ │ │ ldrsb r0, [r6, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cbnz r0, 22546e │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r0, 22546c │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022540c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8238,23 +8238,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 22545c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 689b00 │ │ │ │ + bl 689b08 │ │ │ │ b.n 22545c │ │ │ │ ldrsb r0, [r7, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cbnz r0, 2254d4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r3, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ revsh r6, r5 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00225498 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8350,15 +8350,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22560a │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 2255ea │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -8374,20 +8374,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22557e │ │ │ │ ldr r1, [pc, #96] @ (225630 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r0, [pc, #84] @ (225634 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 689b40 │ │ │ │ + b.w 689b48 │ │ │ │ bl 3d44b0 │ │ │ │ bl 225154 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 2252d0 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -8397,22 +8397,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 225594 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ strb r6, [r1, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r4, #5 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r2, 225652 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00225638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8480,25 +8480,25 @@ │ │ │ │ bpl.n 22569c │ │ │ │ ldr r0, [pc, #32] @ (225708 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 22569c │ │ │ │ strb r0, [r0, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022570c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8535,25 +8535,25 @@ │ │ │ │ bpl.n 22573e │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (225788 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 22573e │ │ │ │ strh r0, [r7, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022578c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8684,27 +8684,27 @@ │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 002258b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002258d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002258f8 : │ │ │ │ @@ -8712,89 +8712,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (225954 ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 22592a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr.w ip, [pc, #40] @ 225958 │ │ │ │ ldr r3, [pc, #40] @ (22595c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 679830 │ │ │ │ + b.w 679838 │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #0] @ (22595c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #400] @ (225af0 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 00225960 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00225980 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002259a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002259c0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 535620 │ │ │ │ + bl 535628 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -10004,19 +10004,19 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r3, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldrb r2, [r1, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r2, r4, r5, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r6, #10 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r2, 226606 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r3, pc, #680 @ (adr r3, 22683c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cbz r4, 226608 │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -10026,144 +10026,144 @@ │ │ │ │ lsls r7, r6, #1 │ │ │ │ cbz r0, 2265fa │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r3, pc, #16 @ (adr r3, 2265b8 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r2, pc, #1016 @ (adr r2, 2269a4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb65a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r1, #1 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #448] @ (226790 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r2, r7, #29 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add sp, #112 @ 0x70 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add sp, #0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r7, sp, #632 @ 0x278 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r6, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r4, [r3, #24] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r6, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r6, #24 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf1220050 │ │ │ │ + @ instruction: 0xf1320050 │ │ │ │ add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #568 @ 0x238 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r6, #23 │ │ │ │ + lsrs r4, r0, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #22 │ │ │ │ + lsrs r4, r6, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.s8 q8, q1, #2 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + vshr.s16 q8, q1, #2 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r3, #17 │ │ │ │ + lsrs r2, r5, #17 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r6, r5, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r6, r3, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ add r5, sp, #568 @ 0x238 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r0, [r3, #17] │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vqadd.s64 q0, q0, q1 │ │ │ │ - lsrs r0, r7, #17 │ │ │ │ + vqadd.s8 q8, q0, q1 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, sp, #32 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r7, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r0, r5, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r0, r3, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r0, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r4, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r2, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ + stcl 0, cr0, [r6, #-320]! @ 0xfffffec0 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldcl 0, cr0, [r6, #-320] @ 0xfffffec0 │ │ │ │ lsrs r6, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ ldrd r3, r0, [r4] │ │ │ │ tst.w r2, #805306368 @ 0x30000000 │ │ │ │ bne.w 226834 │ │ │ │ ldr.w r1, [pc, #1584] @ 226cf8 │ │ │ │ add r1, pc │ │ │ │ ubfx r2, r5, #18, #3 │ │ │ │ @@ -10762,148 +10762,148 @@ │ │ │ │ ubfx r2, r5, #6, #20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 2260d4 │ │ │ │ nop │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r2, #1 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #30 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r0, sp, #824 @ 0x338 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r5, #31 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xeae00050 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + @ instruction: 0xeaf00050 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xeab20050 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + @ instruction: 0xeac20050 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r3, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r2, #26] │ │ │ │ + strb r6, [r4, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r4, #27 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r3, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7f00051 │ │ │ │ + strb.w r0, [r0, r1, lsl #1] │ │ │ │ add r7, pc, #344 @ (adr r7, 226ec0 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmdb lr!, {r4, r6} │ │ │ │ + strd r0, r0, [lr, #-320] @ 0x140 │ │ │ │ add r6, pc, #792 @ (adr r6, 22708c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe83a0050 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + strex r0, r0, [sl, #320] @ 0x140 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 226d88 │ │ │ │ + b.n 226da8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 226d44 │ │ │ │ + b.n 226d64 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 226d00 │ │ │ │ + b.n 226d20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, pc, #960 @ (adr r4, 227184 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 226ae0 │ │ │ │ + b.n 226b00 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 226a9c │ │ │ │ + b.n 226abc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 226a74 │ │ │ │ + b.n 226a94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, pc, #360 @ (adr r4, 226f44 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2269cc │ │ │ │ + b.n 2269ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 226988 │ │ │ │ + b.n 2269a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 226964 │ │ │ │ + b.n 226984 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r7, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r6, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 226974 │ │ │ │ + b.n 226994 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00226e10 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 225ad8 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -11058,27 +11058,27 @@ │ │ │ │ movs r1, #31 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ ldr r6, [r2, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #512] @ (227198 ) │ │ │ │ + ldr r3, [pc, #576] @ (2271d8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (226fac ) │ │ │ │ ubfx r2, r0, #5, #5 │ │ │ │ ldr r0, [pc, #16] @ (226fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ ldr r4, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #472] @ (22718c ) │ │ │ │ + ldr r3, [pc, #536] @ (2271cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (226ffc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11099,15 +11099,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [r2, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #272] @ (227114 ) │ │ │ │ + ldr r3, [pc, #336] @ (227154 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22704c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11128,15 +11128,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [r0, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #32] @ (227074 ) │ │ │ │ + ldr r3, [pc, #96] @ (2270b4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #32] @ (227078 ) │ │ │ │ ubfx ip, r0, #4, #1 │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r0, r0, #5, #5 │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, ip, lsl #3 │ │ │ │ @@ -11145,111 +11145,111 @@ │ │ │ │ ldr r0, [pc, #12] @ (22707c ) │ │ │ │ asrs r2, r3, #28 │ │ │ │ asrs r3, r3, #31 │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #848] @ (2273d0 ) │ │ │ │ + ldr r2, [pc, #912] @ (227410 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22709c ) │ │ │ │ and.w ip, r0, #31 │ │ │ │ ubfx r1, r0, #5, #5 │ │ │ │ ldr r0, [pc, #20] @ (2270a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #808] @ (2273cc ) │ │ │ │ + ldr r2, [pc, #872] @ (22740c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (2270b0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ - ldr r2, [pc, #736] @ (227394 ) │ │ │ │ + ldr r2, [pc, #800] @ (2273d4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (2270c0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ - ldr r2, [pc, #736] @ (2273a4 ) │ │ │ │ + ldr r2, [pc, #800] @ (2273e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (2270d0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ - ldr r2, [pc, #736] @ (2273b4 ) │ │ │ │ + ldr r2, [pc, #800] @ (2273f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (2270e0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ - ldr r2, [pc, #736] @ (2273c4 ) │ │ │ │ + ldr r2, [pc, #800] @ (227404 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (227100 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (227104 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #712] @ (2273d0 ) │ │ │ │ + ldr r2, [pc, #776] @ (227410 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22711c ) │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #16] @ (227120 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #648] @ (2273ac ) │ │ │ │ + ldr r2, [pc, #712] @ (2273ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (227140 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (227144 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ str r4, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #552] @ (227370 ) │ │ │ │ + ldr r2, [pc, #616] @ (2273b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (227164 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (227168 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #472] @ (227344 ) │ │ │ │ + ldr r2, [pc, #536] @ (227384 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11280,15 +11280,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r7, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #128] @ (22725c ) │ │ │ │ + ldr r2, [pc, #192] @ (22729c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11319,15 +11319,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #816] @ (22757c ) │ │ │ │ + ldr r1, [pc, #880] @ (2275bc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11358,15 +11358,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #480] @ (22749c ) │ │ │ │ + ldr r1, [pc, #544] @ (2274dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11397,15 +11397,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #144] @ (2273bc ) │ │ │ │ + ldr r1, [pc, #208] @ (2273fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11436,15 +11436,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #832] @ (2276dc ) │ │ │ │ + ldr r0, [pc, #896] @ (22771c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11475,15 +11475,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #496] @ (2275fc ) │ │ │ │ + ldr r0, [pc, #560] @ (22763c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11514,15 +11514,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #160] @ (22751c ) │ │ │ │ + ldr r0, [pc, #224] @ (22755c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11553,15 +11553,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - blxns sl │ │ │ │ + blxns ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227510 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11569,15 +11569,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227514 ) │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22756c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11601,15 +11601,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bxns pc │ │ │ │ + blxns r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227598 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11617,15 +11617,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22759c ) │ │ │ │ add r0, pc │ │ │ │ b.n 226f14 │ │ │ │ nop │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bx sl │ │ │ │ + bx ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2275f4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11649,15 +11649,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bxns r3 │ │ │ │ + bxns r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227650 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11681,15 +11681,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov ip, sl │ │ │ │ + mov ip, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2276ac ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11713,15 +11713,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r5, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227708 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11746,15 +11746,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r1, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227764 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11778,15 +11778,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r6, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2277c0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11810,15 +11810,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r4, [r2, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r8, r7 │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22781c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11842,15 +11842,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r7, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227878 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11875,15 +11875,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r3, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (2278cc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11906,15 +11906,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ str r0, [r0, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227928 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11938,15 +11938,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r4, [r5, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r8, r4 │ │ │ │ + add r8, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227984 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11970,15 +11970,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r0, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, fp │ │ │ │ + add r0, sp │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2279e0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12002,30 +12002,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r4, [r6, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227a0c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227a10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldrsh r6, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mvns r6, r4 │ │ │ │ + mvns r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227a68 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12049,30 +12049,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r4, [r5, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics r0, r6 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227a94 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227a98 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldrsh r6, [r3, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + bics r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227af0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12096,15 +12096,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r4, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - muls r0, r2 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227b4c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12129,15 +12129,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r0, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + orrs r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227ba8 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12162,30 +12162,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r0, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmn r2, r0 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227bd4 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227bd8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldrb r6, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227c30 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12209,30 +12209,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - negs r0, r5 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227c5c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227c60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldrb r6, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - tst r2, r7 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227cb8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12256,15 +12256,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - tst r4, r0 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227d14 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12289,15 +12289,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r7, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227d70 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12322,15 +12322,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r4, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227dcc ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12355,15 +12355,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r5 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227e28 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12387,15 +12387,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r5 │ │ │ │ + lsrs r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227e84 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12419,15 +12419,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsls r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227ee0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12452,15 +12452,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r6, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - eors r2, r3 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227f3c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12485,15 +12485,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r2, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + ands r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (227f9c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12518,15 +12518,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (227ffc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12551,15 +12551,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228058 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12583,15 +12583,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2280b4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12615,15 +12615,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r4, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (228114 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12648,15 +12648,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #160 @ 0xa0 │ │ │ │ + subs r6, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (228174 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12681,15 +12681,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r4, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2281d0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12713,15 +12713,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r6, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22822c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12745,15 +12745,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r0, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228288 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12777,15 +12777,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #116 @ 0x74 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2282e4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12809,15 +12809,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r0, [r6, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #44 @ 0x2c │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228340 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12841,15 +12841,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r2, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #228 @ 0xe4 │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22839c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12873,15 +12873,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r0, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (2283f8 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12906,15 +12906,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r0, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #74 @ 0x4a │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22844c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12937,15 +12937,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ strb r0, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #24 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2284a8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12969,15 +12969,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228504 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13001,15 +13001,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r0, [r2, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228560 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13033,15 +13033,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r4, [r6, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2285b0 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13061,15 +13061,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strh r0, [r3, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r3, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 228600 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13089,15 +13089,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22864c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13116,15 +13116,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228698 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13143,15 +13143,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2286e8 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13171,15 +13171,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r0, [r4, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 228738 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13199,15 +13199,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r0, [r2, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228784 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13226,15 +13226,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r2, [r0, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2287d0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13253,15 +13253,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r6, [r6, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22881c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13280,15 +13280,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r2, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228868 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13307,15 +13307,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r6, [r3, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + subs r1, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2288b4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13334,15 +13334,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r2, [r2, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228900 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13361,15 +13361,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #792] @ (228c1c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #56] @ (228950 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -13391,15 +13391,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #488] @ (228b3c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22899c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13418,15 +13418,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #168] @ (228a48 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2289e8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13445,15 +13445,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [pc, #888] @ (228d64 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #216 @ 0xd8 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228a34 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13472,15 +13472,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [pc, #584] @ (228c80 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228a8c ) │ │ │ │ ubfx r2, r0, #2, #16 │ │ │ │ @@ -13504,15 +13504,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r6, [pc, #280] @ (228ba8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228ae4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13536,15 +13536,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [pc, #952] @ (228ea0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228b3c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13568,15 +13568,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [pc, #600] @ (228d98 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228b94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13600,15 +13600,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [pc, #248] @ (228c90 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #146 @ 0x92 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228bec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13632,15 +13632,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [pc, #920] @ (228f88 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228c40 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13662,15 +13662,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [pc, #568] @ (228e7c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #26 │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228c94 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13692,15 +13692,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [pc, #232] @ (228d80 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228ce8 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13722,15 +13722,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r3, [pc, #920] @ (229084 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ @@ -13749,15 +13749,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #528] @ (228f4c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -13778,15 +13778,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [pc, #280] @ (228e9c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #50 @ 0x32 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (228dcc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13805,15 +13805,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #1000] @ (2291b8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (228e18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13832,15 +13832,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #696] @ (2290d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #12, #9 │ │ │ │ ubfx ip, r0, #2, #10 │ │ │ │ ldr r3, [pc, #28] @ (228e48 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ lsls r2, r2, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -13849,41 +13849,41 @@ │ │ │ │ ldr r0, [pc, #16] @ (228e4c ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r0, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ b.w 226f14 │ │ │ │ ldr r2, [pc, #432] @ (228ffc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (228e6c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (228e70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ ldr r2, [pc, #256] @ (228f70 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (228e90 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (228e94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ ldr r2, [pc, #112] @ (228f04 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (228eec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13906,15 +13906,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #936] @ (229298 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (228f48 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13937,255 +13937,255 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #568] @ (229184 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #244 @ 0xf4 │ │ │ │ + adds r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228f74 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228f78 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r1, [pc, #248] @ (229070 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228fa0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228fa4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r1, [pc, #72] @ (228fec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228fcc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228fd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r0, [pc, #920] @ (229368 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228ff8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228ffc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r0, [pc, #744] @ (2292e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229024 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229028 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r0, [pc, #568] @ (229260 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #94 @ 0x5e │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229050 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229054 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r0, [pc, #392] @ (2291dc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22907c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229080 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r0, [pc, #216] @ (229158 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2290a8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2290ac ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr r0, [pc, #40] @ (2290d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #14 │ │ │ │ + adds r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2290d4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2290d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0x47de │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229100 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229104 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0x47b2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22912c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229130 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0x4786 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229158 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22915c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ bx fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229184 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229188 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ bx r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2291b0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2291b4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ bx r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2291dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2291e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mov lr, sl │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229208 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22920c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mov sl, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (229264 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14208,15 +14208,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ mov r2, lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22929c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14226,15 +14226,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ mov r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2292d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14244,15 +14244,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp sl, sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22930c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14262,15 +14262,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp sl, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229344 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14280,15 +14280,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r2, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22937c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14298,15 +14298,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r2, r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2293b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14316,15 +14316,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2293ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14334,15 +14334,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ add sl, sl │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229424 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14352,15 +14352,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ add sl, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22945c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14370,15 +14370,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ add r2, ip │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229494 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14388,15 +14388,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ add r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2294cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14406,15 +14406,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ mvns r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229504 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14424,15 +14424,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ bics r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22953c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14442,15 +14442,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ bics r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229574 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14460,15 +14460,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ muls r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #58 @ 0x3a │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2295ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14478,15 +14478,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ orrs r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #26 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2295e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14496,15 +14496,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmn r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + adds r0, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22961c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14514,15 +14514,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229654 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14532,15 +14532,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ negs r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22968c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14550,15 +14550,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ tst r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #146 @ 0x92 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2296c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14568,15 +14568,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ rors r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2296fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14586,15 +14586,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ rors r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229734 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14604,15 +14604,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ sbcs r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22976c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14622,15 +14622,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adcs r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2297a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14640,15 +14640,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ asrs r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2297dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14658,15 +14658,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229814 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14676,15 +14676,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22984c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14694,15 +14694,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ eors r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229884 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14712,15 +14712,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ ands r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2298bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14730,15 +14730,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ ands r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2298f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14748,15 +14748,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r7, #202 @ 0xca │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22992c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14766,15 +14766,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r7, #146 @ 0x92 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229964 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14784,15 +14784,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r7, #90 @ 0x5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22999c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14802,15 +14802,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r7, #34 @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2299d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14820,15 +14820,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, #234 @ 0xea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229a0c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14838,15 +14838,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #126 @ 0x7e │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229a44 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14856,15 +14856,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229a7c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14874,15 +14874,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, #66 @ 0x42 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229ab4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14892,15 +14892,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #30 │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229aec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14910,15 +14910,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r5, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229b24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14928,15 +14928,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r5, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229b5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14946,15 +14946,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r5, #98 @ 0x62 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229b94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14964,15 +14964,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r5, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229bcc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14982,15 +14982,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r4, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #114 @ 0x72 │ │ │ │ + cmp r4, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229c04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15000,727 +15000,727 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r4, #186 @ 0xba │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #78 @ 0x4e │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229c30 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229c34 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229c5c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229c60 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229c88 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229c8c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r4, #44 @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #254 @ 0xfe │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229cb4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229cb8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r4, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229ce0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229ce4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d0c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d10 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d38 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d3c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r3, #124 @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d64 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d68 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d90 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d94 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229dbc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229dc0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r2, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229de8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229dec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e14 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e18 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r2, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e40 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r2, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e6c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e70 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r2, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229e94 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229e98 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r2, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r2, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229ec0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229ec4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229eec ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229ef0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229f14 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229f18 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229f3c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229f40 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229f68 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229f6c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229f94 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229f98 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r1, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #38 @ 0x26 │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229fc0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229fc4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r2, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229fe8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229fec ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r0, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22a010 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22a014 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #218 @ 0xda │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a03c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a040 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a068 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a06c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a094 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a098 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ subs r0, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22a0bc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22a0c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a0e8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a0ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a114 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a118 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22a138 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22a13c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #36 @ 0x24 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a164 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a168 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a190 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a194 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a1bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a1c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a1e8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a1ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22a20c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22a210 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a238 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a23c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a264 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a268 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a290 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a294 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a2bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a2c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a2e8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a2ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a314 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a318 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a340 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a344 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a36c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a370 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a398 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a39c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r5, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #182 @ 0xb6 │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a3c4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a3c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a3f0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a3f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + movs r7, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a41c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a420 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r7, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a454 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15730,15 +15730,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r4, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a48c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15748,15 +15748,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r4, #50 @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a4c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15766,15 +15766,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r3, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a4fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15784,15 +15784,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r3, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r6, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a534 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15802,15 +15802,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r3, #138 @ 0x8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a56c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15820,15 +15820,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r3, #82 @ 0x52 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a5a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15838,15 +15838,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r3, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a5dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15856,15 +15856,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r2, #226 @ 0xe2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a614 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15874,15 +15874,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r2, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a64c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15892,15 +15892,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r2, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a684 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15910,15 +15910,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r2, #58 @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a6bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15928,15 +15928,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r2, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a6f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15946,15 +15946,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r1, #202 @ 0xca │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a72c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15964,15 +15964,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r1, #146 @ 0x92 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a764 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15982,15 +15982,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r1, #90 @ 0x5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a79c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16000,15 +16000,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r1, #34 @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a7d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16018,15 +16018,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r0, #234 @ 0xea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a80c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16036,15 +16036,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r0, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #214 @ 0xd6 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a844 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16054,15 +16054,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r0, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a87c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16072,15 +16072,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r0, #66 @ 0x42 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #142 @ 0x8e │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a8b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16090,15 +16090,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ adds r0, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a8ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16108,15 +16108,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r7, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a924 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16126,45 +16126,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r7, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a950 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a954 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a97c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a980 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r3, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a9b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16174,15 +16174,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r7, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a9ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16192,15 +16192,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r6, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22aa24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16210,45 +16210,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r6, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22aa50 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22aa54 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22aa7c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22aa80 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f14 │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22aad8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16274,15 +16274,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r5, #254 @ 0xfe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #20 │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ab34 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16308,15 +16308,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r5, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ab90 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16342,15 +16342,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22abec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16376,15 +16376,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r4, #234 @ 0xea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #92 @ 0x5c │ │ │ │ + movs r2, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22ac44 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16408,15 +16408,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r4, #142 @ 0x8e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22ac9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16440,15 +16440,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r4, #54 @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22acf4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16472,15 +16472,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22ad4c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16504,15 +16504,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r3, #134 @ 0x86 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + movs r1, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ ubfx r3, r0, #6, #1 │ │ │ │ @@ -16542,15 +16542,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r3, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22ae08 ) │ │ │ │ @@ -16571,15 +16571,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #198 @ 0xc6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #240 @ 0xf0 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22ae5c ) │ │ │ │ @@ -16600,15 +16600,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22aeb0 ) │ │ │ │ @@ -16629,15 +16629,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #120 @ 0x78 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22af04 ) │ │ │ │ @@ -16658,15 +16658,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r1, #202 @ 0xca │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #60 @ 0x3c │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22af58 ) │ │ │ │ @@ -16687,15 +16687,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r1, #118 @ 0x76 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r7, #7 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22afac ) │ │ │ │ @@ -16716,15 +16716,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r1, #34 @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r0, #7 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b000 ) │ │ │ │ @@ -16745,15 +16745,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #206 @ 0xce │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r0, #6 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b054 ) │ │ │ │ @@ -16774,15 +16774,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b0a8 ) │ │ │ │ @@ -16803,15 +16803,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #38 @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b0fc ) │ │ │ │ @@ -16832,15 +16832,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r2, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b150 ) │ │ │ │ @@ -16861,15 +16861,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #126 @ 0x7e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b1a4 ) │ │ │ │ @@ -16890,23 +16890,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #8] @ (22b1bc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22b210 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16930,15 +16930,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r6, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r1, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22b264 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -16960,15 +16960,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r6, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r0, #7 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b2b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -16989,15 +16989,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r6, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22b308 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17019,15 +17019,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r5, #198 @ 0xc6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r6, r3, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b358 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17048,15 +17048,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r5, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b3a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17077,15 +17077,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b3f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17106,15 +17106,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17129,15 +17129,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r5, #1 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17152,15 +17152,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b4c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17181,15 +17181,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b518 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17210,15 +17210,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b568 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17239,42 +17239,42 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r5, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b58c │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #20] @ (22b590 ) │ │ │ │ add ip, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ movs r3, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r1, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b5b0 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (22b5b4 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 22b5fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -17294,41 +17294,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r1, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b620 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (22b624 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b644 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (22b648 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ movs r2, #102 @ 0x66 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22b69c ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17352,15 +17352,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22b6f4 ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17384,15 +17384,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #222 @ 0xde │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22b744 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17413,15 +17413,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #130 @ 0x82 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r3, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22b794 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17442,15 +17442,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r2, r7 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22b7ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17475,29 +17475,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, #230 @ 0xe6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22b810 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #13, #8 │ │ │ │ ldr r0, [pc, #20] @ (22b814 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b860 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17518,15 +17518,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r0, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b8b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17547,15 +17547,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r0, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b900 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17576,430 +17576,430 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ subs r2, r1, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r0, r3 │ │ │ │ + adds r4, r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22b924 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b928 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r0, r1, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r7, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22b948 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b94c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r2, r2 │ │ │ │ + adds r6, r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #10 │ │ │ │ ldr r0, [pc, #8] @ (22b960 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - adds r0, r1, r2 │ │ │ │ + adds r0, r3, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22b978 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22b97c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r0, r6, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r7, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22b994 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22b998 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r2, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22b9b8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b9bc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r6, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r2, r1 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22b9dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b9e0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ subs r0, r2, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r0, r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba00 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r5, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba24 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba28 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r0, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r4, r0 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22ba48 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba4c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ subs r4, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r2, r0 │ │ │ │ + adds r4, r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba6c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r0, r0, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r0, r0 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba90 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r3, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bab4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bab8 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r0, r7, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r5, #31 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bad8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22badc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r4, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bafc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r0, r6, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bb20 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb24 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r4, r1, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bb44 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb48 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r0, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bb68 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb6c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r4, r0, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bb8c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb90 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r0, r4, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r4, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bbb0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bbb4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r4, r7, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bbd4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bbd8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r0, r3, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bbf8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bbfc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r4, r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bc1c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc20 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r0, r2, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bc40 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc44 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r4, r5, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bc64 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc68 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ adds r0, r1, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bc88 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc8c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r4, r4, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bcac ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bcb0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds r0, r0, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bcd0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bcd4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r3, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r5, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bcf4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bcf8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r0, r7, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r4, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd18 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd1c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd3c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd40 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r0, r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd60 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd64 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ subs r4, r1, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bd90 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18007,15 +18007,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22bd94 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bdc0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18023,15 +18023,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bdc4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r6, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bdf0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18039,15 +18039,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bdf4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22be20 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18055,15 +18055,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22be24 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22be50 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18071,15 +18071,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22be54 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r4, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r4, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22be80 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18087,15 +18087,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22be84 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r6, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22beb0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18103,15 +18103,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22beb4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ subs r6, r0, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r7, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bee0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18119,15 +18119,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bee4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf10 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18135,15 +18135,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22bf14 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r4, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf40 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18151,15 +18151,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bf44 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf70 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18167,15 +18167,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bf74 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r0, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bfa0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18183,15 +18183,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22bfa4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bfd0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18199,15 +18199,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bfd4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r4, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r2, #21 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c000 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18215,15 +18215,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c004 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r6, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r1, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c030 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18231,15 +18231,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c034 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r0, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c060 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18247,15 +18247,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c064 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c090 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18263,15 +18263,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22c094 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ adds r6, r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c0c0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18279,15 +18279,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c0c4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r6, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c0f0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18295,15 +18295,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c0f4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r0, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c120 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18311,15 +18311,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c124 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #18 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c150 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18327,15 +18327,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c154 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r4, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c180 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18343,15 +18343,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c184 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r6, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c1b0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18359,15 +18359,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c1b4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r0, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c1e0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18375,15 +18375,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22c1e4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r2, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c210 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18391,15 +18391,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c214 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r4, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c240 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18407,15 +18407,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c244 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r6, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c270 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18423,15 +18423,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c274 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r0, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r6, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c2a0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18439,15 +18439,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c2a4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r2, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c2d0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18455,15 +18455,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c2d4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c300 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18471,15 +18471,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c304 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r6, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c354 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18501,15 +18501,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r7, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c3a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18531,15 +18531,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r4, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c3fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18561,15 +18561,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r2, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c450 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18591,15 +18591,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r7, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c480 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18607,15 +18607,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c484 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r6, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c4b0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18623,15 +18623,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c4b4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r0, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c4e0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18639,15 +18639,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c4e4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r2, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c510 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18655,15 +18655,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c514 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22c560 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18684,15 +18684,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r5, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22c5b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18713,15 +18713,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r3, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c604 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18743,15 +18743,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r1, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c658 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18773,127 +18773,127 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r6, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22c67c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (22c680 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ asrs r0, r6, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22c6a0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (22c6a4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ asrs r4, r1, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c6c8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c6cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r0, r5, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r0, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c6f0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c6f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r0, r0, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c718 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c71c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r0, r3, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c740 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c744 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r0, r6, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c768 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c76c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r0, r1, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c790 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c794 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ asrs r0, r4, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r0, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (22c7ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18916,15 +18916,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r5, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (22c848 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18947,15 +18947,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r6, #32 │ │ │ │ + asrs r4, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c878 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18963,15 +18963,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c87c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r7, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #31 │ │ │ │ + asrs r6, r1, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c8a8 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18979,45 +18979,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c8ac ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ asrs r6, r1, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c8d4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c8d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r3, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c900 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c904 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r6, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c930 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19025,15 +19025,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c934 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r0, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c960 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19041,105 +19041,105 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c964 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r2, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c98c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c990 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r4, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c9b8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c9bc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r7, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c9e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c9e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r1, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca10 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca14 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r4, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca3c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca40 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r6, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca68 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca6c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r1, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22ca98 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19147,15 +19147,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22ca9c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r3, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22cac8 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19163,45 +19163,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22cacc ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r5, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22caf4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22caf8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r7, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cb20 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cb24 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r2, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r4, #25 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22cb50 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19209,15 +19209,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22cb54 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r4, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r2, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22cb80 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19225,150 +19225,150 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22cb84 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r6, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cbac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cbb0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r0, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cbd8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cbdc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r3, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc04 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc08 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r5, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r5, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc30 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc34 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r0, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r2, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r5, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ccb4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ccb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r7, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cce0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cce4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r2, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cd0c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cd10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #20 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cd5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19389,30 +19389,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r5, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cd88 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cd8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r5, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cdd8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19433,15 +19433,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r2, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22ce28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19462,30 +19462,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r2, r4, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r1, #18 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ce54 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ce58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r3, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cea4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19506,15 +19506,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r4, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r0, #17 │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cef4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19535,135 +19535,135 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cf20 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cf24 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r2, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cf4c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cf50 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r1, #15 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cf78 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cf7c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cfa4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cfa8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r1, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cfd0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cfd4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cffc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d000 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsrs r2, r0, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d028 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d02c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r2, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d054 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d058 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsrs r6, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r2, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d0a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19684,15 +19684,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r4, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d0f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19713,75 +19713,75 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r2, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d120 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d124 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d14c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d150 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r4, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #10 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d178 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d17c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r7, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d1a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d1a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r1, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d1f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19802,131 +19802,131 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r2, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d220 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d224 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r2, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + lsrs r6, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d24c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d250 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d278 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d27c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r7, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22d29c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22d2a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ lsls r0, r2, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d2c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d2cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r5, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d2f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d2f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r7, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d320 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d324 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r2, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #6 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22d344 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22d348 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ lsls r0, r5, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d394 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19947,73 +19947,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r6, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d3c0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d3c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r6, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d3ec ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d3f0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r0, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22d410 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22d414 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ lsls r4, r3, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d43c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d440 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r6, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d48c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20034,846 +20034,846 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r7, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d4b8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d4bc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r7, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d4e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d4e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r1, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d510 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d514 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d53c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d540 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r6, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d568 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d56c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r1, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d594 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d598 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r3, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d5c0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d5c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d5ec ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d5f0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r0, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r7, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d618 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d61c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r3, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r2, #32 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d644 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d648 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r5, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d670 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d674 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r0, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d69c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d6a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r2, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d6c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d6cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r5, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d6f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d6f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r7, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d720 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d724 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r2, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d74c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d750 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d778 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d77c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r0, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d7a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d7a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d7d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d7d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r3, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d7fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d800 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #28 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d828 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d82c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r2, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d854 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d858 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d880 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d884 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ movs r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d8ac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d8b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ movs r6, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r4, #27 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d8d8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d8dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ vshr.u16 q8, , #6 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d904 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d908 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ vshr.u32 q0, , #18 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d930 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d934 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ vmov.i32 q0, #175 @ 0x000000af │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d95c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d960 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ vqadd.u16 q8, q3, │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d988 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d98c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ vqadd.u32 q0, q5, │ │ │ │ - lsls r2, r0, #26 │ │ │ │ + lsls r2, r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d9b4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d9b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mrc2 0, 7, r0, cr14, cr15, {2} │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d9e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d9e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mrc2 0, 6, r0, cr2, cr15, {2} │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22da0c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22da10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mcr2 0, 5, r0, cr6, cr15, {2} │ │ │ │ - lsls r2, r1, #25 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22da30 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22da34 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ mrc2 0, 3, r0, cr12, cr15, {2} │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22da5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22da60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mrc2 0, 2, r0, cr6, cr15, {2} │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22da88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22da8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ mcr2 0, 1, r0, cr10, cr15, {2} │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dab4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dab8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldc2l 0, cr0, [lr, #380]! @ 0x17c │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dae0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dae4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldc2l 0, cr0, [r2, #380] @ 0x17c │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r7, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22db04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22db08 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ stc2 0, cr0, [r8, #380]! @ 0x17c │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22db28 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ lsls r3, r0, #11 │ │ │ │ ldr r0, [pc, #20] @ (22db2c ) │ │ │ │ add r1, pc │ │ │ │ asrs r2, r3, #22 │ │ │ │ add r0, pc │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r6, #380] @ 0x17c │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22db54 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22db58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldc2l 0, cr0, [lr, #-380] @ 0xfffffe84 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22db80 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22db84 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldc2 0, cr0, [r2, #-380]! @ 0xfffffe84 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dbac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dbb0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ stc2 0, cr0, [r6, #-380] @ 0xfffffe84 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #28] @ (22dbd4 ) │ │ │ │ ubfx r2, r0, #14, #2 │ │ │ │ lsls r3, r0, #10 │ │ │ │ ldr r0, [pc, #24] @ (22dbd8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ asrs r2, r3, #26 │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [lr], {95} @ 0x5f │ │ │ │ - lsls r0, r0, #22 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dc00 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dc04 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldc2 0, cr0, [r2], #380 @ 0x17c │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dc2c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dc30 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ stc2 0, cr0, [r6], {95} @ 0x5f │ │ │ │ - lsls r2, r1, #21 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22dc50 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22dc54 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ mrrc2 0, 5, r0, ip, cr15 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r2, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (22dc68 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (22dc7c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (22dc90 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dcb8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dcbc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfbfa005f │ │ │ │ - lsls r2, r2, #20 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dce4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dce8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfbce005f │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22dd00 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22dd04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfba8005f │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22dd1c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22dd20 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfb8c005f │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dd48 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dd4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfb6a005f │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dd74 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dd78 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfb3e005f │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dda0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dda4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfb12005f │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22ddbc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22ddc0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfaec005f │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22ddd8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22dddc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfad0005f │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r5, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22ddf4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22ddf8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfab4005f │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22de10 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22de14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfa98005f │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22de3c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22de40 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xfa76005f │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22de90 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -20894,15 +20894,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xfa3e005f │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22dee4 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -20923,41 +20923,41 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ vld1.8 @ instruction: 0xf9ea005f │ │ │ │ - lsls r2, r5, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22df08 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22df0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ vld1.8 @ instruction: 0xf9a4005f │ │ │ │ - lsls r6, r3, #14 │ │ │ │ + lsls r6, r5, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22df34 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22df38 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr??.w r0, [lr, pc, lsl #1] │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22df88 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -20978,15 +20978,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ vst4.16 {d16-d19}, [r6 :64] │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22dfdc ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21007,57 +21007,57 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr??.w r0, [r2, #95] @ 0x5f │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e008 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e00c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ strh.w r0, [sl, #95] @ 0x5f │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e034 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e038 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr??.w r0, [lr, pc, lsl #1] │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e060 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e064 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ ldr.w r0, [r2, pc, lsl #1] │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e0b0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21077,43 +21077,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb.w r0, [ip, pc, lsl #1] │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e0dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e0e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf7d6005f │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e108 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e10c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf7aa005f │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r4, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e158 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21133,15 +21133,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf774005f │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e1a8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21161,43 +21161,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf724005f │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e1d4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e1d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf6de005f │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e200 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e204 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf6b2005f │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e250 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21217,43 +21217,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf67c005f │ │ │ │ - lsls r0, r1, #6 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e27c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e280 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf636005f │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e2a8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e2ac ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ addw r0, sl, #2143 @ 0x85f │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e2f8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21273,43 +21273,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ rsbs r0, r4, #14614528 @ 0xdf0000 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e324 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e328 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf58e005f │ │ │ │ - lsls r2, r7, #3 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e350 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e354 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ sbc.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e3a0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21329,15 +21329,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf52c005f │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e3f0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21357,43 +21357,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf4dc005f │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e41c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e420 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ eors.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e448 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e44c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ orn r0, sl, #14614528 @ 0xdf0000 │ │ │ │ - movs r6, r7 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e498 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21413,15 +21413,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bics.w r0, r4, #14614528 @ 0xdf0000 │ │ │ │ - movs r4, r2 │ │ │ │ + movs r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e4e8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21441,41 +21441,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf3e4005f │ │ │ │ - vmla.i32 q8, q0, d8[0] │ │ │ │ + vrev64.8 q8, q4 │ │ │ │ ldr r1, [pc, #32] @ (22e514 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e518 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf39e005f │ │ │ │ - vmla.i q0, q7, d8[0] │ │ │ │ + vmla.i q8, q7, d0[2] │ │ │ │ ldr r1, [pc, #32] @ (22e540 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e544 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf372005f │ │ │ │ - vmla.i32 q0, q1, d8[0] │ │ │ │ + vswp q0, q4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e590 ) │ │ │ │ mov r2, r0 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ @@ -21494,15 +21494,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf33c005f │ │ │ │ - vhadd.u q8, q2, q4 │ │ │ │ + vmla.i q0, q2, d0[2] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e5e0 ) │ │ │ │ mov r2, r0 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ @@ -21521,52 +21521,52 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf2ec005f │ │ │ │ - vhadd.u8 q8, q0, q4 │ │ │ │ + vhadd.u16 q8, q0, q4 │ │ │ │ ldr r1, [pc, #32] @ (22e60c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e610 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ subw r0, r6, #95 @ 0x5f │ │ │ │ - vhadd.u16 q0, q5, q4 │ │ │ │ + vhadd.u32 q0, q5, q4 │ │ │ │ ldr r1, [pc, #32] @ (22e638 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e63c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf27a005f │ │ │ │ - cdp2 0, 15, cr0, cr14, cr8, {2} │ │ │ │ + vhadd.u8 q0, q7, q4 │ │ │ │ ldr r3, [pc, #24] @ (22e65c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e660 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf250005f │ │ │ │ - cdp2 0, 15, cr0, cr2, cr8, {2} │ │ │ │ + vhadd.u8 q0, q1, q4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e6ac ) │ │ │ │ mov r2, r0 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ @@ -21585,15 +21585,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf220005f │ │ │ │ - cdp2 0, 11, cr0, cr8, cr8, {2} │ │ │ │ + cdp2 0, 12, cr0, cr8, cr8, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e6fc ) │ │ │ │ mov r2, r0 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ @@ -21612,74 +21612,74 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ rsbs r0, r0, #95 @ 0x5f │ │ │ │ - cdp2 0, 8, cr0, cr4, cr8, {2} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr8, {2} │ │ │ │ ldr r1, [pc, #32] @ (22e728 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e72c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf18a005f │ │ │ │ - cdp2 0, 5, cr0, cr14, cr8, {2} │ │ │ │ + cdp2 0, 6, cr0, cr14, cr8, {2} │ │ │ │ ldr r1, [pc, #32] @ (22e754 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e758 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ adcs.w r0, lr, #95 @ 0x5f │ │ │ │ - cdp2 0, 4, cr0, cr2, cr8, {2} │ │ │ │ + cdp2 0, 5, cr0, cr2, cr8, {2} │ │ │ │ ldr r3, [pc, #24] @ (22e778 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e77c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf134005f │ │ │ │ - cdp2 0, 3, cr0, cr6, cr8, {2} │ │ │ │ + cdp2 0, 4, cr0, cr6, cr8, {2} │ │ │ │ ldr r3, [pc, #24] @ (22e79c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e7a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ adds.w r0, r0, #95 @ 0x5f │ │ │ │ - cdp2 0, 1, cr0, cr14, cr8, {2} │ │ │ │ + cdp2 0, 2, cr0, cr14, cr8, {2} │ │ │ │ ldr r3, [pc, #24] @ (22e7c0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e7c4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f14 │ │ │ │ @ instruction: 0xf0ec005f │ │ │ │ - cdp2 0, 0, cr0, cr6, cr8, {2} │ │ │ │ + cdp2 0, 1, cr0, cr6, cr8, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e810 ) │ │ │ │ sub sp, #12 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ @@ -21699,54 +21699,54 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xf0ba005f │ │ │ │ - ldc2l 0, cr0, [r2, #288] @ 0x120 │ │ │ │ + stc2l 0, cr0, [r2, #288]! @ 0x120 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (22e828 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - bcc.n 22e8b4 │ │ │ │ + bcc.n 22e8d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (22e83c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - bcc.n 22e8c0 │ │ │ │ + bcc.n 22e8e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (22e850 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - bcc.n 22e8cc │ │ │ │ + bcc.n 22e8ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (22e864 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - bcc.n 22e8d8 │ │ │ │ + bcc.n 22e8f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (22e878 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f14 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [ip, #-288]! @ 0xfffffee0 │ │ │ │ + ldc2l 0, cr0, [ip, #-288]! @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #28] @ (22e8b0 ) │ │ │ │ @@ -21759,15 +21759,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r8, #-288] @ 0xfffffee0 │ │ │ │ + stc2l 0, cr0, [r8, #-288]! @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #32] @ (22e8ec ) │ │ │ │ @@ -21782,15 +21782,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - stc2 0, cr0, [r8, #-288]! @ 0xfffffee0 │ │ │ │ + ldc2 0, cr0, [r8, #-288]! @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #28] @ (22e924 ) │ │ │ │ @@ -21803,15 +21803,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r4], #288 @ 0x120 │ │ │ │ + stc2 0, cr0, [r4, #-288] @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #28] @ (22e95c ) │ │ │ │ @@ -21824,15 +21824,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r4], {72} @ 0x48 │ │ │ │ + ldc2l 0, cr0, [r4], {72} @ 0x48 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #28] @ (22e994 ) │ │ │ │ @@ -21845,15 +21845,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r4], {72} @ 0x48 │ │ │ │ + stc2 0, cr0, [r4], #288 @ 0x120 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #32] @ (22e9d0 ) │ │ │ │ @@ -21868,15 +21868,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - stc2l 0, cr0, [r4], #-288 @ 0xfffffee0 │ │ │ │ + ldc2l 0, cr0, [r4], #-288 @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #28] @ (22ea08 ) │ │ │ │ @@ -21889,15 +21889,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ + mcrr2 0, 4, r0, r0, cr8 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #32] @ (22ea44 ) │ │ │ │ @@ -21912,15 +21912,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - stc2 0, cr0, [r0], {72} @ 0x48 │ │ │ │ + ldc2 0, cr0, [r0], {72} @ 0x48 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #28] @ (22ea7c ) │ │ │ │ @@ -21933,15 +21933,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbcc0048 │ │ │ │ + @ instruction: 0xfbdc0048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #32] @ (22eab8 ) │ │ │ │ @@ -21956,15 +21956,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - @ instruction: 0xfb9c0048 │ │ │ │ + @ instruction: 0xfbac0048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #28] @ (22eaf0 ) │ │ │ │ @@ -21977,15 +21977,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb680048 │ │ │ │ + @ instruction: 0xfb780048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #32] @ (22eb2c ) │ │ │ │ @@ -22000,15 +22000,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb380048 │ │ │ │ + @ instruction: 0xfb480048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #10 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #32] @ (22eb68 ) │ │ │ │ @@ -22023,15 +22023,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb080048 │ │ │ │ + @ instruction: 0xfb180048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #28] @ (22eba0 ) │ │ │ │ @@ -22044,15 +22044,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfad80048 │ │ │ │ + @ instruction: 0xfae80048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #32] @ (22ebdc ) │ │ │ │ @@ -22067,15 +22067,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - @ instruction: 0xfaa80048 │ │ │ │ + @ instruction: 0xfab80048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #28] @ (22ec14 ) │ │ │ │ @@ -22088,15 +22088,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa740048 │ │ │ │ + @ instruction: 0xfa840048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #32] @ (22ec50 ) │ │ │ │ @@ -22111,15 +22111,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa440048 │ │ │ │ + @ instruction: 0xfa540048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #28] @ (22ec88 ) │ │ │ │ @@ -22132,15 +22132,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa140048 │ │ │ │ + @ instruction: 0xfa240048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [pc, #32] @ (22ecc4 ) │ │ │ │ @@ -22155,15 +22155,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - vld1.8 {d16[2]}, [r4], r8 │ │ │ │ + ldr??.w r0, [r4, #72] @ 0x48 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ orr.w r3, r3, r0, lsl #10 │ │ │ │ @@ -22190,17 +22190,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vst1.8 {d0[2]}, [sl], r8 │ │ │ │ + ldrsb.w r0, [sl, #72] @ 0x48 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ orr.w r3, r3, r0, lsl #10 │ │ │ │ @@ -22227,17 +22227,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vld4.16 {d0-d3}, [sl], r8 │ │ │ │ + ldrsh.w r0, [sl, r8] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22ee10 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22275,17 +22275,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xeae8005f │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6, {r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh.w r0, [r4, #72] @ 0x48 │ │ │ │ + str.w r0, [r4, #72] @ 0x48 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22ee94 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22323,17 +22323,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ orn r0, r4, pc, lsr #1 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str.w r0, [r8, r8] │ │ │ │ + ldr.w r0, [r8, r8] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22ef18 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22371,17 +22371,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strd r0, r0, [r0, #380]! @ 0x17c │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5, {r2, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf7dc0048 │ │ │ │ + @ instruction: 0xf7ec0048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22ef9c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22419,17 +22419,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrd r0, r0, [ip, #-380] @ 0x17c │ │ │ │ - ldmia r4!, {r3, r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf7700048 │ │ │ │ + @ instruction: 0xf7800048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f020 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22467,17 +22467,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xe8d8005f │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf7040048 │ │ │ │ + @ instruction: 0xf7140048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f0a4 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22515,17 +22515,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xe854005f │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf6980048 │ │ │ │ + subw r0, r8, #2120 @ 0x848 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f128 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22564,17 +22564,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ b.n 22f0cc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf62c0048 │ │ │ │ + @ instruction: 0xf63c0048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f1ac ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22613,17 +22613,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ b.n 22f048 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rsb r0, r0, #13107200 @ 0xc80000 │ │ │ │ + rsbs r0, r0, #13107200 @ 0xc80000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f234 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ @@ -22661,17 +22661,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22efcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adc.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ + adcs.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f2bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ @@ -22709,17 +22709,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22ef44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + ldmia r1!, {r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf4d80048 │ │ │ │ + @ instruction: 0xf4e80048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f344 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ @@ -22757,17 +22757,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22eebc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orn r0, r0, #13107200 @ 0xc80000 │ │ │ │ + orns r0, r0, #13107200 @ 0xc80000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f3cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ @@ -22805,17 +22805,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22ee34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf3e80048 │ │ │ │ + @ instruction: 0xf3f80048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f454 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ @@ -22853,17 +22853,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22edac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf3740048 │ │ │ │ + usat r0, #8, r4, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ orr.w r3, r3, r0, lsl #14 │ │ │ │ @@ -22890,17 +22890,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf31a0048 │ │ │ │ + ssat r0, #9, sl, asr #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -22930,17 +22930,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf2ba0048 │ │ │ │ + movt r0, #41032 @ 0xa048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -22970,17 +22970,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf25e0048 │ │ │ │ + @ instruction: 0xf26e0048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ orr.w r3, r3, r0, lsl #14 │ │ │ │ @@ -23016,17 +23016,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 22fbc0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf1f20048 │ │ │ │ + addw r0, r2, #72 @ 0x48 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ orr.w r3, r3, r0, lsl #14 │ │ │ │ @@ -23062,17 +23062,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 22fb40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf1820048 │ │ │ │ + @ instruction: 0xf1920048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f724 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ @@ -23110,17 +23110,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22fadc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add.w r0, ip, #72 @ 0x48 │ │ │ │ + adds.w r0, ip, #72 @ 0x48 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -23147,17 +23147,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s32 q0, q1, q4 │ │ │ │ + vhadd.s q0, q1, q4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -23184,17 +23184,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp 0, 12, cr0, cr2, cr8, {2} │ │ │ │ + cdp 0, 13, cr0, cr2, cr8, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #100] @ (22f874 ) │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ movt r3, #31 │ │ │ │ @@ -23231,17 +23231,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22f978 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i16 d16, d0, d0[1] │ │ │ │ + vmla.i32 d16, d0, d8[0] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (22f8f0 ) │ │ │ │ ubfx ip, r0, #12, #9 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -23275,17 +23275,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 22f8f4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s16 q8, q7, q4 │ │ │ │ + vhadd.s32 q8, q7, q4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22f960 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23315,17 +23315,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ svc 134 @ 0x86 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s8 q0, q5, q4 │ │ │ │ + vhadd.s16 q0, q5, q4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22f9d0 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23355,17 +23355,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ svc 22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp 0, 10, cr0, cr6, cr8, {2} │ │ │ │ + cdp 0, 11, cr0, cr6, cr8, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22fa40 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23395,17 +23395,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ udf #166 @ 0xa6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp 0, 4, cr0, cr2, cr8, {2} │ │ │ │ + cdp 0, 5, cr0, cr2, cr8, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22fab0 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23435,17 +23435,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ udf #54 @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldcl 0, cr0, [lr, #288] @ 0x120 │ │ │ │ + stcl 0, cr0, [lr, #288]! @ 0x120 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22fb20 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23475,32 +23475,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ble.n 22fab0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldc 0, cr0, [lr, #-288] @ 0xfffffee0 │ │ │ │ + stc 0, cr0, [lr, #-288]! @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #20] @ (22fb54 ) │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r0, [r4, #8] │ │ │ │ blx r5 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx 21c6bc <__longjmp_chk@plt> │ │ │ │ - ldc 0, cr0, [sl, #-288]! @ 0xfffffee0 │ │ │ │ + stcl 0, cr0, [sl, #-288] @ 0xfffffee0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ strd r0, r1, [sp, #4] │ │ │ │ add.w r0, r2, #16 │ │ │ │ @@ -23638,17 +23638,17 @@ │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldrb r3, [r5, #6] │ │ │ │ str r0, [r4, #0] │ │ │ │ strb r3, [r4, #6] │ │ │ │ b.n 22fc12 │ │ │ │ ble.n 22fce0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stcl 0, cr0, [r0], #288 @ 0x120 │ │ │ │ - stcl 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ - ldc 0, cr0, [r6], {72} @ 0x48 │ │ │ │ + ldcl 0, cr0, [r0], #288 @ 0x120 │ │ │ │ + ldcl 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ + stc 0, cr0, [r6], #-288 @ 0xfffffee0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #212] @ (22fdb0 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ mov r4, r2 │ │ │ │ @@ -23732,21 +23732,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ blt.n 22fec0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -23775,15 +23775,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaf20048 │ │ │ │ + add.w r0, r2, r8, lsl #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ @@ -23809,15 +23809,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaa20048 │ │ │ │ + @ instruction: 0xeab20048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ @@ -23843,15 +23843,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r6, r8, lsl #1 │ │ │ │ + orn r0, r6, r8, lsl #1 │ │ │ │ ands.w r0, r0, #65011712 @ 0x3e00000 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ands.w r0, r0, #992 @ 0x3e0 │ │ │ │ it ne │ │ │ │ @@ -23912,17 +23912,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ lsls r6, r3, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bls.n 230038 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe9bc0048 │ │ │ │ + strd r0, r0, [ip, #288] @ 0x120 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #172] @ (230068 ) │ │ │ │ ubfx r1, r0, #24, #1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -23983,17 +23983,17 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bhi.n 22ffbc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r4, 2300ec │ │ │ │ + cbnz r4, 2300f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmdb r8, {r3, r6} │ │ │ │ + ldmdb r8, {r3, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r4, r0, #4, #1 │ │ │ │ ldr r3, [pc, #168] @ (230134 ) │ │ │ │ and.w r1, r0, #7 │ │ │ │ @@ -24048,15 +24048,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ vmla.i32 q0, q7, d9[1] │ │ │ │ bvc.n 230090 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xe8560048 │ │ │ │ + strd r0, r0, [r6], #-288 @ 0x120 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx r1, r0, #3, #1 │ │ │ │ ldr.w ip, [pc, #172] @ 230200 │ │ │ │ ubfx r3, r0, #8, #1 │ │ │ │ @@ -24111,15 +24111,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb2c │ │ │ │ cdp2 0, 14, cr0, cr4, cr9, {3} │ │ │ │ bvs.n 2301cc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 230128 │ │ │ │ + b.n 230148 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (230294 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24161,15 +24161,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ cdp2 0, 2, cr0, cr2, cr9, {3} │ │ │ │ bvs.n 23031c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x00d8 │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #120] @ 230328 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24210,15 +24210,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ stc2 0, cr0, [ip, #420] @ 0x1a4 │ │ │ │ bpl.n 23028c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x006a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (2303bc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24260,15 +24260,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [sl], #420 @ 0x1a4 │ │ │ │ bpl.n 2303f4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (230448 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24309,15 +24309,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r4], #-420 @ 0xfffffe5c │ │ │ │ bmi.n 23035c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r3, r4, r5, r6, pc} │ │ │ │ + pop {r3, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #104] @ (2304d0 ) │ │ │ │ @@ -24356,15 +24356,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xfbd80069 │ │ │ │ bcc.n 2304d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (23055c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24405,15 +24405,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xfb500069 │ │ │ │ bcc.n 230648 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 2305e0 │ │ │ │ @@ -24447,15 +24447,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xfabe0069 │ │ │ │ bcs.n 2305ac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 230d54 │ │ │ │ + b.n 230d74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 230664 │ │ │ │ @@ -24489,15 +24489,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xfa3a0069 │ │ │ │ bcs.n 230728 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 230ce8 │ │ │ │ + b.n 230d08 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 230714 │ │ │ │ @@ -24547,15 +24547,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ ldrsh.w r0, [r4, #105] @ 0x69 │ │ │ │ bne.n 2306a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - rev r6, r2 │ │ │ │ + rev r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (230780 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24585,15 +24585,15 @@ │ │ │ │ pop {pc} │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ vst4.16 {d0-d3}, [lr :128], r9 │ │ │ │ bne.n 230818 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r0, 2307fc │ │ │ │ + cbz r0, 230800 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 230810 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24633,15 +24633,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ strh.w r0, [r0, #105] @ 0x69 │ │ │ │ beq.n 23079c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 230824 │ │ │ │ + cbnz r2, 230828 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 2308c0 │ │ │ │ @@ -24691,15 +24691,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ strb.w r0, [r8, r9, lsl #2] │ │ │ │ beq.n 2308f4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (230930 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24730,15 +24730,15 @@ │ │ │ │ pop {pc} │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xf7620069 │ │ │ │ ldmia r7, {r3, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxth r4, r4 │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (2309c0 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24779,15 +24779,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xf6f20069 │ │ │ │ ldmia r7!, {r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #140] @ (230a68 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24837,15 +24837,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xf6620069 │ │ │ │ ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (230ad4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24875,15 +24875,15 @@ │ │ │ │ b.w 226f14 │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ subs.w r0, ip, #15269888 @ 0xe90000 │ │ │ │ ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (230b68 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -24922,15 +24922,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 22fb2c │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ adcs.w r0, r0, #15269888 @ 0xe90000 │ │ │ │ ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 230ba4 │ │ │ │ + bhi.n 230bc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (230bfc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24969,15 +24969,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xf4bc0069 │ │ │ │ ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 230c38 │ │ │ │ + bhi.n 230c58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (230c90 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25020,15 +25020,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ bic.w r0, r6, #15269888 @ 0xe90000 │ │ │ │ ldmia r4!, {r2, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bls.n 230d64 │ │ │ │ + bls.n 230d84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (230d00 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25059,15 +25059,15 @@ │ │ │ │ pop {pc} │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ @ instruction: 0xf3920069 │ │ │ │ ldmia r3, {r3, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (230d94 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25107,15 +25107,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 22fb2c │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xf3220069 │ │ │ │ ldmia r3!, {r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 230de8 │ │ │ │ + bgt.n 230e08 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230e0c ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25146,15 +25146,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xf2900069 │ │ │ │ ldmia r2, {r2, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 230d7c │ │ │ │ + blt.n 230d9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230e84 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25185,15 +25185,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xf2180069 │ │ │ │ ldmia r2, {r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 230f1c │ │ │ │ + blt.n 230f3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230efc ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25224,15 +25224,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ sub.w r0, r0, #105 @ 0x69 │ │ │ │ ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bge.n 230ebc │ │ │ │ + bge.n 230edc │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230f74 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25263,15 +25263,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xf1280069 │ │ │ │ ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bge.n 23105c │ │ │ │ + bge.n 23107c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (23100c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25314,17 +25314,17 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 22fb2c │ │ │ │ @ instruction: 0xf0ae0069 │ │ │ │ ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ite le │ │ │ │ - lslle r0, r1, #1 │ │ │ │ - pushgt {lr} │ │ │ │ + itt al │ │ │ │ + lslal r0, r1, #1 │ │ │ │ + pushal {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2310a4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ sub sp, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -25365,15 +25365,15 @@ │ │ │ │ bl 22fb2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 22fb2c │ │ │ │ ands.w r0, r6, #105 @ 0x69 │ │ │ │ ldmia r0!, {r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sevl │ │ │ │ + nop {6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (231160 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25432,17 +25432,17 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r1, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ vhadd.s q8, q7, │ │ │ │ stmia r7!, {r2, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 231220 │ │ │ │ + bvs.n 231240 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (231220 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25501,17 +25501,17 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r1, lr │ │ │ │ bl 22fb2c │ │ │ │ nop │ │ │ │ cdp 0, 11, cr0, cr14, cr9, {3} │ │ │ │ stmia r6!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 231278 │ │ │ │ + bvs.n 231298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2312bc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25557,17 +25557,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 22fb2c │ │ │ │ ldcl 0, cr0, [lr, #420]! @ 0x1a4 │ │ │ │ stmia r6!, {r1, r3, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvc.n 23133c │ │ │ │ + bvc.n 23135c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e988 │ │ │ │ @@ -25581,15 +25581,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bcc.n 231314 │ │ │ │ + bcc.n 231334 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r0 │ │ │ │ and.w r7, r0, #240 @ 0xf0 │ │ │ │ @@ -25666,21 +25666,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmia r5!, {r2, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #1000] @ (2317d4 ) │ │ │ │ + ldr r1, [pc, #40] @ (231414 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2314ec │ │ │ │ + bpl.n 23130c │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -25759,21 +25759,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmia r4!, {r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #40] @ (231504 ) │ │ │ │ + ldr r0, [pc, #104] @ (231544 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2315b4 │ │ │ │ + bmi.n 2315d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 002314e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -25901,21 +25901,21 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r5, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 231714 │ │ │ │ + bmi.n 231534 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bmi.n 231678 │ │ │ │ + bmi.n 231698 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 231654 │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -26040,23 +26040,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bmi.n 231780 │ │ │ │ + bmi.n 2317a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 231708 │ │ │ │ + bcc.n 231728 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2316b0 │ │ │ │ + bcc.n 2316d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 231850 │ │ │ │ + bcc.n 231870 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2317e8 │ │ │ │ + bcc.n 231808 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (231870 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -26081,15 +26081,15 @@ │ │ │ │ bl 23165c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 23180e │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r1, [pc, #140] @ (231874 ) │ │ │ │ ldr r3, [pc, #140] @ (231878 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -26139,24 +26139,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bcs.n 23184c │ │ │ │ + bcs.n 23186c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2317e4 │ │ │ │ + bcs.n 231804 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i q0, q6, d3[3] │ │ │ │ - bcs.n 2317cc │ │ │ │ + vmla.i16 q0, q6, d7[1] │ │ │ │ + bcs.n 2317ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2317a0 │ │ │ │ + bcs.n 2317c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -26354,17 +26354,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - beq.n 231b6c │ │ │ │ + beq.n 23198c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 231a00 │ │ │ │ + beq.n 231a20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00231a90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -26440,15 +26440,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - beq.n 231b7c │ │ │ │ + beq.n 231b9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00231b58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -26586,23 +26586,23 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00231cf4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -26690,33 +26690,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r4} │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (231dfc ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - adds r4, #28 │ │ │ │ + adds r4, #44 @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -26854,15 +26854,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #32] │ │ │ │ lsls r1, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r4, [r0, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r7, [pc, #208] @ (23203c ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -27002,21 +27002,21 @@ │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r7, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002320d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -27182,46 +27182,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp2 0, 10, cr0, cr2, cr11, {2} │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + cdp2 0, 11, cr0, cr2, cr11, {2} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00232288 : │ │ │ │ ldr r3, [pc, #4] @ (232290 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2321b8 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00232294 : │ │ │ │ ldr r3, [pc, #4] @ (23229c ) │ │ │ │ add r3, pc │ │ │ │ b.n 2321b8 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (2322b8 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -27237,17 +27237,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2322f4 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002322f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -27330,19 +27330,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002323e4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27420,15 +27420,15 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldcl 0, cr0, [r0], #472 @ 0x1d8 │ │ │ │ - @ instruction: 0xf2e6004f │ │ │ │ + @ instruction: 0xf2f6004f │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 232578 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ ldrd r3, ip, [r0, #8] │ │ │ │ @@ -28037,23 +28037,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (232b48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r7, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -28138,29 +28138,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 21c0d4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #8] │ │ │ │ + str r4, [r1, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r4, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -29126,61 +29126,61 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrb r0, [r3, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r6, 233760 │ │ │ │ + cbnz r6, 233764 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 23376a │ │ │ │ + cbnz r6, 23376e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r6, 23376a │ │ │ │ + cbnz r6, 23376e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 23374a │ │ │ │ + cbnz r0, 23374e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb6d4 │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb62a │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb6d8 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb612 │ │ │ │ + @ instruction: 0xb622 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r1, r0] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + cpsie a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r6, r6] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 23422c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -30130,61 +30130,61 @@ │ │ │ │ nop │ │ │ │ strb r0, [r6, #11] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r6, [pc, #736] @ (23451c ) │ │ │ │ + ldr r6, [pc, #800] @ (23455c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #680 @ 0x2a8 │ │ │ │ + add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #136] @ (2342d0 ) │ │ │ │ + ldr r6, [pc, #200] @ (234310 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #560] @ (234484 ) │ │ │ │ + ldr r3, [pc, #624] @ (2344c4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #136] @ (2342e8 ) │ │ │ │ + ldr r3, [pc, #200] @ (234328 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #32] @ (23428c ) │ │ │ │ + ldr r3, [pc, #96] @ (2342cc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #808 @ 0x328 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #944] @ (234628 ) │ │ │ │ + ldr r2, [pc, #1008] @ (234668 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #712 @ 0x2c8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #824] @ (2345bc ) │ │ │ │ + ldr r2, [pc, #888] @ (2345fc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #824 @ 0x338 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #736] @ (23456c ) │ │ │ │ + ldr r2, [pc, #800] @ (2345ac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #664] @ (23452c ) │ │ │ │ + ldr r2, [pc, #728] @ (23456c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 234df4 │ │ │ │ @@ -31191,61 +31191,61 @@ │ │ │ │ blx 21c0d4 │ │ │ │ str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #848 @ (adr r2, 235158 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 235198 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #944 @ (adr r2, 2351bc ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 2351fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - tst r4, r4 │ │ │ │ + tst r4, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #80 @ (adr r2, 234e64 ) │ │ │ │ + add r2, pc, #144 @ (adr r2, 234ea4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adcs r6, r6 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 2351fc ) │ │ │ │ + add r2, pc, #32 @ (adr r2, 234e3c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #392 @ (adr r1, 234fa8 ) │ │ │ │ + add r1, pc, #456 @ (adr r1, 234fe8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + add r0, pc, #8 @ (adr r0, 234e30 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 234e64 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 234ea4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #34 @ 0x22 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r6, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 235908 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -32198,61 +32198,61 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #68 @ 0x44 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #96] @ 0x60 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r4, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #220 @ 0xdc │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #202 @ 0xca │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 235a5c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -32338,17 +32338,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -34131,61 +34131,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (236fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #176 @ 0xb0 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ + strh r4, [r7, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r7, #23] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r0, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r1, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + adds r0, r6, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r0, #7 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r0, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, #24] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r5, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r0, #6 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r7, #21] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r2, #22] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -34264,15 +34264,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34293,15 +34293,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23728e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -35032,49 +35032,49 @@ │ │ │ │ nop │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r4, #18 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r6, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r5, #16] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 238260 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -35158,15 +35158,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -35187,15 +35187,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 237bf8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -35963,57 +35963,57 @@ │ │ │ │ ... │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r6, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r3, #24 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r1, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r4, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r1, #10 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2382c0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2382c4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - lsrs r6, r1, #8 │ │ │ │ + lsrs r6, r3, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -36189,23 +36189,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2384c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #32 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 238552 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -36268,17 +36268,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - lsls r4, r3, #29 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -36445,21 +36445,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 21c0d4 │ │ │ │ ... │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r0, #88] @ 0x58 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36557,17 +36557,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - lsls r4, r2, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36682,17 +36682,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r1, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -36778,17 +36778,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (238acc ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 21c0d4 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r1, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -37018,19 +37018,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 238c8e │ │ │ │ b.n 238bee │ │ │ │ nop │ │ │ │ - movs r0, r5 │ │ │ │ + movs r0, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37261,18 +37261,18 @@ │ │ │ │ bne.n 238eca │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 238ef0 │ │ │ │ b.n 238e6c │ │ │ │ - stc2l 0, cr0, [r6, #336] @ 0x150 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldc2l 0, cr0, [r6, #336] @ 0x150 │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -37545,18 +37545,18 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 2391d8 │ │ │ │ b.n 239116 │ │ │ │ - @ instruction: 0xfade0054 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + @ instruction: 0xfaee0054 │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37787,18 +37787,18 @@ │ │ │ │ bne.n 23943a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 239460 │ │ │ │ b.n 2393dc │ │ │ │ - ldr.w r0, [r6, r4, lsl #1] │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + str??.w r0, [r6, r4, lsl #1] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -38233,18 +38233,18 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 239888 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 239728 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4fa0054 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + add.w r0, sl, #13893632 @ 0xd40000 │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -38478,22 +38478,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (239d14 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - @ instruction: 0xf23e0054 │ │ │ │ - and.w r0, ip, #84 @ 0x54 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + movw r0, #57428 @ 0xe054 │ │ │ │ + ands.w r0, ip, #84 @ 0x54 │ │ │ │ + str r2, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vshr.s8 q8, q2, #2 │ │ │ │ - ldr r7, [pc, #760] @ (23a010 ) │ │ │ │ + vshr.s16 q8, q2, #2 │ │ │ │ + ldr r7, [pc, #824] @ (23a050 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -38555,15 +38555,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 239e6e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -39214,42 +39214,42 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r3, #21 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xeb320054 │ │ │ │ - ldr r3, [pc, #144] @ (23a524 ) │ │ │ │ + adc.w r0, r2, r4, lsr #1 │ │ │ │ + ldr r3, [pc, #208] @ (23a564 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #240] @ (23a588 ) │ │ │ │ + ldr r3, [pc, #304] @ (23a5c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [lr, #-336] @ 0x150 │ │ │ │ - ldr r1, [pc, #312] @ (23a5d8 ) │ │ │ │ + strd r0, r0, [lr, #-336]! @ 0x150 │ │ │ │ + ldr r1, [pc, #376] @ (23a618 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmdb r0, {r2, r4, r6} │ │ │ │ - ldr r1, [pc, #376] @ (23a620 ) │ │ │ │ + stmdb r0!, {r2, r4, r6} │ │ │ │ + ldr r1, [pc, #440] @ (23a660 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #488] @ (23a694 ) │ │ │ │ + ldr r1, [pc, #552] @ (23a6d4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia.w sl!, {r2, r4, r6} │ │ │ │ - ldr r1, [pc, #448] @ (23a674 ) │ │ │ │ + ldmia.w sl!, {r2, r4, r6} │ │ │ │ + ldr r1, [pc, #512] @ (23a6b4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #976] @ (23a888 ) │ │ │ │ + ldr r1, [pc, #16] @ (23a4c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia.w r4, {r2, r4, r6} │ │ │ │ - ldr r1, [pc, #760] @ (23a7b8 ) │ │ │ │ + stmia.w r4!, {r2, r4, r6} │ │ │ │ + ldr r1, [pc, #824] @ (23a7f8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #504] @ (23a6bc ) │ │ │ │ + ldr r0, [pc, #568] @ (23a6fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [r2], #-336 @ 0x150 │ │ │ │ - ldr r0, [pc, #392] @ (23a654 ) │ │ │ │ + stmia.w r2, {r2, r4, r6} │ │ │ │ + ldr r0, [pc, #456] @ (23a694 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe85c0054 │ │ │ │ - ldr r0, [pc, #304] @ (23a604 ) │ │ │ │ + strd r0, r0, [ip], #-336 @ 0x150 │ │ │ │ + ldr r0, [pc, #368] @ (23a644 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 23ad40 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -39316,15 +39316,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 23a66a │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -40013,57 +40013,57 @@ │ │ │ │ ... │ │ │ │ lsls r6, r4, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #13 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 23b298 │ │ │ │ + b.n 23b2b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23aeb0 │ │ │ │ + b.n 23aed0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3 │ │ │ │ + lsls r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23add8 │ │ │ │ + b.n 23adf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r1 │ │ │ │ + lsls r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsls r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ands r2, r3 │ │ │ │ + ands r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4 │ │ │ │ + lsrs r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (23ada0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (23ada4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (23b164 ) │ │ │ │ @@ -40125,31 +40125,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -40393,26 +40393,26 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r8], {104} @ 0x68 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfaf40068 │ │ │ │ - blt.n 23b0f0 │ │ │ │ + blt.n 23b110 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 23b25c │ │ │ │ + blt.n 23b27c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r3, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (23b1b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -40422,19 +40422,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0d4 │ │ │ │ - blt.n 23b1fc │ │ │ │ + blt.n 23b21c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #124 @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 23b1d6 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -40912,23 +40912,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 23b610 │ │ │ │ b.n 23b50a │ │ │ │ nop │ │ │ │ - bvs.n 23b640 │ │ │ │ + bvs.n 23b660 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #180 @ 0xb4 │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #144 @ 0x90 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 23b700 │ │ │ │ + bvs.n 23b720 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r6, #240 @ 0xf0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 23c380 │ │ │ │ @@ -42004,25 +42004,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r1 │ │ │ │ b.n 23bcfc │ │ │ │ @ instruction: 0xf37a0068 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, r4, #104 @ 0x68 │ │ │ │ - bcc.n 23c3b0 │ │ │ │ + bcc.n 23c3d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 23c378 │ │ │ │ + bne.n 23c398 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 23c354 │ │ │ │ + beq.n 23c374 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23cc4c │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 23c3be │ │ │ │ @@ -43121,77 +43121,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (23d0a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + ldmia r0!, {r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #246 @ 0xf6 │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #14 │ │ │ │ + cmp r0, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #0 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x005e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r7, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r1, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r2, r4, r6, pc} │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r0, #5 │ │ │ │ + adds r0, r2, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r4, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r5, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r3, #7 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 23d0c2 │ │ │ │ @@ -43541,19 +43541,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (23d4b4 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 21c0d4 │ │ │ │ - @ instruction: 0xb8a4 │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -43838,19 +43838,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (23d820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 23d85e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -43914,17 +43914,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 21c0d4 │ │ │ │ bl 23b188 │ │ │ │ - cbz r6, 23d95a │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -44056,17 +44056,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (23da38 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 21c0d4 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -44255,21 +44255,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (23dc60 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 21c0d4 │ │ │ │ - sub sp, #472 @ 0x1d8 │ │ │ │ + cbz r6, 23dc58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r4, #3 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -44384,21 +44384,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 23dda2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -44429,15 +44429,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 23de28 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -44446,21 +44446,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -44554,24 +44554,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 23df9e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -44638,22 +44638,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -45036,15 +45036,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 21c0d4 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 23e19c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 23e61a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -45179,19 +45179,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 23e362 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 23e378 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - add r7, pc, #912 @ (adr r7, 23ea14 ) │ │ │ │ + add r7, pc, #976 @ (adr r7, 23ea54 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsls r6, r3, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r4!, {r1, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45535,21 +45535,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (23ea74 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 21c0d4 │ │ │ │ - add r2, pc, #520 @ (adr r2, 23ec74 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 23ecb4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #424 @ (adr r2, 23ec1c ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 23ec5c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r5, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -45647,17 +45647,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23eb88 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 21c0d4 │ │ │ │ - add r1, pc, #312 @ (adr r1, 23ecc0 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 23ed00 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -45748,17 +45748,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23ec88 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 21c0d4 │ │ │ │ - add r0, pc, #312 @ (adr r0, 23edc0 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 23ee00 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, r7 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -45950,21 +45950,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 21c0d4 │ │ │ │ pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + add r0, pc, #32 @ (adr r0, 23eed8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ pop {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u8 q0, q3, │ │ │ │ + vhadd.u16 q0, q3, │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ @@ -46138,21 +46138,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 21c0d4 │ │ │ │ cbnz r4, 23f11a │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r2, #1 │ │ │ │ rev16 r4, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r6, #-284] @ 0xfffffee4 │ │ │ │ + ldc2 0, cr0, [r6, #-284] @ 0xfffffee4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46776,21 +46776,21 @@ │ │ │ │ ldr r1, [pc, #32] @ (23f7cc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 21c0d4 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, ip, #13041664 @ 0xc70000 │ │ │ │ - @ instruction: 0xf5340047 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + @ instruction: 0xf52c0047 │ │ │ │ + adc.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ + adds.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (23f918 ) │ │ │ │ ldr r3, [pc, #312] @ (23f91c ) │ │ │ │ @@ -46914,27 +46914,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ uxth r2, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r2, #1 │ │ │ │ sxtb r6, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors.w r0, ip, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf4ac0047 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -47026,19 +47026,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #504] @ 0x1f8 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf26e0047 │ │ │ │ + @ instruction: 0xf27e0047 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -47134,21 +47134,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (23fb90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adcs.w r0, ip, #71 @ 0x47 │ │ │ │ - str r1, [sp, #328] @ 0x148 │ │ │ │ + sbc.w r0, ip, #71 @ 0x47 │ │ │ │ + str r1, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub.w r0, r0, #71 @ 0x47 │ │ │ │ - subs.w r0, ip, #71 @ 0x47 │ │ │ │ + subs.w r0, r0, #71 @ 0x47 │ │ │ │ + rsb r0, ip, #71 @ 0x47 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -47294,21 +47294,21 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #62] @ 0x3e │ │ │ │ + ldrh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bic.w r0, r0, #71 @ 0x47 │ │ │ │ - bics.w r0, ip, #71 @ 0x47 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + bics.w r0, r0, #71 @ 0x47 │ │ │ │ + orr.w r0, ip, #71 @ 0x47 │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vmla.i32 d0, d14, d7[0] │ │ │ │ + vext.8 q0, q7, , #0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ ldrb.w lr, [r1] │ │ │ │ @@ -47460,30 +47460,30 @@ │ │ │ │ ldr r0, [pc, #56] @ (23fee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr6, cr7, {2} │ │ │ │ - cdp 0, 5, cr0, cr0, cr7, {2} │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + cdp 0, 15, cr0, cr6, cr7, {2} │ │ │ │ + cdp 0, 6, cr0, cr0, cr7, {2} │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr0, cr7, {2} │ │ │ │ - cdp 0, 3, cr0, cr6, cr7, {2} │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + cdp 0, 15, cr0, cr0, cr7, {2} │ │ │ │ + cdp 0, 4, cr0, cr6, cr7, {2} │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 13, cr0, cr14, cr7, {2} │ │ │ │ - cdp 0, 1, cr0, cr10, cr7, {2} │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + cdp 0, 14, cr0, cr14, cr7, {2} │ │ │ │ + cdp 0, 2, cr0, cr10, cr7, {2} │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr7, {2} │ │ │ │ - cdp 0, 8, cr0, cr0, cr7, {2} │ │ │ │ + cdp 0, 7, cr0, cr4, cr7, {2} │ │ │ │ + cdp 0, 9, cr0, cr0, cr7, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -47664,20 +47664,20 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcrr 0, 4, r0, r6, cr7 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + mrrc 0, 4, r0, r6, cr7 │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsbs r0, r4, r7, lsl #1 │ │ │ │ + @ instruction: 0xebe40047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #204] @ (2401e4 ) │ │ │ │ @@ -47755,15 +47755,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, sp, #880 @ 0x370 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -47844,15 +47844,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #544 @ 0x220 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r7, pc, #928 @ (adr r7, 240688 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -47931,15 +47931,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #592 @ (adr r7, 24061c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, pc, #976 @ (adr r6, 2407a8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48022,15 +48022,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #656 @ (adr r6, 240754 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r5, pc, #1000 @ (adr r5, 2408b8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48233,36 +48233,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -48315,15 +48315,15 @@ │ │ │ │ b.n 2405e4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2405e4 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -48459,23 +48459,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (2409c8 ) │ │ │ │ ldr r0, [pc, #28] @ (2409cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 241000 │ │ │ │ + b.n 241020 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 241090 │ │ │ │ + b.n 2410b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2410cc │ │ │ │ + b.n 2410ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (240cd8 ) │ │ │ │ @@ -48547,22 +48547,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 240aae │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -48590,28 +48590,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 240b2c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -48768,23 +48768,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 240d2e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -48813,15 +48813,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 240eb2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 240eac │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -48830,15 +48830,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49046,29 +49046,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (241054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2410fc │ │ │ │ + ble.n 24111c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 241024 │ │ │ │ + bgt.n 241044 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 241060 │ │ │ │ + ble.n 241080 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -49110,15 +49110,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49139,15 +49139,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2411be │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -49284,25 +49284,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2412d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 24130c │ │ │ │ + blt.n 24132c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 241300 │ │ │ │ + bge.n 241320 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r2, #8] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 241398 │ │ │ │ + bge.n 2413b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2411d4 │ │ │ │ + bge.n 2411f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (24145c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -49336,15 +49336,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -49452,27 +49452,27 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r7, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 24149c │ │ │ │ + bge.n 2414bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 241420 │ │ │ │ + bhi.n 241440 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 241404 │ │ │ │ + bhi.n 241424 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 241440 │ │ │ │ + bhi.n 241460 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 241a7c │ │ │ │ @@ -49532,15 +49532,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 241582 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -50000,41 +50000,41 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ str r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 241a18 │ │ │ │ + bmi.n 241a38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 241ab4 │ │ │ │ + bcc.n 241ad4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 241b24 │ │ │ │ + bcc.n 241b44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 241b60 │ │ │ │ + bcc.n 241b80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r6, #10] │ │ │ │ + strb r0, [r0, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 2419e8 │ │ │ │ + bcs.n 241a08 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r0, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 2419e8 │ │ │ │ + bcc.n 241a08 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 241b70 │ │ │ │ + bcs.n 241b90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 241b4c │ │ │ │ + bcs.n 241b6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 241a5c │ │ │ │ + bcc.n 241a7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00241ac0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -50064,19 +50064,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (241b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 241b2c │ │ │ │ + bcs.n 241b4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 241b68 │ │ │ │ + bcs.n 241b88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00241b28 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -50542,19 +50542,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (241f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r4} │ │ │ │ + ldmia r7!, {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00241f84 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -51194,15 +51194,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00242664 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51278,15 +51278,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strh r0, [r3, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r0, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00242744 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 234e60 │ │ │ │ @@ -51578,15 +51578,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 242ad0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -52243,49 +52243,49 @@ │ │ │ │ ... │ │ │ │ strh r2, [r7, #6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00ae │ │ │ │ + bkpt 0x00be │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00c6 │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r3, r2] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r3, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, r0] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 2431be │ │ │ │ + cbnz r2, 2431c2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 2431c0 │ │ │ │ + cbnz r4, 2431c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024314c : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 243228 │ │ │ │ @@ -52575,15 +52575,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, #27] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r4, [r6, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00243498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52649,15 +52649,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2435ee │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -53308,49 +53308,49 @@ │ │ │ │ ... │ │ │ │ strb r6, [r3, #23] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r6, r6] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 243c7e │ │ │ │ + cbz r0, 243c82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r0, 243c88 │ │ │ │ + cbz r0, 243c8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 243c52 │ │ │ │ + cbz r6, 243c56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r4, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 243c5e │ │ │ │ + cbz r6, 243c62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 243c6a │ │ │ │ + sxth r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 243c70 │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 243c54 │ │ │ │ + cbz r4, 243c58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r6, r7 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 243c46 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00243c54 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -53462,35 +53462,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -54468,23 +54468,23 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #744 @ (adr r5, 244bf0 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 244c30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #480 @ (adr r5, 244af0 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 244b30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #592 @ (adr r5, 244b64 ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 244ba4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 244936 │ │ │ │ @@ -54558,39 +54558,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (244a04 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 21c0d4 │ │ │ │ - muls r0, r5 │ │ │ │ + muls r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #584 @ (adr r4, 244c24 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 244c64 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #328 @ (adr r3, 244b28 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 244b68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r6, r7 │ │ │ │ + muls r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #16 @ (adr r4, 2449f8 ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 244a38 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #544 @ (adr r3, 244c0c ) │ │ │ │ + add r3, pc, #608 @ (adr r3, 244c4c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r6, r4 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 244a4c ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 244a8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r0, r2 │ │ │ │ + orrs r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #8 @ (adr r3, 244a04 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 244a44 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #104 @ (adr r3, 244a68 ) │ │ │ │ + add r3, pc, #168 @ (adr r3, 244aa8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + orrs r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #944 @ (adr r2, 244db8 ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 244df8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00244a08 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54717,35 +54717,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -55701,41 +55701,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 244d96 │ │ │ │ nop │ │ │ │ str r0, [r7, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r7, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r5, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #248 @ 0xf8 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #150 @ 0x96 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #172 @ 0xac │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2459c2 │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2459ea │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -56303,51 +56303,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (245dac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r1, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #848] @ 0x350 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + cmp r7, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + ldrh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00245db0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -56463,15 +56463,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 245f46 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -57460,29 +57460,29 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #816] @ (246d6c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #952] @ (246dfc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #214 @ 0xd6 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -57866,45 +57866,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (246edc ) │ │ │ │ ldr r0, [pc, #72] @ (246ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r4, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r2, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r5, #1 │ │ │ │ + subs r6, r7, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r7, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r2, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r6, #24] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r5, #0 │ │ │ │ + subs r6, r7, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + ldrb r6, [r6, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00246ee4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -58041,15 +58041,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2470ae │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -59031,29 +59031,29 @@ │ │ │ │ b.n 24799a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #130 @ 0x82 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r4, #15] │ │ │ │ + strb r0, [r6, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r4, #14 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r0, #21] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r1, #14] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r5, #15] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -59442,45 +59442,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (248044 ) │ │ │ │ ldr r0, [pc, #72] @ (248048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r5, #20 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r1, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024804c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -59603,15 +59603,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 248206 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -60605,29 +60605,29 @@ │ │ │ │ nop │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #38 @ 0x26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 2485ee │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -61006,39 +61006,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (249220 ) │ │ │ │ ldr r0, [pc, #72] @ (249224 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb6c0053 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + @ instruction: 0xfb7c0053 │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r3, r5] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb520053 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + @ instruction: 0xfb620053 │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb3c0053 │ │ │ │ - ldrh r4, [r5, r4] │ │ │ │ + @ instruction: 0xfb4c0053 │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb120053 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + @ instruction: 0xfb220053 │ │ │ │ + ldrh r2, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb000053 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + @ instruction: 0xfb100053 │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r7, r1] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfae80053 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + @ instruction: 0xfaf80053 │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00249228 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61461,15 +61461,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf6b40053 │ │ │ │ + movt r0, #18515 @ 0x4853 │ │ │ │ asrs r6, r7, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ @@ -61589,15 +61589,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2498c6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -62577,26 +62577,26 @@ │ │ │ │ nop │ │ │ │ asrs r4, r2, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vmov.i32 q0, #67 @ 0x00000043 │ │ │ │ - ldr r7, [pc, #464] @ (24a5c8 ) │ │ │ │ + vshr.s16 q0, , #12 │ │ │ │ + ldr r7, [pc, #528] @ (24a608 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs.w r0, r8, r3, lsr #1 │ │ │ │ - ldr r5, [pc, #88] @ (24a458 ) │ │ │ │ + @ instruction: 0xeb880053 │ │ │ │ + ldr r5, [pc, #152] @ (24a498 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #400] @ (24a594 ) │ │ │ │ + ldr r3, [pc, #464] @ (24a5d4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs.w r0, r4, r3, lsr #1 │ │ │ │ - ldr r3, [pc, #648] @ (24a694 ) │ │ │ │ + sbc.w r0, r4, r3, lsr #1 │ │ │ │ + ldr r3, [pc, #712] @ (24a6d4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #760] @ (24a708 ) │ │ │ │ + ldr r3, [pc, #824] @ (24a748 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 249ea8 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 249ca8 │ │ │ │ @@ -62964,45 +62964,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (24a870 ) │ │ │ │ ldr r0, [pc, #72] @ (24a874 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - b.n 24a270 │ │ │ │ + b.n 24a290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r4, r8 │ │ │ │ + mov r4, sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24a248 │ │ │ │ + b.n 24a268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24a228 │ │ │ │ + b.n 24a248 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sl, fp │ │ │ │ + add sl, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24a1e4 │ │ │ │ + b.n 24a204 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add lr, r6 │ │ │ │ + add lr, r8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r4, r7 │ │ │ │ + mov r4, r9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24a1c0 │ │ │ │ + b.n 24a1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add ip, r3 │ │ │ │ + add ip, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24a1a0 │ │ │ │ + b.n 24a1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sl, r1 │ │ │ │ + add sl, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024a878 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -63184,35 +63184,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -65606,29 +65606,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 24bfe8 │ │ │ │ - bcc.n 24c4fc │ │ │ │ + bcc.n 24c51c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 24c498 │ │ │ │ + bcc.n 24c4b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 24c610 │ │ │ │ + bcc.n 24c630 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r3, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -65778,45 +65778,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (24c728 ) │ │ │ │ ldr r0, [pc, #72] @ (24c72c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r6} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #18 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r2, r3} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r6, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024c730 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -65896,15 +65896,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ b.n 24ceb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 24cd84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024c820 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -66188,15 +66188,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 24cb64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ svc 132 @ 0x84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024cb48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66279,15 +66279,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -66308,15 +66308,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24ce2c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -67046,49 +67046,49 @@ │ │ │ │ nop │ │ │ │ svc 48 @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 24d3ec │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, #2 │ │ │ │ + adds r0, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r6, #0 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 24d45e │ │ │ │ + cbnz r0, 24d462 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r0, r7 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + adds r2, r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 24d452 │ │ │ │ + cbnz r4, 24d456 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r3, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb8ec │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r6, r4 │ │ │ │ + adds r6, r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + @ instruction: 0xb8dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r7, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024d46c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -67224,25 +67224,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24d5f6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -67270,36 +67270,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24d672 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 24d978 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -67373,21 +67373,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24d7b8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -67417,31 +67417,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24d83e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -68633,49 +68633,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 24e8d4 ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 24e914 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsls r0, r4, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #816 @ (adr r7, 24e88c ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 24e8cc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 24e83c ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 24e87c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsls r0, r2, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024e56c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -68810,24 +68810,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24e706 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -68856,15 +68856,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24e78a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 24eaa0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -68872,22 +68872,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -68963,21 +68963,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24e8cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -69008,33 +69008,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24e958 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ vldr d7, [pc, #328] @ 24eaa0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -69222,19 +69222,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 23d8e0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 24ea66 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #832 @ (adr r1, 24eebc ) │ │ │ │ + add r1, pc, #896 @ (adr r1, 24eefc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024eb84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69314,15 +69314,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x00fc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #128 @ (adr r1, 24ecf0 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 24ed30 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x005e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024ec74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69407,15 +69407,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x0008 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #136 @ (adr r0, 24edf0 ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 24ee30 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r5, r6, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024ed6c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69501,15 +69501,15 @@ │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r2, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024ee68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69849,21 +69849,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 24f150 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cbnz r2, 24f1f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r2, 24f1e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0024f1e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -69949,21 +69949,21 @@ │ │ │ │ b.n 24f240 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb8a2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb81a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0024f2d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70050,17 +70050,17 @@ │ │ │ │ b.n 24f33c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb724 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f3d4 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -70174,17 +70174,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 24f47e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cpsie a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f514 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70260,19 +70260,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 24f570 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ push {r1, r2, r3, r5, r6, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f5f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70347,17 +70347,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 24f654 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ push {r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f6d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70435,17 +70435,17 @@ │ │ │ │ b.n 24f734 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 24f816 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r0, 24f806 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f7bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70522,17 +70522,17 @@ │ │ │ │ b.n 24f81c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxtb r4, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sxtb r0, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f8a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70610,19 +70610,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 24f8fc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 24f9ac │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r2, 24f99e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f984 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70723,17 +70723,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 24fa74 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ sub sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add sp, #296 @ 0x128 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024faa8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70837,17 +70837,17 @@ │ │ │ │ b.n 24fb9e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #864 @ 0x360 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fbd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70927,15 +70927,15 @@ │ │ │ │ b.n 24fc52 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fcb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71017,15 +71017,15 @@ │ │ │ │ b.n 24fd42 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #808 @ 0x328 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fda4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71147,22 +71147,22 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r4, sp, #880 @ 0x370 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r4, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 3, cr0, cr2, cr6, {2} │ │ │ │ - cdp 0, 4, cr0, cr14, cr6, {2} │ │ │ │ + cdp 0, 4, cr0, cr2, cr6, {2} │ │ │ │ + cdp 0, 5, cr0, cr14, cr6, {2} │ │ │ │ │ │ │ │ 0024ff08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #316] @ (250054 ) │ │ │ │ @@ -71283,22 +71283,22 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r2, sp, #656 @ 0x290 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stcl 0, cr0, [sl], {70} @ 0x46 │ │ │ │ - stcl 0, cr0, [r6], #280 @ 0x118 │ │ │ │ + ldcl 0, cr0, [sl], {70} @ 0x46 │ │ │ │ + ldcl 0, cr0, [r6], #280 @ 0x118 │ │ │ │ │ │ │ │ 00250070 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71391,18 +71391,18 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r1, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #776 @ 0x308 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs.w r0, lr, r6, lsl #1 │ │ │ │ - rsbs r0, sl, r6, lsl #1 │ │ │ │ + rsb r0, lr, r6, lsl #1 │ │ │ │ + @ instruction: 0xebea0046 │ │ │ │ │ │ │ │ 00250178 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -71479,15 +71479,15 @@ │ │ │ │ b.n 2501f6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #24] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r0, sp, #544 @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250258 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71569,15 +71569,15 @@ │ │ │ │ b.n 2502e6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #608 @ (adr r7, 2505a8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250348 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71652,15 +71652,15 @@ │ │ │ │ b.n 2503b4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #232 @ (adr r7, 2504f4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ + ldrh r0, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, pc, #808 @ (adr r6, 250740 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250418 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71754,23 +71754,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0d4 │ │ │ │ add r6, pc, #424 @ (adr r6, 2506b4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r7, #0] │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, pc, #952 @ (adr r5, 2508d4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 250498 │ │ │ │ + b.n 2504b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00250524 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -71862,23 +71862,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ add r5, pc, #376 @ (adr r5, 250790 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, pc, #904 @ (adr r4, 2509b0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 250390 │ │ │ │ + b.n 2503b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00250630 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -71971,25 +71971,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0d4 │ │ │ │ add r4, pc, #328 @ (adr r4, 250874 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, pc, #792 @ (adr r3, 250a54 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 250278 │ │ │ │ + b.n 250298 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00250744 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72081,23 +72081,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0d4 │ │ │ │ add r3, pc, #248 @ (adr r3, 250930 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r2, pc, #784 @ (adr r2, 250b58 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 25016c │ │ │ │ + b.n 25018c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00250850 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72186,21 +72186,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 21c0d4 │ │ │ │ add r2, pc, #200 @ (adr r2, 250a04 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r1, pc, #744 @ (adr r1, 250c30 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 251064 │ │ │ │ + b.n 251084 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00250950 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72294,19 +72294,19 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #120 @ (adr r1, 250ab8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #832 @ (adr r0, 250d88 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 250f64 │ │ │ │ + b.n 250f84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00250a54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72373,15 +72373,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r0, pc, #184 @ (adr r0, 250bc4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250b18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72449,15 +72449,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmlsh.s , , d26[0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r1, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250bd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72525,15 +72525,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250c98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72600,15 +72600,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250d58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72676,15 +72676,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff9d2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250e18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72752,15 +72752,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250ed8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72827,15 +72827,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r1, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250f98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72901,15 +72901,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrshr.u64 d20, d24, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251058 : │ │ │ │ @@ -72977,15 +72977,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r3, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251118 : │ │ │ │ @@ -73050,15 +73050,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002511d0 : │ │ │ │ @@ -73128,15 +73128,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251290 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73204,15 +73204,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshl.u64 , q9, #63 @ 0x3f │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251350 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73280,15 +73280,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251410 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73355,15 +73355,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002514d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73426,15 +73426,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251584 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73497,15 +73497,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025163c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73567,15 +73567,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r4, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r3, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002516f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73635,15 +73635,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + strb r2, [r6, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002517a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73706,15 +73706,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251858 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73776,15 +73776,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025190c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73844,15 +73844,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002519bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73915,15 +73915,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251a7c : │ │ │ │ @@ -73985,15 +73985,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251b34 : │ │ │ │ @@ -74055,15 +74055,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251bec : │ │ │ │ @@ -74132,15 +74132,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251cb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74205,15 +74205,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + strb r0, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251d80 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74349,19 +74349,19 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6, {r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00251f00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -74442,19 +74442,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrh r4, [r0, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r1, r6} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00251ff4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -74518,15 +74518,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d24, {d31-: │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74590,15 +74590,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r4, [r0, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74662,15 +74662,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r4, [r0, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252238 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74735,15 +74735,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d24, {d15}, d4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002522f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74807,15 +74807,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002523b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74879,15 +74879,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252478 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74954,15 +74954,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsubhn.i d24, , q4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252540 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75029,15 +75029,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75101,15 +75101,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r2, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002526c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75176,15 +75176,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r7, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r7, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252794 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75249,15 +75249,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strh r6, [r5, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r5, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025285c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75390,19 +75390,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ strh r0, [r5, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002529cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75482,19 +75482,19 @@ │ │ │ │ nop │ │ │ │ strh r0, [r7, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r5, #32] │ │ │ │ + str r6, [r7, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00252abc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -75555,15 +75555,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r4, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r4, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252b70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75626,15 +75626,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r2, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + str r2, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252c28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75696,15 +75696,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r6, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252cdc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75764,15 +75764,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r0, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252d8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75838,15 +75838,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r0, [r6, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r2, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252e50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75911,15 +75911,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vdup.8 d23, d28[7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r2, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252f10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75983,15 +75983,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r4, [r5, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r1, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76055,15 +76055,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrb r4, [r5, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r2, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253090 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76118,15 +76118,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r5, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r3, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76181,15 +76181,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002531d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76253,15 +76253,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r3] │ │ │ │ + ldrh r0, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r3, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76324,15 +76324,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r5, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253330 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76395,15 +76395,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r5] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r7, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002533e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76464,15 +76464,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r2, [r4, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r1, #25] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253490 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76535,15 +76535,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r3, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253540 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76606,15 +76606,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002535f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76675,15 +76675,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r2, [r2, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r7, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002536a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76744,15 +76744,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r2, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r1, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253750 : │ │ │ │ @@ -76815,15 +76815,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r3, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253800 : │ │ │ │ @@ -76882,15 +76882,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r6, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002538a8 : │ │ │ │ @@ -76956,15 +76956,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + strh r0, [r7, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r0, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77027,15 +77027,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r4] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r2, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253a08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77098,15 +77098,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253ab8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77167,15 +77167,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [r1, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253b68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77235,15 +77235,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253c10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77302,15 +77302,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253cb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77369,15 +77369,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #872] @ (2540c4 ) │ │ │ │ + ldr r7, [pc, #936] @ (254104 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253d60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77435,15 +77435,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #200] @ (253ecc ) │ │ │ │ + ldr r7, [pc, #264] @ (253f0c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253e08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77502,15 +77502,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #552] @ (2540d4 ) │ │ │ │ + ldr r6, [pc, #616] @ (254114 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253eb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77569,15 +77569,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #904] @ (2542dc ) │ │ │ │ + ldr r5, [pc, #968] @ (25431c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253f58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77635,15 +77635,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #232] @ (2540e4 ) │ │ │ │ + ldr r5, [pc, #296] @ (254124 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254000 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77702,15 +77702,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #648] @ (254330 ) │ │ │ │ + ldr r4, [pc, #712] @ (254370 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002540b0 : │ │ │ │ @@ -77769,15 +77769,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r2, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [pc, #968] @ (25451c ) │ │ │ │ + ldr r4, [pc, #8] @ (25415c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025415c : │ │ │ │ @@ -77835,15 +77835,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r4, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [pc, #280] @ (254318 ) │ │ │ │ + ldr r3, [pc, #344] @ (254358 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254208 : │ │ │ │ @@ -77909,15 +77909,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r7, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #640] @ (254544 ) │ │ │ │ + ldr r2, [pc, #704] @ (254584 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002542c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77980,15 +77980,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #896] @ (254704 ) │ │ │ │ + ldr r1, [pc, #960] @ (254744 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254388 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78099,15 +78099,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #480] @ (25469c ) │ │ │ │ + ldr r0, [pc, #544] @ (2546dc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002544c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78166,15 +78166,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - blx r9 │ │ │ │ + blx fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254570 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78232,15 +78232,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r4, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254620 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78300,15 +78300,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, sp │ │ │ │ + mov r0, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002546d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78367,15 +78367,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r7 │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254780 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78433,15 +78433,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r1 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254830 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78503,15 +78503,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, ip │ │ │ │ + add r2, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r6, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002548e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78573,15 +78573,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r5 │ │ │ │ + bics r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r7, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002549a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78639,15 +78639,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r4, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r6 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r0, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254a50 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78711,15 +78711,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r6, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254b10 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78782,15 +78782,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r6, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r3 │ │ │ │ + sbcs r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r2, [r7, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254bd0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78901,15 +78901,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r6, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r0 │ │ │ │ + eors r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254cf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78968,15 +78968,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r6, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254da0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79035,15 +79035,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r4, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r1, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254e48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79101,15 +79101,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r3, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254ef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79170,15 +79170,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r7, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254fa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79238,15 +79238,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255050 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79305,15 +79305,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r3, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79371,15 +79371,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r7, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002551b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79474,15 +79474,15 @@ │ │ │ │ b.n 25528c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r2, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #124 @ 0x7c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002552c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79577,15 +79577,15 @@ │ │ │ │ b.n 2553a2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r2, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002553dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79680,15 +79680,15 @@ │ │ │ │ b.n 2554b6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r4, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r6, [r2, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002554f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79772,15 +79772,15 @@ │ │ │ │ bne.n 255542 │ │ │ │ b.n 2555b2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r2, [r3, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002555ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79863,15 +79863,15 @@ │ │ │ │ b.n 2556a6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r2, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r4, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002556e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79954,15 +79954,15 @@ │ │ │ │ b.n 25579a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r4, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #110 @ 0x6e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r6, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002557d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80045,15 +80045,15 @@ │ │ │ │ b.n 25588e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r5, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r7, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002558c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80072,15 +80072,15 @@ │ │ │ │ cbnz r2, 255936 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 255936 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 255936 │ │ │ │ - bl 6b628c │ │ │ │ + bl 6b6294 │ │ │ │ ldr r2, [pc, #240] @ (255a04 ) │ │ │ │ ldr r3, [pc, #236] @ (255a00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80159,15 +80159,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r6, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255a0c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2558c8 │ │ │ │ @@ -80197,15 +80197,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 255a8a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 255a8a │ │ │ │ - bl 6b628c │ │ │ │ + bl 6b6294 │ │ │ │ ldr r2, [pc, #204] @ (255b34 ) │ │ │ │ ldr r3, [pc, #200] @ (255b30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80274,15 +80274,15 @@ │ │ │ │ nop │ │ │ │ str r4, [r3, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255b3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80373,15 +80373,15 @@ │ │ │ │ nop │ │ │ │ ldr r7, [pc, #288] @ (255d5c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #136] @ (255ccc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255c48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80472,15 +80472,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #240] @ (255e38 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #88] @ (255da8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255d54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80497,15 +80497,15 @@ │ │ │ │ cbnz r2, 255dc0 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 255dc0 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 255dc0 │ │ │ │ - bl 6b6090 │ │ │ │ + bl 6b6098 │ │ │ │ ldr r2, [pc, #244] @ (255e94 ) │ │ │ │ ldr r3, [pc, #240] @ (255e90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80587,15 +80587,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #168] @ (255f38 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #992] @ (256278 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255e9c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80702,15 +80702,15 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #920] @ (256368 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #736] @ (2562b8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r5, #52 @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255fdc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80817,15 +80817,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #664] @ (2563a8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #480] @ (2562f8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025611c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80841,15 +80841,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 256180 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 256180 │ │ │ │ - bl 6b6090 │ │ │ │ + bl 6b6098 │ │ │ │ ldr r2, [pc, #208] @ (256230 ) │ │ │ │ ldr r3, [pc, #204] @ (25622c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80921,15 +80921,15 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #400] @ (2563bc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #224] @ (256314 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256238 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81024,15 +81024,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #304] @ (256470 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #136] @ (2563d0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025634c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81127,15 +81127,15 @@ │ │ │ │ nop │ │ │ │ bx r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bx r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256460 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81228,15 +81228,15 @@ │ │ │ │ b.n 25653c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r0, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #204 @ 0xcc │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r8, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256578 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -81863,15 +81863,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 256b90 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ subs r7, #54 @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r6, #166 @ 0xa6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256c40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81942,15 +81942,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 256cae │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #12 │ │ │ │ + movs r0, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r5, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256d1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82021,15 +82021,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 256d8a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ subs r5, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256df8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82099,15 +82099,15 @@ │ │ │ │ b.n 256e38 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256ecc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82166,15 +82166,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256f7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82233,15 +82233,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #178 @ 0xb2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025702c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82300,15 +82300,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #84 @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002570dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82326,15 +82326,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25713e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25713e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25713e │ │ │ │ - bl 6b627c │ │ │ │ + bl 6b6284 │ │ │ │ ldr r2, [pc, #184] @ (2571d4 ) │ │ │ │ ldr r3, [pc, #180] @ (2571d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82396,15 +82396,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002571dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82483,15 +82483,15 @@ │ │ │ │ nop │ │ │ │ subs r0, #166 @ 0xa6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002572cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82570,15 +82570,15 @@ │ │ │ │ nop │ │ │ │ adds r7, #182 @ 0xb6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r0, r6 │ │ │ │ + adds r0, r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002573bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82593,15 +82593,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 257418 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 257418 │ │ │ │ - bl 6b627c │ │ │ │ + bl 6b6284 │ │ │ │ ldr r2, [pc, #168] @ (25749c ) │ │ │ │ ldr r3, [pc, #160] @ (257498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82655,15 +82655,15 @@ │ │ │ │ nop │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #162 @ 0xa2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002574a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82730,15 +82730,15 @@ │ │ │ │ nop │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #186 @ 0xba │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257564 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82805,15 +82805,15 @@ │ │ │ │ nop │ │ │ │ adds r5, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r2, #27 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257624 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82829,15 +82829,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 257684 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 257684 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 257684 │ │ │ │ - bl 6b6080 │ │ │ │ + bl 6b6088 │ │ │ │ ldr r2, [pc, #188] @ (257720 ) │ │ │ │ ldr r3, [pc, #184] @ (25771c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82901,15 +82901,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257728 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -82991,15 +82991,15 @@ │ │ │ │ nop │ │ │ │ adds r3, #90 @ 0x5a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257820 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83081,15 +83081,15 @@ │ │ │ │ nop │ │ │ │ adds r2, #98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257918 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83104,15 +83104,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 257972 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 257972 │ │ │ │ - bl 6b6080 │ │ │ │ + bl 6b6088 │ │ │ │ ldr r2, [pc, #172] @ (2579fc ) │ │ │ │ ldr r3, [pc, #164] @ (2579f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83168,15 +83168,15 @@ │ │ │ │ nop │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #70 @ 0x46 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r3, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257a04 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83246,15 +83246,15 @@ │ │ │ │ nop │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #86 @ 0x56 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257acc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83324,15 +83324,15 @@ │ │ │ │ nop │ │ │ │ cmp r7, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #142 @ 0x8e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257b94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83409,15 +83409,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 257bd8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r6, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #94 @ 0x5e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257c88 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -83508,15 +83508,15 @@ │ │ │ │ b.n 257cec │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #30 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257d80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83575,15 +83575,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #174 @ 0xae │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257e30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83642,15 +83642,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r1, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257ee0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83709,15 +83709,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #78 @ 0x4e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257f90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84280,15 +84280,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84383,15 +84383,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84486,15 +84486,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #128 @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84589,15 +84589,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84692,15 +84692,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r6, #16 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #88 @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84795,15 +84795,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r6, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #236 @ 0xec │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84898,15 +84898,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r1, #8 │ │ │ │ + lsls r4, r3, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r3, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85001,15 +85001,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r0, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85407,20 +85407,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0d4 │ │ │ │ subs r2, r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6], #328 @ 0x148 │ │ │ │ - ldc2 0, cr0, [r0], {82} @ 0x52 │ │ │ │ + stc2 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ + stc2 0, cr0, [r0], #328 @ 0x148 │ │ │ │ subs r6, r0, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2 0, cr0, [lr], #-328 @ 0xfffffeb8 │ │ │ │ - ldrb r6, [r3, r0] │ │ │ │ + ldc2 0, cr0, [lr], #-328 @ 0xfffffeb8 │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002590c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85520,20 +85520,20 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ adds r2, r0, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd60052 │ │ │ │ - @ instruction: 0xfb700052 │ │ │ │ + @ instruction: 0xfbe60052 │ │ │ │ + @ instruction: 0xfb800052 │ │ │ │ adds r6, r4, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfb100052 │ │ │ │ - ldrh r0, [r0, r4] │ │ │ │ + @ instruction: 0xfb200052 │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002591e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85634,22 +85634,22 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0d4 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac20052 │ │ │ │ + @ instruction: 0xfad20052 │ │ │ │ adds r4, r2, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfa4c0052 │ │ │ │ + @ instruction: 0xfa5c0052 │ │ │ │ asrs r0, r7, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e60052 │ │ │ │ - ldr r6, [r2, r7] │ │ │ │ + ldr??.w r0, [r6, #82] @ 0x52 │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259308 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85749,20 +85749,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0d4 │ │ │ │ asrs r2, r7, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf98e0052 │ │ │ │ - vld4.16 {d0-d3}, [r8 :64], r2 │ │ │ │ + ldrsb.w r0, [lr, #82] @ 0x52 │ │ │ │ + ldrsh.w r0, [r8, r2, lsl #1] │ │ │ │ asrs r0, r4, #27 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str.w r0, [r6, #82] @ 0x52 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr.w r0, [r6, #82] @ 0x52 │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259428 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -85857,19 +85857,19 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 21c0d4 │ │ │ │ asrs r2, r2, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [lr, r2, lsl #1] │ │ │ │ + ldr??.w r0, [lr, r2, lsl #1] │ │ │ │ asrs r4, r0, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7b20052 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + @ instruction: 0xf7c20052 │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259538 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -85963,16 +85963,16 @@ │ │ │ │ blx 21c0d4 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r6, r0, #19 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subw r0, r6, #2130 @ 0x852 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + @ instruction: 0xf6b60052 │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259640 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86209,22 +86209,22 @@ │ │ │ │ ldr r1, [pc, #36] @ (259924 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6320052 │ │ │ │ - @ instruction: 0xf3fe0052 │ │ │ │ - strb r4, [r1, r1] │ │ │ │ + movw r0, #10322 @ 0x2852 │ │ │ │ + and.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ + strb r4, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ubfx r0, r0, #1, #19 │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + @ instruction: 0xf3d00052 │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259928 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86397,31 +86397,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -86559,28 +86559,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf2540052 │ │ │ │ + @ instruction: 0xf2640052 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1ee0052 │ │ │ │ - @ instruction: 0xf0d20052 │ │ │ │ + @ instruction: 0xf1fe0052 │ │ │ │ + @ instruction: 0xf0e20052 │ │ │ │ lsrs r2, r2, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - and.w r0, ip, #82 @ 0x52 │ │ │ │ - ldr r7, [pc, #1008] @ (25a0f0 ) │ │ │ │ + ands.w r0, ip, #82 @ 0x52 │ │ │ │ + str r4, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vshr.s32 q8, q1, #14 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + and.w r0, r2, #82 @ 0x52 │ │ │ │ + str r0, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259d0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86815,22 +86815,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (259ff0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - vqadd.s32 q8, q5, q1 │ │ │ │ - ldc 0, cr0, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ - ldr r5, [pc, #504] @ (25a1e0 ) │ │ │ │ + vqadd.s64 q8, q5, q1 │ │ │ │ + stcl 0, cr0, [r0, #-328] @ 0xfffffeb8 │ │ │ │ + ldr r5, [pc, #568] @ (25a220 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #616] @ (25a254 ) │ │ │ │ + ldr r5, [pc, #680] @ (25a294 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldcl 0, cr0, [r2], #328 @ 0x148 │ │ │ │ - ldr r4, [pc, #904] @ (25a37c ) │ │ │ │ + stc 0, cr0, [r2, #-328] @ 0xfffffeb8 │ │ │ │ + ldr r4, [pc, #968] @ (25a3bc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259ff4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -86921,59 +86921,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -86994,38 +86994,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -87081,33 +87081,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -87167,53 +87167,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 25a44c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsrs r0, r7, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe40052 │ │ │ │ + @ instruction: 0xebf40052 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ movcs r4, #1 │ │ │ │ @@ -87263,15 +87263,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -87787,33 +87787,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 21c0d4 │ │ │ │ lsls r6, r1, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b284 │ │ │ │ + b.n 25a2a4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, r8 │ │ │ │ + add r2, sl │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, fp │ │ │ │ + add r6, sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 25b1f8 │ │ │ │ + b.n 25b218 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics r0, r3 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 25af60 │ │ │ │ + b.n 25af80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 25af3c │ │ │ │ + b.n 25af5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + negs r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025aac0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -87900,58 +87900,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -87975,42 +87975,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88067,33 +88067,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88155,43 +88155,43 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 25af04 │ │ │ │ ... │ │ │ │ vmla.i32 q0, q3, d6[1] │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b144 │ │ │ │ + b.n 25b164 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88249,15 +88249,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 68c268 │ │ │ │ + bl 68c270 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -88438,17 +88438,17 @@ │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ blx 21c0d4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r0, #102] @ 0x66 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 25b1e8 │ │ │ │ + blt.n 25b208 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b1e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88508,15 +88508,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb.w r0, [lr, #102] @ 0x66 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25b1f0 │ │ │ │ + bge.n 25b210 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh.w r0, [r2, r6, lsl #2] │ │ │ │ │ │ │ │ 0025b29c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -88581,15 +88581,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25b364 │ │ │ │ + bge.n 25b384 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf7d80066 │ │ │ │ @ instruction: 0xf76c0066 │ │ │ │ │ │ │ │ 0025b360 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88617,19 +88617,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b3b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 25b3f8 │ │ │ │ + bls.n 25b418 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b3bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88655,19 +88655,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b414 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 25b39c │ │ │ │ + bhi.n 25b3bc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #20 │ │ │ │ + subs r1, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b418 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88696,19 +88696,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b47c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 25b534 │ │ │ │ + bhi.n 25b554 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b480 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88741,19 +88741,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (25b4f0 ) │ │ │ │ ldr r0, [pc, #20] @ (25b4f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bvc.n 25b4b8 │ │ │ │ + bvc.n 25b4d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #50 @ 0x32 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b4f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88774,19 +88774,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (25b53c ) │ │ │ │ ldr r0, [pc, #20] @ (25b540 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bvc.n 25b46c │ │ │ │ + bvc.n 25b48c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #2 │ │ │ │ + subs r0, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b544 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89757,17 +89757,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 25be06 │ │ │ │ b.n 25bd3a │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ - ldmia r5!, {} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025bff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -90065,24 +90065,24 @@ │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ bne.n 25c2e4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 25c366 │ │ │ │ ldrd r0, r0, [ip, #-408] @ 0x198 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xe8120066 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025c368 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -90156,15 +90156,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (25c46c ) │ │ │ │ ldr r1, [pc, #76] @ (25c470 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 25c442 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -90179,24 +90179,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 25c47c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 25c668 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 25c6a8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (25c480 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #448] @ (25c644 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0025c484 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90204,110 +90204,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (25c4dc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5455a0 │ │ │ │ + bl 5455a8 │ │ │ │ ldr.w ip, [pc, #56] @ 25c4e0 │ │ │ │ ldr r2, [pc, #56] @ (25c4e4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (25c4e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #244 @ 0xf4 │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c4ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 46efa8 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #44] @ 25c534 │ │ │ │ ldr r2, [pc, #44] @ (25c538 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (25c53c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #148 @ 0x94 │ │ │ │ + cmp r1, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c540 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 46f08c │ │ │ │ bl 225960 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454ec │ │ │ │ cbz r0, 25c5a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (25c5c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 25c594 │ │ │ │ ldr r0, [pc, #64] @ (25c5c4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5456ec │ │ │ │ + b.w 5456f4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90319,22 +90319,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - cbnz r6, 25c61c │ │ │ │ + cbnz r6, 25c620 │ │ │ │ lsls r7, r1, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025c5d4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 25c5e2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -90350,25 +90350,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 46efa8 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #80] @ (25c65c ) │ │ │ │ ldr r2, [pc, #84] @ (25c660 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (25c664 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 25c638 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 25c638 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -90388,99 +90388,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c668 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 46efa8 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #60] @ 25c6c0 │ │ │ │ ldr r2, [pc, #60] @ (25c6c4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (25c6c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 25c6ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #22 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c6cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 46efa8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #60] @ 25c724 │ │ │ │ ldr r2, [pc, #60] @ (25c728 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (25c72c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 25c710 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5, {r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (25c744 ) │ │ │ │ ldr r2, [pc, #20] @ (25c748 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25c74c ) │ │ │ │ @@ -90488,22 +90488,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ b.n 25ce10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #632 @ (adr r6, 25c9c8 ) │ │ │ │ + add r6, pc, #696 @ (adr r6, 25ca08 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #8] @ (25c75c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 689960 │ │ │ │ + b.w 689968 │ │ │ │ nop │ │ │ │ - add r6, pc, #544 @ (adr r6, 25c980 ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 25c9c0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90576,26 +90576,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 699884 │ │ │ │ + bl 69988c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ blx 21cee8 │ │ │ │ ldr r1, [pc, #104] @ (25c8a8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (25c8ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ b.n 25c7f8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 25c7de │ │ │ │ ldr r4, [pc, #92] @ (25c8b0 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (25c8b4 ) │ │ │ │ ldr r1, [pc, #92] @ (25c8b8 ) │ │ │ │ @@ -90620,43 +90620,43 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 21c0d4 │ │ │ │ ldr r0, [pc, #60] @ (25c8d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ blx 21e3a0 │ │ │ │ b.n 25cee4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 25c7dc │ │ │ │ + bvs.n 25c7fc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #112 @ 0x70 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (25ca80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -90759,58 +90759,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6798bc │ │ │ │ + bl 6798c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25c97e │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 21c9cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25ca6a │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (25caa8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r0, [pc, #168] @ (25caac ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 68f480 │ │ │ │ + bl 68f488 │ │ │ │ b.n 25c98c │ │ │ │ ldr r3, [pc, #160] @ (25cab0 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (25cab4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (25cab8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #1 │ │ │ │ b.n 25c9ac │ │ │ │ ldr r3, [pc, #144] @ (25cabc ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (25cac0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (25cac4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25ca26 │ │ │ │ movs r0, #20 │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -90833,49 +90833,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 25c9f8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ b.n 25cdd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #154 @ 0x9a │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 25cc78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r2, #27 │ │ │ │ + lsrs r0, r4, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r5, #178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -90898,15 +90898,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 25c760 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 689960 │ │ │ │ + b.w 689968 │ │ │ │ ldr r3, [pc, #40] @ (25cb50 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (25cb54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (25cb58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -90917,21 +90917,21 @@ │ │ │ │ nop │ │ │ │ svc 178 @ 0xb2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025cb5c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90968,15 +90968,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 695fe8 │ │ │ │ + bl 695ff0 │ │ │ │ cbz r0, 25cc04 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -90992,19 +90992,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ svc 4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r7, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025cc34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91021,31 +91021,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (25ccd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (25ccd4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 690310 │ │ │ │ + bl 690318 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 69236c │ │ │ │ + bl 692374 │ │ │ │ cbz r0, 25ccbe │ │ │ │ ldr r3, [pc, #92] @ (25ccd8 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (25ccdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 691d3c │ │ │ │ + bl 691d44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6920e4 │ │ │ │ + bl 6920ec │ │ │ │ ldr r2, [pc, #72] @ (25cce0 ) │ │ │ │ ldr r3, [pc, #52] @ (25cccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91062,15 +91062,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ udf #76 @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #26 │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ udf #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ udf #0 │ │ │ │ @@ -91148,27 +91148,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 25c760 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 689960 │ │ │ │ + b.w 689968 │ │ │ │ asrs r0, r7, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ble.n 25ccec │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #792 @ (adr r0, 25d0d8 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 25d118 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025cdc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -91218,15 +91218,15 @@ │ │ │ │ beq.w 25d0f0 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 699820 │ │ │ │ + bl 699828 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 21dfb4 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -91325,15 +91325,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25d092 │ │ │ │ ldr r1, [pc, #464] @ (25d154 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 689960 │ │ │ │ + bl 689968 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ce40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 25ce42 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -91346,18 +91346,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 699884 │ │ │ │ + bl 69988c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #396] @ (25d164 ) │ │ │ │ ldr r3, [pc, #348] @ (25d134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91383,15 +91383,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21e198 │ │ │ │ b.n 25cfc6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -91401,43 +91401,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (25d17c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25d024 │ │ │ │ ldr r2, [pc, #300] @ (25d180 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (25d184 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (25d188 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25d024 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 21cee8 │ │ │ │ ldr r3, [pc, #276] @ (25d18c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (25d190 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (25d194 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25d024 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (25d198 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -91447,21 +91447,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (25d1a0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 25d0f4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 689960 │ │ │ │ + bl 689968 │ │ │ │ b.n 25cfce │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (25d1a4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -91469,25 +91469,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (25d1a8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (25d1ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25d024 │ │ │ │ movs r7, #0 │ │ │ │ b.n 25cfce │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 25cce4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 689960 │ │ │ │ + bl 689968 │ │ │ │ b.n 25cfce │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 25cee6 │ │ │ │ ldr r3, [pc, #152] @ (25d1b0 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (25d1b4 ) │ │ │ │ ldr r1, [pc, #156] @ (25d1b8 ) │ │ │ │ @@ -91503,75 +91503,75 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 25d090 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #24 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bge.n 25d0e8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r5, #1 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #108 @ 0x6c │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + adds r0, r7, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d1bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91620,19 +91620,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21ecd0 │ │ │ │ bhi.n 25d1c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #106 @ 0x6a │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d244 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91681,19 +91681,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21ecd0 │ │ │ │ bhi.n 25d340 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r4, #7 │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + movs r0, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d2cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91705,32 +91705,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (25d354 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #92] @ (25d358 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 67ffe4 │ │ │ │ + bl 67ffec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 6abc90 │ │ │ │ + bl 6abc98 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 25d320 │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ ldr r2, [pc, #56] @ (25d35c ) │ │ │ │ ldr r3, [pc, #44] @ (25d350 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91745,17 +91745,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bvc.n 25d2bc │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r1, #4 │ │ │ │ + adds r0, r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvc.n 25d448 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025d360 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -91769,40 +91769,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (25d40c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 25d3f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 6abb9c │ │ │ │ + bl 6abba4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 25d3f2 │ │ │ │ cbz r7, 25d3c4 │ │ │ │ ldr r6, [pc, #108] @ (25d410 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25d3a6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 660824 │ │ │ │ + bl 66082c │ │ │ │ ldr r2, [pc, #72] @ (25d414 ) │ │ │ │ ldr r3, [pc, #56] @ (25d408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91812,32 +91812,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ b.n 25d3ca │ │ │ │ ldr r0, [pc, #28] @ (25d418 ) │ │ │ │ add r0, pc │ │ │ │ b.n 25d392 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 25d44c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrb r6, [r7, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvs.n 25d3ac │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0025d41c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91852,15 +91852,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21d7a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a686c │ │ │ │ + bl 6a6874 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 25d47c │ │ │ │ ldr r2, [pc, #108] @ (25d4c4 ) │ │ │ │ ldr r3, [pc, #104] @ (25d4c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91882,35 +91882,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 21c13c │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6ab508 │ │ │ │ + bl 6ab510 │ │ │ │ b.n 25d4a4 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a67a8 │ │ │ │ + bl 6a67b0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6ab534 │ │ │ │ + bl 6ab53c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25d49c │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ b.n 25d454 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 25d584 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 25d548 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d4cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -91925,15 +91925,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21d7a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a686c │ │ │ │ + bl 6a6874 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 25d530 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 25d56a │ │ │ │ ldr r2, [pc, #156] @ (25d5a8 ) │ │ │ │ ldr r3, [pc, #152] @ (25d5a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -91957,31 +91957,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 21c13c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6ab508 │ │ │ │ + bl 6ab510 │ │ │ │ b.n 25d558 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a67a8 │ │ │ │ + bl 6a67b0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6ab534 │ │ │ │ + bl 6ab53c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25d550 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ b.n 25d508 │ │ │ │ ldr r2, [pc, #68] @ (25d5b0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 6a6824 │ │ │ │ + bl 6a682c │ │ │ │ ldr r2, [pc, #60] @ (25d5b4 ) │ │ │ │ ldr r3, [pc, #40] @ (25d5a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91989,65 +91989,65 @@ │ │ │ │ bne.n 25d59c │ │ │ │ ldr r2, [pc, #44] @ (25d5b8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a6824 │ │ │ │ + b.w 6a682c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bpl.n 25d508 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 25d4c4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r5, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bpl.n 25d5f4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #108 @ 0x6c │ │ │ │ + udf #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 21e608 │ │ │ │ mov r5, r0 │ │ │ │ - bl 547530 │ │ │ │ + bl 547538 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 25d64c │ │ │ │ mov r0, r4 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r3, [pc, #92] @ (25d654 ) │ │ │ │ ldr r1, [pc, #92] @ (25d658 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #80] @ (25d65c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ ldr r1, [pc, #68] @ (25d660 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 21d264 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 25d63e │ │ │ │ @@ -92064,36 +92064,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21be78 │ │ │ │ ldr.w r8, [pc, #20] @ 25d664 │ │ │ │ add r8, pc │ │ │ │ b.n 25d5f0 │ │ │ │ - sbcs r0, r0 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5 │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21dbb8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92127,20 +92127,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (25d774 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 25d75a │ │ │ │ mov r1, sp │ │ │ │ - bl 606070 │ │ │ │ + bl 606078 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 25d734 │ │ │ │ mov r0, r5 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #104] @ (25d778 ) │ │ │ │ ldr r3, [pc, #96] @ (25d770 ) │ │ │ │ @@ -92163,40 +92163,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (25d77c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25d73c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6545b0 │ │ │ │ + bl 6545b8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 25d706 │ │ │ │ ldr r1, [pc, #36] @ (25d780 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 25d70c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 25d6e4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bcc.n 25d68c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r1, r6 │ │ │ │ + subs r6, r3, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92210,42 +92210,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6801c8 │ │ │ │ + bl 6801d0 │ │ │ │ ldr r1, [pc, #188] @ (25d874 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #180] @ (25d878 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #172] @ (25d87c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 25d828 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 548528 │ │ │ │ + bl 548530 │ │ │ │ cbz r0, 25d844 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5473d4 │ │ │ │ + bl 5473dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #128] @ (25d880 ) │ │ │ │ ldr r3, [pc, #104] @ (25d86c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92259,58 +92259,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 681138 │ │ │ │ + bl 681140 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 25d7f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 606230 │ │ │ │ + bl 606238 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 25d7f8 │ │ │ │ ldr r2, [pc, #60] @ (25d884 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (25d888 ) │ │ │ │ ldr r1, [pc, #64] @ (25d88c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 68efc0 │ │ │ │ + bl 68efc8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 25d7f8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bcs.n 25d864 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r5 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r6, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str??.w r0, [r8, #79] @ 0x4f │ │ │ │ + ldr??.w r0, [r8, #79] @ 0x4f │ │ │ │ bcs.n 25d7b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d890 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92323,26 +92323,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #168] @ (25d968 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6062a4 │ │ │ │ + bl 6062ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 25d922 │ │ │ │ cbz r4, 25d8ea │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 25d946 │ │ │ │ subs r3, #1 │ │ │ │ @@ -92365,25 +92365,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 68138c │ │ │ │ + bl 681394 │ │ │ │ b.n 25d8ea │ │ │ │ movs r1, #1 │ │ │ │ - bl 68132c │ │ │ │ + bl 681334 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (25d970 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 21bf58 │ │ │ │ b.n 25d8de │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (25d974 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -92395,27 +92395,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 25d944 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bne.n 25d8b4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 25d9b8 │ │ │ │ + bvs.n 25d9d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r7, r6 │ │ │ │ + adds r4, r1, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d980 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92427,21 +92427,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (25da28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 25d9fa │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 548528 │ │ │ │ + bl 548530 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 25da0e │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 25da02 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -92459,40 +92459,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ mov r1, r0 │ │ │ │ b.n 25d9ca │ │ │ │ ldr r1, [pc, #44] @ (25da30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 25d9d2 │ │ │ │ ldr r1, [pc, #36] @ (25da34 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 25d9d2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 25da28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ beq.n 25d9b4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025da38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92504,19 +92504,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (25daac ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5498b8 │ │ │ │ + bl 5498c0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #56] @ (25dab0 ) │ │ │ │ ldr r3, [pc, #44] @ (25daa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92535,15 +92535,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 25db3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - muls r4, r6 │ │ │ │ + bics r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ beq.n 25daf0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025dab4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92557,19 +92557,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (25db28 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5499a8 │ │ │ │ + bl 5499b0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #56] @ (25db2c ) │ │ │ │ ldr r3, [pc, #44] @ (25db24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92588,15 +92588,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r7, {r1, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025db30 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25db42 │ │ │ │ @@ -92615,43 +92615,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 21d7a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a686c │ │ │ │ + bl 6a6874 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5457c8 │ │ │ │ + bl 5457d0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 25dba0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 25db7e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 25dba0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454ec │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25db7a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a6824 │ │ │ │ + bl 6a682c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25db7e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21d488 │ │ │ │ nop │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r0, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025dbb0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25dbc2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -92666,19 +92666,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 21d7a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a686c │ │ │ │ + bl 6a6874 │ │ │ │ ldr r0, [pc, #68] @ (25dc2c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 606070 │ │ │ │ + bl 606078 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 25dc20 │ │ │ │ ldr r6, [pc, #56] @ (25dc30 ) │ │ │ │ add r6, pc │ │ │ │ b.n 25dc00 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -92689,29 +92689,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 21c490 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25dbfc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a6824 │ │ │ │ + bl 6a682c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25dc00 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6545b0 │ │ │ │ + b.w 6545b8 │ │ │ │ nop │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (25dc3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ adds r5, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -92720,48 +92720,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (25dca4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (25dca8 ) │ │ │ │ ldr r1, [pc, #64] @ (25dcac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #48] @ (25dcb0 ) │ │ │ │ ldr r3, [pc, #52] @ (25dcb4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 25dcb6 │ │ │ │ + cbnz r0, 25dcba │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r0, #30 │ │ │ │ + asrs r0, r2, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92774,15 +92774,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (25dd1c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 25dcfa │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -92793,26 +92793,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (25dd20 ) │ │ │ │ ldr r4, [pc, #32] @ (25dd24 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25dce6 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r6, #28 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r0, #29 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025dd28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -92832,15 +92832,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (25dee4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -92922,15 +92922,15 @@ │ │ │ │ blx 21e5fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (25def4 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25ddca │ │ │ │ blx 21d4e0 │ │ │ │ ldr r3, [pc, #160] @ (25def8 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (25defc ) │ │ │ │ add r3, pc │ │ │ │ @@ -92938,15 +92938,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 25ddf2 │ │ │ │ ldr r3, [pc, #136] @ (25df04 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -92954,15 +92954,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (25def0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25dd80 │ │ │ │ ldr r0, [pc, #112] @ (25df08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 25dd80 │ │ │ │ ldr r3, [pc, #104] @ (25df0c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ddec │ │ │ │ @@ -92971,52 +92971,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25ddec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (25df10 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25ddec │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb752 │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 25df50 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93025,25 +93025,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (25df58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25dd28 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + @ instruction: 0xb692 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025df5c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93055,15 +93055,15 @@ │ │ │ │ cbz r1, 25df88 │ │ │ │ ldr r0, [pc, #40] @ (25dfa0 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6908ec │ │ │ │ + b.w 6908f4 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (25dfa4 ) │ │ │ │ add r0, pc │ │ │ │ bl 3f2bec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -93143,15 +93143,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 25e068 │ │ │ │ ldr r0, [pc, #112] @ (25e0c0 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 25e068 │ │ │ │ ldr r3, [pc, #84] @ (25e0b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25e082 │ │ │ │ movs r3, #1 │ │ │ │ @@ -93178,29 +93178,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 25e066 │ │ │ │ ldr r0, [pc, #40] @ (25e0c4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25e066 │ │ │ │ ldmia r2!, {r1, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r1, #74 @ 0x4a │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025e0c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93274,15 +93274,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (25e1cc ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ b.n 25e112 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 25e18c │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25e100 │ │ │ │ ldr r3, [pc, #64] @ (25e1d0 ) │ │ │ │ @@ -93312,25 +93312,25 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1!, {r3, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - push {r3, r6, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r0, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r4, r5, r7} │ │ │ │ + push {r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025e1e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93396,15 +93396,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 25e298 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 25e27c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 690904 │ │ │ │ + b.w 69090c │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -93534,19 +93534,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (25e3e4 ) │ │ │ │ ldr r0, [pc, #20] @ (25e3e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - uxth r0, r1 │ │ │ │ + uxth r0, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r5, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025e3ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93591,15 +93591,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3f283c │ │ │ │ cbz r0, 25e488 │ │ │ │ ldr r0, [pc, #120] @ (25e4d0 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ ldr r2, [pc, #112] @ (25e4d4 ) │ │ │ │ ldr r3, [pc, #92] @ (25e4c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93626,15 +93626,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (25e4e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e422 │ │ │ │ ldr r0, [pc, #60] @ (25e4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25e422 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r3, r7} │ │ │ │ @@ -93653,15 +93653,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r1, 25e52a │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (25e538 ) │ │ │ │ @@ -93746,21 +93746,21 @@ │ │ │ │ b.n 25e58c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (25e5d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ cmp r4, #250 @ 0xfa │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (25e5e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ nop │ │ │ │ cmp r4, #238 @ 0xee │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93773,51 +93773,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (25e64c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 547a10 │ │ │ │ + bl 547a18 │ │ │ │ ldr r3, [pc, #60] @ (25e650 ) │ │ │ │ ldr r2, [pc, #64] @ (25e654 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (25e658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r7, [pc, #928] @ (25e9ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (25e664 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 68f8d4 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + b.w 68f8dc │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -93876,25 +93876,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e6d8 │ │ │ │ ldr r0, [pc, #24] @ (25e718 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25e6d8 │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -93932,26 +93932,26 @@ │ │ │ │ bne.n 25e758 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 25e7ac │ │ │ │ movs r0, #0 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldr r3, [pc, #56] @ (25e7e8 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25e784 │ │ │ │ ldr r3, [pc, #48] @ (25e7ec ) │ │ │ │ @@ -93963,29 +93963,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e784 │ │ │ │ ldr r0, [pc, #36] @ (25e7f4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25e784 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 25e778 │ │ │ │ stmia r3!, {r1, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mov r8, pc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -94010,15 +94010,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25e828 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94035,80 +94035,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (25e924 ) │ │ │ │ ldr r2, [pc, #100] @ (25e928 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (25e92c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 25e8e2 │ │ │ │ bl 25e6bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 25e8f6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 25e910 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r5, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (25eab4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94117,21 +94117,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (25eabc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (25eac0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 25ea72 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 69d140 │ │ │ │ + bl 69d148 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (25eac4 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 21c0bc │ │ │ │ add r5, pc │ │ │ │ @@ -94140,45 +94140,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ea4e │ │ │ │ ldr r6, [pc, #296] @ (25eacc ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25ea1c │ │ │ │ movs r0, #5 │ │ │ │ - bl 541d84 │ │ │ │ + bl 541d8c │ │ │ │ cbnz r0, 25ea1c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 25e9cc │ │ │ │ b.n 25e9d8 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 25e9d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e9c2 │ │ │ │ ldr r1, [pc, #244] @ (25ead0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25ea7e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94254,27 +94254,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (25ead8 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 25ea00 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r5, sp, #336 @ 0x150 │ │ │ │ + add r5, sp, #400 @ 0x190 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r1, #23 │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r2, r1, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94289,28 +94289,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (25eb2c ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 67a89c │ │ │ │ + b.w 67a8a4 │ │ │ │ nop │ │ │ │ - add r3, sp, #680 @ 0x2a8 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r6, #16 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 25eb88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -94318,50 +94318,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (25eb90 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 25eb72 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 545a34 │ │ │ │ + b.w 545a3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r4, #15 │ │ │ │ + lsrs r0, r6, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 25ebbc │ │ │ │ ldr r1, [pc, #56] @ (25ebe8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 25ebce │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -94371,22 +94371,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (25ebf0 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 25ebbc │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r0, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 25ec40 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 25ec4e │ │ │ │ push {lr} │ │ │ │ @@ -94401,15 +94401,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 25ec2c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69d2b0 │ │ │ │ + b.w 69d2b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94418,22 +94418,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 69d2b0 │ │ │ │ + b.w 69d2b8 │ │ │ │ nop │ │ │ │ │ │ │ │ 0025ec58 : │ │ │ │ cbz r0, 25ec62 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 69d2b0 │ │ │ │ + b.w 69d2b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0025ec6c : │ │ │ │ cbz r0, 25ecb8 │ │ │ │ @@ -94453,15 +94453,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 25eca4 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69d2b0 │ │ │ │ + b.w 69d2b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94470,40 +94470,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 69d2b0 │ │ │ │ + b.w 69d2b8 │ │ │ │ nop │ │ │ │ │ │ │ │ 0025ecd0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 69d354 │ │ │ │ + bl 69d35c │ │ │ │ cbnz r0, 25ecf8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 69d14c │ │ │ │ - bl 69c50c │ │ │ │ + b.w 69d154 │ │ │ │ + bl 69c514 │ │ │ │ ldr r3, [pc, #12] @ (25ed0c ) │ │ │ │ ldr r1, [pc, #16] @ (25ed10 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 69baf4 │ │ │ │ + bl 69bafc │ │ │ │ b.n 25ece8 │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r2, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 0025ed14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94549,31 +94549,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ed4a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldr r3, [pc, #36] @ (25ede0 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (25ede4 ) │ │ │ │ ldr r0, [pc, #40] @ (25ede8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -94584,25 +94584,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (25edf0 ) │ │ │ │ ldr r0, [pc, #32] @ (25edf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r6, #6 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025edf8 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0025edfc : │ │ │ │ @@ -94667,17 +94667,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #408 @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0025ee90 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 25eec8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94726,19 +94726,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (25ef1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #624 @ (adr r7, 25f188 ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 25f1c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025ef20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94802,15 +94802,15 @@ │ │ │ │ bpl.n 25ef4e │ │ │ │ ldr r0, [pc, #68] @ (25f000 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25ef4e │ │ │ │ ldr r3, [pc, #52] @ (25f004 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (25f008 ) │ │ │ │ ldr r0, [pc, #52] @ (25f00c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -94820,27 +94820,27 @@ │ │ │ │ nop │ │ │ │ cbnz r4, 25f040 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (25eff4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 25f328 ) │ │ │ │ + add r6, pc, #864 @ (adr r6, 25f368 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r0, #30 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f010 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94878,26 +94878,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f030 │ │ │ │ ldr r0, [pc, #28] @ (25f090 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25f030 │ │ │ │ nop │ │ │ │ rev16 r2, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #30 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f094 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94932,25 +94932,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f0b8 │ │ │ │ ldr r0, [pc, #24] @ (25f108 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25f0b8 │ │ │ │ cbnz r2, 25f136 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f10c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -95043,17 +95043,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cbnz r4, 25f228 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #360 @ (adr r5, 25f37c ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 25f3bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb8ba │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025f21c : │ │ │ │ cbz r0, 25f222 │ │ │ │ b.w 25e6bc │ │ │ │ @@ -95177,29 +95177,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (25f380 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #360 @ (adr r3, 25f4e4 ) │ │ │ │ + add r3, pc, #424 @ (adr r3, 25f524 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r4, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f384 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95211,34 +95211,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (25f3d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r3, [pc, #28] @ (25f3d4 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (25f3d8 ) │ │ │ │ ldr r0, [pc, #28] @ (25f3dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #896 @ (adr r2, 25f758 ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 25f798 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r3, #14 │ │ │ │ + lsls r6, r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f3e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95325,28 +95325,28 @@ │ │ │ │ beq.w 25f67e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 25f5e8 │ │ │ │ ldr r6, [pc, #580] @ (25f6fc ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25f57e │ │ │ │ ldr r5, [pc, #564] @ (25f700 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (25f704 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 25f504 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 25f4f4 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 25f4f4 │ │ │ │ @@ -95383,15 +95383,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (25f710 ) │ │ │ │ ldr r2, [pc, #476] @ (25f714 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r6, [pc, #460] @ (25f718 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25f68e │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 25f574 │ │ │ │ @@ -95411,27 +95411,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 25e668 │ │ │ │ b.n 25f4b6 │ │ │ │ ldr r6, [pc, #420] @ (25f724 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25f504 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (25f728 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (25f72c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 268e28 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 268dc4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95449,15 +95449,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (25f738 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25f548 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 25f4b6 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95492,15 +95492,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (25f744 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 25f548 │ │ │ │ ldr r3, [pc, #248] @ (25f748 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25f40a │ │ │ │ ldr r3, [pc, #240] @ (25f74c ) │ │ │ │ @@ -95509,15 +95509,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25f40a │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (25f750 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 25f40a │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25f486 │ │ │ │ b.n 25f5c4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95566,67 +95566,67 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ @ instruction: 0xb6a4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, 25fa3c ) │ │ │ │ + add r1, pc, #888 @ (adr r1, 25fa7c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #480 @ (adr r1, 25f8f0 ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 25f930 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, r4, #0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, r1, #0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, r0, #0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 25f754 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 25f794 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r6, #5 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #856 @ (adr r0, 25fa8c ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 25facc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r1, #6 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #456 @ (adr r0, 25f908 ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 25f948 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #4 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #32 @ (adr r0, 25f778 ) │ │ │ │ + add r0, pc, #96 @ (adr r0, 25f7b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r5, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f768 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 25f780 │ │ │ │ @@ -95648,15 +95648,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ nop │ │ │ │ │ │ │ │ 0025f7b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95700,26 +95700,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f7d6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (25f838 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 25f7d6 │ │ │ │ uxtb r6, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + lsls r6, r0, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f83c : │ │ │ │ cbz r0, 25f848 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -95748,18 +95748,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (25f88c ) │ │ │ │ ldr r0, [pc, #20] @ (25f890 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr5, {2} │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + cdp2 0, 15, cr0, cr4, cr5, {2} │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f894 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25f928 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -95791,25 +95791,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95915,22 +95915,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (25fa3c ) │ │ │ │ ldr r0, [pc, #28] @ (25fa40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ - vswp q0, │ │ │ │ + stc2l 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ + vmla.i q8, q1, d1[1] │ │ │ │ │ │ │ │ 0025fa44 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ @@ -96110,15 +96110,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (25fc38 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 25fc18 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -96146,18 +96146,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb5c0045 │ │ │ │ - @ instruction: 0xfb300045 │ │ │ │ + @ instruction: 0xfb6c0045 │ │ │ │ + @ instruction: 0xfb400045 │ │ │ │ │ │ │ │ 0025fc3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (25fcbc ) │ │ │ │ @@ -96168,15 +96168,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 261364 │ │ │ │ mov r0, r6 │ │ │ │ bl 261358 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96206,18 +96206,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfab00045 │ │ │ │ - @ instruction: 0xfad60045 │ │ │ │ + @ instruction: 0xfac00045 │ │ │ │ + @ instruction: 0xfae60045 │ │ │ │ │ │ │ │ 0025fcc8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 25fcd2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ bx r3 │ │ │ │ @@ -96230,18 +96230,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (25fcfc ) │ │ │ │ ldr r0, [pc, #20] @ (25fd00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa740045 │ │ │ │ - stc2 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ + @ instruction: 0xfa840045 │ │ │ │ + ldc2 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ │ │ │ │ 0025fd04 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 25fd0e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ bx r3 │ │ │ │ @@ -96254,18 +96254,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (25fd38 ) │ │ │ │ ldr r0, [pc, #20] @ (25fd3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa380045 │ │ │ │ - stc2l 0, cr0, [sl], {69} @ 0x45 │ │ │ │ + @ instruction: 0xfa480045 │ │ │ │ + ldc2l 0, cr0, [sl], {69} @ 0x45 │ │ │ │ │ │ │ │ 0025fd40 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 25fd4a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ bx r3 │ │ │ │ @@ -96278,18 +96278,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (25fd74 ) │ │ │ │ ldr r0, [pc, #20] @ (25fd78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [ip, #69] @ 0x45 │ │ │ │ - stc2 0, cr0, [lr], {69} @ 0x45 │ │ │ │ + @ instruction: 0xfa0c0045 │ │ │ │ + ldc2 0, cr0, [lr], {69} @ 0x45 │ │ │ │ │ │ │ │ 0025fd7c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ @@ -96584,18 +96584,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (260014 ) │ │ │ │ ldr r0, [pc, #20] @ (260018 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf75c0045 │ │ │ │ - vld1.8 {d16[2]}, [lr], r5 │ │ │ │ + @ instruction: 0xf76c0045 │ │ │ │ + ldr??.w r0, [lr, #69] @ 0x45 │ │ │ │ │ │ │ │ 0026001c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #72] @ (260074 ) │ │ │ │ @@ -96607,18 +96607,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 21c13c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 547ebc │ │ │ │ + bl 547ec4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26003a │ │ │ │ ldr r3, [pc, #28] @ (260080 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96627,16 +96627,16 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r4, r1, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vst1.8 {d16[2]}, [sl], r5 │ │ │ │ - bvs.n 260018 │ │ │ │ + ldr??.w r0, [sl, #69] @ 0x45 │ │ │ │ + bvs.n 260038 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r6, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00260084 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -96656,15 +96656,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2600e4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2600b2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2600ca │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2600ac │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -96675,15 +96675,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ lsls r0, r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf6880045 │ │ │ │ + @ instruction: 0xf6980045 │ │ │ │ lsls r4, r5, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002600ec : │ │ │ │ ldr r3, [pc, #28] @ (26010c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -96727,27 +96727,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 260152 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 260192 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54829c │ │ │ │ + bl 5482a4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 26014c │ │ │ │ ldr r1, [pc, #80] @ (2601c0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54723c │ │ │ │ + bl 547244 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 26014c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -96765,36 +96765,36 @@ │ │ │ │ nop │ │ │ │ lsls r2, r2, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2601b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002601c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2c1d34 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5414f4 │ │ │ │ + bl 5414fc │ │ │ │ cbz r0, 260206 │ │ │ │ mov r1, r5 │ │ │ │ bl 260110 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26022c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -96814,75 +96814,75 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 68efc0 │ │ │ │ + bl 68efc8 │ │ │ │ b.n 2601f2 │ │ │ │ ldr r3, [pc, #44] @ (26025c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (260260 ) │ │ │ │ ldr r1, [pc, #48] @ (260264 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2601f2 │ │ │ │ nop │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adc.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + adcs.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ + str r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7d60045 │ │ │ │ - @ instruction: 0xf5200045 │ │ │ │ + @ instruction: 0xf7e60045 │ │ │ │ + @ instruction: 0xf5300045 │ │ │ │ │ │ │ │ 00260268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2602b8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2602a4 │ │ │ │ ldr.w ip, [pc, #52] @ 2602bc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2602c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4b40045 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ + @ instruction: 0xf4c40045 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orns r0, r2, #12910592 @ 0xc50000 │ │ │ │ + eor.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ │ │ │ │ 002602c4 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ @@ -96892,65 +96892,65 @@ │ │ │ │ cbz r0, 2602fc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (260308 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - orr.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ + orrs.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ │ │ │ │ 0026030c : │ │ │ │ cbz r0, 260338 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (260360 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 260342 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (260364 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ands.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf6fa0045 │ │ │ │ + bic.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf70a0045 │ │ │ │ │ │ │ │ 00260368 : │ │ │ │ cbz r0, 26037e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -96968,54 +96968,54 @@ │ │ │ │ ldr r1, [pc, #20] @ (2603a8 ) │ │ │ │ ldr r0, [pc, #20] @ (2603ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ubfx r0, r8, #1, #6 │ │ │ │ - @ instruction: 0xf3d20045 │ │ │ │ + @ instruction: 0xf3d80045 │ │ │ │ + @ instruction: 0xf3e20045 │ │ │ │ │ │ │ │ 002603b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2604fc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 260470 │ │ │ │ ldr r4, [pc, #300] @ (260500 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (260504 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2604c8 │ │ │ │ ldr r2, [pc, #276] @ (260508 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (26050c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #264] @ (260510 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2604a6 │ │ │ │ ldr r7, [pc, #256] @ (260514 ) │ │ │ │ @@ -97023,25 +97023,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 260422 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2604a6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r2, [pc, #236] @ (260518 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 26041a │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 26041a │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97054,36 +97054,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c138 │ │ │ │ ldr r4, [pc, #172] @ (260520 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2604b8 │ │ │ │ ldr r0, [pc, #164] @ (260524 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (260528 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 268b9c │ │ │ │ cbz r0, 2604b8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21e73c │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26049c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ b.n 26049c │ │ │ │ ldr r0, [pc, #112] @ (26052c ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c138 │ │ │ │ @@ -97099,37 +97099,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 260462 │ │ │ │ - bfi r0, sl, #1, #5 │ │ │ │ - str r2, [sp, #792] @ 0x318 │ │ │ │ + @ instruction: 0xf37a0045 │ │ │ │ + str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ssat r0, #6, sl, asr #1 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf33a0045 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cdp2 0, 2, cr0, cr14, cr6, {3} │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf2d80045 │ │ │ │ - @ instruction: 0xf5f40045 │ │ │ │ - add.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ + @ instruction: 0xf2e80045 │ │ │ │ + addw r0, r4, #2117 @ 0x845 │ │ │ │ + adds.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf27c0045 │ │ │ │ - sub.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + @ instruction: 0xf28c0045 │ │ │ │ + subs.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + strb r6, [r6, #31] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00260534 : │ │ │ │ cbz r0, 26053a │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -97142,44 +97142,44 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2605a0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 26057e │ │ │ │ ldr.w ip, [pc, #64] @ 2605a4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2605a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbs r0, sl, #69 @ 0x45 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + @ instruction: 0xf1ea0045 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf1980045 │ │ │ │ + sub.w r0, r8, #69 @ 0x45 │ │ │ │ │ │ │ │ 002605ac : │ │ │ │ cbz r0, 2605ca │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2605d6 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -97360,28 +97360,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 260762 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 260832 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26075a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 26075a │ │ │ │ ldr r3, [pc, #292] @ (26089c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2608a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54829c │ │ │ │ + bl 5482a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26075a │ │ │ │ ldr r3, [pc, #280] @ (2608a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26084e │ │ │ │ @@ -97399,27 +97399,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2608b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2607e0 │ │ │ │ ldr r3, [pc, #204] @ (26089c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2608b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 547c64 │ │ │ │ + bl 547c6c │ │ │ │ ldr r2, [pc, #212] @ (2608b8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 25f10c │ │ │ │ mov r1, r0 │ │ │ │ @@ -97432,15 +97432,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -97450,15 +97450,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26086e │ │ │ │ ldr r0, [pc, #132] @ (2608c0 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2607a8 │ │ │ │ ldr r3, [pc, #116] @ (2608c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 260794 │ │ │ │ @@ -97466,61 +97466,61 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 260794 │ │ │ │ ldr r0, [pc, #104] @ (2608cc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 260794 │ │ │ │ ldr r3, [pc, #96] @ (2608d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26083a │ │ │ │ ldr r3, [pc, #76] @ (2608c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26083a │ │ │ │ ldr r0, [pc, #80] @ (2608d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26083a │ │ │ │ @ instruction: 0xfafc0066 │ │ │ │ add r3, pc, #352 @ (adr r3, 2609f4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i16 d16, d10, d5[0] │ │ │ │ + vmla.i32 d16, d10, d5[0] │ │ │ │ ldr r2, [pc, #0] @ (2608a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #632 @ (adr r6, 260b1c ) │ │ │ │ + add r6, pc, #696 @ (adr r6, 260b5c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.s16 q8, q2, │ │ │ │ - vhadd.s q8, q4, │ │ │ │ - add r6, pc, #264 @ (adr r6, 2609c0 ) │ │ │ │ + vhadd.s32 q8, q2, │ │ │ │ + vmla.i d0, d8, d1[1] │ │ │ │ + add r6, pc, #328 @ (adr r6, 260a00 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vqrdmlah.s q15, , d28[0] │ │ │ │ + @ instruction: 0xffffeefc │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r2, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf2120045 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1fc0045 │ │ │ │ + addw r0, ip, #69 @ 0x45 │ │ │ │ │ │ │ │ 002608d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r1, #640 @ 0x280 │ │ │ │ @@ -97541,15 +97541,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (26097c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (260980 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 547c64 │ │ │ │ + bl 547c6c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (260984 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -97576,33 +97576,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26090c │ │ │ │ ldr r0, [pc, #40] @ (260994 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26090c │ │ │ │ add r1, pc, #600 @ (adr r1, 260bd0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (260980 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #16 @ (adr r5, 260994 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 2609d4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1280045 │ │ │ │ + @ instruction: 0xf1380045 │ │ │ │ │ │ │ │ 00260998 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ (260a04 ) │ │ │ │ @@ -97613,15 +97613,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2609bc │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2609e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2609b6 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2609b6 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -97643,15 +97643,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrb.w r0, [r0, #102] @ 0x66 │ │ │ │ - ldcl 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ + stc 0, cr0, [lr, #276] @ 0x114 │ │ │ │ │ │ │ │ 00260a0c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97661,15 +97661,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 260a8a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 260a5c │ │ │ │ cbz r7, 260a48 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -97705,19 +97705,19 @@ │ │ │ │ ldr r0, [pc, #28] @ (260ab0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl, #-276] @ 0xfffffeec │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldc 0, cr0, [sl, #-276] @ 0xfffffeec │ │ │ │ + ldrh r4, [r3, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [sl], {69} @ 0x45 │ │ │ │ - ands.w r0, r0, #69 @ 0x45 │ │ │ │ + ldcl 0, cr0, [sl], {69} @ 0x45 │ │ │ │ + bic.w r0, r0, #69 @ 0x45 │ │ │ │ │ │ │ │ 00260ab4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -97796,18 +97796,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ lsls r2, r5, #24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r2, [r7, #24] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xebf80045 │ │ │ │ - vhadd.s16 q8, q5, │ │ │ │ + stc 0, cr0, [r8], {69} @ 0x45 │ │ │ │ + vhadd.s32 q8, q5, │ │ │ │ │ │ │ │ 00260b84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #164] @ (260c3c ) │ │ │ │ @@ -97853,54 +97853,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (260c54 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (260c58 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 68b380 │ │ │ │ + bl 68b388 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 260c2a │ │ │ │ ldr r2, [pc, #64] @ (260c5c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 260bc8 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 260bcc │ │ │ │ b.n 260bba │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 260c18 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #576] @ (260e98 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr12, cr5, {2} │ │ │ │ + cdp 0, 14, cr0, cr12, cr5, {2} │ │ │ │ lsls r6, r2, #21 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00260c60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -97958,54 +97958,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (260d94 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (260d98 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 68b380 │ │ │ │ + bl 68b388 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 260d3e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (260d9c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260c9c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #124] @ (260da0 ) │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cbnz r0, 260d4a │ │ │ │ ldr r2, [pc, #120] @ (260da4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (260da8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ b.n 260d00 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #88] @ (260dac ) │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 260d2a │ │ │ │ ldr r2, [pc, #80] @ (260db0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -98029,27 +98029,27 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #576] @ (260fd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ + cdp 0, 0, cr0, cr2, cr5, {2} │ │ │ │ lsls r4, r5, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stcl 0, cr0, [r0, #276] @ 0x114 │ │ │ │ - cdp 0, 1, cr0, cr6, cr5, {2} │ │ │ │ - stcl 0, cr0, [r4, #276]! @ 0x114 │ │ │ │ - stc 0, cr0, [r8, #276]! @ 0x114 │ │ │ │ - ldrh r2, [r6, #8] │ │ │ │ + ldcl 0, cr0, [r0, #276] @ 0x114 │ │ │ │ + cdp 0, 2, cr0, cr6, cr5, {2} │ │ │ │ + ldcl 0, cr0, [r4, #276]! @ 0x114 │ │ │ │ + ldc 0, cr0, [r8, #276]! @ 0x114 │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrd r0, r0, [r0, #276]! @ 0x114 │ │ │ │ - stc 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ + and.w r0, r0, r5, lsl #1 │ │ │ │ + ldc 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ │ │ │ │ 00260dc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -98088,22 +98088,22 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r2, #14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrd r0, r0, [sl, #-276] @ 0x114 │ │ │ │ - stc 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + strd r0, r0, [sl, #-276]! @ 0x114 │ │ │ │ + ldc 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [r2, #-276] @ 0x114 │ │ │ │ - stcl 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ + ldrd r0, r0, [r2, #-276] @ 0x114 │ │ │ │ + ldcl 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ │ │ │ │ 00260e48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ @@ -98142,20 +98142,20 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ lsls r2, r2, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ + stcl 0, cr0, [r2, #-276] @ 0xfffffeec │ │ │ │ ldc 0, cr0, [r2, #-276]! @ 0xfffffeec │ │ │ │ - stc 0, cr0, [r2, #-276]! @ 0xfffffeec │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia.w ip!, {r0, r2, r6} │ │ │ │ - stcl 0, cr0, [lr], #-276 @ 0xfffffeec │ │ │ │ + @ instruction: 0xe8cc0045 │ │ │ │ + ldcl 0, cr0, [lr], #-276 @ 0xfffffeec │ │ │ │ │ │ │ │ 00260ec8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #160] @ (260f7c ) │ │ │ │ @@ -98181,30 +98181,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c904 │ │ │ │ ldr r3, [pc, #140] @ (260f98 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 260f22 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ adds r4, #1 │ │ │ │ blx 21c904 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 260f4e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260f10 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68b380 │ │ │ │ + bl 68b388 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 260f70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260f10 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98220,34 +98220,34 @@ │ │ │ │ bne.n 260f78 │ │ │ │ ldr r0, [pc, #60] @ (260fa0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c900 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ b.n 260f42 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2], {69} @ 0x45 │ │ │ │ + stcl 0, cr0, [r2], #276 @ 0x114 │ │ │ │ ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r0, #10 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xebe80045 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xebf80045 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r1, [pc, #576] @ (2611dc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldcl 0, cr0, [r8], #-276 @ 0xfffffeec │ │ │ │ + stc 0, cr0, [r8], {69} @ 0x45 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2611cc ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ ldr r6, [pc, #532] @ (2611d0 ) │ │ │ │ @@ -98465,34 +98465,34 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6], #276 @ 0x114 │ │ │ │ - stcl 0, cr0, [r6], {69} @ 0x45 │ │ │ │ - stcl 0, cr0, [r8], {69} @ 0x45 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldc 0, cr0, [r6], #276 @ 0x114 │ │ │ │ + ldcl 0, cr0, [r6], {69} @ 0x45 │ │ │ │ + ldcl 0, cr0, [r8], {69} @ 0x45 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [r6], {69} @ 0x45 │ │ │ │ + stc 0, cr0, [r6], #276 @ 0x114 │ │ │ │ ldr r0, [pc, #816] @ (261520 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs.w r0, sl, r5, lsl #1 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + rsb r0, sl, r5, lsl #1 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsb r0, r4, r5, lsl #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + rsbs r0, r4, r5, lsl #1 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xeb8e0045 │ │ │ │ - @ instruction: 0xeb960045 │ │ │ │ + @ instruction: 0xeb9e0045 │ │ │ │ + sub.w r0, r6, r5, lsl #1 │ │ │ │ │ │ │ │ 00261210 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2612d4 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2612c4 │ │ │ │ @@ -98567,16 +98567,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (26160c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb280045 │ │ │ │ - @ instruction: 0xeb320045 │ │ │ │ + @ instruction: 0xeb380045 │ │ │ │ + adc.w r0, r2, r5, lsl #1 │ │ │ │ │ │ │ │ 002612e4 : │ │ │ │ ldr r0, [pc, #4] @ (2612ec ) │ │ │ │ add r0, pc │ │ │ │ b.n 260fa4 │ │ │ │ nop │ │ │ │ vhadd.s16 q8, q5, q11 │ │ │ │ @@ -98940,18 +98940,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (26166c ) │ │ │ │ ldr r0, [pc, #20] @ (261670 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - and.w r0, r2, r5, lsl #1 │ │ │ │ - and.w r0, ip, r5, lsl #1 │ │ │ │ + ands.w r0, r2, r5, lsl #1 │ │ │ │ + ands.w r0, ip, r5, lsl #1 │ │ │ │ │ │ │ │ 00261674 : │ │ │ │ cbz r0, 26167a │ │ │ │ b.w 21c3e4 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -98977,18 +98977,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2616c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe9b00045 │ │ │ │ - strd r0, r0, [ip, #276]! @ 0x114 │ │ │ │ + strd r0, r0, [r0, #276] @ 0x114 │ │ │ │ + ldrd r0, r0, [ip, #276]! @ 0x114 │ │ │ │ │ │ │ │ 002616c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ cbz r0, 261712 │ │ │ │ @@ -99031,22 +99031,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (261750 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [r4, #-276] @ 0x114 │ │ │ │ - @ instruction: 0xe9800045 │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldrd r0, r0, [r4, #-276] @ 0x114 │ │ │ │ + @ instruction: 0xe9900045 │ │ │ │ + str r7, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmdb r0!, {r0, r2, r6} │ │ │ │ - ldrd r0, r0, [ip, #-276]! @ 0x114 │ │ │ │ + strd r0, r0, [r0, #-276] @ 0x114 │ │ │ │ + @ instruction: 0xe98c0045 │ │ │ │ │ │ │ │ 00261754 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ cbz r0, 261796 │ │ │ │ @@ -99077,18 +99077,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2617b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8c00045 │ │ │ │ - ldrd r0, r0, [ip], #276 @ 0x114 │ │ │ │ + @ instruction: 0xe8d00045 │ │ │ │ + stmdb ip, {r0, r2, r6} │ │ │ │ │ │ │ │ 002617b8 : │ │ │ │ cbz r0, 2617c8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99104,18 +99104,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2617f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia.w r0, {r0, r2, r6} │ │ │ │ - ldmia.w ip!, {r0, r2, r6} │ │ │ │ + ldmia.w r0, {r0, r2, r6} │ │ │ │ + @ instruction: 0xe8cc0045 │ │ │ │ │ │ │ │ 002617f8 : │ │ │ │ cbz r0, 261808 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99131,18 +99131,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (261834 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strex r0, r0, [r0, #276] @ 0x114 │ │ │ │ - ldrd r0, r0, [ip], #-276 @ 0x114 │ │ │ │ + @ instruction: 0xe8500045 │ │ │ │ + stmia.w ip, {r0, r2, r6} │ │ │ │ │ │ │ │ 00261838 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 26185c │ │ │ │ @@ -99160,19 +99160,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (261874 ) │ │ │ │ ldr r0, [pc, #20] @ (261878 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26186c │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xe8360045 │ │ │ │ + @ instruction: 0xe80a0045 │ │ │ │ + strex r0, r0, [r6, #276] @ 0x114 │ │ │ │ │ │ │ │ 0026187c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2618a0 │ │ │ │ @@ -99190,20 +99189,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2618b8 ) │ │ │ │ ldr r0, [pc, #20] @ (2618bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 261828 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - b.n 2618a4 │ │ │ │ + b.n 261848 │ │ │ │ lsls r5, r0, #1 │ │ │ │ + @ instruction: 0xe8020045 │ │ │ │ │ │ │ │ 002618c0 : │ │ │ │ cbz r0, 2618d0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99219,19 +99217,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2618fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2617ec │ │ │ │ + b.n 26180c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261868 │ │ │ │ + b.n 261888 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261900 : │ │ │ │ cbz r0, 261910 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99248,19 +99246,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26193c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2617ac │ │ │ │ + b.n 2617cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261828 │ │ │ │ + b.n 261848 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261940 : │ │ │ │ cbz r0, 261950 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99276,19 +99274,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26197c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26176c │ │ │ │ + b.n 26178c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2617e8 │ │ │ │ + b.n 261808 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261980 : │ │ │ │ cbz r0, 261990 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99305,19 +99303,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2619bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26172c │ │ │ │ + b.n 26174c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2617a8 │ │ │ │ + b.n 2617c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002619c0 : │ │ │ │ cbz r0, 2619d0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99333,19 +99331,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2619f8 ) │ │ │ │ ldr r0, [pc, #20] @ (2619fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2616ec │ │ │ │ + b.n 26170c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261764 │ │ │ │ + b.n 261784 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261a00 : │ │ │ │ cbz r0, 261a10 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99361,19 +99359,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (261a38 ) │ │ │ │ ldr r0, [pc, #20] @ (261a3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2616ac │ │ │ │ + b.n 2616cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261724 │ │ │ │ + b.n 261744 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261a40 : │ │ │ │ cbz r0, 261a50 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99389,19 +99387,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (261a78 ) │ │ │ │ ldr r0, [pc, #20] @ (261a7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26166c │ │ │ │ + b.n 26168c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2616e4 │ │ │ │ + b.n 261704 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261a80 : │ │ │ │ cbz r0, 261a90 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99417,19 +99415,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (261ab8 ) │ │ │ │ ldr r0, [pc, #20] @ (261abc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26162c │ │ │ │ + b.n 26164c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2616a4 │ │ │ │ + b.n 2616c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261ac0 : │ │ │ │ cbz r0, 261ad2 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99446,19 +99444,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261b00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2615ec │ │ │ │ + b.n 26160c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261664 │ │ │ │ + b.n 261684 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261b04 : │ │ │ │ cbz r0, 261b14 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99474,19 +99472,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (261b3c ) │ │ │ │ ldr r0, [pc, #20] @ (261b40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2615a8 │ │ │ │ + b.n 2615c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261620 │ │ │ │ + b.n 261640 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261b44 : │ │ │ │ cbz r0, 261b54 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99502,19 +99500,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (261b7c ) │ │ │ │ ldr r0, [pc, #20] @ (261b80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 261568 │ │ │ │ + b.n 261588 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2615e0 │ │ │ │ + b.n 261600 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261b84 : │ │ │ │ cbz r0, 261b96 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99531,19 +99529,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 261528 │ │ │ │ + b.n 261548 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2615a0 │ │ │ │ + b.n 2615c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261bc8 : │ │ │ │ cbz r0, 261bda │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99560,19 +99558,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261c08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2614e4 │ │ │ │ + b.n 261504 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 26155c │ │ │ │ + b.n 26157c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261c0c : │ │ │ │ cbz r0, 261c1e │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -99590,19 +99588,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261c4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2614a0 │ │ │ │ + b.n 2614c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 261518 │ │ │ │ + b.n 261538 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261c50 : │ │ │ │ cbz r0, 261c62 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -99620,19 +99618,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261c90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #416] @ 0x1a0 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26245c │ │ │ │ + b.n 26247c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2614d4 │ │ │ │ + b.n 2614f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261c94 : │ │ │ │ cbz r0, 261ca6 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -99650,19 +99648,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 262418 │ │ │ │ + b.n 262438 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262490 │ │ │ │ + b.n 2624b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261cd8 : │ │ │ │ cbz r0, 261cec │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -99680,19 +99678,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (261d1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2623d0 │ │ │ │ + b.n 2623f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262448 │ │ │ │ + b.n 262468 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261d20 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 261d34 │ │ │ │ ldr r3, [pc, #20] @ (261d3c ) │ │ │ │ add r3, pc │ │ │ │ @@ -99700,15 +99698,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00261d40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99735,15 +99733,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 21ed28 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00261d94 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 261da8 │ │ │ │ ldr r3, [pc, #20] @ (261db0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -99751,15 +99749,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00261db4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99789,22 +99787,22 @@ │ │ │ │ ldr r0, [pc, #28] @ (261e14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2623b8 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ b.n 2623d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ + b.n 2623f8 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00261e18 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -99862,15 +99860,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 21ed28 │ │ │ │ nop │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 261f5e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 261f36 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -99986,17 +99984,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261f26 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 261f06 │ │ │ │ nop │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -100078,24 +100076,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2620b0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2620d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c490 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2620aa │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2620aa │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100303,15 +100301,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ b.n 262430 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2622d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ orrs.w r0, sl, #93 @ 0x5d │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 262360 │ │ │ │ add lr, pc │ │ │ │ @@ -100375,153 +100373,153 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (26242c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #148] @ (262430 ) │ │ │ │ ldr r3, [pc, #148] @ (262434 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (262438 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (26243c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #140] @ (262440 ) │ │ │ │ ldr r2, [pc, #140] @ (262444 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (262448 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #132] @ (26244c ) │ │ │ │ ldr r2, [pc, #136] @ (262450 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (262454 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #128] @ (262458 ) │ │ │ │ ldr r2, [pc, #128] @ (26245c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (262460 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #120] @ (262464 ) │ │ │ │ ldr r2, [pc, #124] @ (262468 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (26246c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #116] @ (262470 ) │ │ │ │ ldr r2, [pc, #116] @ (262474 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (262478 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #108] @ (26247c ) │ │ │ │ ldr r2, [pc, #112] @ (262480 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (262484 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 548748 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + b.w 548750 │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - beq.n 262470 │ │ │ │ + beq.n 262490 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 262444 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2624b0 │ │ │ │ + ble.n 2624d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2624b0 │ │ │ │ + ble.n 2624d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr], {70} @ 0x46 │ │ │ │ + ldc2 0, cr0, [lr], {70} @ 0x46 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r8], {70} @ 0x46 │ │ │ │ + ldc2 0, cr0, [r8], {70} @ 0x46 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2624c8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2624cc ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2624d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2624d4 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c138 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bgt.n 2625c0 │ │ │ │ + bgt.n 2623e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2623e8 │ │ │ │ + bgt.n 262408 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 262518 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100529,29 +100527,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (262520 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (262524 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c138 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bgt.n 262570 │ │ │ │ + bgt.n 262590 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 262598 │ │ │ │ + bgt.n 2625b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 262568 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100559,29 +100557,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (262570 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (262574 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c138 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 262520 │ │ │ │ + blt.n 262540 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 262548 │ │ │ │ + blt.n 262568 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r5, #68 @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2625b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100589,29 +100587,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2625c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2625c4 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c138 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 2624d0 │ │ │ │ + blt.n 2624f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 2624f8 │ │ │ │ + blt.n 262518 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r4, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2626d4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -100628,45 +100626,45 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2626b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #212] @ 2626e8 │ │ │ │ ldr r7, [pc, #212] @ (2626ec ) │ │ │ │ - bl 550fac │ │ │ │ + bl 550fb4 │ │ │ │ add r8, pc │ │ │ │ movs r3, #29 │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add.w r6, r5, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #188] @ (2626f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 551164 │ │ │ │ + bl 55116c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ cbz r5, 26267c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #160] @ (2626f4 ) │ │ │ │ ldr r3, [pc, #128] @ (2626d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100681,67 +100679,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5556cc │ │ │ │ + bl 5556d4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #29 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #88] @ (2626f8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #24] │ │ │ │ b.n 262652 │ │ │ │ ldr r4, [pc, #72] @ (2626fc ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #72] @ (262700 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 262652 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 262750 │ │ │ │ + blt.n 262770 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r6, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 262774 │ │ │ │ + blt.n 262794 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 262774 │ │ │ │ + blt.n 262794 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 2627a0 │ │ │ │ + blt.n 2627c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 262794 │ │ │ │ + blt.n 2627b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 262610 │ │ │ │ + bge.n 262630 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2627b0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -100758,22 +100756,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2627bc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2627c0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 684d64 │ │ │ │ + bl 684d6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 262762 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 262782 │ │ │ │ @@ -100784,15 +100782,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2627cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #598 @ 0x256 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #76] @ (2627d0 ) │ │ │ │ ldr r3, [pc, #48] @ (2627b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100804,29 +100802,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r6, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2627b4 │ │ │ │ + bge.n 2627d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 26278c │ │ │ │ + bls.n 2627ac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 262814 │ │ │ │ + bge.n 262834 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 262720 │ │ │ │ + bls.n 262740 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r2, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -100845,22 +100843,22 @@ │ │ │ │ ldr r1, [pc, #136] @ (262888 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #128] @ (26288c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 684d64 │ │ │ │ + bl 684d6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 262832 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 262854 │ │ │ │ @@ -100871,15 +100869,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (262898 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd ip, lr, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #68] @ (26289c ) │ │ │ │ ldr r3, [pc, #44] @ (262884 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100889,29 +100887,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r4, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2628e0 │ │ │ │ + bls.n 262900 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 2628b8 │ │ │ │ + bls.n 2628d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r1, #116] @ 0x74 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 262798 │ │ │ │ + bls.n 2627b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 26284c │ │ │ │ + bhi.n 26286c │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r0, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -100930,22 +100928,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (262958 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (26295c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 684d64 │ │ │ │ + bl 684d6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2628fe │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 26291e │ │ │ │ @@ -100956,15 +100954,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (262968 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #76] @ (26296c ) │ │ │ │ ldr r3, [pc, #48] @ (262954 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100976,29 +100974,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r4, [r2, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 262a18 │ │ │ │ + bhi.n 262a38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 2629f0 │ │ │ │ + bhi.n 262a10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bhi.n 262938 │ │ │ │ + bhi.n 262958 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 262984 │ │ │ │ + bhi.n 2629a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r6, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101017,22 +101015,22 @@ │ │ │ │ ldr r1, [pc, #136] @ (262a24 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #128] @ (262a28 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 684d64 │ │ │ │ + bl 684d6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2629ce │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2629f0 │ │ │ │ @@ -101043,15 +101041,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (262a34 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd ip, lr, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #68] @ (262a38 ) │ │ │ │ ldr r3, [pc, #44] @ (262a20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101061,29 +101059,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r4, [r0, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 262944 │ │ │ │ + bvc.n 262964 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 262b1c │ │ │ │ + bvc.n 26293c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bhi.n 262ab4 │ │ │ │ + bhi.n 262ad4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 262ab0 │ │ │ │ + bvc.n 262ad0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r4, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101093,24 +101091,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (262a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 262a04 │ │ │ │ + bvs.n 262a24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 262a2c │ │ │ │ + bvs.n 262a4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 262ab8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101118,24 +101116,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (262ac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 2629c0 │ │ │ │ + bvs.n 2629e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 2629e8 │ │ │ │ + bvs.n 262a08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 262afc │ │ │ │ sub sp, #12 │ │ │ │ @@ -101143,24 +101141,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (262b04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 262b7c │ │ │ │ + bvs.n 262b9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 262ba4 │ │ │ │ + bvs.n 262bc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 262b58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101169,34 +101167,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (262b60 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 262b50 │ │ │ │ + bvs.n 262b70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 262b78 │ │ │ │ + bvs.n 262b98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 262bb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101205,34 +101203,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (262bbc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 262af4 │ │ │ │ + bpl.n 262b14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 262b1c │ │ │ │ + bpl.n 262b3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (262c3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -101240,58 +101238,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (262c44 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 262c30 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 262c18 │ │ │ │ ldr.w ip, [pc, #84] @ 262c48 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (262c4c ) │ │ │ │ ldr r1, [pc, #84] @ (262c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5551d8 │ │ │ │ + bl 5551e0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ blx 21c73c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 262bec │ │ │ │ nop │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 262ccc │ │ │ │ + bpl.n 262cec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 262cf0 │ │ │ │ + bpl.n 262d10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 262d10 │ │ │ │ + bpl.n 262d30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 262d40 │ │ │ │ + bpl.n 262b60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (262cd0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101302,15 +101300,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 262ca6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 21e740 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -101325,30 +101323,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (262cdc ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bmi.n 262c3c │ │ │ │ + bmi.n 262c5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bmi.n 262c50 │ │ │ │ + bmi.n 262c70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 262c18 │ │ │ │ + bpl.n 262c38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (262d88 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101358,15 +101356,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (262d94 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #140] @ (262d98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 262d1c │ │ │ │ ldr r3, [pc, #132] @ (262d9c ) │ │ │ │ add r3, pc │ │ │ │ @@ -101414,29 +101412,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 264a94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 262d1c │ │ │ │ nop │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bmi.n 262dcc │ │ │ │ + bmi.n 262dec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 262e00 │ │ │ │ + bmi.n 262e20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r4, [r2, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2626a4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bpl.n 262e28 │ │ │ │ + bpl.n 262e48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 262e14 │ │ │ │ + bpl.n 262e34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ b.n 262a7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101467,19 +101465,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 55504c │ │ │ │ + bl 555054 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 262e2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 262e5c │ │ │ │ @@ -101502,20 +101500,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 55504c │ │ │ │ + bl 555054 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 262e2c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 262f48 │ │ │ │ ldr.w r2, [pc, #1192] @ 26332c │ │ │ │ movs r4, #0 │ │ │ │ @@ -101659,19 +101657,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (263340 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5550e4 │ │ │ │ + bl 5550ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 262e2c │ │ │ │ movs r0, #1 │ │ │ │ b.n 262e32 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 262e2c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -101971,43 +101969,43 @@ │ │ │ │ b.n 2631de │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #19] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 263414 │ │ │ │ + bcc.n 263234 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 26341c │ │ │ │ + bcc.n 26323c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r6, [r3, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 262c70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 263398 │ │ │ │ + bcc.n 2633b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 26332c │ │ │ │ + bcc.n 26334c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 263240 │ │ │ │ + bne.n 263260 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 263270 │ │ │ │ + bne.n 263290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 26335c │ │ │ │ + bcs.n 26337c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 263314 │ │ │ │ + bne.n 263334 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r3, r1] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r2, [r7, r0] │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - beq.n 263350 │ │ │ │ + bne.n 263370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #88] @ (2633b4 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26338e │ │ │ │ @@ -102075,15 +102073,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (263420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102115,15 +102113,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (26346c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (263470 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 690924 │ │ │ │ + b.w 69092c │ │ │ │ ldr r0, [pc, #24] @ (263474 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 263430 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 263446 │ │ │ │ @@ -102149,15 +102147,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2634b0 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 690924 │ │ │ │ + b.w 69092c │ │ │ │ ldr r2, [pc, #16] @ (2634b4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 263482 │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -102179,15 +102177,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [pc, #20] @ (2634f4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 690924 │ │ │ │ + b.w 69092c │ │ │ │ ldr r1, [pc, #12] @ (2634f8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2634d0 │ │ │ │ nop │ │ │ │ bgt.n 263468 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -102232,15 +102230,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 263538 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #21] │ │ │ │ @@ -102269,15 +102267,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2637a4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #488] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 263776 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -102312,15 +102310,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2635ce │ │ │ │ ldr r3, [pc, #404] @ (2637ac ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #384] @ (2637a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2635cc │ │ │ │ ldr r3, [pc, #384] @ (2637b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102333,24 +102331,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2637b8 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #356] @ (2637bc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #320] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2635cc │ │ │ │ ldr r2, [pc, #332] @ (2637c0 ) │ │ │ │ @@ -102364,24 +102362,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2637c4 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #264] @ (2637a4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #252] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2635cc │ │ │ │ ldr r2, [pc, #272] @ (2637c8 ) │ │ │ │ @@ -102395,24 +102393,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2637cc ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #200] @ (2637a4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #188] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2635cc │ │ │ │ ldr r2, [pc, #212] @ (2637d0 ) │ │ │ │ @@ -102426,25 +102424,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2637d4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 261d94 │ │ │ │ ldr r3, [pc, #128] @ (2637ac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r2, [pc, #112] @ (2637a8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2635cc │ │ │ │ ldr r3, [pc, #148] @ (2637d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102460,15 +102458,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2637dc ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #104] @ (2637e0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2635cc │ │ │ │ @@ -102478,49 +102476,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2637e4 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2635cc │ │ │ │ nop │ │ │ │ strb r0, [r1, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [ip], #-276 @ 0x114 │ │ │ │ + stmia.w ip, {r0, r2, r6} │ │ │ │ add r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2], #-276 @ 0x114 │ │ │ │ + stmia.w r2, {r0, r2, r6} │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe85c0045 │ │ │ │ + strd r0, r0, [ip], #-276 @ 0x114 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r0, #276] @ 0x114 │ │ │ │ + @ instruction: 0xe8500045 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 263618 │ │ │ │ + b.n 263638 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #768] @ (263ae4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2637cc │ │ │ │ - lsls r5, r0, #1 │ │ │ │ + @ instruction: 0xe8020045 │ │ │ │ │ │ │ │ 002637e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -102556,19 +102553,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (263854 ) │ │ │ │ ldr r0, [pc, #16] @ (263858 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 263738 │ │ │ │ + b.n 263758 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 263750 │ │ │ │ + b.n 263770 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -102601,30 +102598,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2638de │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 263924 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2638ec │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2637e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 67008c │ │ │ │ + bl 670094 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 263940 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -102679,25 +102676,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ bls.n 26399c │ │ │ │ lsls r3, r6, #1 │ │ │ │ bhi.n 26396c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 263724 │ │ │ │ + b.n 263744 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 263650 │ │ │ │ + b.n 263670 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 263730 │ │ │ │ + b.n 263750 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 26362c │ │ │ │ + b.n 26364c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00263998 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102736,27 +102733,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (263a0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2639b2 │ │ │ │ ldr r0, [pc, #28] @ (263a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2639b2 │ │ │ │ strb r6, [r5, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r4, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2636ec │ │ │ │ + b.n 26370c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00263a14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102855,15 +102852,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3f283c │ │ │ │ cbz r0, 263b12 │ │ │ │ bl 43ffcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 67008c │ │ │ │ + b.w 670094 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bvc.n 263b54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 00263b28 : │ │ │ │ @@ -102918,25 +102915,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (263c94 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (263c98 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #228] @ (263c9c ) │ │ │ │ ldr r1, [pc, #232] @ (263ca0 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #216] @ (263ca4 ) │ │ │ │ ldr r3, [pc, #188] @ (263c8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -102960,26 +102957,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (263cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 263bca │ │ │ │ bl 3f29d4 │ │ │ │ cbnz r0, 263c28 │ │ │ │ movs r0, #12 │ │ │ │ bl 3f283c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 263bca │ │ │ │ bl 43ffcc │ │ │ │ b.n 263bca │ │ │ │ mov r0, r9 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 263bca │ │ │ │ movs r7, #1 │ │ │ │ b.n 263c48 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2637e8 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -103016,27 +103013,27 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r7, [pc, #864] @ (263ff8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 263658 │ │ │ │ + b.n 263678 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 264498 │ │ │ │ + b.n 2634b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 263584 │ │ │ │ + b.n 2635a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 264408 │ │ │ │ + b.n 264428 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00263cb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -103141,26 +103138,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 3f283c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263d3a │ │ │ │ b.n 263d94 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #48] @ (263e18 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -103169,15 +103166,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (263e1c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 263d44 │ │ │ │ bmi.n 263ed0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bmi.n 263ec0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -103353,15 +103350,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -103462,15 +103459,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -103615,15 +103612,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -103666,21 +103663,21 @@ │ │ │ │ str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002642f8 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (264304 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6908ec │ │ │ │ + b.w 6908f4 │ │ │ │ nop │ │ │ │ ldmia r6!, {r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 00264308 : │ │ │ │ - b.w 690904 │ │ │ │ + b.w 69090c │ │ │ │ │ │ │ │ 0026430c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (264388 ) │ │ │ │ @@ -103755,15 +103752,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2643e0 │ │ │ │ bl 263424 │ │ │ │ ldr r0, [pc, #96] @ (264424 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103776,45 +103773,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (264430 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2643ce │ │ │ │ ldr r3, [pc, #48] @ (264434 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (264438 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (26443c ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2643fe │ │ │ │ ittt gt │ │ │ │ lslgt r6, r4, #1 │ │ │ │ ldmiagt r5!, {r1, r2, r4, r6, r7} │ │ │ │ lslgt r3, r6, #1 │ │ │ │ - ldr r4, [pc, #520] @ (264634 ) │ │ │ │ + ldr r4, [pc, #584] @ (264674 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 2643c4 │ │ │ │ + blt.n 2643e4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2643f0 │ │ │ │ + bgt.n 264410 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #392] @ (2645c0 ) │ │ │ │ + ldr r4, [pc, #456] @ (264600 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 26438c │ │ │ │ + blt.n 2643ac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 26437c │ │ │ │ + bgt.n 26439c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -104078,15 +104075,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (26471c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 68f8d4 │ │ │ │ + b.w 68f8dc │ │ │ │ movs r0, #12 │ │ │ │ blx 21c0bc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -104109,26 +104106,26 @@ │ │ │ │ bpl.n 2646ae │ │ │ │ ldr r0, [pc, #36] @ (26472c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 264770 │ │ │ │ + bge.n 264790 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 26474c │ │ │ │ + bge.n 26476c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2647d0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -104398,86 +104395,86 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (264a78 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2649a8 │ │ │ │ ldr r1, [pc, #128] @ (264a7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (264a80 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (264a84 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2649a2 │ │ │ │ ldr r3, [pc, #112] @ (264a88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26483e │ │ │ │ ldr r3, [pc, #104] @ (264a8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26483e │ │ │ │ ldr r0, [pc, #96] @ (264a90 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26483e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r2, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bls.n 264abc │ │ │ │ + bls.n 264adc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 264acc │ │ │ │ + bls.n 264aec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2649cc │ │ │ │ + bhi.n 2649ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 264980 │ │ │ │ + bhi.n 2649a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r5, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 264994 │ │ │ │ + bvc.n 2649b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mov ip, fp │ │ │ │ + mov ip, sp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 264b60 │ │ │ │ + bvc.n 264980 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2649d4 │ │ │ │ + bvc.n 2649f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - nop @ (mov r8, r8) │ │ │ │ + mov r8, sl │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 264b34 │ │ │ │ + bvc.n 264b54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 264ac8 │ │ │ │ + bvc.n 264ae8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00264a94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104592,15 +104589,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (264bec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 264bc6 │ │ │ │ ldr r0, [pc, #52] @ (264bf0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 264b40 │ │ │ │ ldr r3, [pc, #44] @ (264bf4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264bb8 │ │ │ │ @@ -104608,28 +104605,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264bb8 │ │ │ │ ldr r0, [pc, #32] @ (264bfc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 264bb8 │ │ │ │ nop │ │ │ │ ldrsh r6, [r1, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 264c94 │ │ │ │ + bvs.n 264cb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 264c24 │ │ │ │ + bvs.n 264c44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00264c00 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -104665,15 +104662,15 @@ │ │ │ │ blx 21bf90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68a708 │ │ │ │ + b.w 68a710 │ │ │ │ │ │ │ │ 00264c68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -104810,17 +104807,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (264e04 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - cmn r2, r5 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bmi.n 264e6c │ │ │ │ + bmi.n 264e8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00264e08 : │ │ │ │ cbz r1, 264e18 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 264e30 │ │ │ │ @@ -104847,15 +104844,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 00264e54 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -105121,19 +105118,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2650fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + ands r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 265184 │ │ │ │ + bne.n 2651a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2651a8 │ │ │ │ + bne.n 2651c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265100 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105337,15 +105334,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 68a5a4 │ │ │ │ + bl 68a5ac │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 26537e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -105355,15 +105352,15 @@ │ │ │ │ cbz r0, 265382 │ │ │ │ ldr r1, [pc, #156] @ (2653d0 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21cfec │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #140] @ (2653d4 ) │ │ │ │ ldr r3, [pc, #124] @ (2653c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105392,19 +105389,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2653e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 68a708 │ │ │ │ + bl 68a710 │ │ │ │ b.n 26537e │ │ │ │ ldr r1, [pc, #64] @ (2653ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2653f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -105419,27 +105416,27 @@ │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r6, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ ldrsb r0, [r2, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r5, #108 @ 0x6c │ │ │ │ + subs r5, #124 @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #86 @ 0x56 │ │ │ │ + subs r5, #102 @ 0x66 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #66 @ 0x42 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -105455,25 +105452,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2654b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #128] @ (2654b4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #120] @ (2654b8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 21ddf4 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105507,33 +105504,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 263e20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 263a14 │ │ │ │ nop │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002654bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (26550c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (265510 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2654f6 │ │ │ │ ldr r1, [pc, #48] @ (265514 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -105549,15 +105546,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ pop {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r6, sp, #560 @ 0x230 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00265518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105573,15 +105570,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ mov r1, sp │ │ │ │ bl 26438c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #56] @ (265594 ) │ │ │ │ ldr r3, [pc, #44] @ (26558c ) │ │ │ │ @@ -105602,15 +105599,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r7, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00265598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105643,35 +105640,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2655c6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 66fd80 │ │ │ │ + b.w 66fd88 │ │ │ │ ldr r1, [pc, #24] @ (265620 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 606e48 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + b.w 606e50 │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r3, r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -105715,15 +105712,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 265800 │ │ │ │ ldr r3, [pc, #480] @ (265888 ) │ │ │ │ ldr r1, [pc, #484] @ (26588c ) │ │ │ │ ldr.w r9, [pc, #484] @ 265890 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -105734,100 +105731,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (265898 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2656e8 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (26589c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2658a0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2658a4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 265736 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2658a8 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2656c8 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #392] @ (2658ac ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ b.n 2656d2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2657ae │ │ │ │ ldr.w r8, [pc, #364] @ 2658b0 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 26576c │ │ │ │ ldr r1, [pc, #352] @ (2658b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2657a4 │ │ │ │ ldr r1, [pc, #344] @ (2658b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2657aa │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2658bc ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 265750 │ │ │ │ ldr r2, [pc, #288] @ (2658c0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 265750 │ │ │ │ ldr r2, [pc, #284] @ (2658c4 ) │ │ │ │ @@ -105839,22 +105836,22 @@ │ │ │ │ cbz r3, 265806 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2657c4 │ │ │ │ ldr r1, [pc, #268] @ (2658c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26568a │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 66fd08 │ │ │ │ + bl 66fd10 │ │ │ │ ldr r2, [pc, #244] @ (2658cc ) │ │ │ │ ldr r3, [pc, #152] @ (265874 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -105874,103 +105871,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 265832 │ │ │ │ ldr r3, [pc, #120] @ (265888 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2658d0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2658d4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2657b4 │ │ │ │ ldr r3, [pc, #84] @ (265888 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #108] @ (2658ac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ b.n 265820 │ │ │ │ ldr r2, [pc, #52] @ (26588c ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 265740 │ │ │ │ ldr r1, [pc, #120] @ (2658d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2657d6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r0, [r2, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, r3 │ │ │ │ + add r6, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (2658b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r4, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #520 @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r7, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002658dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -105983,51 +105980,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265a68 │ │ │ │ ldr r1, [pc, #380] @ (265a84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 265a34 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 265a16 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 265a10 │ │ │ │ ldr r2, [pc, #356] @ (265a88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (265a8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #348] @ (265a90 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #340] @ (265a94 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [pc, #332] @ (265a98 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #324] @ (265a9c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265a52 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 265a52 │ │ │ │ ldr.w r9, [pc, #300] @ 265aa0 │ │ │ │ @@ -106036,47 +106033,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 265992 │ │ │ │ ldr r1, [pc, #296] @ (265aac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 265a5c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (265ab0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (265ab4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (265ab8 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 265abc │ │ │ │ ldr r2, [pc, #212] @ (265ac0 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -106095,92 +106092,92 @@ │ │ │ │ b.n 265926 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (265acc ) │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265922 │ │ │ │ b.n 265a10 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (265ad0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26591c │ │ │ │ b.n 265a16 │ │ │ │ ldr r1, [pc, #128] @ (265ad4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 66faec │ │ │ │ + b.w 66faf4 │ │ │ │ ldr r1, [pc, #108] @ (265ad8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 66faec │ │ │ │ + b.w 66faf4 │ │ │ │ nop │ │ │ │ str r6, [r3, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x0010 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r7, {r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 265ad8 │ │ │ │ + bgt.n 265af8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - blt.n 265aa8 │ │ │ │ + bgt.n 265ac8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r5, #4 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1!, {r5, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1!, {r5} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -106195,30 +106192,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (265bd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #192] @ (265bd4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #184] @ (265bd8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ ldr r1, [pc, #176] @ (265bdc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (265be0 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -106226,15 +106223,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 679830 │ │ │ │ + bl 679838 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 265b92 │ │ │ │ mov r0, r7 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #120] @ (265be4 ) │ │ │ │ ldr r3, [pc, #92] @ (265bc8 ) │ │ │ │ @@ -106256,15 +106253,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (265be8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 679830 │ │ │ │ + bl 679838 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 265b62 │ │ │ │ cbnz r0, 265bb2 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -106274,23 +106271,23 @@ │ │ │ │ b.n 265b62 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #656] @ (265e58 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r7, [pc, #600] @ (265e2c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #176] @ (265c98 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ ... │ │ │ │ @@ -106311,37 +106308,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (265cb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #144] @ (265cb4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #136] @ (265cb8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (265cbc ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 679830 │ │ │ │ + bl 679838 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 265c8a │ │ │ │ mov r0, r9 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #92] @ (265cc0 ) │ │ │ │ ldr r3, [pc, #68] @ (265ca8 ) │ │ │ │ @@ -106370,21 +106367,21 @@ │ │ │ │ b.n 265c5a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #592] @ (265ef8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r6, [pc, #536] @ (265ecc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (265d94 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00265cc4 : │ │ │ │ @@ -106422,15 +106419,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68f040 │ │ │ │ + b.w 68f048 │ │ │ │ ldr r1, [pc, #56] @ (265d64 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 424620 │ │ │ │ @@ -106438,30 +106435,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (265d6c ) │ │ │ │ ldr r1, [pc, #40] @ (265d70 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 265d1a │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r0, #17 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 127d66 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #74 @ 0x4a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265d74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -106478,38 +106475,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 265efc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 67fea8 │ │ │ │ + bl 67feb0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 265e1e │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 684d64 │ │ │ │ + bl 684d6c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 265e66 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 265ed6 │ │ │ │ bne.n 265e66 │ │ │ │ @@ -106539,15 +106536,15 @@ │ │ │ │ beq.n 265e5e │ │ │ │ movs r0, #16 │ │ │ │ blx 21c0bc │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 684ba0 │ │ │ │ + bl 684ba8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265dd8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26208c │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 265e66 │ │ │ │ @@ -106560,20 +106557,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 265e34 │ │ │ │ ldr r1, [pc, #156] @ (265f04 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 66fe34 │ │ │ │ + bl 66fe3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 66fe70 │ │ │ │ + bl 66fe78 │ │ │ │ ldr r2, [pc, #132] @ (265f08 ) │ │ │ │ ldr r3, [pc, #104] @ (265ef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -106612,31 +106609,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r5, [pc, #48] @ (265f20 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 265e1c │ │ │ │ + beq.n 265e3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #72] @ (265f54 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265f18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106653,37 +106650,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 21d7a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a686c │ │ │ │ + bl 6a6874 │ │ │ │ ldr r3, [pc, #76] @ (265fa0 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 265f5e │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 265f8a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c490 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265f58 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a67a8 │ │ │ │ + bl 6a67b0 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 265f5e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -106710,44 +106707,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (266088 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #176] @ (26608c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ ldr r1, [pc, #168] @ (266090 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (266094 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ ldr r3, [pc, #148] @ (266098 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 679830 │ │ │ │ + bl 679838 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 26604e │ │ │ │ mov r0, r6 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #116] @ (26609c ) │ │ │ │ ldr r3, [pc, #88] @ (266080 ) │ │ │ │ add r2, pc │ │ │ │ @@ -106784,23 +106781,23 @@ │ │ │ │ b.n 26601e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #880] @ (2663f0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #824] @ (2663c4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #232] @ (266178 ) │ │ │ │ + ldr r6, [pc, #296] @ (2661b8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r0, #9 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #448] @ (266260 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002660a0 : │ │ │ │ @@ -106820,48 +106817,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (266198 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #196] @ (26619c ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2661a0 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67fea8 │ │ │ │ + bl 67feb0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67fea8 │ │ │ │ + bl 67feb0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #128] @ (2661a4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 680224 │ │ │ │ + bl 68022c │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -106898,22 +106895,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #896] @ (266510 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc 0, cr0, [r0, #324]! @ 0x144 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ + ldc 0, cr0, [r0, #324]! @ 0x144 │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, sp, #360 @ 0x168 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r1, [pc, #216] @ (266284 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002661ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106949,15 +106946,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2662bc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106986,15 +106983,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2662d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107005,56 +107002,56 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2662dc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68efc0 │ │ │ │ + bl 68efc8 │ │ │ │ b.n 2661dc │ │ │ │ ldr r3, [pc, #68] @ (2662e0 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2662e4 ) │ │ │ │ ldr r0, [pc, #68] @ (2662e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #856] @ (26660c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r5} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ - lsls r5, r0, #1 │ │ │ │ stmia r3!, {r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ + lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002662ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ (26644c ) │ │ │ │ @@ -107136,27 +107133,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (266474 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 266362 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2663ee │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 68520c │ │ │ │ + bl 685214 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 266418 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -107173,27 +107170,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (266480 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 68efc0 │ │ │ │ + bl 68efc8 │ │ │ │ b.n 266362 │ │ │ │ ldr r3, [pc, #104] @ (266484 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (266488 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (26648c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 266362 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (266490 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (266494 ) │ │ │ │ ldr r0, [pc, #88] @ (266498 ) │ │ │ │ add r3, pc │ │ │ │ @@ -107201,50 +107198,50 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ blxns r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ blxns r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ bx r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r6, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r3!, {r3} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #126 @ 0x7e │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ - lsls r5, r0, #1 │ │ │ │ stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ + stmia r1!, {r1, r3, r6, r7} │ │ │ │ + lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026649c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -107268,29 +107265,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (266508 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026650c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107327,15 +107324,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2665c0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68efc0 │ │ │ │ + bl 68efc8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107346,33 +107343,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2665cc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26657a │ │ │ │ cmp r2, lr │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002665d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107415,15 +107412,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (266670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 68efc0 │ │ │ │ + bl 68efc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107431,19 +107428,19 @@ │ │ │ │ nop │ │ │ │ add r8, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00266674 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107534,15 +107531,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 68f040 │ │ │ │ + b.w 68f048 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -107565,63 +107562,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 68f040 │ │ │ │ + b.w 68f048 │ │ │ │ ldr r1, [pc, #88] @ (266808 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (26680c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (266810 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 68efc0 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + b.w 68efc8 │ │ │ │ + strb r4, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bics r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r2, #80 @ 0x50 │ │ │ │ + cmp r2, #96 @ 0x60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ite le │ │ │ │ - lslle r5, r0, #1 │ │ │ │ - bkpt 0x0062 │ │ │ │ + itt al │ │ │ │ + lslal r5, r0, #1 │ │ │ │ + bkpt 0x0072 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #10 │ │ │ │ + cmp r2, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - it ls │ │ │ │ - lslls r5, r0, #1 │ │ │ │ - bkpt 0x0052 │ │ │ │ + it ge │ │ │ │ + lslge r5, r0, #1 │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0024 │ │ │ │ + bkpt 0x0034 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00266814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -107659,15 +107656,15 @@ │ │ │ │ beq.w 266b62 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21d8b8 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68462c │ │ │ │ + bl 684634 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 266b9c │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -107767,15 +107764,15 @@ │ │ │ │ b.w 265194 │ │ │ │ blx 21c820 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 21ebfc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 54fc2c │ │ │ │ + bl 54fc34 │ │ │ │ ldr r3, [pc, #828] @ (266d00 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266c18 │ │ │ │ ldr r0, [pc, #820] @ (266d04 ) │ │ │ │ @@ -107795,23 +107792,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 21d7a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5561c0 │ │ │ │ + bl 5561c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 266b14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2650b0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -107831,40 +107828,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 265100 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 21c1f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 21bf90 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5561c0 │ │ │ │ + bl 5561c8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 266a3a │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 266a90 │ │ │ │ mov r0, fp │ │ │ │ bl 265194 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 266aa2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 266b26 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 26698a │ │ │ │ ldr r2, [pc, #612] @ (266d14 ) │ │ │ │ ldr r3, [pc, #572] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ @@ -107909,17 +107906,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 266b58 │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 266b26 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6846fc │ │ │ │ + bl 684704 │ │ │ │ b.n 266984 │ │ │ │ ldr r2, [pc, #504] @ (266d28 ) │ │ │ │ ldr r3, [pc, #440] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -107934,15 +107931,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 68f040 │ │ │ │ + b.w 68f048 │ │ │ │ ldr r2, [pc, #468] @ (266d38 ) │ │ │ │ ldr r3, [pc, #388] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -107956,15 +107953,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 68f040 │ │ │ │ + b.w 68f048 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 266a84 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21c77c │ │ │ │ ldr r2, [pc, #416] @ (266d48 ) │ │ │ │ @@ -107975,15 +107972,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (266d50 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 266aac │ │ │ │ ldr r2, [pc, #388] @ (266d54 ) │ │ │ │ ldr r3, [pc, #284] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108002,15 +107999,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (266d60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 266b26 │ │ │ │ mov r0, r9 │ │ │ │ bl 265194 │ │ │ │ b.n 266b26 │ │ │ │ ldr r3, [pc, #328] @ (266d64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -108022,24 +108019,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2669ce │ │ │ │ ldr r0, [pc, #312] @ (266d6c ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2669ce │ │ │ │ cbz r0, 266c5a │ │ │ │ bl 265194 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 266984 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ b.n 266984 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 266c52 │ │ │ │ b.n 266984 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ @@ -108052,29 +108049,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (266d78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 266c10 │ │ │ │ b.n 266b26 │ │ │ │ ldr r3, [pc, #232] @ (266d7c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (266d80 ) │ │ │ │ ldr r1, [pc, #232] @ (266d84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21c2f0 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 266c10 │ │ │ │ b.n 266b26 │ │ │ │ ldr r3, [pc, #204] @ (266d88 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -108082,108 +108079,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (266d90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21c2f0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 21bf24 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 266c10 │ │ │ │ b.n 266b26 │ │ │ │ negs r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - itet vs │ │ │ │ - lslvs r5, r0, #1 │ │ │ │ + itte vc │ │ │ │ + lslvc r5, r0, #1 │ │ │ │ asrvc r2, r1 │ │ │ │ lslvs r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - itee cs │ │ │ │ - lslcs r5, r0, #1 │ │ │ │ - movcc r7, #188 @ 0xbc │ │ │ │ + ittt cc │ │ │ │ + lslcc r5, r0, #1 │ │ │ │ + movcc r7, #204 @ 0xcc │ │ │ │ lslcc r6, r2, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + revsh r0, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #102 @ 0x66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - hlt 0x001c │ │ │ │ + hlt 0x002c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #50 @ 0x32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rev16 r6, r4 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #232 @ 0xe8 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rev r4, r5 │ │ │ │ + rev r4, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r4, r6, r7} │ │ │ │ + pop {r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 266d9c │ │ │ │ + rev r6, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #158 @ 0x9e │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #352] @ (266ec8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r2, 266de4 │ │ │ │ + cbnz r2, 266de8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r4, 266d94 │ │ │ │ + cbnz r4, 266d98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r5, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r4, 266df6 │ │ │ │ + cbnz r4, 266dfa │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r2, 266d9a │ │ │ │ + cbnz r2, 266d9e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r0, 266e04 │ │ │ │ + cbnz r0, 266e08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 266d9c │ │ │ │ + cbnz r6, 266da0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -108195,23 +108192,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #120] @ (266e40 ) │ │ │ │ ldr r1, [pc, #120] @ (266e44 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 266de6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 266d94 │ │ │ │ mov r0, r6 │ │ │ │ blx 21d7a0 │ │ │ │ @@ -108240,24 +108237,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfa0a0044 │ │ │ │ - eors r2, r4 │ │ │ │ + @ instruction: 0xfa1a0044 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbnz r2, 266e96 │ │ │ │ + cbnz r2, 266e9a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r0 │ │ │ │ + asrs r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 266e9a │ │ │ │ + cbnz r0, 266e9e │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00266e4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108270,26 +108267,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54829c │ │ │ │ + bl 5482a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (266f10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (266f14 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #140] @ (266f18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 266ec0 │ │ │ │ ldr r1, [pc, #132] @ (266f1c ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21cf44 │ │ │ │ @@ -108309,15 +108306,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (266f24 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108326,51 +108323,51 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (266f2c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 266ed6 │ │ │ │ nop │ │ │ │ subs r4, #54 @ 0x36 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (266f0c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh.w r0, [ip, r4] │ │ │ │ - movs r4, #10 │ │ │ │ + vst4.16 {d16-d19}, [ip], r4 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - hlt 0x0030 │ │ │ │ + revsh r0, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - revsh r0, r7 │ │ │ │ + cbnz r0, 266f62 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - hlt 0x000a │ │ │ │ + hlt 0x001a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rev16 r2, r7 │ │ │ │ + hlt 0x000a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - hlt 0x002c │ │ │ │ + hlt 0x003c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rev16 r0, r2 │ │ │ │ + rev16 r0, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (266f40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ hlt 0x002a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (266f50 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ nop │ │ │ │ hlt 0x001e │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -108474,29 +108471,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #14 │ │ │ │ + movs r3, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r1, pc, #880 @ (adr r1, 2673e8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 2670b0 │ │ │ │ + cbnz r2, 2670b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r0, 2670b8 │ │ │ │ + cbnz r0, 2670bc │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (267148 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -108504,39 +108501,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 60313c │ │ │ │ + bl 603144 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 68ead8 │ │ │ │ + bl 68eae0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 26711a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 68e97c │ │ │ │ + bl 68e984 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60318c │ │ │ │ + bl 603194 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60313c │ │ │ │ + bl 603144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -108579,74 +108576,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 21c0bc │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 603abc │ │ │ │ + bl 603ac4 │ │ │ │ ldr r1, [pc, #124] @ (2671fc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ cbz r0, 267196 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (267200 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ cbz r0, 2671b0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (267204 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ cbz r0, 2671cc │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (267208 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ cbz r0, 2671e8 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 26726c │ │ │ │ sub sp, #12 │ │ │ │ @@ -108654,15 +108651,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (267274 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [pc, #60] @ 267278 │ │ │ │ ldr r3, [pc, #60] @ (26727c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (267280 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (267284 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -108676,19 +108673,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb7dc │ │ │ │ + @ instruction: 0xb7ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r6, 2672aa │ │ │ │ + cbz r6, 2672ae │ │ │ │ lsls r4, r1, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -108719,15 +108716,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -108753,31 +108750,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (267358 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r2, r4, #6 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb70e │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 267394 │ │ │ │ sub sp, #12 │ │ │ │ @@ -108785,24 +108782,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (26739c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 267090 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r3, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (267400 ) │ │ │ │ add r4, pc │ │ │ │ @@ -108816,24 +108813,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (267480 ) │ │ │ │ @@ -108843,56 +108840,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (267488 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 68e724 │ │ │ │ + bl 68e72c │ │ │ │ ldr r1, [pc, #80] @ (26748c ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #56] @ (267490 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r4, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r1, r3, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -108905,15 +108902,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (267520 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 2602c4 │ │ │ │ cbz r0, 267502 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -108937,19 +108934,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (267694 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -108958,15 +108955,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (26769c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 267680 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 21c820 │ │ │ │ @@ -109076,23 +109073,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2676a0 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2676a4 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r2, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r4, 2676fc │ │ │ │ + cbz r4, 267700 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r2, 267710 │ │ │ │ + cbz r2, 267714 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -109113,15 +109110,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 267762 │ │ │ │ @@ -109142,15 +109139,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -109165,33 +109162,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -109225,15 +109222,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2679a4 ) │ │ │ │ ldr r7, [pc, #404] @ (2679a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267938 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -109252,37 +109249,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 267954 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26790e │ │ │ │ ldr r0, [pc, #348] @ (2679b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r3, [pc, #344] @ (2679b4 ) │ │ │ │ ldr r2, [pc, #344] @ (2679b8 ) │ │ │ │ ldr r1, [pc, #348] @ (2679bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2679c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2679c4 ) │ │ │ │ ldr r1, [pc, #332] @ (2679c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 25f010 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -109304,15 +109301,15 @@ │ │ │ │ blx 21c13c │ │ │ │ mov r4, r0 │ │ │ │ blx 21d7a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 603034 │ │ │ │ + bl 60303c │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -109327,24 +109324,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26797a │ │ │ │ ldr r4, [pc, #192] @ (2679d0 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r3, [pc, #176] @ (2679d4 ) │ │ │ │ ldr r2, [pc, #180] @ (2679d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ b.n 267872 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26782a │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -109364,71 +109361,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26784e │ │ │ │ ldr r0, [pc, #116] @ (2679e4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26784e │ │ │ │ ldr r3, [pc, #96] @ (2679dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26790e │ │ │ │ ldr r3, [pc, #88] @ (2679e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26790e │ │ │ │ ldr r0, [pc, #88] @ (2679e8 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26790e │ │ │ │ nop │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r0, 2679de │ │ │ │ + cbz r0, 2679e2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r0, r2 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r4, #26] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r0, 2679fa │ │ │ │ + cbz r0, 2679fe │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r5, #2] │ │ │ │ + strh r0, [r7, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #328 @ 0x148 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (267b1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -109437,15 +109434,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (267b24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 267ac6 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 267a86 │ │ │ │ @@ -109489,15 +109486,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (267b30 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 25fafc │ │ │ │ @@ -109522,45 +109519,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (267b3c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 25faac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r3, #31 │ │ │ │ + asrs r0, r5, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (267c78 ) │ │ │ │ @@ -109581,15 +109578,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -109612,15 +109609,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (267c8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 266f54 │ │ │ │ ldr r2, [pc, #152] @ (267c90 ) │ │ │ │ @@ -109663,15 +109660,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 266f54 │ │ │ │ b.n 267bf4 │ │ │ │ @@ -109679,29 +109676,29 @@ │ │ │ │ nop │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r3, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r6, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #126 @ 0x7e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (267e78 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -109719,15 +109716,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 260ab4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267e66 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -109740,15 +109737,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21c820 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21ebfc │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -109794,15 +109791,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 266f54 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -109828,15 +109825,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (267ea0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21c820 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21ebfc │ │ │ │ movs r2, #0 │ │ │ │ @@ -109871,37 +109868,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #9] │ │ │ │ + ldrb r2, [r2, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r1, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r7, #5] │ │ │ │ + ldrb r4, [r1, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (267f0c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -109911,42 +109908,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #60] @ (267f18 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 267ef2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 267ca4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 267524 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 267ca4 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (26810c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -109981,15 +109978,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 267fcc │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -110048,15 +110045,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 260ab4 │ │ │ │ @@ -110078,15 +110075,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 21d0b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -110128,23 +110125,23 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r5, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r6, #27] │ │ │ │ + strb r0, [r0, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 268b60 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -110158,15 +110155,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 268b6c │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -110383,15 +110380,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2684ba │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110475,15 +110472,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 268b7c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 26061c │ │ │ │ mov r0, r9 │ │ │ │ @@ -110515,15 +110512,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2681ba │ │ │ │ ldr.w r0, [pc, #1676] @ 268b88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2681ba │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -110657,15 +110654,15 @@ │ │ │ │ blx 21c13c │ │ │ │ mov r6, r0 │ │ │ │ blx 21d7a0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 60318c │ │ │ │ + bl 603194 │ │ │ │ b.n 2681bc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -110928,22 +110925,22 @@ │ │ │ │ bpl.w 2682f0 │ │ │ │ ldr r0, [pc, #536] @ (268b94 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2682f0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (268b98 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60318c │ │ │ │ + bl 603194 │ │ │ │ b.n 2681ba │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2681ba │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -110999,15 +110996,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -111040,15 +111037,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -111106,43 +111103,43 @@ │ │ │ │ bgt.w 2681ba │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 268b3c │ │ │ │ b.w 2681ba │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r0, #10] │ │ │ │ + strb r4, [r2, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #840 @ (adr r5, 268ed4 ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 268f14 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, pc, #400 @ (adr r4, 268d20 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 268d60 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #1008 @ (adr r0, 268f88 ) │ │ │ │ + add r1, pc, #48 @ (adr r1, 268bc8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #152 @ (adr r1, 268c34 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 268c74 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00268b9c : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 268ba4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -111188,22 +111185,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 268d78 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68eacc │ │ │ │ + bl 68ead4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 68e7c4 │ │ │ │ + bl 68e7cc │ │ │ │ mov r0, r4 │ │ │ │ bl 267090 │ │ │ │ b.n 268c5e │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 268c58 │ │ │ │ @@ -111322,40 +111319,40 @@ │ │ │ │ beq.n 268d8e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 603034 │ │ │ │ + bl 60303c │ │ │ │ b.n 268c16 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 268c16 │ │ │ │ ldr r1, [pc, #48] @ (268dc0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 603034 │ │ │ │ + bl 60303c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 268c10 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r2, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r6, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr14, {2} │ │ │ │ + cdp 0, 7, cr0, cr4, cr14, {2} │ │ │ │ │ │ │ │ 00268dc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (268e24 ) │ │ │ │ @@ -111370,24 +111367,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ strh r0, [r3, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 00268e28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -111399,47 +111396,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (268e6c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25fb60 │ │ │ │ nop │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00268e70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (268ea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ cbz r0, 268e96 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (268ea8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 544e30 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + b.w 544e38 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111449,29 +111446,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (268ef0 ) │ │ │ │ ldr r1, [pc, #44] @ (268ef4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [sp, #240] @ 0xf0 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -111485,18 +111482,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (268f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00268f3c : │ │ │ │ ldr r3, [pc, #48] @ (268f70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 268f46 │ │ │ │ @@ -111516,15 +111513,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r4, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (268f7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 268fec │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 268fde │ │ │ │ @@ -111612,15 +111609,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 263f8c │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 268fc2 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r4, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -111629,41 +111626,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 603abc │ │ │ │ + bl 603ac4 │ │ │ │ ldr r1, [pc, #52] @ (2690cc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ ldr r1, [pc, #40] @ (2690d0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 269134 │ │ │ │ sub sp, #12 │ │ │ │ @@ -111671,15 +111668,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (26913c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [pc, #60] @ 269140 │ │ │ │ ldr r3, [pc, #60] @ (269144 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (269148 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (26914c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -111694,19 +111691,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -111764,26 +111761,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2691fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269170 │ │ │ │ ldr r0, [pc, #24] @ (269200 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 269170 │ │ │ │ nop │ │ │ │ adds r0, r6, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269294 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -111801,33 +111798,33 @@ │ │ │ │ b.n 26925c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 60318c │ │ │ │ + bl 603194 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 21d5f4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 26927e │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ - bl 60313c │ │ │ │ + bl 545278 │ │ │ │ + bl 603144 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 269232 │ │ │ │ @@ -111842,19 +111839,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r0, r4, #7 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -111950,19 +111947,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2693e0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269304 │ │ │ │ ldr r0, [pc, #64] @ (2693e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 269304 │ │ │ │ ldr r0, [pc, #56] @ (2693e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 269356 │ │ │ │ ldr r1, [pc, #52] @ (2693ec ) │ │ │ │ add r1, pc │ │ │ │ b.n 2692fa │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ asrs r0, r1, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -111972,25 +111969,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #608] @ (269640 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -112318,15 +112315,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2696a8 │ │ │ │ ldr r0, [pc, #804] @ (269a68 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2696a8 │ │ │ │ ldr r3, [pc, #792] @ (269a6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112335,15 +112332,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 269612 │ │ │ │ ldr r0, [pc, #772] @ (269a70 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 269612 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2698e2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -112522,15 +112519,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 269878 │ │ │ │ ldr r1, [pc, #316] @ (269a98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (269a9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 269898 │ │ │ │ ldr r2, [pc, #296] @ (269a94 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 269898 │ │ │ │ @@ -112548,15 +112545,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (269a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 269812 │ │ │ │ ldr r0, [pc, #264] @ (269aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 269812 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 25e2f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -112583,15 +112580,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 269930 │ │ │ │ ldr r0, [pc, #192] @ (269aac ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 269930 │ │ │ │ bl 25e0c8 │ │ │ │ b.n 269930 │ │ │ │ ldr.w sl, [pc, #180] @ 269ab0 │ │ │ │ add sl, pc │ │ │ │ b.n 2699ce │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -112609,79 +112606,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (269a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2699b6 │ │ │ │ ldr r0, [pc, #132] @ (269ab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2699b6 │ │ │ │ nop │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx r9 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r2, [pc, #800] @ (269d90 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #32] @ (269acc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -112702,19 +112699,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (269c38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 602fd8 │ │ │ │ + b.w 602fe0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -112819,19 +112816,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 269b7a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 269c04 │ │ │ │ b.n 269bae │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (269df4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -112843,15 +112840,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 269e00 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 269cea │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -112966,86 +112963,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (269e08 ) │ │ │ │ ldr r0, [pc, #132] @ (269e0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 269d5a │ │ │ │ b.n 269d5e │ │ │ │ ldr r1, [pc, #112] @ (269e10 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (269e14 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 269d64 │ │ │ │ ldr r3, [pc, #100] @ (269e18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269d0c │ │ │ │ ldr r3, [pc, #92] @ (269e1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269d0c │ │ │ │ ldr r0, [pc, #84] @ (269e20 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 269d0c │ │ │ │ mov r0, r5 │ │ │ │ bl 2695b0 │ │ │ │ b.n 269d64 │ │ │ │ ldr r3, [pc, #68] @ (269e24 ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (269e28 ) │ │ │ │ ldr r0, [pc, #68] @ (269e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - lsls r2, r6, #30 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r6, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r1, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269e68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -113053,24 +113050,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (269e70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 269204 │ │ │ │ nop │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 269ed8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -113078,15 +113075,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (269ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 21dfcc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (269ee4 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -113100,19 +113097,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r2, [r5, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113122,15 +113119,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (269f50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ bl 269154 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 269f22 │ │ │ │ bl 2634b8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -113143,19 +113140,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 26a000 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113165,15 +113162,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (26a004 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (26a008 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 269fce │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -113215,19 +113212,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r5, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r3, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r6, [r6, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -113237,15 +113234,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (26a0ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 26a04a │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 26a070 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -113278,24 +113275,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 25df5c │ │ │ │ b.n 26a05c │ │ │ │ nop │ │ │ │ - lsls r6, r3, #15 │ │ │ │ + lsls r6, r5, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r5, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 62a0ba │ │ │ │ + bl 62a0ba │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 26a190 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (26a194 ) │ │ │ │ @@ -113305,15 +113302,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (26a19c ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #176] @ (26a1a0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 26a140 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -113330,15 +113327,15 @@ │ │ │ │ cbnz r2, 26a16c │ │ │ │ mov r0, r3 │ │ │ │ bl 269154 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 602fd8 │ │ │ │ + b.w 602fe0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113355,15 +113352,15 @@ │ │ │ │ bpl.n 26a0f8 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (26a1ac ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 26a0f8 │ │ │ │ ldr r2, [pc, #64] @ (26a1b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26a118 │ │ │ │ @@ -113371,37 +113368,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a118 │ │ │ │ ldr r0, [pc, #48] @ (26a1b4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26a118 │ │ │ │ nop │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r7, #28] │ │ │ │ + ldrh r0, [r1, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r5, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r4, [r1, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 26a290 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -113419,15 +113416,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 21dfb4 │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 26a23a │ │ │ │ @@ -113445,15 +113442,15 @@ │ │ │ │ bne.n 26a218 │ │ │ │ ldr r1, [pc, #120] @ (26a2a4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 54cd70 │ │ │ │ + bl 54cd78 │ │ │ │ ldr r2, [pc, #108] @ (26a2a8 ) │ │ │ │ ldr r3, [pc, #84] @ (26a294 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -113477,23 +113474,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 26a222 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r1, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r5, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r3, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -113514,15 +113511,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (26a3c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 21dfb4 │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 26a302 │ │ │ │ @@ -113551,15 +113548,15 @@ │ │ │ │ cbz r3, 26a38c │ │ │ │ ldr r1, [pc, #148] @ (26a3c8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 54bd80 │ │ │ │ + bl 54bd88 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26a304 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26a302 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -113596,37 +113593,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (26a3d4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 25df5c │ │ │ │ b.n 26a332 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r0, r2, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 18e3d2 │ │ │ │ bl 3223d6 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26a3e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113635,44 +113632,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (26a48c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #128] @ (26a490 ) │ │ │ │ ldr r3, [pc, #128] @ (26a494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (26a498 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (26a49c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (26a4a0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r3, [pc, #120] @ (26a4a4 ) │ │ │ │ ldr r2, [pc, #124] @ (26a4a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (26a4ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r3, [pc, #112] @ (26a4b0 ) │ │ │ │ ldr r2, [pc, #116] @ (26a4b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (26a4b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r2, [pc, #108] @ (26a4bc ) │ │ │ │ ldr r3, [pc, #108] @ (26a4c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (26a4c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -113680,60 +113677,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (26a4c8 ) │ │ │ │ ldr r2, [pc, #104] @ (26a4cc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 548918 │ │ │ │ + bl 548920 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [pc, #696] @ (26a744 ) │ │ │ │ + ldr r7, [pc, #760] @ (26a784 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [pc, #536] @ (26a6a8 ) │ │ │ │ + ldr r7, [pc, #600] @ (26a6e8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -113799,15 +113796,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -113883,28 +113880,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (26a8ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26a7ce │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (26a8f0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr r2, [pc, #600] @ (26a8f4 ) │ │ │ │ ldr r3, [pc, #564] @ (26a8d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -113924,15 +113921,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f158 │ │ │ │ + bl 68f160 │ │ │ │ b.n 26a69a │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 26a732 │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -113984,15 +113981,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (26a8f8 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26a69a │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -114006,24 +114003,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (26a904 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 21ce48 │ │ │ │ b.n 26a69a │ │ │ │ ldr r1, [pc, #304] @ (26a908 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 26a838 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (26a90c ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -114041,15 +114038,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (26a910 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26a7ce │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 26a840 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 26a616 │ │ │ │ mov r0, r5 │ │ │ │ @@ -114088,70 +114085,70 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (26a91c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26a7ce │ │ │ │ ldr r2, [pc, #112] @ (26a920 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (26a924 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (26a928 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26a7ce │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vqadd.u64 q0, q5, │ │ │ │ - ldrh r0, [r2, #24] │ │ │ │ + vqadd.u8 q8, q5, │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mrc2 0, 1, r0, cr10, cr5, {2} │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + mcr2 0, 2, r0, cr10, cr5, {2} │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r2, r7, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stc2l 0, cr0, [r4], #340 @ 0x154 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldc2l 0, cr0, [r4], #340 @ 0x154 │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r5, #4] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stc2 0, cr0, [r8], {85} @ 0x55 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + ldc2 0, cr0, [r8], {85} @ 0x55 │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfbe80055 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + @ instruction: 0xfbf80055 │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (26ac98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -114340,15 +114337,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21ce44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a9d2 │ │ │ │ b.n 26ab08 │ │ │ │ @@ -114468,16 +114465,16 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 263e20 │ │ │ │ b.n 26a94c │ │ │ │ lsls r4, r2, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (26afd0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, r5, lsl #1] │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + vst1.8 @ instruction: 0xf9820055 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 26acf0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -114486,29 +114483,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (26acf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7e60055 │ │ │ │ - strh r4, [r4, #28] │ │ │ │ + @ instruction: 0xf7f60055 │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 26ad40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -114516,28 +114513,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (26ad48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7920055 │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + @ instruction: 0xf7a20055 │ │ │ │ + strh r0, [r4, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r4, #26] │ │ │ │ + strh r2, [r6, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 26ad90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -114546,28 +114543,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (26ad98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf7420055 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + @ instruction: 0xf7520055 │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26addc │ │ │ │ sub sp, #12 │ │ │ │ @@ -114575,27 +114572,27 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (26ade4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf6f20055 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + @ instruction: 0xf7020055 │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r2, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 26ae2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -114604,28 +114601,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (26ae34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subw r0, r6, #2133 @ 0x855 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + @ instruction: 0xf6b60055 │ │ │ │ + strh r4, [r6, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26ae78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -114633,27 +114630,27 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (26ae80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf6560055 │ │ │ │ - strh r4, [r2, #16] │ │ │ │ + @ instruction: 0xf6660055 │ │ │ │ + strh r4, [r4, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 26aebc │ │ │ │ sub sp, #12 │ │ │ │ @@ -114661,23 +114658,23 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (26aec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - addw r0, sl, #2133 @ 0x855 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + @ instruction: 0xf61a0055 │ │ │ │ + strh r0, [r3, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (26af30 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -114685,44 +114682,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (26af38 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 26af1c │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 26af28 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 21ce48 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r1, [pc, #16] @ (26af3c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 26af04 │ │ │ │ - rsb r0, r8, #13959168 @ 0xd50000 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ - lsls r5, r0, #1 │ │ │ │ + rsbs r0, r8, #13959168 @ 0xd50000 │ │ │ │ strh r0, [r3, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ + strh r0, [r5, #12] │ │ │ │ + lsls r5, r0, #1 │ │ │ │ strb r6, [r2, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (26afbc ) │ │ │ │ @@ -114734,15 +114731,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 26af92 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 21e740 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -114757,29 +114754,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (26afc8 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adc.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + adcs.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ + strh r2, [r5, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r7, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026afcc : │ │ │ │ ldr r3, [pc, #124] @ (26b04c ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 26afe6 │ │ │ │ @@ -114817,33 +114814,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21c77c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (26b05c ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r7, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r5, #12] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 26b0de │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 26b0a2 │ │ │ │ @@ -115022,53 +115019,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (26b240 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r2, #12 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bvs.n 26b24c │ │ │ │ + bvs.n 26b26c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r6, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r4, #2] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r0, #6] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r7, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 26b262 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -115261,26 +115258,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 26b48e │ │ │ │ ldr r2, [pc, #152] @ (26b498 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #144] @ (26b49c ) │ │ │ │ ldr r3, [pc, #144] @ (26b4a0 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (26b4a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -115322,18 +115319,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ subw r0, lr, #2149 @ 0x865 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf0fa0055 │ │ │ │ - ldrb r0, [r1, #26] │ │ │ │ + add.w r0, sl, #85 @ 0x55 │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (26b558 ) │ │ │ │ @@ -115345,32 +115342,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ cbz r0, 26b506 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 21c0bc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b3d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 26b530 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66fc54 │ │ │ │ + bl 66fc5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (26b560 ) │ │ │ │ ldr r3, [pc, #80] @ (26b55c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115464,24 +115461,24 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (26b63c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26b5cc │ │ │ │ adds.w r0, sl, #15007744 @ 0xe50000 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (26b700 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -115506,22 +115503,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26b6e2 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ cbz r0, 26b69e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 26b3d4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ mov r0, r5 │ │ │ │ bl 26b0ec │ │ │ │ blx 21e740 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 26b6d2 │ │ │ │ ldr r2, [pc, #88] @ (26b708 ) │ │ │ │ @@ -115537,40 +115534,40 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 66fb64 │ │ │ │ + bl 66fb6c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ movs r4, #0 │ │ │ │ b.n 26b6ae │ │ │ │ ldr r3, [pc, #40] @ (26b70c ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (26b710 ) │ │ │ │ ldr r1, [pc, #40] @ (26b714 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26b69e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ orr.w r0, r2, #15007744 @ 0xe50000 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3e60065 │ │ │ │ - mcr 0, 1, r0, cr6, cr5, {2} │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + mrc 0, 1, r0, cr6, cr5, {2} │ │ │ │ + ldrb r4, [r0, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -115601,20 +115598,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (26b800 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r1, [pc, #136] @ (26b804 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 26b7d6 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 26b7a0 │ │ │ │ cbz r5, 26b7ac │ │ │ │ @@ -115636,108 +115633,108 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 26b74a │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 26b74a │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r3, [pc, #40] @ (26b808 ) │ │ │ │ ldr r2, [pc, #44] @ (26b80c ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (26b810 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26b74c │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stc 0, cr0, [ip, #-340]! @ 0xfffffeac │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldc 0, cr0, [ip, #-340]! @ 0xfffffeac │ │ │ │ + ldrb r0, [r1, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 26b85e │ │ │ │ mov r4, r1 │ │ │ │ - bl 5569f4 │ │ │ │ + bl 5569fc │ │ │ │ ldr r1, [pc, #128] @ (26b8b4 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 556a48 │ │ │ │ + bl 556a50 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 556b74 │ │ │ │ + bl 556b7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26b8a0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26b83a │ │ │ │ ldr r1, [pc, #100] @ (26b8b8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 556d50 │ │ │ │ + bl 556d58 │ │ │ │ cbz r5, 26b892 │ │ │ │ - bl 5569f4 │ │ │ │ + bl 5569fc │ │ │ │ ldr r1, [pc, #84] @ (26b8bc ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 556a48 │ │ │ │ + bl 556a50 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 556b74 │ │ │ │ + bl 556b7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26b8a0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26b86e │ │ │ │ ldr r1, [pc, #56] @ (26b8c0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 556d50 │ │ │ │ + bl 556d58 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r6, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -115822,15 +115819,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 685a70 │ │ │ │ + bl 685a78 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 26bb0e │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -115897,18 +115894,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (26bb50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ b.n 26b934 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 26bad6 │ │ │ │ ldr r0, [pc, #220] @ (26bb54 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -115931,151 +115928,151 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (26bb60 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r3, [pc, #168] @ (26bb64 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (26bb68 ) │ │ │ │ ldr r1, [pc, #168] @ (26bb6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r3, [pc, #152] @ (26bb70 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (26bb74 ) │ │ │ │ ldr r1, [pc, #152] @ (26bb78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r3, [pc, #136] @ (26bb7c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (26bb80 ) │ │ │ │ ldr r1, [pc, #136] @ (26bb84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (26bb88 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (26bb8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (26bb90 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26ba64 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r0, #101 @ 0x65 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ sbc.w r0, r0, #101 @ 0x65 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xeabe0055 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + @ instruction: 0xeace0055 │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orn r0, ip, r5, lsr #1 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + orns r0, ip, r5, lsr #1 │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - orr.w r0, lr, r5, lsr #1 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + orrs.w r0, lr, r5, lsr #1 │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bics.w r0, r2, r5, lsr #1 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + orr.w r0, r2, r5, lsr #1 │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r1, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ands.w r0, r6, r5, lsr #1 │ │ │ │ - ldrb r0, [r2, #4] │ │ │ │ + bic.w r0, r6, r5, lsr #1 │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrd r0, r0, [r8, #340]! @ 0x154 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + and.w r0, r8, r5, lsr #1 │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 26bbb2 │ │ │ │ - bl 556f34 │ │ │ │ + bl 556f3c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 26bbc4 │ │ │ │ - bl 556f34 │ │ │ │ + bl 556f3c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 26bbe8 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 26bbf8 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 26bc3a │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 26bc1a │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -116089,15 +116086,15 @@ │ │ │ │ bl 26225c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 26bc0a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26bc50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6904ec │ │ │ │ + b.w 6904f4 │ │ │ │ @ instruction: 0x47aa │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 26bc64 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116128,18 +116125,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (26bcbc ) │ │ │ │ ldr r0, [pc, #20] @ (26bcc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strd r0, r0, [r4], #-340 @ 0x154 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + ldrd r0, r0, [r4], #-340 @ 0x154 │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (26bda8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116156,15 +116153,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 26bd28 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 26bd08 │ │ │ │ - bl 56291c │ │ │ │ + bl 562924 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 26bd1a │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 26bd1a │ │ │ │ blx 21e740 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -116178,30 +116175,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 21c0bc │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 550f9c │ │ │ │ + bl 550fa4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 26bd58 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 26b3d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26bcf2 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 66fba0 │ │ │ │ + bl 66fba8 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26bd28 │ │ │ │ ldr r2, [pc, #52] @ (26bdb0 ) │ │ │ │ ldr r3, [pc, #44] @ (26bdac ) │ │ │ │ add r2, pc │ │ │ │ @@ -116288,15 +116285,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 68dbb0 │ │ │ │ + bl 68dbb8 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 26be5e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116415,15 +116412,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 26bffe │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5551d8 │ │ │ │ + bl 5551e0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -116457,25 +116454,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bfa2 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (26c048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26bfa2 │ │ │ │ nop │ │ │ │ add.w r0, r0, r5, asr #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #18] │ │ │ │ + strb r6, [r2, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (26c100 ) │ │ │ │ @@ -116487,26 +116484,26 @@ │ │ │ │ beq.n 26c08e │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26c0d4 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (26c104 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26c0da │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 26c08e │ │ │ │ mov r0, r5 │ │ │ │ bl 26bf84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -116526,15 +116523,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26c084 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (26c110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c084 │ │ │ │ ldr r0, [pc, #60] @ (26c114 ) │ │ │ │ add r0, pc │ │ │ │ b.n 26c07c │ │ │ │ ldr r3, [pc, #60] @ (26c118 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -116546,31 +116543,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26c084 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (26c11c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c084 │ │ │ │ nop │ │ │ │ bics.w r0, r6, r5, asr #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r7, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ands r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #17] │ │ │ │ + strb r2, [r2, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (26c294 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116592,15 +116589,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c1f2 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5550e4 │ │ │ │ + bl 5550ec │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 26c218 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 26c188 │ │ │ │ @@ -116609,15 +116606,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 6a2348 │ │ │ │ + bl 6a2350 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 26c1ae │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 26c224 │ │ │ │ cbnz r3, 26c1ca │ │ │ │ @@ -116627,15 +116624,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (26c2a0 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (26c2a4 ) │ │ │ │ ldr r3, [pc, #204] @ (26c29c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -116652,15 +116649,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26c160 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5550e4 │ │ │ │ + bl 5550ec │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 26c218 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 26c176 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -116683,15 +116680,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26c1ae │ │ │ │ ldr r0, [pc, #112] @ (26c2b4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c1ca │ │ │ │ b.n 26c1b0 │ │ │ │ blx 21c73c │ │ │ │ b.n 26c1b6 │ │ │ │ ldr r2, [pc, #72] @ (26c2a8 ) │ │ │ │ @@ -116710,15 +116707,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 26c186 │ │ │ │ ldr r0, [pc, #60] @ (26c2bc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 26c186 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r0, #-404]! @ 0x194 │ │ │ │ ldrd r0, r0, [r8, #-404] @ 0x194 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -116728,19 +116725,19 @@ │ │ │ │ @ instruction: 0xe8ca0065 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #14] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r1, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 26c828 │ │ │ │ @@ -116766,28 +116763,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2644a8 │ │ │ │ ldr.w r7, [pc, #1308] @ 26c82c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c4e0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 26c830 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 26c834 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 264478 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -117233,15 +117230,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c5dc │ │ │ │ ldr r0, [pc, #188] @ (26c844 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c5dc │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 264478 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c578 │ │ │ │ @@ -117259,70 +117256,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 26c642 │ │ │ │ ldr r0, [pc, #128] @ (26c84c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c642 │ │ │ │ ldr r3, [pc, #100] @ (26c83c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c5dc │ │ │ │ ldr r3, [pc, #88] @ (26c840 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26c5dc │ │ │ │ ldr r0, [pc, #92] @ (26c850 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c5dc │ │ │ │ ldr r3, [pc, #72] @ (26c848 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c642 │ │ │ │ ldr r3, [pc, #48] @ (26c840 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c642 │ │ │ │ ldr r0, [pc, #56] @ (26c854 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c642 │ │ │ │ nop │ │ │ │ b.n 26c7a4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 26cbe8 │ │ │ │ + b.n 26cc08 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #208] @ (26c910 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (26c904 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -117347,15 +117344,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 261d94 │ │ │ │ ldr r2, [pc, #100] @ (26c908 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r2, [pc, #92] @ (26c90c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 26c8de │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -117382,27 +117379,27 @@ │ │ │ │ bpl.n 26c8b6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (26c918 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26c8b6 │ │ │ │ b.n 26cd54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026c91c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -117422,15 +117419,15 @@ │ │ │ │ cbz r3, 26c94e │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 26c96e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117443,46 +117440,46 @@ │ │ │ │ bl 26bcc4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26c9c8 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 26ca02 │ │ │ │ bls.n 26c9d8 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 26ca1e │ │ │ │ ldr r3, [pc, #136] @ (26ca2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #128] @ (26ca30 ) │ │ │ │ ldr r2, [pc, #132] @ (26ca34 ) │ │ │ │ ldr r1, [pc, #132] @ (26ca38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r5 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 66fc18 │ │ │ │ + bl 66fc20 │ │ │ │ movs r4, #0 │ │ │ │ b.n 26c95a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -117514,19 +117511,19 @@ │ │ │ │ nop │ │ │ │ b.n 26ccf4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 26caf0 │ │ │ │ + blt.n 26cb10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026ca3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -117567,21 +117564,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 26cade │ │ │ │ ldr r3, [pc, #200] @ (26cb80 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54829c │ │ │ │ + bl 5482a4 │ │ │ │ ldr r2, [pc, #188] @ (26cb84 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 26cb08 │ │ │ │ @@ -117641,21 +117638,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 26cbfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bge.n 26cac0 │ │ │ │ + bge.n 26cae0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 26d2d0 │ │ │ │ + b.n 26d2f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [pc, #0] @ (26cb84 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0026cb88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -117676,24 +117673,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26cbaa │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 26cc08 │ │ │ │ ldr r5, [pc, #172] @ (26cc78 ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #168] @ (26cc7c ) │ │ │ │ ldr r1, [pc, #172] @ (26cc80 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 26cc52 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -117709,15 +117706,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (26cc8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117728,52 +117725,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (26cc98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26cc22 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r2, [pc, #64] @ (26cc9c ) │ │ │ │ ldr r1, [pc, #68] @ (26cca0 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 26cc22 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 26ccf4 │ │ │ │ + bls.n 26cd14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #62 @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 26cc88 │ │ │ │ + bls.n 26cca8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 26cc30 │ │ │ │ + bhi.n 26cc50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ + ldr r0, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026cca4 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 21bf8c │ │ │ │ │ │ │ │ @@ -117938,24 +117935,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 26ce86 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 26b640 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 26ce86 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 675b94 │ │ │ │ + bl 675b9c │ │ │ │ mov r0, r6 │ │ │ │ - bl 66fb64 │ │ │ │ + bl 66fb6c │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 66fba0 │ │ │ │ + bl 66fba8 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 273118 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 276bc0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27bdb0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -117986,32 +117983,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 26cf74 │ │ │ │ ldr r1, [pc, #156] @ (26cfb0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 26cf2e │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 25e264 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 689588 │ │ │ │ + bl 689590 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 26cf40 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ @@ -118030,31 +118027,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26ce46 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (26cfbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26ce46 │ │ │ │ bgt.n 26d060 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #116] @ 0x74 │ │ │ │ + str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 26da18 │ │ │ │ @@ -118189,15 +118186,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 68e3d4 │ │ │ │ + bl 68e3dc │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 26d350 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -118375,25 +118372,25 @@ │ │ │ │ b.n 26d0f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 68e3d4 │ │ │ │ + bl 68e3dc │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 26d1ea │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 265194 │ │ │ │ ldr.w r1, [pc, #1756] @ 26da30 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26d654 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -118545,35 +118542,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 68e3d4 │ │ │ │ + bl 68e3dc │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 26d5c2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 68e48c │ │ │ │ + bl 68e494 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 68dd4c │ │ │ │ + bl 68dd54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 26d5a0 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -118581,15 +118578,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 26d596 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 68dd4c │ │ │ │ + bl 68dd54 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 26d5a0 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 26d584 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -118656,15 +118653,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26d3be │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (26da44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26d3be │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -118790,21 +118787,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 6b6090 │ │ │ │ + bl 6b6098 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 6b6090 │ │ │ │ + bl 6b6098 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -118907,15 +118904,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 68dbb0 │ │ │ │ + bl 68dbb8 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 26d93e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26d90e │ │ │ │ @@ -118967,15 +118964,15 @@ │ │ │ │ bpl.w 26d3be │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (26da50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26d3be │ │ │ │ ldr r3, [pc, #92] @ (26da54 ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (26da58 ) │ │ │ │ ldr r0, [pc, #92] @ (26da5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -118992,41 +118989,41 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ bge.n 26d988 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #112] @ 0x70 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bvc.n 26d97c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 26db30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #16] │ │ │ │ + str r4, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ bmi.n 26da74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrb r4, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026da60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -119088,24 +119085,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26db9a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6a2268 │ │ │ │ + bl 6a2270 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 55504c │ │ │ │ + bl 555054 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 26dc40 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119128,15 +119125,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dc4a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26db56 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a2348 │ │ │ │ + bl 6a2350 │ │ │ │ b.n 26db5a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dace │ │ │ │ mov r0, r4 │ │ │ │ bl 26bf84 │ │ │ │ b.n 26dace │ │ │ │ @@ -119175,22 +119172,22 @@ │ │ │ │ cbnz r3, 26dc52 │ │ │ │ ldr r2, [pc, #184] @ (26dca8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (26dcac ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ b.n 26dabe │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 26dc2a │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 26dc2a │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 26dc2a │ │ │ │ @@ -119242,30 +119239,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26dcac │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r5, r0] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026dcc8 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 26dcda │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -119300,15 +119297,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5550e4 │ │ │ │ + bl 5550ec │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 26dd50 │ │ │ │ ldr r2, [pc, #64] @ (26dd6c ) │ │ │ │ ldr r3, [pc, #56] @ (26dd68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119360,15 +119357,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55504c │ │ │ │ + bl 555054 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 26dddc │ │ │ │ ldr r2, [pc, #64] @ (26ddf8 ) │ │ │ │ ldr r3, [pc, #56] @ (26ddf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119430,53 +119427,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 26ded0 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 26de8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a225c │ │ │ │ + bl 6a2264 │ │ │ │ cbz r0, 26de8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26dee6 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (26df08 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a230c │ │ │ │ + b.w 6a2314 │ │ │ │ ldr r2, [pc, #108] @ (26df0c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 26deda │ │ │ │ ldr r2, [pc, #104] @ (26df10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26deda │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (26df14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 26deda │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -119505,23 +119502,23 @@ │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ ldr r3, [pc, #608] @ (26e170 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r2, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (26dfa8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -119962,15 +119959,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (26e4dc ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ ldr r3, [pc, #228] @ (26e4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 26e4e0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -120052,21 +120049,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r0] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r2, r5] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r6!, {r1, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -120281,15 +120278,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (26e750 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 26e72c │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 26e72c │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 26e73a │ │ │ │ mov r0, r4 │ │ │ │ @@ -120301,17 +120298,17 @@ │ │ │ │ bl 27e604 │ │ │ │ b.n 26e6fa │ │ │ │ nop │ │ │ │ stmia r3!, {r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r7, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r7, r0] │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (26ea08 ) │ │ │ │ @@ -120451,15 +120448,15 @@ │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r5 │ │ │ │ bl 26e6c4 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 26e944 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 26e97c │ │ │ │ - bl 56291c │ │ │ │ + bl 562924 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 26e928 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 26e928 │ │ │ │ blx 21e740 │ │ │ │ @@ -120467,17 +120464,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 26e944 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 26b640 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26e944 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 675a48 │ │ │ │ + bl 675a50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66fb64 │ │ │ │ + bl 66fb6c │ │ │ │ ldr r3, [pc, #216] @ (26ea20 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 26e7c6 │ │ │ │ mov r0, r5 │ │ │ │ bl 26bf84 │ │ │ │ @@ -120556,31 +120553,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r6 │ │ │ │ + eors r2, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbnz r0, 26ea78 │ │ │ │ + cbnz r0, 26ea7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #776] @ (26ed38 ) │ │ │ │ + ldr r0, [pc, #840] @ (26ed78 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #704] @ (26ecf4 ) │ │ │ │ + ldr r6, [pc, #768] @ (26ed34 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r0, 26ea7e │ │ │ │ + cbnz r0, 26ea82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #680] @ (26ece4 ) │ │ │ │ + ldr r0, [pc, #744] @ (26ed24 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #992] @ (26ee20 ) │ │ │ │ + ldr r7, [pc, #32] @ (26ea60 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (26eb60 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -120671,30 +120668,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 26e130 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r7 │ │ │ │ bl 26e6c4 │ │ │ │ b.n 26ea8c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r0!, {r2} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #488] @ (26ed60 ) │ │ │ │ + ldr r4, [pc, #552] @ (26eda0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (26ec4c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -120749,15 +120746,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #52] @ (26ec60 ) │ │ │ │ ldr r3, [pc, #36] @ (26ec50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -120772,15 +120769,15 @@ │ │ │ │ lsleq r5, r4, #1 │ │ │ │ cmpne r0, r7 │ │ │ │ moveq r0, r0 │ │ │ │ itt eq │ │ │ │ lsleq r5, r4, #1 │ │ │ │ addeq r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #640] @ (26eee0 ) │ │ │ │ + ldr r3, [pc, #704] @ (26ef20 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bkpt 0x006c │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120825,25 +120822,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26ec82 │ │ │ │ ldr r0, [pc, #36] @ (26ecf4 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26ec82 │ │ │ │ bkpt 0x001e │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #544] @ (26ef18 ) │ │ │ │ + ldr r4, [pc, #608] @ (26ef58 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (26edb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -120889,15 +120886,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #56] @ (26edc4 ) │ │ │ │ ldr r3, [pc, #36] @ (26edb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -120913,15 +120910,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r7, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #120] @ (26ee3c ) │ │ │ │ + ldr r2, [pc, #184] @ (26ee7c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ pop {r1, r3, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -120995,15 +120992,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ ldr r1, [pc, #180] @ (26ef4c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #168] @ (26ef50 ) │ │ │ │ ldr r3, [pc, #144] @ (26ef38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121026,15 +121023,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26ee94 │ │ │ │ ldr r0, [pc, #120] @ (26ef5c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26ee94 │ │ │ │ ldr r3, [pc, #112] @ (26ef60 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ee22 │ │ │ │ ldr r3, [pc, #92] @ (26ef58 ) │ │ │ │ @@ -121044,15 +121041,15 @@ │ │ │ │ bpl.n 26ee22 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (26ef64 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26ee22 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (26ef68 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (26ef6c ) │ │ │ │ ldr r0, [pc, #76] @ (26ef70 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121067,35 +121064,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #120] @ (26efc4 ) │ │ │ │ + ldr r1, [pc, #184] @ (26f004 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [pc, #712] @ (26f218 ) │ │ │ │ + ldr r0, [pc, #776] @ (26f258 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cbnz r0, 26efd0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #8] @ (26ef68 ) │ │ │ │ + ldr r3, [pc, #72] @ (26efa8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #536] @ (26f180 ) │ │ │ │ + ldr r2, [pc, #600] @ (26f1c0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - muls r6, r7 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 26f154 │ │ │ │ mov r4, r0 │ │ │ │ @@ -121155,15 +121152,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #316] @ (26f16c ) │ │ │ │ ldr r3, [pc, #296] @ (26f158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121223,15 +121220,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #164] @ (26f178 ) │ │ │ │ ldr r3, [pc, #128] @ (26f158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121249,15 +121246,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26f07a │ │ │ │ ldr r0, [pc, #132] @ (26f184 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 26f07a │ │ │ │ ldr r2, [pc, #116] @ (26f188 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26efd6 │ │ │ │ @@ -121267,15 +121264,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26efd6 │ │ │ │ ldr r0, [pc, #96] @ (26f18c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 26efd6 │ │ │ │ ldr r3, [pc, #84] @ (26f190 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (26f194 ) │ │ │ │ ldr r0, [pc, #84] @ (26f198 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121290,39 +121287,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ revsh r6, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bx sp │ │ │ │ + bx pc │ │ │ │ lsls r5, r0, #1 │ │ │ │ rev16 r0, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mov ip, r8 │ │ │ │ + mov ip, sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ cbnz r2, 26f1ac │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #480] @ (26f368 ) │ │ │ │ + ldr r1, [pc, #544] @ (26f3a8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #40] @ (26f1b8 ) │ │ │ │ + ldr r1, [pc, #104] @ (26f1f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r4, 26f206 │ │ │ │ + cbz r4, 26f20a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adcs r6, r3 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - muls r0, r2 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (26f348 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -121437,15 +121434,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #112] @ (26f360 ) │ │ │ │ ldr r3, [pc, #88] @ (26f34c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121470,36 +121467,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (26f36c ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26f1d6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8e4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8de │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp r6, lr │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xb7a6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [pc, #48] @ (26f398 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blx r1 │ │ │ │ + blx r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (26f564 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121583,15 +121580,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 26e130 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [pc, #248] @ (26f57c ) │ │ │ │ ldr r3, [pc, #228] @ (26f568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121636,15 +121633,15 @@ │ │ │ │ bpl.n 26f40e │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (26f58c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 26f40e │ │ │ │ ldr r2, [pc, #136] @ (26f590 ) │ │ │ │ ldr r3, [pc, #92] @ (26f568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -121684,39 +121681,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb704 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xb614 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, ip │ │ │ │ + mov r2, lr │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r1, r2, r3, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bics r2, r6 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, sp, #744 @ 0x2e8 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #76 @ 0x4c │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2701c4 │ │ │ │ @@ -121774,15 +121771,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2707b6 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2704d2 │ │ │ │ ldr.w r0, [pc, #2940] @ 2701d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27034c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -121813,15 +121810,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2706c0 │ │ │ │ ldr.w r0, [pc, #2828] @ 2701d8 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 26fa3e │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2700b2 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -121897,15 +121894,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 6b63f8 │ │ │ │ + bl 6b6400 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -121913,18 +121910,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6b63f8 │ │ │ │ + bl 6b6400 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6b63f8 │ │ │ │ + bl 6b6400 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 26f7fa │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -122297,15 +122294,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 26e130 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r5 │ │ │ │ bl 26e6c4 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 26f93c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 26fc1a │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -122525,15 +122522,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2701fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -122692,15 +122689,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 26f874 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (270214 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 26f874 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 26fc02 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -122710,15 +122707,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 26fc02 │ │ │ │ movs r0, #8 │ │ │ │ b.n 26fa52 │ │ │ │ ldr r0, [pc, #352] @ (270218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 270352 │ │ │ │ ldr r3, [pc, #256] @ (2701d0 ) │ │ │ │ @@ -122734,15 +122731,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 26fc1a │ │ │ │ ldr r0, [pc, #284] @ (27021c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -122814,49 +122811,49 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #632] @ (270450 ) │ │ │ │ + ldr r3, [pc, #696] @ (270490 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #416] @ (27037c ) │ │ │ │ + ldr r4, [pc, #480] @ (2703bc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 26feea │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vshr.u32 d27, d30, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r4, r2, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r0 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, #76 @ 0x4c │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r1 │ │ │ │ + lsrs r4, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27021e │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -122931,45 +122928,45 @@ │ │ │ │ bl 26ddfc │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 270280 │ │ │ │ ldr.w r1, [pc, #1560] @ 27091c │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ b.w 26f87e │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 26f19c │ │ │ │ b.w 26fa3e │ │ │ │ movs r0, #4 │ │ │ │ b.w 26fa52 │ │ │ │ ldr.w r0, [pc, #1528] @ 270920 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ ldr.w r0, [pc, #1512] @ 270924 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ movs r0, #2 │ │ │ │ b.w 26fa52 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 26fa52 │ │ │ │ ldr.w r0, [pc, #1484] @ 270928 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 26f808 │ │ │ │ @@ -122985,15 +122982,15 @@ │ │ │ │ bpl.w 26faec │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 270934 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -123035,15 +123032,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -123067,28 +123064,28 @@ │ │ │ │ bpl.w 26fa32 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 270948 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 26fa32 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 261d94 │ │ │ │ ldr.w r3, [pc, #1188] @ 27094c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270878 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -123164,15 +123161,15 @@ │ │ │ │ bpl.w 26fa3e │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (27095c ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 26fa3e │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 270554 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 270554 │ │ │ │ @@ -123211,15 +123208,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (270964 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 26fcd8 │ │ │ │ ldr r2, [pc, #812] @ (270968 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26fdbe │ │ │ │ ldr r2, [pc, #740] @ (270930 ) │ │ │ │ @@ -123228,15 +123225,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 26fdbe │ │ │ │ ldr r0, [pc, #788] @ (27096c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 26fdbe │ │ │ │ ldr r3, [pc, #768] @ (270970 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123248,15 +123245,15 @@ │ │ │ │ bpl.w 27013e │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (270974 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -123286,15 +123283,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 3c02b8 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ ldr r0, [pc, #652] @ (270984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.w 26fa3e │ │ │ │ ldr r2, [pc, #592] @ (270954 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 27050a │ │ │ │ @@ -123329,34 +123326,34 @@ │ │ │ │ bpl.w 26f71a │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (27098c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 26f71a │ │ │ │ ldr r0, [pc, #516] @ (270990 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27050a │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (270994 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 26f746 │ │ │ │ ldr r3, [pc, #480] @ (270998 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -123369,22 +123366,22 @@ │ │ │ │ bpl.w 26f64e │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (27099c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 26f64e │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2709a0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -123392,15 +123389,15 @@ │ │ │ │ bne.w 270032 │ │ │ │ b.w 26f874 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2709a4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -123410,15 +123407,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2709a8 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -123439,15 +123436,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2709b0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2704c2 │ │ │ │ ldr r3, [pc, #264] @ (2709b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f6b4 │ │ │ │ ldr r3, [pc, #116] @ (270930 ) │ │ │ │ @@ -123455,15 +123452,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 26f6b4 │ │ │ │ ldr r0, [pc, #240] @ (2709b8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 26f6b4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2709bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2705ee │ │ │ │ @@ -123472,106 +123469,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2705ee │ │ │ │ ldr r0, [pc, #200] @ (2709c0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2705ee │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270554 │ │ │ │ mov r0, r5 │ │ │ │ bl 26bf84 │ │ │ │ b.n 270554 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #912] @ (270cd0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #384] @ (270ad4 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r5, #248 @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #144] @ (270a04 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vcvt.f16.u16 , q3, #1 │ │ │ │ + vdup.8 , d22[7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r5, #60 @ 0x3c │ │ │ │ + adds r5, #76 @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bxns r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r1, #246 @ 0xf6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 270a80 │ │ │ │ @@ -123645,15 +123642,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #520 @ (adr r0, 270c94 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, pc, #360 @ (adr r0, 270bf8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (270e68 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -123693,15 +123690,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 270aee │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 270b86 │ │ │ │ mov r0, r4 │ │ │ │ @@ -123729,15 +123726,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 270b42 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 265194 │ │ │ │ @@ -123813,15 +123810,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 26e130 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dfb8 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r4 │ │ │ │ bl 26e6c4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 270c98 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 270c98 │ │ │ │ @@ -123964,15 +123961,15 @@ │ │ │ │ bpl.w 270be0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (270e9c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 270be0 │ │ │ │ ldr r3, [pc, #100] @ (270ea0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270d62 │ │ │ │ ldr r3, [pc, #80] @ (270e98 ) │ │ │ │ @@ -123982,47 +123979,47 @@ │ │ │ │ bpl.n 270d62 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (270ea4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 270d62 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #106 @ 0x6a │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r4, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #50 @ 0x32 │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bne.n 270e72 │ │ │ │ @ instruction: 0xffff9d0e │ │ │ │ lsls r5, r4, #1 │ │ │ │ bne.n 270e8a │ │ │ │ vmla.i , , d4[0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #38 @ 0x26 │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2711a8 ) │ │ │ │ @@ -124094,23 +124091,23 @@ │ │ │ │ bne.n 270f5a │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 55d1d4 │ │ │ │ + bl 55d1dc │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271046 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 55d7fc │ │ │ │ + bl 55d804 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2710a2 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 21df10 │ │ │ │ @@ -124129,15 +124126,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 26e6c4 │ │ │ │ ldr r3, [pc, #460] @ (2711b8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 55d838 │ │ │ │ + bl 55d840 │ │ │ │ ldr r2, [pc, #448] @ (2711bc ) │ │ │ │ ldr r3, [pc, #432] @ (2711ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -124152,33 +124149,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271116 │ │ │ │ mov r0, r7 │ │ │ │ bl 2709c4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55d838 │ │ │ │ + bl 55d840 │ │ │ │ b.n 270ff8 │ │ │ │ ldr r3, [pc, #380] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2710e4 │ │ │ │ movs r6, #0 │ │ │ │ b.n 271028 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #352] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271148 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ b.n 271042 │ │ │ │ ldr r3, [pc, #332] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271042 │ │ │ │ ldr r3, [pc, #332] @ (2711c0 ) │ │ │ │ @@ -124196,25 +124193,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2711cc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2711d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271042 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #264] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271176 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ b.n 271028 │ │ │ │ ldr r3, [pc, #276] @ (2711d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270fd4 │ │ │ │ ldr r3, [pc, #248] @ (2711c4 ) │ │ │ │ @@ -124222,15 +124219,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 270fd4 │ │ │ │ ldr r0, [pc, #256] @ (2711d8 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 270fd4 │ │ │ │ ldr r3, [pc, #216] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271042 │ │ │ │ ldr r3, [pc, #208] @ (2711c4 ) │ │ │ │ @@ -124243,15 +124240,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2711e0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2711e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271042 │ │ │ │ ldr r3, [pc, #168] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271028 │ │ │ │ ldr r3, [pc, #160] @ (2711c4 ) │ │ │ │ @@ -124264,15 +124261,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2711ec ) │ │ │ │ ldr r0, [pc, #184] @ (2711f0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271028 │ │ │ │ ldr r3, [pc, #116] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27105c │ │ │ │ ldr r3, [pc, #108] @ (2711c4 ) │ │ │ │ @@ -124283,15 +124280,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2711f4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2711f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27105c │ │ │ │ ldr r3, [pc, #72] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2710b4 │ │ │ │ ldr r3, [pc, #64] @ (2711c4 ) │ │ │ │ @@ -124302,15 +124299,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2711fc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (271200 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2710b4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124321,43 +124318,43 @@ │ │ │ │ bvc.n 271282 │ │ │ │ @ instruction: 0xffff9a9c │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #128 @ 0x80 │ │ │ │ + adds r4, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + lsls r4, r2, #25 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -124385,107 +124382,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2715d8 │ │ │ │ add r3, pc, #944 @ (adr r3, 271608 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr r3, [pc, #952] @ (271620 ) │ │ │ │ ldr r2, [pc, #952] @ (271624 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (271628 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr r1, [pc, #928] @ (27162c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #904] @ (271630 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #896] @ (271634 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #884] @ (271638 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #876] @ (27163c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #864] @ (271640 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #852] @ (271644 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #840] @ (271648 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #832] @ (27164c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #820] @ (271650 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #812] @ (271654 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r1, [pc, #800] @ (271658 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2714d8 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 25f768 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 55517c │ │ │ │ + bl 555184 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27159a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 271540 │ │ │ │ @@ -124499,75 +124496,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 21c0bc │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 550f9c │ │ │ │ + bl 550fa4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2713d2 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 26b3d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2713f4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 66fba0 │ │ │ │ + bl 66fba8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 271414 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 26b640 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 271414 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 6758fc │ │ │ │ + bl 675904 │ │ │ │ mov r0, r6 │ │ │ │ - bl 66fb64 │ │ │ │ + bl 66fb6c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b060 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ ldr r2, [pc, #536] @ (271660 ) │ │ │ │ ldr r0, [pc, #536] @ (271664 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -124622,15 +124619,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 25f768 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 55517c │ │ │ │ + bl 555184 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27137e │ │ │ │ blx 21c73c │ │ │ │ b.n 27137e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -124640,34 +124637,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 25f768 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 55517c │ │ │ │ + bl 555184 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2715ca │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (27166c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ b.n 2713a6 │ │ │ │ ldr r2, [pc, #280] @ (271670 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ b.n 2713a6 │ │ │ │ ldr r1, [pc, #264] @ (271674 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r4 │ │ │ │ @@ -124716,79 +124713,79 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 271254 │ │ │ │ ldr r0, [pc, #148] @ (27168c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271254 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 271682 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 15, cr0, cr0, cr4, {2} │ │ │ │ - vhadd.s8 q0, q1, q2 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + vhadd.s8 q0, q0, q2 │ │ │ │ + vhadd.s16 q0, q1, q2 │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #234 @ 0xea │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #232 @ 0xe8 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ @ instruction: 0xffff95e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vsli.32 q9, q8, #31 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2715de │ │ │ │ vmls.i , , d24[0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [pc, #288] @ (2717a8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (27170c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -124801,56 +124798,56 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 271706 │ │ │ │ ldr r1, [pc, #76] @ (271718 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ ldr r1, [pc, #72] @ (27171c ) │ │ │ │ ldr r2, [pc, #76] @ (271720 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (271724 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5556cc │ │ │ │ + bl 5556d4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 271204 │ │ │ │ ldr r1, [pc, #32] @ (271728 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2716cc │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xeabe0044 │ │ │ │ - @ instruction: 0xeaaa0044 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + pkhbt r0, lr, r4, lsl #1 │ │ │ │ + @ instruction: 0xeaba0044 │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orns r0, lr, r4, lsl #1 │ │ │ │ - eors.w r0, r4, r4, lsl #1 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + eor.w r0, lr, r4, lsl #1 │ │ │ │ + @ instruction: 0xeaa40044 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027172c : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -124898,15 +124895,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6ab41c │ │ │ │ + bl 6ab424 │ │ │ │ cbnz r0, 2717ec │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r4 │ │ │ │ bl 26e6c4 │ │ │ │ @@ -124929,21 +124926,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #84] @ (27184c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27180c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov r0, r4 │ │ │ │ bl 2709c4 │ │ │ │ b.n 2717c4 │ │ │ │ ldr r3, [pc, #64] @ (271850 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -124956,15 +124953,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (271858 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (27185c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2717fe │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -124974,17 +124971,17 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ + cmp r5, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (271a40 ) │ │ │ │ @@ -125054,15 +125051,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (271a60 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (271a64 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r5 │ │ │ │ @@ -125152,15 +125149,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2718e6 │ │ │ │ ldr r0, [pc, #112] @ (271a78 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2718e6 │ │ │ │ ldr r3, [pc, #96] @ (271a7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125170,48 +125167,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2719e0 │ │ │ │ ldr r0, [pc, #80] @ (271a80 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2719e0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 7, cr0, cr2, cr11, {2} │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cdp2 0, 8, cr0, cr2, cr11, {2} │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ vsri.32 d20, d28, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (271d00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -125315,15 +125312,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 271ac4 │ │ │ │ ldr r0, [pc, #388] @ (271d20 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271ac4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 26ddfc │ │ │ │ @@ -125400,15 +125397,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (271d30 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (271d34 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271ac4 │ │ │ │ ldr r3, [pc, #208] @ (271d38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271b7a │ │ │ │ ldr r3, [pc, #168] @ (271d1c ) │ │ │ │ @@ -125416,20 +125413,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 271b7a │ │ │ │ ldr r0, [pc, #188] @ (271d3c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 271b7a │ │ │ │ ldr r0, [pc, #176] @ (271d40 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 271c30 │ │ │ │ add r1, pc, #8 @ (adr r1, 271cac ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -125467,30 +125464,30 @@ │ │ │ │ ldrh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vrshr.u64 d21, d0, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb26004b │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfb36004b │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #4 │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00271d44 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -125624,15 +125621,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2642f8 │ │ │ │ - cmp r0, #172 @ 0xac │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r5, r0, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x271ed2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00271ed4 : │ │ │ │ @@ -125708,15 +125705,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271f12 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ bl 27d124 │ │ │ │ ldr r2, [pc, #132] @ (272034 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 25f3e0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -125751,15 +125748,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (272048 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 271f8a │ │ │ │ ldr r0, [pc, #60] @ (27204c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 271f8a │ │ │ │ nop │ │ │ │ b.n 271a34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r2, [r5, #28] │ │ │ │ @@ -125771,23 +125768,23 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - vtbl.8 d18, {d31}, d6 │ │ │ │ + @ instruction: 0xffff2896 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r4, r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272050 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -125823,24 +125820,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2720c4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 272088 │ │ │ │ ldr r0, [pc, #24] @ (2720d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6070a0 │ │ │ │ + bl 6070a8 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ b.n 2727fc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r7, #190 @ 0xbe │ │ │ │ + movs r7, #206 @ 0xce │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002720dc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -125903,17 +125900,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 2721a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 272196 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 556f34 │ │ │ │ + bl 556f3c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -125933,25 +125930,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2721e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2721a8 │ │ │ │ nop │ │ │ │ b.n 2726e4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r4, #19 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002721e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -125983,94 +125980,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27222e │ │ │ │ ldr.w r0, [pc, #2364] @ 272b88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 691db0 │ │ │ │ + bl 691db8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 27244a │ │ │ │ ldr.w r1, [pc, #2340] @ 272b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 272b90 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 272b94 │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ ldr.w r1, [pc, #2328] @ 272b98 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ ldr.w r1, [pc, #2252] @ 272b9c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2728be │ │ │ │ ldr.w r1, [pc, #2232] @ 272ba0 │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27247a │ │ │ │ ldr.w r1, [pc, #2220] @ 272ba4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ cbz r0, 27230e │ │ │ │ movs r0, #1 │ │ │ │ - bl 563094 │ │ │ │ + bl 56309c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27293e │ │ │ │ ldr.w r2, [pc, #2200] @ 272ba8 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 691768 │ │ │ │ + bl 691770 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 272374 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -126090,15 +126087,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69177c │ │ │ │ + bl 691784 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27233c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 272392 │ │ │ │ @@ -126108,15 +126105,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 272bac │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 691768 │ │ │ │ + bl 691770 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 272406 │ │ │ │ @@ -126148,37 +126145,37 @@ │ │ │ │ bne.w 2729b6 │ │ │ │ movs r0, #8 │ │ │ │ blx 21c0bc │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69177c │ │ │ │ + bl 691784 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2723ba │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 27247e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 691db0 │ │ │ │ + bl 691db8 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 272258 │ │ │ │ ldr.w r3, [pc, #1924] @ 272bb0 │ │ │ │ ldr.w r2, [pc, #1924] @ 272bb4 │ │ │ │ ldr.w r1, [pc, #1924] @ 272bb8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr.w r2, [pc, #1904] @ 272bbc │ │ │ │ ldr.w r3, [pc, #1844] @ 272b84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126193,39 +126190,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 272bc0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27287a │ │ │ │ ldr.w r1, [pc, #1840] @ 272bc4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ cbz r0, 2724fc │ │ │ │ ldr.w r3, [pc, #1828] @ 272bc8 │ │ │ │ ldr.w r2, [pc, #1828] @ 272bcc │ │ │ │ ldr.w r1, [pc, #1828] @ 272bd0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ cbz r7, 2724d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27244a │ │ │ │ ldr.w r2, [pc, #1788] @ 272bd4 │ │ │ │ ldr.w r3, [pc, #1704] @ 272b84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126233,98 +126230,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2728ee │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 65dbb0 │ │ │ │ + b.w 65dbb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55f35c │ │ │ │ + bl 55f364 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2724c2 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 55d1c4 │ │ │ │ + bl 55d1cc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272998 │ │ │ │ ldr.w r1, [pc, #1716] @ 272bd8 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 272bdc │ │ │ │ add r1, pc │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ ldr.w r1, [pc, #1708] @ 272be0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ ldr.w r1, [pc, #1692] @ 272be4 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 27259c │ │ │ │ - bl 5480a0 │ │ │ │ + bl 5480a8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 547e74 │ │ │ │ + bl 547e7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2729ce │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2729ee │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 55ff28 │ │ │ │ + bl 55ff30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2724c2 │ │ │ │ ldr.w r1, [pc, #1608] @ 272be8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2725ba │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 272a0e │ │ │ │ ldr.w r1, [pc, #1584] @ 272bec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 27297a │ │ │ │ ldr.w r1, [pc, #1556] @ 272bf0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272908 │ │ │ │ ldr.w r1, [pc, #1540] @ 272bf4 │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -126344,37 +126341,37 @@ │ │ │ │ bne.w 272aee │ │ │ │ ldr.w r1, [pc, #1496] @ 272c00 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ ldr.w r1, [pc, #1484] @ 272c04 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ ldr.w r1, [pc, #1468] @ 272c08 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 272c0c │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 272688 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -126424,35 +126421,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 272a3a │ │ │ │ ldr.w r1, [pc, #1280] @ 272c14 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 3c0f88 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2724c2 │ │ │ │ ldr.w r1, [pc, #1248] @ 272c18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a52 │ │ │ │ ldr.w r1, [pc, #1232] @ 272c1c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2601c4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -126482,100 +126479,100 @@ │ │ │ │ beq.w 272a5a │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 272b20 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 272b58 │ │ │ │ - bl 550fac │ │ │ │ + bl 550fb4 │ │ │ │ ldr.w r3, [pc, #1116] @ 272c20 │ │ │ │ ldr.w r2, [pc, #1116] @ 272c24 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 272c28 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #1096] @ 272c2c │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 551164 │ │ │ │ + bl 55116c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 272b4a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 271204 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr.w r1, [pc, #1052] @ 272c30 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ cbz r0, 272856 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 272856 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 272856 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a76 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 27284a │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (272c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6070a0 │ │ │ │ + bl 6070a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ cbz r7, 272856 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ ldr r2, [pc, #992] @ (272c38 ) │ │ │ │ ldr r3, [pc, #808] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2724f0 │ │ │ │ b.n 2728ee │ │ │ │ ldr r0, [pc, #972] @ (272c3c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 691db0 │ │ │ │ + bl 691db8 │ │ │ │ b.n 272428 │ │ │ │ ldr r1, [pc, #964] @ (272c40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6918ac │ │ │ │ + bl 6918b4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 272510 │ │ │ │ b.n 272520 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2728f2 │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ ldr r2, [pc, #932] @ (272c44 ) │ │ │ │ ldr r3, [pc, #736] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126587,20 +126584,20 @@ │ │ │ │ b.w 26bb94 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 27247e │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272896 │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27289e │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ ldr r2, [pc, #876] @ (272c48 ) │ │ │ │ ldr r3, [pc, #676] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126633,64 +126630,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (272c58 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2726fe │ │ │ │ ldr r3, [pc, #796] @ (272c5c ) │ │ │ │ ldr r2, [pc, #796] @ (272c60 ) │ │ │ │ ldr r1, [pc, #800] @ (272c64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #780] @ (272c68 ) │ │ │ │ ldr r3, [pc, #548] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2728b2 │ │ │ │ b.n 2728ee │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 691db0 │ │ │ │ + bl 691db8 │ │ │ │ b.n 272428 │ │ │ │ ldr r3, [pc, #752] @ (272c6c ) │ │ │ │ ldr r2, [pc, #752] @ (272c70 ) │ │ │ │ ldr r1, [pc, #756] @ (272c74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #732] @ (272c78 ) │ │ │ │ ldr r2, [pc, #736] @ (272c7c ) │ │ │ │ ldr r1, [pc, #736] @ (272c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2724c2 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 21e740 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2723fa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -126705,40 +126702,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (272c8c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #672] @ (272c90 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (272c94 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (272c98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #652] @ (272c9c ) │ │ │ │ ldr r2, [pc, #652] @ (272ca0 ) │ │ │ │ ldr r1, [pc, #656] @ (272ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27e538 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 272706 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r0, [pc, #620] @ (272ca8 ) │ │ │ │ @@ -126759,30 +126756,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26b814 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 272b0c │ │ │ │ ldr r1, [pc, #576] @ (272cac ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ cbnz r0, 272a7e │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 272850 │ │ │ │ b.n 272856 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 272a76 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 272826 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 272850 │ │ │ │ b.n 272856 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #432] @ (272c50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2726d0 │ │ │ │ ldr r3, [pc, #424] @ (272c54 ) │ │ │ │ @@ -126793,15 +126790,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (272cb0 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2726d0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 27244a │ │ │ │ ldr r2, [pc, #480] @ (272cb4 ) │ │ │ │ ldr r3, [pc, #172] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126819,232 +126816,232 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2724c2 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2724d6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ b.n 2724d6 │ │ │ │ ldr r3, [pc, #416] @ (272cc4 ) │ │ │ │ ldr r2, [pc, #420] @ (272cc8 ) │ │ │ │ ldr r1, [pc, #420] @ (272ccc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65dbb0 │ │ │ │ + bl 65dbb8 │ │ │ │ b.n 2724d6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ b.n 2724d6 │ │ │ │ ldr r3, [pc, #372] @ (272cd0 ) │ │ │ │ ldr r2, [pc, #376] @ (272cd4 ) │ │ │ │ ldr r1, [pc, #376] @ (272cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 272b50 │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 272f58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r4, [r0, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 272ed4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 272acc │ │ │ │ + bhi.n 272aec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r6, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #108 @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r3, #6] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r8, r3 │ │ │ │ + add r8, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #154 @ 0x9a │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, r5, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #146 @ 0x92 │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r0, 272c0c │ │ │ │ + cbz r0, 272c10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #136 @ 0x88 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-272]! @ 0xfffffef0 │ │ │ │ - cmn r0, r3 │ │ │ │ + stc2 0, cr0, [r4, #272] @ 0x110 │ │ │ │ + cmn r0, r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 272b44 │ │ │ │ + bls.n 272b64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 272b6c │ │ │ │ + bls.n 272b8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 272c48 │ │ │ │ + bcc.n 272c68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r7, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ blt.n 272b44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r0, r6 │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r6, [r6, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r2, [r7, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r2, [r4, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #214 @ 0xd6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r7, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r2, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #14 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - vshr.u64 d29, d18, #1 │ │ │ │ + vmla.i , , d2[0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r2, [r0, #31] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r0, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + movs r0, #36 @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272cdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127064,81 +127061,81 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 272d02 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5510e0 │ │ │ │ + bl 5510e8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 272d62 │ │ │ │ ldr r3, [pc, #80] @ (272d78 ) │ │ │ │ ldr r2, [pc, #80] @ (272d7c ) │ │ │ │ ldr r1, [pc, #84] @ (272d80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #68] @ (272d84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 271204 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 545a34 │ │ │ │ + b.w 545a3c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 272d1a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bvc.n 272d78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 272de4 │ │ │ │ + bmi.n 272e04 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 272e0c │ │ │ │ + bmi.n 272e2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272d88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (272e38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690310 │ │ │ │ + bl 690318 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 272dd6 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 272dd6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69236c │ │ │ │ + bl 692374 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272e30 │ │ │ │ - bl 6920d8 │ │ │ │ + bl 6920e0 │ │ │ │ cbz r0, 272de8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -127169,31 +127166,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 21c13c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 691db0 │ │ │ │ + bl 691db8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 272e06 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6920dc │ │ │ │ + b.w 6920e4 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r3, #7 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272e48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127205,15 +127202,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (272ef0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6920d8 │ │ │ │ + bl 6920e0 │ │ │ │ cbz r0, 272ed2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 271ed4 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ cbnz r3, 272eb6 │ │ │ │ @@ -127235,20 +127232,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 272e90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 272ebe │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (272ef8 ) │ │ │ │ movw r2, #4347 @ 0x10fb │ │ │ │ ldr r1, [pc, #32] @ (272efc ) │ │ │ │ ldr r0, [pc, #36] @ (272f00 ) │ │ │ │ add r3, pc │ │ │ │ @@ -127259,19 +127256,19 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r2, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00272f04 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 21c0b8 │ │ │ │ @@ -127310,15 +127307,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 26e54c │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -127374,15 +127371,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -127448,21 +127445,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2730ce │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r6, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r7, r4 │ │ │ │ + subs r0, r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (273444 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273118 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 27314a │ │ │ │ push {lr} │ │ │ │ @@ -127473,17 +127470,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 21e4a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a227c │ │ │ │ + b.w 6a2284 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 6a227c │ │ │ │ + b.w 6a2284 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -128045,19 +128042,19 @@ │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r1, #27] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r5, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r7, #20 │ │ │ │ + asrs r0, r1, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -128586,19 +128583,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r6, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #30 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273ca8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -128717,15 +128714,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 5fddde │ │ │ │ + bl 5fddde │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ ldrb.w r6, [r0, #642] @ 0x282 │ │ │ │ rsb lr, r4, #24 │ │ │ │ @@ -128854,28 +128851,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129201,15 +129198,15 @@ │ │ │ │ bl 27411c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 21eb80 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2650b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 21c1f8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129229,15 +129226,15 @@ │ │ │ │ blx 21dd6c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 21eb80 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2650b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 21c1f8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129291,15 +129288,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 273fe0 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (27447c ) │ │ │ │ ldr r3, [pc, #108] @ (27445c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -129339,17 +129336,17 @@ │ │ │ │ b.n 2743ea │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r1, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 27417c │ │ │ │ + b.n 27419c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -129362,15 +129359,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 21c190 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 21cef8 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -129415,15 +129412,15 @@ │ │ │ │ blx 21c508 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27462a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -129451,15 +129448,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 273fe0 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129522,21 +129519,21 @@ │ │ │ │ nop │ │ │ │ str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (27498c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r7, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (274860 ) │ │ │ │ @@ -129670,15 +129667,15 @@ │ │ │ │ bgt.n 2746f6 │ │ │ │ cbz r5, 274830 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 274830 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129695,15 +129692,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 274814 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ b.n 274832 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (274868 ) │ │ │ │ ldr r3, [pc, #44] @ (274864 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -129859,15 +129856,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 274a38 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 274a38 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -129884,15 +129881,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 274a1c │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ b.n 274a3a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (274a70 ) │ │ │ │ ldr r3, [pc, #44] @ (274a6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130013,15 +130010,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 274aee │ │ │ │ cbz r6, 274bdc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 274bdc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -130039,15 +130036,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 274bbc │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ b.n 274bde │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (274c14 ) │ │ │ │ ldr r3, [pc, #44] @ (274c10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130075,15 +130072,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -130221,23 +130218,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 274c96 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r3, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r5, r7] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r2, r7] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (274ec8 ) │ │ │ │ @@ -130322,15 +130319,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 273de0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 274e20 │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -130377,15 +130374,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 275072 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 21de88 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 21de4c │ │ │ │ @@ -130458,15 +130455,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 273fe0 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 26ddfc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2750a0 ) │ │ │ │ ldr r3, [pc, #68] @ (275090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -130695,15 +130692,15 @@ │ │ │ │ b.n 2751a4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r3, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r1] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [r4, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ ldr r2, [r7, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -131238,15 +131235,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 275818 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r0, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r0, [r5, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -131280,15 +131277,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 26e130 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -131340,15 +131337,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (275be4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 275b50 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -131538,17 +131535,17 @@ │ │ │ │ b.n 275a76 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #576] @ (275e34 ) │ │ │ │ + ldr r5, [pc, #640] @ (275e74 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #200] @ (275cc0 ) │ │ │ │ + ldr r4, [pc, #264] @ (275d00 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2752dc │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 27602c │ │ │ │ ldr.w r3, [pc, #1064] @ 276030 │ │ │ │ @@ -131659,15 +131656,15 @@ │ │ │ │ bl 26e690 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2761c8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -131767,15 +131764,15 @@ │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #456] @ (276028 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (276044 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 68a068 │ │ │ │ + bl 68a070 │ │ │ │ b.n 275902 │ │ │ │ mov r3, r4 │ │ │ │ b.n 275ab2 │ │ │ │ mov r2, r4 │ │ │ │ b.n 275a28 │ │ │ │ mov r2, r4 │ │ │ │ b.n 275b8a │ │ │ │ @@ -131941,28 +131938,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #568] @ (276268 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #960] @ (2763f8 ) │ │ │ │ + ldr r3, [pc, #0] @ (276038 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #80] @ (27608c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [pc, #576] @ (276280 ) │ │ │ │ + ldr r2, [pc, #640] @ (2762c0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #328] @ (27618c ) │ │ │ │ + ldr r2, [pc, #392] @ (2761cc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 2762c2 │ │ │ │ vtbl.8 d20, {d15-d18}, d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bxns pc │ │ │ │ + blxns r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx sl │ │ │ │ + bx ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx 21dfb4 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -132048,15 +132045,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 275dc0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -132244,15 +132241,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2763fa │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -132311,15 +132308,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r2, r1 │ │ │ │ + add r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -132371,15 +132368,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132694,15 +132691,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 26e130 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -133055,17 +133052,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26cca4 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 276b7c │ │ │ │ b.n 2765d0 │ │ │ │ - cmn r6, r2 │ │ │ │ + cmn r6, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00276ba4 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 276424 │ │ │ │ nop │ │ │ │ @@ -133089,24 +133086,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 276be2 │ │ │ │ blx 21e4a8 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 276bd8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a227c │ │ │ │ + b.w 6a2284 │ │ │ │ │ │ │ │ 00276c14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133380,23 +133377,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -133506,15 +133503,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 276f9e │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -133819,23 +133816,23 @@ │ │ │ │ nop │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r7, #166 @ 0xa6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 277430 │ │ │ │ + bls.n 277450 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 27745c │ │ │ │ + bls.n 27727c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -134053,23 +134050,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2776e4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 277690 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -134113,15 +134110,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2776e0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 277602 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 277666 │ │ │ │ @@ -134902,25 +134899,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r7, #62 @ 0x3e │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #232 @ 0xe8 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r5, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldmia r6!, {r1, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135253,23 +135250,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #144 @ 0x90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, #106 @ 0x6a │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r2!, {r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135602,23 +135599,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r6, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #208 @ 0xd0 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -136340,26 +136337,26 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ movs r0, #70 @ 0x46 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r0, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r5, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x00f6 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - itet eq │ │ │ │ + itte eq │ │ │ │ lsleq r4, r0, #1 │ │ │ │ + itte ne @ unpredictable │ │ │ │ + lslne r4, r0, #1 │ │ │ │ stmdbne sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ moveq.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #876] @ (279160 ) │ │ │ │ @@ -136691,23 +136688,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r3, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r5 │ │ │ │ + subs r2, r3, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, r5, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r4, 2791cc │ │ │ │ + cbnz r4, 2791d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 2791d6 │ │ │ │ + cbnz r0, 2791da │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -137040,23 +137037,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ adds r0, r7, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r1, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r3, #23 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7de │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -137773,25 +137770,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r2, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r6, r1, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r2, r3, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r2, r2, #23 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #720 @ 0x2d0 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138508,25 +138505,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r2, r0, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r6, r1, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r2, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #672 @ (adr r7, 27a7c8 ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 27a808 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 27a81c ) │ │ │ │ + add r7, pc, #816 @ (adr r7, 27a85c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139245,21 +139242,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r7, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, q2, #10 │ │ │ │ + vshr.u32 q0, q2, #26 │ │ │ │ cdp2 0, 15, cr0, cr0, cr4, {3} │ │ │ │ cdp2 0, 11, cr0, cr12, cr4, {3} │ │ │ │ - ldc2 0, cr0, [r4, #336]! @ 0x150 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + stc2l 0, cr0, [r4, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139977,21 +139974,21 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r6, #-400]! @ 0xfffffe70 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7820054 │ │ │ │ + @ instruction: 0xf7920054 │ │ │ │ @ instruction: 0xf6dc0064 │ │ │ │ subw r0, r8, #2148 @ 0x864 │ │ │ │ - sub.w r0, r0, #13893632 @ 0xd40000 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + subs.w r0, r0, #13893632 @ 0xd40000 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -140012,15 +140009,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 27b8bc │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -140101,15 +140098,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 27b6ec │ │ │ │ ldr.w r3, [pc, #1660] @ 27bd28 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -140131,15 +140128,15 @@ │ │ │ │ blx 21d830 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27bd0e │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -140755,21 +140752,21 @@ │ │ │ │ blx 21bdec │ │ │ │ b.n 27bd08 │ │ │ │ adds.w r0, sl, #14942208 @ 0xe40000 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (27c068 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027bd40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140819,20 +140816,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 27bdce │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 21e4a8 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a227c │ │ │ │ + b.w 6a2284 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (27bee8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -140900,15 +140897,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (27befc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 27beb0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 27be58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140929,34 +140926,34 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (27bf08 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (27bf0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27be18 │ │ │ │ ldc 0, cr0, [r4], {100} @ 0x64 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (27c124 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -141019,55 +141016,55 @@ │ │ │ │ bne.n 27c02c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5526ac │ │ │ │ + bl 5526b4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27c088 │ │ │ │ ldr r2, [pc, #356] @ (27c138 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (27c13c ) │ │ │ │ ldr r7, [pc, #360] @ (27c140 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #344] @ (27c144 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27c0d2 │ │ │ │ mov r0, sl │ │ │ │ - bl 552a0c │ │ │ │ + bl 552a14 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (27c148 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5528e4 │ │ │ │ + bl 5528ec │ │ │ │ b.n 27bf6e │ │ │ │ blx 21c73c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 27bfb2 │ │ │ │ ldr r3, [pc, #276] @ (27c14c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -141098,33 +141095,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (27c15c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (27c160 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27bf5a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27c0f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ b.n 27bf6e │ │ │ │ ldr r0, [pc, #184] @ (27c164 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 27bf9a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141142,15 +141139,15 @@ │ │ │ │ bpl.n 27c00e │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (27c16c ) │ │ │ │ ldr r0, [pc, #132] @ (27c170 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c00e │ │ │ │ ldr r3, [pc, #88] @ (27c154 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c09a │ │ │ │ ldr r3, [pc, #76] @ (27c150 ) │ │ │ │ @@ -141161,56 +141158,56 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (27c174 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (27c178 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c09a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ sbcs.w r0, r0, r4, asr #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r6, r4, asr #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb260064 │ │ │ │ - sbcs r0, r1 │ │ │ │ + sbcs r0, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbcs r6, r3 │ │ │ │ + sbcs r6, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bic.w r0, sl, #84 @ 0x54 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + bics.w r0, sl, #84 @ 0x54 │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r4, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (27c2ec ) │ │ │ │ @@ -141222,28 +141219,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (27c2f4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 55747c │ │ │ │ + bl 557484 │ │ │ │ cbnz r0, 27c1ec │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 27c1e6 │ │ │ │ ldr r2, [pc, #324] @ (27c2f8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 27c258 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -141252,24 +141249,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 21c73c │ │ │ │ b.n 27c1b2 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #256] @ (27c2fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27c290 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ ldr r2, [pc, #236] @ (27c300 ) │ │ │ │ ldr r3, [pc, #224] @ (27c2f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141331,15 +141328,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (27c310 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (27c314 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c204 │ │ │ │ ldr r3, [pc, #76] @ (27c308 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c260 │ │ │ │ ldr r3, [pc, #72] @ (27c30c ) │ │ │ │ @@ -141352,41 +141349,41 @@ │ │ │ │ ldr r0, [pc, #76] @ (27c320 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c260 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmdb r6, {r2, r5, r6} │ │ │ │ ldrd r0, r0, [ip], #400 @ 0x190 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ stmia.w r4, {r2, r5, r6} │ │ │ │ - stc 0, cr0, [r2, #336] @ 0x150 │ │ │ │ + ldc 0, cr0, [r2, #336] @ 0x150 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027c324 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141416,26 +141413,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 55747c │ │ │ │ + bl 557484 │ │ │ │ cbnz r0, 27c3d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 27c3ca │ │ │ │ ldr r2, [pc, #92] @ (27c3ec ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (27c3f0 ) │ │ │ │ ldr r3, [pc, #64] @ (27c3e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -141451,15 +141448,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c73c │ │ │ │ b.n 27c38e │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ b.n 27c3a2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27c238 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141481,20 +141478,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (27c490 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 55747c │ │ │ │ + bl 557484 │ │ │ │ cbz r0, 27c45a │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ ldr r2, [pc, #96] @ (27c494 ) │ │ │ │ ldr r3, [pc, #88] @ (27c490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141516,15 +141513,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 27c432 │ │ │ │ blx 21c73c │ │ │ │ b.n 27c464 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27c1a8 │ │ │ │ @@ -141550,49 +141547,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27c548 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 27c52c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 554a14 │ │ │ │ + bl 554a1c │ │ │ │ ldr r6, [pc, #176] @ (27c57c ) │ │ │ │ ldr r2, [pc, #180] @ (27c580 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (27c584 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #164] @ (27c588 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #140] @ (27c58c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27c552 │ │ │ │ ldr r1, [pc, #132] @ (27c590 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 554aec │ │ │ │ + bl 554af4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -141623,35 +141620,35 @@ │ │ │ │ bpl.n 27c508 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (27c59c ) │ │ │ │ ldr r0, [pc, #52] @ (27c5a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c508 │ │ │ │ b.n 27c140 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sbc.w r0, r4, r4, lsr #1 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + sbcs.w r0, r4, r4, lsr #1 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r2, #12] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #616 @ (adr r3, 27c808 ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 27c848 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #4] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027c5a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -141677,58 +141674,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5526ac │ │ │ │ + bl 5526b4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27c688 │ │ │ │ ldr r2, [pc, #208] @ (27c6d4 ) │ │ │ │ ldr r1, [pc, #212] @ (27c6d8 ) │ │ │ │ ldr r3, [pc, #212] @ (27c6dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #196] @ (27c6e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554d68 │ │ │ │ + bl 554d70 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #168] @ (27c6e4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27c69e │ │ │ │ mov r0, r5 │ │ │ │ - bl 552a0c │ │ │ │ + bl 552a14 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (27c6e8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5528e4 │ │ │ │ + bl 5528ec │ │ │ │ ldr r2, [pc, #140] @ (27c6ec ) │ │ │ │ ldr r3, [pc, #104] @ (27c6cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141739,15 +141736,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ b.n 27c65e │ │ │ │ blx 21c73c │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 27c5d8 │ │ │ │ ldr r3, [pc, #80] @ (27c6f0 ) │ │ │ │ @@ -141762,42 +141759,42 @@ │ │ │ │ bpl.n 27c642 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (27c6f8 ) │ │ │ │ ldr r0, [pc, #68] @ (27c6fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c642 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ b.n 27c07c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27c070 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bic.w r0, r8, r4, lsr #1 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + bics.w r0, r8, r4, lsr #1 │ │ │ │ + ldrh r0, [r0, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ b.n 27bf5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -141857,15 +141854,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c78c │ │ │ │ ldr.w r4, [pc, #1152] @ 27cc34 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27cd06 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -141891,15 +141888,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c89c │ │ │ │ ldr.w r1, [pc, #1064] @ 27cc3c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 27cc40 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -141911,17 +141908,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (27cc44 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r5 │ │ │ │ - bl 689b40 │ │ │ │ + bl 689b48 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (27cc48 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (27cc1c ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -141938,36 +141935,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6a225c │ │ │ │ + bl 6a2264 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27cc78 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (27cc4c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (27cc50 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a20c8 │ │ │ │ + bl 6a20d0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 27cc10 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -142087,15 +142084,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (27cc60 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27c9c8 │ │ │ │ mov r7, r3 │ │ │ │ b.n 27c7b0 │ │ │ │ ldr.w lr, [pc, #512] @ 27cc64 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -142108,15 +142105,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (27cc68 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -142153,21 +142150,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 27c824 │ │ │ │ mov r5, sl │ │ │ │ @@ -142183,15 +142180,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 27cc70 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -142210,41 +142207,41 @@ │ │ │ │ cbz r3, 27cbea │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2440 │ │ │ │ + bl 6a2448 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 69bb34 │ │ │ │ + bl 69bb3c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (27cc74 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ b.n 27c824 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a2274 │ │ │ │ + bl 6a227c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6a227c │ │ │ │ + bl 6a2284 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 27cbd6 │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 27cc8a │ │ │ │ @@ -142253,62 +142250,62 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27d2a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #54] @ 0x36 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r6, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 27d098 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2380 │ │ │ │ b.n 27c8b0 │ │ │ │ ldr.w ip, [pc, #140] @ 27cd20 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 27c9b0 │ │ │ │ ldr.w ip, [pc, #124] @ 27cd24 │ │ │ │ @@ -142319,15 +142316,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (27cd28 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 27c9b0 │ │ │ │ ldr r3, [pc, #84] @ (27cd2c ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 27cb4a │ │ │ │ @@ -142342,15 +142339,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 27cb54 │ │ │ │ ldr r0, [pc, #60] @ (27cd34 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27cb54 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27c866 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (27cd38 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (27cd3c ) │ │ │ │ @@ -142358,44 +142355,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 27d38c │ │ │ │ + b.n 27d3ac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 68a354 │ │ │ │ + bl 68a35c │ │ │ │ mov r0, r4 │ │ │ │ bl 27c700 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27cd56 │ │ │ │ ldr r5, [pc, #36] @ (27cd88 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 689ab8 │ │ │ │ + bl 689ac0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 689588 │ │ │ │ + bl 689590 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142438,15 +142435,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -142461,21 +142458,21 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bgt.n 27cddc │ │ │ │ lsls r4, r4, #1 │ │ │ │ blx pc │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #6] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 27d298 │ │ │ │ + b.n 27d2b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027ce30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142518,15 +142515,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (27cf04 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142545,36 +142542,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (27cf10 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27ce5e │ │ │ │ nop │ │ │ │ bgt.n 27cf78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bx fp │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bxns r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027cf14 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -142599,39 +142596,39 @@ │ │ │ │ cbz r2, 27cf5e │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 689b40 │ │ │ │ + bl 689b48 │ │ │ │ b.n 27cf64 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [pc, #36] @ (27cf8c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (27cf90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ nop │ │ │ │ blt.n 27d05c │ │ │ │ lsls r4, r4, #1 │ │ │ │ mov ip, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r6, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mov r6, sl │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027cf94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142652,19 +142649,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 27d000 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 27cfe0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6a225c │ │ │ │ + bl 6a2264 │ │ │ │ cbnz r0, 27d034 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a2440 │ │ │ │ + bl 6a2448 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -142672,53 +142669,53 @@ │ │ │ │ cbz r3, 27d022 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 27d022 │ │ │ │ ldr r1, [pc, #92] @ (27d068 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 26e6c4 │ │ │ │ ldr r1, [pc, #72] @ (27d06c ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 27d054 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27cfe0 │ │ │ │ ldr r2, [pc, #48] @ (27d070 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 27cfe0 │ │ │ │ blx 21c73c │ │ │ │ b.n 27d038 │ │ │ │ nop │ │ │ │ bge.n 27d038 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ... │ │ │ │ │ │ │ │ 0027d074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -142769,34 +142766,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27d0be │ │ │ │ ldr r1, [pc, #48] @ (27d120 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 27cf94 │ │ │ │ nop │ │ │ │ bge.n 27d120 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027d124 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -142812,45 +142809,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 21c0bc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 689a08 │ │ │ │ + bl 689a10 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (27d1a0 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (27d1a4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 68a080 │ │ │ │ + bl 68a088 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add sl, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (27d338 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -142945,15 +142942,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26ddfc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r5 │ │ │ │ bl 26e6c4 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #128] @ (27d350 ) │ │ │ │ ldr r3, [pc, #108] @ (27d33c ) │ │ │ │ add r2, pc │ │ │ │ @@ -142998,19 +142995,19 @@ │ │ │ │ b.n 27d238 │ │ │ │ bhi.n 27d2ec │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 27d2dc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r3, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvc.n 27d2e4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bvc.n 27d284 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -143052,25 +143049,25 @@ │ │ │ │ bl 26e5b8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 27d3b0 │ │ │ │ ldr r1, [pc, #32] @ (27d3e0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 26e6c4 │ │ │ │ bvc.n 27d42c │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (27d448 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143417,15 +143414,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 27d7f8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 27d73c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bmi.n 27d7b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bcc.n 27d700 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bcc.n 27d68c │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -143531,15 +143528,15 @@ │ │ │ │ bcs.n 27d81c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 27d7ec │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - b.n 27d0b8 │ │ │ │ + b.n 27d0d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bcs.n 27d948 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143608,15 +143605,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 27d8f4 │ │ │ │ ldr r0, [pc, #48] @ (27d94c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 27d8f4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bcs.n 27d93c │ │ │ │ lsls r4, r4, #1 │ │ │ │ bne.n 27d92c │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -143626,15 +143623,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (27da4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143709,15 +143706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 27d980 │ │ │ │ ldr r0, [pc, #76] @ (27da60 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27d980 │ │ │ │ ldr r3, [pc, #64] @ (27da64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27d9ec │ │ │ │ ldr r3, [pc, #48] @ (27da5c ) │ │ │ │ @@ -143728,34 +143725,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (27da68 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (27da6c ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27d9ec │ │ │ │ nop │ │ │ │ bne.n 27da9c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (27db38 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143810,15 +143807,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (27db54 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dabe │ │ │ │ ldr r3, [pc, #60] @ (27db44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dabe │ │ │ │ ldr r3, [pc, #52] @ (27db48 ) │ │ │ │ @@ -143832,36 +143829,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (27db60 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dabe │ │ │ │ beq.n 27db60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r7, #28] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -143895,15 +143892,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27dc14 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 27dbe8 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5638b8 │ │ │ │ + bl 5638c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27dc9c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27dc7a │ │ │ │ @@ -143934,15 +143931,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 27dc48 │ │ │ │ ldr r0, [pc, #344] @ (27dd80 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27dcf8 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 27dbd2 │ │ │ │ @@ -143961,15 +143958,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 27dbe8 │ │ │ │ ldr r0, [pc, #280] @ (27dd88 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dbe8 │ │ │ │ ldr r3, [pc, #264] @ (27dd84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dbe6 │ │ │ │ ldr r3, [pc, #244] @ (27dd7c ) │ │ │ │ @@ -143977,24 +143974,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27dbe6 │ │ │ │ ldr r0, [pc, #252] @ (27dd8c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dbe6 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27dd38 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 27dbe8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 21d218 │ │ │ │ ldr r3, [pc, #168] @ (27dd70 ) │ │ │ │ @@ -144016,15 +144013,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (27dd94 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (27dd98 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dcb2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27dc58 │ │ │ │ b.n 27dbe8 │ │ │ │ ldr r3, [pc, #108] @ (27dd70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -144046,15 +144043,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (27dda0 ) │ │ │ │ ldr r0, [pc, #124] @ (27dda4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dcb2 │ │ │ │ ldr r3, [pc, #84] @ (27dd90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dcac │ │ │ │ ldr r3, [pc, #56] @ (27dd7c ) │ │ │ │ @@ -144065,15 +144062,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (27dda8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (27ddac ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27dcac │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r2, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r3} │ │ │ │ @@ -144082,37 +144079,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r3, #16] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144235,15 +144232,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (27e064 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27de18 │ │ │ │ ldr r3, [pc, #364] @ (27e068 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27de74 │ │ │ │ ldr r3, [pc, #348] @ (27e060 ) │ │ │ │ @@ -144251,15 +144248,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27de74 │ │ │ │ ldr r0, [pc, #348] @ (27e06c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27de74 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 27df4c │ │ │ │ ldr r3, [pc, #332] @ (27e070 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 27df4c │ │ │ │ @@ -144273,15 +144270,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (27e078 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (27e07c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ ldr r1, [pc, #288] @ (27e080 ) │ │ │ │ @@ -144325,15 +144322,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (27e08c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27df8c │ │ │ │ ldr r3, [pc, #116] @ (27e050 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27e012 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 27df8c │ │ │ │ @@ -144350,15 +144347,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (27e090 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (27e094 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27df8c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (27e070 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dfe0 │ │ │ │ @@ -144373,15 +144370,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (27e09c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (27e0a0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27df8c │ │ │ │ ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -144391,45 +144388,45 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #848] @ (27e3b0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #66 @ 0x42 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #14] │ │ │ │ + strb r6, [r4, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r5, #10] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #80] @ 0x50 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r6, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (27e140 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144485,30 +144482,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (27e15c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e102 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #80 @ 0x50 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144633,15 +144630,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (27e43c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e1c4 │ │ │ │ ldr r3, [pc, #388] @ (27e440 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27e220 │ │ │ │ ldr r3, [pc, #368] @ (27e438 ) │ │ │ │ @@ -144649,15 +144646,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27e220 │ │ │ │ ldr r0, [pc, #368] @ (27e444 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e220 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 27e314 │ │ │ │ ldr r3, [pc, #352] @ (27e448 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 27e314 │ │ │ │ @@ -144671,15 +144668,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (27e450 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (27e454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ ldr r1, [pc, #304] @ (27e458 ) │ │ │ │ @@ -144723,15 +144720,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (27e464 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e354 │ │ │ │ ldr r3, [pc, #128] @ (27e428 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27e3e4 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 27e354 │ │ │ │ @@ -144748,15 +144745,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (27e468 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (27e46c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e354 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (27e448 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27e3ae │ │ │ │ @@ -144771,15 +144768,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (27e474 ) │ │ │ │ ldr r0, [pc, #112] @ (27e478 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e354 │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldmia r1, {r1, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -144790,45 +144787,45 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #992] @ (27e818 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r3, #32] │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r4, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r2, #20] │ │ │ │ + str r4, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ + ldr r4, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (27e518 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144884,30 +144881,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (27e534 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27e4da │ │ │ │ stmia r6!, {r1, r2} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + str r4, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027e538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144935,30 +144932,30 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (27e5ac ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [sl, #296]! @ 0x128 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldc2 0, cr0, [sl, #296]! @ 0x128 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r0, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027e5b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145021,15 +145018,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 555330 │ │ │ │ + bl 555338 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -145046,15 +145043,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27e750 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 6a2348 │ │ │ │ + bl 6a2350 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 27e6cc │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 27e71a │ │ │ │ movs r2, #0 │ │ │ │ @@ -145096,15 +145093,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 27e6cc │ │ │ │ ldr r0, [pc, #92] @ (27e79c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 27e6cc │ │ │ │ ldr r3, [pc, #60] @ (27e790 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27e6ac │ │ │ │ @@ -145118,33 +145115,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 27e6ac │ │ │ │ ldr r0, [pc, #44] @ (27e7a4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 27e6ac │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #560] @ (27e9d0 ) │ │ │ │ + ldr r6, [pc, #624] @ (27ea10 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #8] @ (27e7b0 ) │ │ │ │ + ldr r6, [pc, #72] @ (27e7f0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027e7a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -145199,19 +145196,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 21d950 │ │ │ │ cbnz r0, 27e85e │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 6a2240 │ │ │ │ + bl 6a2248 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 6a230c │ │ │ │ + bl 6a2314 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 27e7f8 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 26dcc8 │ │ │ │ b.n 27e7f8 │ │ │ │ @@ -145245,43 +145242,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 27ed5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27ea4e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 27e8e4 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 27ed60 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 550f9c │ │ │ │ + bl 550fa4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27eae2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27ea44 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 27ed64 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 27ed68 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -145306,30 +145303,30 @@ │ │ │ │ bne.n 27e96a │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 27eb60 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 27e97e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 550f8c │ │ │ │ + bl 550f94 │ │ │ │ cbz r0, 27e9a2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 27eb16 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 27eb06 │ │ │ │ @@ -145386,29 +145383,29 @@ │ │ │ │ bl 26e6c4 │ │ │ │ ldr r1, [pc, #832] @ (27ed78 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 26dd70 │ │ │ │ b.n 27ea76 │ │ │ │ - bl 65db74 │ │ │ │ + bl 65db7c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 27e916 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #788] @ (27ed74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27ebce │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ mov r0, r6 │ │ │ │ bl 26dce0 │ │ │ │ ldr r2, [pc, #772] @ (27ed7c ) │ │ │ │ ldr r3, [pc, #732] @ (27ed58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -145446,15 +145443,15 @@ │ │ │ │ bne.w 27ec54 │ │ │ │ mov r0, fp │ │ │ │ blx 21e5d8 │ │ │ │ b.n 27eab8 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #640] @ (27ed74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27eccc │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ @@ -145488,20 +145485,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (27ed88 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (27ed8c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eada │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5628bc │ │ │ │ + bl 5628c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 27ec84 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -145530,15 +145527,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (27ed90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (27ed94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eada │ │ │ │ ldr r3, [pc, #432] @ (27ed80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27ea6a │ │ │ │ ldr r3, [pc, #420] @ (27ed84 ) │ │ │ │ @@ -145549,15 +145546,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (27ed98 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (27ed9c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27ea6a │ │ │ │ ldr r3, [pc, #416] @ (27eda0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 27ec16 │ │ │ │ ldr r3, [pc, #376] @ (27ed84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145582,15 +145579,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (27eda8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (27edac ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eada │ │ │ │ ldr r3, [pc, #296] @ (27ed80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eada │ │ │ │ ldr r3, [pc, #288] @ (27ed84 ) │ │ │ │ @@ -145601,19 +145598,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (27edb0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (27edb4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eada │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 68ed80 │ │ │ │ + bl 68ed88 │ │ │ │ ldr r3, [pc, #228] @ (27ed74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eada │ │ │ │ ldr r3, [pc, #224] @ (27ed80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145628,15 +145625,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (27edb8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (27edbc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eada │ │ │ │ ldr r3, [pc, #176] @ (27ed80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eafe │ │ │ │ ldr r3, [pc, #168] @ (27ed84 ) │ │ │ │ @@ -145647,15 +145644,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (27edc0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (27edc4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eafe │ │ │ │ ldr r3, [pc, #128] @ (27ed80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eab8 │ │ │ │ ldr r3, [pc, #120] @ (27ed84 ) │ │ │ │ @@ -145666,21 +145663,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (27edc8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (27edcc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27eab8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (27edd0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27ea0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145689,70 +145686,70 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 27ed90 │ │ │ │ + bcc.n 27edb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r5, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bl 2b0d7a │ │ │ │ stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, r5] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #56 @ 0x38 │ │ │ │ + cmp r3, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, r1] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r1, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r1, r0] │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -145811,15 +145808,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 27eebe │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 685058 │ │ │ │ + bl 685060 │ │ │ │ cbnz r0, 27eed2 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 27eee2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -145846,15 +145843,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 685058 │ │ │ │ + bl 685060 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 27eed6 │ │ │ │ movs r0, #3 │ │ │ │ b.n 27ee98 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -145936,15 +145933,15 @@ │ │ │ │ nop │ │ │ │ cbnz r0, 27eff6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 27efee │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 27efb6 │ │ │ │ @@ -145971,15 +145968,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 27f006 │ │ │ │ ldr r3, [pc, #52] @ (27f024 ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 535464 │ │ │ │ + bl 53546c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 283314 │ │ │ │ ldr r3, [pc, #32] @ (27f028 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -146326,15 +146323,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 27f3ac │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 27f366 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 68520c │ │ │ │ + bl 685214 │ │ │ │ cbz r0, 27f3a6 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 21e1d4 │ │ │ │ b.n 27f328 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -146352,15 +146349,15 @@ │ │ │ │ b.n 27f2ee │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 27f2ee │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 685058 │ │ │ │ + bl 685060 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27f366 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 27f2ee │ │ │ │ bl 27eef8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -146394,25 +146391,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb76c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027f418 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146457,19 +146454,19 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ movs r1, #166 @ 0xa6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r2, 27f51c │ │ │ │ + pop {r1} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r7, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r4, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027f4a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146820,15 +146817,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27f808 │ │ │ │ ldr r0, [pc, #100] @ (27f890 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27f808 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -146850,23 +146847,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 27f8f0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #808 @ 0x328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r4, 27f8d8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027f894 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146893,50 +146890,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27f8b0 │ │ │ │ ldr r0, [pc, #24] @ (27f8f4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 27f8b0 │ │ │ │ cbz r0, 27f924 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #528] @ (27fb00 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (27f928 ) │ │ │ │ add r0, pc │ │ │ │ bl 27f894 │ │ │ │ ldr r0, [pc, #28] @ (27f92c ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #0 │ │ │ │ bl 282f6c │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 283060 │ │ │ │ nop │ │ │ │ - add r7, pc, #640 @ (adr r7, 27fbac ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 27fbec ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (27f938 ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 283164 │ │ │ │ @@ -146965,19 +146962,19 @@ │ │ │ │ bl 4415b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27f96a │ │ │ │ ldr r0, [pc, #16] @ (27f9a4 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r2, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r5, r1] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147031,19 +147028,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (27fa44 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 27f894 │ │ │ │ subs r6, r5, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #608 @ (adr r6, 27fca0 ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 27fce0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 27fac0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -147091,17 +147088,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 27f894 │ │ │ │ nop │ │ │ │ subs r6, r3, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r6, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (27fb78 ) │ │ │ │ ldr r1, [pc, #132] @ (27fb7c ) │ │ │ │ @@ -147151,23 +147148,23 @@ │ │ │ │ movs r2, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21d9e0 │ │ │ │ b.n 27fb44 │ │ │ │ subs r2, r3, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, r1, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (27fdfc ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -147398,53 +147395,53 @@ │ │ │ │ movs r2, #30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 21d9e0 │ │ │ │ b.n 27fc76 │ │ │ │ subs r6, r4, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r0, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, sp, #920 @ 0x398 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r7, r0] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, r5, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r0, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, r3, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r6, r1, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r4, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, r2] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, r1] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (27fe88 ) │ │ │ │ add r4, pc │ │ │ │ @@ -147460,17 +147457,17 @@ │ │ │ │ blx 21cfd4 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 27f894 │ │ │ │ asrs r0, r6, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (27fec4 ) │ │ │ │ ldr r1, [pc, #32] @ (27fec8 ) │ │ │ │ @@ -147483,15 +147480,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 27f894 │ │ │ │ nop │ │ │ │ asrs r2, r5, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r4, r5] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (27ff34 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -147528,23 +147525,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 21cb6c │ │ │ │ b.n 27fef8 │ │ │ │ asrs r0, r6, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r2, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r5, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 27ff5e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147602,15 +147599,15 @@ │ │ │ │ b.w 27f894 │ │ │ │ orrs r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ rors r0, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r2, r6, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r2, r5, #30 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 27fffa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147670,15 +147667,15 @@ │ │ │ │ nop │ │ │ │ negs r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r2, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147706,19 +147703,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2800e8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ nop │ │ │ │ asrs r0, r6, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147746,19 +147743,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28014c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ nop │ │ │ │ asrs r4, r1, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28017a │ │ │ │ ldr r3, [pc, #48] @ (280188 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -147777,17 +147774,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ asrs r0, r7, #17 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r1, r2] │ │ │ │ + strb r0, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2801b4 │ │ │ │ @@ -147808,15 +147805,15 @@ │ │ │ │ bne.n 2801a6 │ │ │ │ ldr r0, [pc, #12] @ (2801d8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ lsrs r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002801dc : │ │ │ │ ldr r3, [pc, #12] @ (2801ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -148151,23 +148148,23 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r2, r3, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r2, r6, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r2, r1, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r6, r7, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (280730 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -148364,39 +148361,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 27f894 │ │ │ │ nop │ │ │ │ add r5, pc, #328 @ (adr r5, 28087c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r0, r0, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r4, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r6, r3, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #728] @ (280a28 ) │ │ │ │ + ldr r7, [pc, #792] @ (280a68 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r2, r2] │ │ │ │ + str r4, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, r1] │ │ │ │ + str r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + str r2, [r5, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (280840 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -148531,27 +148528,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2808e0 ) │ │ │ │ ldr r0, [pc, #36] @ (2808e4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 27f894 │ │ │ │ - ldr r5, [pc, #456] @ (280a98 ) │ │ │ │ + ldr r5, [pc, #520] @ (280ad8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [pc, #360] @ (280a40 ) │ │ │ │ + ldr r5, [pc, #424] @ (280a80 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r4, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 280918 │ │ │ │ @@ -148566,17 +148563,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ ldr r0, [pc, #12] @ (280928 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #888] @ (280ca4 ) │ │ │ │ + ldr r4, [pc, #952] @ (280ce4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (280a40 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -148602,19 +148599,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2809d8 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2809d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454dc │ │ │ │ + bl 5454ec │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 280a1a │ │ │ │ ldr r1, [pc, #172] @ (280a48 ) │ │ │ │ add r1, pc │ │ │ │ @@ -148679,44 +148676,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (280a70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2809fa │ │ │ │ ldr r0, [pc, #60] @ (280a74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2809fa │ │ │ │ add r1, pc, #344 @ (adr r1, 280b9c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsrs r6, r4, #17 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r0, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #912] @ (280de0 ) │ │ │ │ + ldr r5, [pc, #976] @ (280e20 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #312] @ (280b8c ) │ │ │ │ + ldr r4, [pc, #376] @ (280bcc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #680] @ (280d04 ) │ │ │ │ + ldr r5, [pc, #744] @ (280d44 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [pc, #424] @ (280c10 ) │ │ │ │ + ldr r5, [pc, #488] @ (280c50 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #400] @ (280bfc ) │ │ │ │ + ldr r5, [pc, #464] @ (280c3c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #424] @ (280c20 ) │ │ │ │ + ldr r5, [pc, #488] @ (280c60 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (280cf8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -148863,15 +148860,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 685058 │ │ │ │ + bl 685060 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 280cce │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2834c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -148981,21 +148978,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r6, r5, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r6, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r1, [pc, #440] @ (280ed8 ) │ │ │ │ + ldr r1, [pc, #504] @ (280f18 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r6, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00280d2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149052,15 +149049,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [pc, #288] @ (280eec ) │ │ │ │ + ldr r2, [pc, #352] @ (280f2c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280dcc : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -149159,17 +149156,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 280dcc │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #680] @ (281174 ) │ │ │ │ + ldr r1, [pc, #744] @ (2811b4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #704] @ (281190 ) │ │ │ │ + ldr r1, [pc, #768] @ (2811d0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280ed0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -149215,15 +149212,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldr r1, [pc, #720] @ (281220 ) │ │ │ │ + ldr r1, [pc, #784] @ (281260 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280f50 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149258,17 +149255,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #896 @ (adr r0, 281334 ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 281374 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280fb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -149441,19 +149438,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 21c0d4 │ │ │ │ lsls r6, r4, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r4, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bxns r9 │ │ │ │ + bxns fp │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mvns r2, r2 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -149485,15 +149482,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 27f894 │ │ │ │ nop │ │ │ │ lsls r4, r7, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, r8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002811e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -149589,15 +149586,15 @@ │ │ │ │ bne.n 2812a2 │ │ │ │ ldr r0, [pc, #12] @ (2812dc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ lsls r4, r4, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2812ee │ │ │ │ ldr r0, [pc, #84] @ (28133c ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ @@ -149627,19 +149624,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2811e4 │ │ │ │ ldr r0, [pc, #20] @ (281344 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 27f894 │ │ │ │ - orrs r4, r2 │ │ │ │ + orrs r4, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r1, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00281348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149727,17 +149724,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00281438 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149814,25 +149811,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (281518 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 68f868 │ │ │ │ + b.w 68f870 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028151c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149893,17 +149890,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21cb68 │ │ │ │ nop │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - muls r0, r5 │ │ │ │ + muls r0, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (28165c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -149953,15 +149950,15 @@ │ │ │ │ strb r2, [r4, r3] │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 281630 │ │ │ │ nop │ │ │ │ vshr.u32 q8, , #18 │ │ │ │ vshr.u32 q8, , #32 │ │ │ │ - orrs r0, r2 │ │ │ │ + orrs r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vshr.u16 q0, , #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #224] @ (28175c ) │ │ │ │ @@ -150053,18 +150050,18 @@ │ │ │ │ b.n 2816c0 │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 21e004 │ │ │ │ b.n 281728 │ │ │ │ nop │ │ │ │ vqadd.u16 q8, q0, │ │ │ │ - subs r7, #118 @ 0x76 │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 0, 7, r0, cr12, cr1, {3} │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ mcr2 0, 5, r0, cr4, cr1, {3} │ │ │ │ mrc2 0, 4, r0, cr8, cr1, {3} │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150093,17 +150090,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2817d4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ mcr2 0, 2, r0, cr12, cr1, {3} │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r1, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (28181c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -150153,15 +150150,15 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ bl 281558 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 27f894 │ │ │ │ ldc2 0, cr0, [r8, #452] @ 0x1c4 │ │ │ │ - lsrs r2, r2 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00281874 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150404,15 +150401,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 281a52 │ │ │ │ ldr.w r0, [pc, #1460] @ 2820a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281a52 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 21c33c <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -150531,15 +150528,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 281a0e │ │ │ │ ldr.w r0, [pc, #1148] @ 2820c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281a0e │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 281d32 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 281fa8 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 281b8c │ │ │ │ @@ -150594,15 +150591,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 281a0a │ │ │ │ ldr r0, [pc, #1012] @ (2820dc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 281a0a │ │ │ │ ldr r3, [pc, #1000] @ (2820e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281a62 │ │ │ │ @@ -150610,15 +150607,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 281a62 │ │ │ │ ldr r0, [pc, #980] @ (2820e4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 281a62 │ │ │ │ ldr r3, [pc, #884] @ (282094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -150690,15 +150687,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 281b7c │ │ │ │ ldr r0, [pc, #812] @ (2820f8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281b7c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 281b7c │ │ │ │ b.n 281db2 │ │ │ │ ldr r3, [pc, #792] @ (2820fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -150709,15 +150706,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 281ac6 │ │ │ │ ldr r0, [pc, #772] @ (282100 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 281ac6 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -150824,15 +150821,15 @@ │ │ │ │ b.n 281e9c │ │ │ │ ldr r4, [pc, #556] @ (282128 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 281e9c │ │ │ │ ldr r0, [pc, #548] @ (28212c ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #0 │ │ │ │ bl 282f6c │ │ │ │ movs r0, #0 │ │ │ │ bl 283060 │ │ │ │ b.n 281d28 │ │ │ │ ldr r4, [pc, #532] @ (282130 ) │ │ │ │ add r4, pc │ │ │ │ @@ -150916,74 +150913,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2820a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 281b7c │ │ │ │ ldr r0, [pc, #400] @ (282174 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281b7c │ │ │ │ ldr r2, [pc, #396] @ (282178 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 281b7c │ │ │ │ ldr r2, [pc, #172] @ (2820a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 281b7c │ │ │ │ ldr r0, [pc, #376] @ (28217c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281b7c │ │ │ │ ldr r3, [pc, #368] @ (282180 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281bf8 │ │ │ │ ldr r3, [pc, #136] @ (2820a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 281bf8 │ │ │ │ ldr r0, [pc, #348] @ (282184 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281bf8 │ │ │ │ ldr r3, [pc, #340] @ (282188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281d28 │ │ │ │ ldr r3, [pc, #100] @ (2820a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 281d28 │ │ │ │ ldr r0, [pc, #320] @ (28218c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281d28 │ │ │ │ ldr r3, [pc, #312] @ (282190 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281e22 │ │ │ │ ldr r3, [pc, #64] @ (2820a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 281e22 │ │ │ │ ldr r0, [pc, #292] @ (282194 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 281e22 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ str r0, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stc2 0, cr0, [r6], {113} @ 0x71 │ │ │ │ @@ -150996,65 +150993,65 @@ │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfb460071 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #204 @ 0xcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfaae0071 │ │ │ │ @ instruction: 0xfa780071 │ │ │ │ @ instruction: 0xfa4e0071 │ │ │ │ @ instruction: 0xfa3e0071 │ │ │ │ ldr??.w r0, [r6, #113] @ 0x71 │ │ │ │ vst1.8 @ instruction: 0xf9c20071 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vld4.16 {d16-d19}, [r4 :256], r1 │ │ │ │ vst4.16 {d16-d19}, [r0 :256], r1 │ │ │ │ ldrsb.w r0, [r4, r1, lsl #3] │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [pc, #400] @ (282274 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh.w r0, [r4, #113] @ 0x71 │ │ │ │ ldrb.w r0, [sl, #113] @ 0x71 │ │ │ │ str??.w r0, [lr, r1, lsl #3] │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf7ac0071 │ │ │ │ - str??.w r0, [lr, #74] @ 0x4a │ │ │ │ + ldr??.w r0, [lr, #74] @ 0x4a │ │ │ │ movs r3, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf7300071 │ │ │ │ - ldrh.w r0, [r0, #74] @ 0x4a │ │ │ │ + str.w r0, [r0, #74] @ 0x4a │ │ │ │ movs r3, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -151072,40 +151069,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r1, #222 @ 0xde │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r2, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf6240071 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #248 @ 0xf8 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282198 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151153,19 +151150,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bic.w r0, r4, #15794176 @ 0xf10000 │ │ │ │ - ldrh r2, [r6, #50] @ 0x32 │ │ │ │ + ldrh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r1, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282228 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -151319,15 +151316,15 @@ │ │ │ │ beq.n 2823cc │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (282498 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28236a │ │ │ │ ldr r0, [pc, #260] @ (28249c ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -151428,31 +151425,31 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #196 @ 0xc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r7, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r6, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r7, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2821e0 │ │ │ │ + b.n 282200 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r2, r1, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002824bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151557,15 +151554,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r7, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + adds r7, #228 @ 0xe4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -151613,15 +151610,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (28263c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ subs r6, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -151629,15 +151626,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (282694 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (282698 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #48] @ (28269c ) │ │ │ │ ldr r3, [pc, #52] @ (2826a0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -151647,19 +151644,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r1, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r7, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldc2 0, cr0, [lr, #296] @ 0x128 │ │ │ │ + stc2 0, cr0, [lr, #296]! @ 0x128 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2826b6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -151719,28 +151716,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2827e8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2827c0 │ │ │ │ ldr r3, [pc, #136] @ (2827ec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2827f0 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 21c12c │ │ │ │ @@ -151768,33 +151765,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2827f4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5457b8 │ │ │ │ + b.w 5457c0 │ │ │ │ ldr r1, [pc, #36] @ (2827f8 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2827fc ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #196 @ 0xc4 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (282848 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -151815,15 +151812,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (282b60 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -151927,15 +151924,15 @@ │ │ │ │ blx 21cfd4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 27f894 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 535464 │ │ │ │ + bl 53546c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 21bf58 │ │ │ │ b.n 282892 │ │ │ │ ldr r3, [pc, #504] @ (282b68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -152000,15 +151997,15 @@ │ │ │ │ str.w r4, [r7, #656] @ 0x290 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 27f894 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 535464 │ │ │ │ + bl 53546c │ │ │ │ b.n 282962 │ │ │ │ movs r4, #24 │ │ │ │ b.n 282936 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282b3e │ │ │ │ ldr r3, [pc, #348] @ (282b78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -152034,85 +152031,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 282934 │ │ │ │ ldr r0, [pc, #312] @ (282b8c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 282934 │ │ │ │ ldr r3, [pc, #304] @ (282b90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 282976 │ │ │ │ ldr r3, [pc, #284] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 282976 │ │ │ │ ldr r0, [pc, #288] @ (282b94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 282976 │ │ │ │ ldr r3, [pc, #280] @ (282b98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 282984 │ │ │ │ ldr r3, [pc, #252] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 282984 │ │ │ │ ldr r0, [pc, #260] @ (282b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 282984 │ │ │ │ ldr r3, [pc, #256] @ (282ba0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2829a2 │ │ │ │ ldr r3, [pc, #220] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2829a2 │ │ │ │ ldr r0, [pc, #236] @ (282ba4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2829a2 │ │ │ │ ldr r3, [pc, #228] @ (282ba8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 282994 │ │ │ │ ldr r3, [pc, #184] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 282994 │ │ │ │ ldr r0, [pc, #208] @ (282bac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 282994 │ │ │ │ ldr r3, [pc, #204] @ (282bb0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2829b2 │ │ │ │ ldr r3, [pc, #152] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2829b2 │ │ │ │ ldr r0, [pc, #184] @ (282bb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2829b2 │ │ │ │ ldr r3, [pc, #176] @ (282bb8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2829de │ │ │ │ ldr r3, [pc, #116] @ (282b88 ) │ │ │ │ @@ -152125,15 +152122,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #656] @ 0x290 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2829de │ │ │ │ ldr r3, [pc, #128] @ (282bc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -152142,66 +152139,66 @@ │ │ │ │ ldr r3, [pc, #60] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 282a1a │ │ │ │ ldr r0, [pc, #108] @ (282bc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 282a1a │ │ │ │ strh r4, [r6, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #28 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stc 0, cr0, [r8, #296]! @ 0x128 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + ldc 0, cr0, [r8, #296]! @ 0x128 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #960] @ (282f3c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r7, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 282688 │ │ │ │ + b.n 2826a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #92 @ 0x5c │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #68 @ 0x44 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #168 @ 0xa8 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #212 @ 0xd4 │ │ │ │ + adds r2, #228 @ 0xe4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282bc8 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -152210,15 +152207,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00282bd4 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (282be0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5fba0c │ │ │ │ + b.w 5fba14 │ │ │ │ @ instruction: 0xfb460071 │ │ │ │ │ │ │ │ 00282be4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -152301,24 +152298,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (282ef4 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 603d9c │ │ │ │ + bl 603da4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 424b6c │ │ │ │ - bl 547530 │ │ │ │ + bl 547538 │ │ │ │ ldr r1, [pc, #556] @ (282ef8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 282ce8 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (282efc ) │ │ │ │ add r3, pc │ │ │ │ @@ -152331,29 +152328,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (282f00 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5fbf3c │ │ │ │ + bl 5fbf44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (282f04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (282f08 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (282f0c ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ ldr r3, [pc, #484] @ (282f10 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2822bc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152365,15 +152362,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (282f1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 282e0a │ │ │ │ ldr r2, [pc, #444] @ (282f20 ) │ │ │ │ ldr r3, [pc, #364] @ (282ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152396,15 +152393,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (282f2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 282d5c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 282ebc │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 21d7a0 │ │ │ │ @@ -152423,49 +152420,49 @@ │ │ │ │ beq.n 282e7a │ │ │ │ ldr r0, [pc, #348] @ (282f34 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6041a4 │ │ │ │ + bl 6041ac │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282c8a │ │ │ │ ldr r3, [pc, #324] @ (282f38 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (282f3c ) │ │ │ │ ldr r1, [pc, #328] @ (282f40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r6, #0 │ │ │ │ b.n 282d38 │ │ │ │ ldr r3, [pc, #308] @ (282f44 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (282f48 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (282f4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 282d38 │ │ │ │ ldr r0, [pc, #288] @ (282f50 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5fc2d8 │ │ │ │ + bl 5fc2e0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -152509,15 +152506,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 282c78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (282f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 282c78 │ │ │ │ ldr r1, [pc, #168] @ (282f68 ) │ │ │ │ add r1, pc │ │ │ │ blx 21d9f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 282dc6 │ │ │ │ @@ -152529,71 +152526,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #25] │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ ldr r2, [pc, #0] @ (282ef4 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ @ instruction: 0xfa200071 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 281f11 │ │ │ │ ldr??.w r0, [r2, #113] @ 0x71 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r6, #20] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + adds r0, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r7, #22] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr??.w r0, [r0, #113] @ 0x71 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282f6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152637,15 +152634,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 282fe6 │ │ │ │ ldr r0, [pc, #112] @ (28304c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 5fc2d8 │ │ │ │ + bl 5fc2e0 │ │ │ │ b.n 282fa0 │ │ │ │ ldr r1, [pc, #104] @ (283050 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -152668,15 +152665,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 282fce │ │ │ │ ldr r0, [pc, #56] @ (28305c ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 282fce │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrb r6, [r1, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -152685,21 +152682,21 @@ │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #11] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7420071 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283060 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 3f3424 │ │ │ │ │ │ │ │ @@ -152769,39 +152766,39 @@ │ │ │ │ │ │ │ │ 00283110 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr.w ip, [pc, #48] @ 283158 │ │ │ │ ldr r2, [pc, #48] @ (28315c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (283160 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00283164 : │ │ │ │ ldr r3, [pc, #24] @ (283180 ) │ │ │ │ ldr r2, [pc, #28] @ (283184 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -152839,15 +152836,15 @@ │ │ │ │ b.w 2801dc │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5800071 │ │ │ │ - movs r0, #236 @ 0xec │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002831cc : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2831e8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2831f0 ) │ │ │ │ @@ -152860,17 +152857,17 @@ │ │ │ │ movne r3, #1 │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 27f894 │ │ │ │ ldr r0, [pc, #12] @ (2831f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ adc.w r0, r8, #15794176 @ 0xf10000 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002831fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -152912,15 +152909,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 21d150 │ │ │ │ ldr r3, [pc, #128] @ (2832e8 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 60318c │ │ │ │ + bl 603194 │ │ │ │ ldr r0, [pc, #116] @ (2832ec ) │ │ │ │ add r0, pc │ │ │ │ bl 27f894 │ │ │ │ ldr r2, [pc, #112] @ (2832f0 ) │ │ │ │ ldr r3, [pc, #96] @ (2832e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152963,34 +152960,34 @@ │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4b80071 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #196 @ 0xc4 │ │ │ │ + cmp r2, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283308 : │ │ │ │ ldr r0, [pc, #4] @ (283310 ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f894 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00283314 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -153019,25 +153016,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (283378 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 283346 │ │ │ │ ldr r0, [pc, #24] @ (28337c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 283346 │ │ │ │ strb r4, [r6, #29] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153095,28 +153092,28 @@ │ │ │ │ cbnz r2, 283456 │ │ │ │ ldr r2, [pc, #156] @ (2834a8 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 535464 │ │ │ │ + bl 53546c │ │ │ │ mov r0, r4 │ │ │ │ bl 3d4680 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #632] @ 0x278 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2833ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28339e │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 69ec94 │ │ │ │ + bl 69ec9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28339e │ │ │ │ ldr r2, [pc, #96] @ (2834a4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 283478 │ │ │ │ mov r0, r4 │ │ │ │ @@ -153134,15 +153131,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 28340a │ │ │ │ ldr r0, [pc, #72] @ (2834b4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28340a │ │ │ │ ldr r2, [pc, #60] @ (2834b8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 283448 │ │ │ │ @@ -153150,15 +153147,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 283448 │ │ │ │ ldr r0, [pc, #44] @ (2834bc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 283448 │ │ │ │ nop │ │ │ │ strb r4, [r0, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153166,19 +153163,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add ip, ip │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #204 @ 0xcc │ │ │ │ + cmp r4, #220 @ 0xdc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002834c0 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2834cc │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -153454,21 +153451,21 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r6, [r1, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #15] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -153563,25 +153560,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ ldr r1, [pc, #604] @ (283afc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ ldr r1, [pc, #596] @ (283b00 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 283a72 │ │ │ │ ldr r1, [pc, #580] @ (283b04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ @@ -153650,30 +153647,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2839da │ │ │ │ ldr r1, [pc, #428] @ (283b20 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ ldr r1, [pc, #416] @ (283b24 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 6918bc │ │ │ │ + bl 6918c4 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #372] @ (283b28 ) │ │ │ │ ldr r3, [pc, #312] @ (283aec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -153686,32 +153683,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (283b2c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6916b4 │ │ │ │ + bl 6916bc │ │ │ │ cbnz r0, 283a3e │ │ │ │ ldr r1, [pc, #328] @ (283b30 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6916b4 │ │ │ │ + bl 6916bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2839a0 │ │ │ │ ldr r2, [pc, #316] @ (283b34 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (283b38 ) │ │ │ │ ldr r1, [pc, #320] @ (283b3c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2839a8 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 28394c │ │ │ │ ldr r1, [pc, #288] @ (283b40 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -153721,168 +153718,168 @@ │ │ │ │ bne.n 283ac0 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2838ce │ │ │ │ ldr r1, [pc, #272] @ (283b44 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68ebf0 │ │ │ │ + bl 68ebf8 │ │ │ │ b.n 283a0c │ │ │ │ ldr r2, [pc, #264] @ (283b48 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (283b4c ) │ │ │ │ ldr r1, [pc, #264] @ (283b50 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 283a0c │ │ │ │ ldr r4, [pc, #248] @ (283b54 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (283b58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (283b5c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 283a0c │ │ │ │ ldr r2, [pc, #236] @ (283b60 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (283b64 ) │ │ │ │ ldr r1, [pc, #236] @ (283b68 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r1, [pc, #224] @ (283b6c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ b.n 283a0c │ │ │ │ ldr r2, [pc, #216] @ (283b70 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (283b74 ) │ │ │ │ ldr r1, [pc, #216] @ (283b78 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r1, [pc, #200] @ (283b7c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ b.n 283a0c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (283b80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (283b84 ) │ │ │ │ ldr r1, [pc, #192] @ (283b88 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r1, [pc, #176] @ (283b8c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ b.n 283a0c │ │ │ │ nop │ │ │ │ strb r4, [r5, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 283ac0 │ │ │ │ + b.n 283ae0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #218 @ 0xda │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r4, #3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #148 @ 0x94 │ │ │ │ + cmp r1, #164 @ 0xa4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r6, #29] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #234 @ 0xea │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #160 @ 0xa0 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #150 @ 0x96 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r7, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #108 @ 0x6c │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #68 @ 0x44 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #28 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (283c8c ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -153987,21 +153984,21 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #104 @ 0x68 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (283e04 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -154110,15 +154107,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (283e2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 283d40 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -154131,15 +154128,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (283e38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 21ce48 │ │ │ │ b.n 283dc2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -154153,25 +154150,25 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #18 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -154301,37 +154298,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (283fa4 ) │ │ │ │ ldr r0, [pc, #56] @ (283fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #208 @ (adr r0, 284058 ) │ │ │ │ + add r0, pc, #272 @ (adr r0, 284098 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 283fb8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 21e890 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -154373,29 +154370,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21e834 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 284038 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 284034 │ │ │ │ - b.w 6848e0 │ │ │ │ + b.w 6848e8 │ │ │ │ b.w 21e4d8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 21e1e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 28405e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6848e0 │ │ │ │ + b.w 6848e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e4d8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154437,17 +154434,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -154525,17 +154522,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 284110 │ │ │ │ b.n 284170 │ │ │ │ nop │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2842cc ) │ │ │ │ @@ -154618,30 +154615,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2835e8 │ │ │ │ b.n 284218 │ │ │ │ ldr r1, [pc, #44] @ (2842d8 ) │ │ │ │ ldr r0, [pc, #44] @ (2842dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ mov r0, r5 │ │ │ │ blx 21ce48 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 284218 │ │ │ │ bl 21ed84 │ │ │ │ nop │ │ │ │ ldr r6, [r5, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r1, #174 @ 0xae │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 283c10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -154937,61 +154934,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrsb r6, [r3, r1] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #244 @ 0xf4 │ │ │ │ + movs r1, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #98 @ 0x62 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r2, #13 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #166 @ 0xa6 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #160 @ 0xa0 │ │ │ │ + movs r0, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #156 @ 0x9c │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r1, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r4, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r5, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r7, #4 │ │ │ │ + subs r6, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (284734 ) │ │ │ │ @@ -155085,15 +155082,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00284744 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155173,15 +155170,15 @@ │ │ │ │ beq.n 284864 │ │ │ │ mov r5, r9 │ │ │ │ b.n 28479a │ │ │ │ ldr r1, [pc, #220] @ (2848f4 ) │ │ │ │ ldr r0, [pc, #224] @ (2848f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ mov r0, r4 │ │ │ │ blx 21ce48 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -155260,31 +155257,31 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21ed84 │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + adds r4, r2, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ svc 46 @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r2, r4 │ │ │ │ + adds r0, r4, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r4, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -155467,17 +155464,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - adds r0, r1, r6 │ │ │ │ + adds r0, r3, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -155633,21 +155630,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 21ce48 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 284b5c │ │ │ │ nop │ │ │ │ - adds r4, r4, r3 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + adds r0, r7, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r5, r0 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (284d88 ) │ │ │ │ @@ -155842,17 +155839,17 @@ │ │ │ │ b.n 284e38 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 284e76 │ │ │ │ nop │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (28517c ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -156072,15 +156069,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 285044 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (285190 ) │ │ │ │ ldr r0, [pc, #88] @ (285194 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ mov r0, r5 │ │ │ │ blx 21ce48 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -156099,25 +156096,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 28513e │ │ │ │ bl 21ed84 │ │ │ │ ldrh r0, [r3, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r7, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh r2, [r3, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 2851b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bpl.n 285148 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156309,21 +156306,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 21ce48 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28523c │ │ │ │ nop │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2855f4 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -156510,15 +156507,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 28558c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (285608 ) │ │ │ │ ldr r0, [pc, #80] @ (28560c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ mov r0, r4 │ │ │ │ blx 21ce48 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -156532,21 +156529,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 285482 │ │ │ │ bl 21ed84 │ │ │ │ ldrsb r4, [r0, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsb r2, [r1, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + lsrs r6, r7, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bne.n 285528 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -156801,17 +156798,17 @@ │ │ │ │ b.n 285814 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 285858 │ │ │ │ ... │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -157291,63 +157288,63 @@ │ │ │ │ ... │ │ │ │ ldr r7, [pc, #320] @ (285ee4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #896] @ (28612c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r1, #22 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r6, #21 │ │ │ │ + lsls r4, r0, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r0, #1 │ │ │ │ + lsrs r0, r2, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r4, #32 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r1, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00285ddc : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 284744 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (285df0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 287648 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (285dfc ) │ │ │ │ add r2, pc │ │ │ │ b.w 287648 │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (285e08 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2875c4 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (285e14 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2875c4 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (285e5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157368,15 +157365,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 285eb6 │ │ │ │ mov lr, r3 │ │ │ │ @@ -157410,15 +157407,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 285ea8 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (285f1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157439,15 +157436,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + lsls r2, r7, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 285f6e │ │ │ │ mov lr, r3 │ │ │ │ @@ -157479,15 +157476,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 285f60 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 285fe0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -157567,17 +157564,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (286078 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (286090 ) │ │ │ │ ldr r2, [pc, #20] @ (286094 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (286098 ) │ │ │ │ @@ -157585,15 +157582,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #96] @ (2860f4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -157658,15 +157655,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 286176 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -158112,15 +158109,15 @@ │ │ │ │ beq.n 2866be │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 28671e │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2866d8 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 286672 │ │ │ │ ldr r3, [pc, #224] @ (286748 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158134,15 +158131,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 28668e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28667a │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 286738 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2866b0 │ │ │ │ dmb ish │ │ │ │ @@ -158203,15 +158200,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 286656 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (286754 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ b.n 2866b0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bl 21edb4 │ │ │ │ add r2, lr │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -158358,15 +158355,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2869ec │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 286906 │ │ │ │ ldr r3, [pc, #244] @ (2869f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158380,15 +158377,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 28691e │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 28690e │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2869e8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 286992 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -158434,15 +158431,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28692e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2869f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 286932 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -158464,18 +158461,18 @@ │ │ │ │ bl 21edb4 │ │ │ │ sbcs r2, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #168] @ (286aa4 ) │ │ │ │ + ldr r0, [pc, #232] @ (286ae4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcrr2 0, 4, r0, ip, cr3 │ │ │ │ - ldc2 0, cr0, [r4], #-268 @ 0xfffffef4 │ │ │ │ + mrrc2 0, 4, r0, ip, cr3 │ │ │ │ + mcrr2 0, 4, r0, r4, cr3 │ │ │ │ │ │ │ │ 00286a04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -158570,20 +158567,20 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r2, r7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ pop {r1, r4, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfbd60043 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + @ instruction: 0xfbe60043 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ pop {r1, r2, r3, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00286b14 : │ │ │ │ @@ -158665,15 +158662,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 286c00 │ │ │ │ adds r4, #4 │ │ │ │ @@ -158692,15 +158689,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r7, #106 @ 0x6a │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 286ca4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r4, 286ca2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbnz r4, 286c9a │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -158722,15 +158719,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (286e44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -158909,54 +158906,54 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r4, #1 │ │ │ │ revsh r4, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r6, #50 @ 0x32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr??.w r0, [r0, #67] @ 0x43 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + @ instruction: 0xfa000043 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [ip, #67] @ 0x43 │ │ │ │ - vst1.8 {d0[2]}, [sl], r3 │ │ │ │ - bl 5dce5a │ │ │ │ - b.n 287204 │ │ │ │ + vst1.8 {d16[2]}, [ip], r3 │ │ │ │ + ldrsb.w r0, [sl, #67] @ 0x43 │ │ │ │ + bl 5dce5a │ │ │ │ + b.n 287224 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - ldr??.w r0, [lr, r3] │ │ │ │ - ldr??.w r0, [r2, r3] │ │ │ │ - vst4.16 {d16-d19}, [r8], r3 │ │ │ │ + vld4.16 {d16-d19}, [lr], r3 │ │ │ │ + vld4.16 {d16-d19}, [r2], r3 │ │ │ │ + ldr??.w r0, [r8, r3] │ │ │ │ subs r5, #22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add r6, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr.w r0, [ip, r3] │ │ │ │ - @ instruction: 0xf6180043 │ │ │ │ - add r0, r7 │ │ │ │ + str??.w r0, [ip, r3] │ │ │ │ + @ instruction: 0xf6280043 │ │ │ │ + add r0, r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str.w r0, [r6, r3] │ │ │ │ - addw r0, r2, #2115 @ 0x843 │ │ │ │ - add r2, r4 │ │ │ │ + ldr.w r0, [r6, r3] │ │ │ │ + @ instruction: 0xf6120043 │ │ │ │ + add r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh.w r0, [r0, r3] │ │ │ │ - @ instruction: 0xf5ec0043 │ │ │ │ - add r4, r1 │ │ │ │ + str.w r0, [r0, r3] │ │ │ │ + @ instruction: 0xf5fc0043 │ │ │ │ + add r4, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb.w r0, [sl, r3] │ │ │ │ - rsbs r0, r6, #12779520 @ 0xc30000 │ │ │ │ - mvns r6, r6 │ │ │ │ + strh.w r0, [sl, r3] │ │ │ │ + @ instruction: 0xf5e60043 │ │ │ │ + add r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb.w r0, [r4, r3] │ │ │ │ - rsb r0, r0, #12779520 @ 0xc30000 │ │ │ │ - mvns r0, r4 │ │ │ │ + ldrb.w r0, [r4, r3] │ │ │ │ + rsbs r0, r0, #12779520 @ 0xc30000 │ │ │ │ + mvns r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7ee0043 │ │ │ │ - sub.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf7fe0043 │ │ │ │ + subs.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 00286ebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ and.w r3, r0, #3 │ │ │ │ @@ -159138,65 +159135,65 @@ │ │ │ │ bne.n 286f82 │ │ │ │ ldr r0, [pc, #144] @ (287104 ) │ │ │ │ add r0, pc │ │ │ │ b.n 286f86 │ │ │ │ ldr.w lr, [pc, #140] @ 287108 │ │ │ │ add lr, pc │ │ │ │ b.n 286ee2 │ │ │ │ - @ instruction: 0xf7cc0043 │ │ │ │ - @ instruction: 0xf7da0043 │ │ │ │ - @ instruction: 0xf7da0043 │ │ │ │ - @ instruction: 0xf7d80043 │ │ │ │ - @ instruction: 0xf7d60043 │ │ │ │ - @ instruction: 0xf7d40043 │ │ │ │ - @ instruction: 0xf7d20043 │ │ │ │ - @ instruction: 0xf7d60043 │ │ │ │ - @ instruction: 0xf7d40043 │ │ │ │ - @ instruction: 0xf7d40043 │ │ │ │ - @ instruction: 0xf7d80043 │ │ │ │ @ instruction: 0xf7dc0043 │ │ │ │ + @ instruction: 0xf7ea0043 │ │ │ │ + @ instruction: 0xf7ea0043 │ │ │ │ + @ instruction: 0xf7e80043 │ │ │ │ + @ instruction: 0xf7e60043 │ │ │ │ + @ instruction: 0xf7e40043 │ │ │ │ @ instruction: 0xf7e20043 │ │ │ │ - @ instruction: 0xf7dc0043 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + @ instruction: 0xf7e60043 │ │ │ │ + @ instruction: 0xf7e40043 │ │ │ │ + @ instruction: 0xf7e40043 │ │ │ │ + @ instruction: 0xf7e80043 │ │ │ │ + @ instruction: 0xf7ec0043 │ │ │ │ + @ instruction: 0xf7f20043 │ │ │ │ + @ instruction: 0xf7ec0043 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf7d20043 │ │ │ │ - @ instruction: 0xf7d00043 │ │ │ │ - @ instruction: 0xf6ea0043 │ │ │ │ - add r7, pc, #648 @ (adr r7, 287354 ) │ │ │ │ + @ instruction: 0xf7e20043 │ │ │ │ + @ instruction: 0xf7e00043 │ │ │ │ + @ instruction: 0xf6fa0043 │ │ │ │ + add r7, pc, #712 @ (adr r7, 287394 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #616 @ (adr r7, 287338 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 287378 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 287314 ) │ │ │ │ + add r7, pc, #640 @ (adr r7, 287354 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #536 @ (adr r7, 2872f0 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 287330 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #496 @ (adr r7, 2872cc ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 28730c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #456 @ (adr r7, 2872a8 ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 2872e8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #424 @ (adr r7, 28728c ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 2872cc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #384 @ (adr r7, 287268 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, 2872a8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #352 @ (adr r7, 28724c ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 28728c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 287230 ) │ │ │ │ + add r7, pc, #384 @ (adr r7, 287270 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #288 @ (adr r7, 287214 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 287254 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #264 @ (adr r7, 287200 ) │ │ │ │ + add r7, pc, #328 @ (adr r7, 287240 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #192 @ (adr r7, 2871bc ) │ │ │ │ + add r7, pc, #256 @ (adr r7, 2871fc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf6ec0043 │ │ │ │ - add r7, pc, #72 @ (adr r7, 28714c ) │ │ │ │ + @ instruction: 0xf6fc0043 │ │ │ │ + add r7, pc, #136 @ (adr r7, 28718c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 287128 ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 287168 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf6380043 │ │ │ │ + movw r0, #34883 @ 0x8843 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159235,16 +159232,16 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28715e │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6340043 │ │ │ │ - @ instruction: 0xf6320043 │ │ │ │ + movw r0, #18499 @ 0x4843 │ │ │ │ + movw r0, #10307 @ 0x2843 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #68] @ (2871e0 ) │ │ │ │ @@ -159271,15 +159268,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs.w r0, lr, #12779520 @ 0xc30000 │ │ │ │ + rsb r0, lr, #12779520 @ 0xc30000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #68] @ (28723c ) │ │ │ │ @@ -159306,15 +159303,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sbc.w r0, r2, #12779520 @ 0xc30000 │ │ │ │ + sbcs.w r0, r2, #12779520 @ 0xc30000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (28728c ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -159335,15 +159332,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ + adds.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 00287290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -159946,15 +159943,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adds r2, #118 @ 0x76 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #6 │ │ │ │ + subs r2, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -160220,18 +160217,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (287b34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [r8], #-268 @ 0xfffffef4 │ │ │ │ - stc 0, cr0, [r4], {67} @ 0x43 │ │ │ │ + stc 0, cr0, [r8], {67} @ 0x43 │ │ │ │ + ldc 0, cr0, [r4], {67} @ 0x43 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (287be0 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -160259,23 +160256,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 6a5620 │ │ │ │ + bl 6a5628 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a57a4 │ │ │ │ + bl 6a57ac │ │ │ │ ldr r2, [pc, #56] @ (287be8 ) │ │ │ │ ldr r3, [pc, #48] @ (287be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160427,18 +160424,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (287d44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #2 │ │ │ │ + adds r5, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orn r0, r8, r3, lsl #1 │ │ │ │ - eor.w r0, r4, r3, lsl #1 │ │ │ │ + orns r0, r8, r3, lsl #1 │ │ │ │ + eors.w r0, r4, r3, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #236] @ (287e4c ) │ │ │ │ @@ -160727,22 +160724,22 @@ │ │ │ │ ldr r1, [pc, #24] @ (288074 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3c5b98 │ │ │ │ b.n 287fd6 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - b.n 287fc0 │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 287f64 │ │ │ │ + b.n 287fe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 287f84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ + b.n 287fa4 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -160852,21 +160849,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 21e010 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 288232 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 288242 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160880,35 +160877,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (288268 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 69d360 │ │ │ │ + bl 69d368 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2881f8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 69d360 │ │ │ │ + bl 69d368 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r0, #10 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 287d48 │ │ │ │ + b.n 287d68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 287d64 │ │ │ │ + b.n 287d84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2882ec ) │ │ │ │ @@ -160932,15 +160929,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2882c0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2882c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2882f4 ) │ │ │ │ ldr r2, [pc, #44] @ (2882f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -160995,15 +160992,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 288776 │ │ │ │ ldr.w r0, [pc, #1116] @ 2887a8 │ │ │ │ ldr.w r1, [pc, #1116] @ 2887ac │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -161045,15 +161042,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 695fe0 │ │ │ │ + bl 695fe8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 288638 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -161118,15 +161115,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 695fe0 │ │ │ │ + bl 695fe8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 28850e │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -161167,23 +161164,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 288078 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 695fe8 │ │ │ │ + bl 695ff0 │ │ │ │ b.n 2884e0 │ │ │ │ ldr r3, [pc, #576] @ (2887b4 ) │ │ │ │ ldr r1, [pc, #580] @ (2887b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -161225,15 +161222,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 695fe0 │ │ │ │ + bl 695fe8 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 28868c │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 28836a │ │ │ │ movs r0, #16 │ │ │ │ blx 21c0bc │ │ │ │ @@ -161251,15 +161248,15 @@ │ │ │ │ bl 288078 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 695fe8 │ │ │ │ + bl 695ff0 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -161334,51 +161331,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 695fe8 │ │ │ │ + bl 695ff0 │ │ │ │ b.n 28862e │ │ │ │ ldr r0, [pc, #68] @ (2887bc ) │ │ │ │ ldr r1, [pc, #68] @ (2887c0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2883a0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2887c4 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2883a0 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #128 @ (adr r4, 28882c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 288334 │ │ │ │ + b.n 288354 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r6, #242 @ 0xf2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r1, pc, #1008 @ (adr r1, 288ba8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 288ca4 │ │ │ │ + b.n 288cc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2889a4 │ │ │ │ + b.n 2889c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2888e8 │ │ │ │ + b.n 288908 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002887c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161679,17 +161676,17 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #242 @ 0xf2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00288af4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161815,30 +161812,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 288cd0 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 288cee │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 288c02 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #244] @ (288d3c ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (288d40 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r5, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 288d1e │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -161855,15 +161852,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 288c7a │ │ │ │ mov r5, r1 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r2, [pc, #156] @ (288d44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -161901,36 +161898,36 @@ │ │ │ │ b.n 288c3a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 288c92 │ │ │ │ ldr r0, [pc, #48] @ (288d48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 288c94 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ b.n 288cc6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ subs r2, r1, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r4, r7, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r2, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r6, [pc, #160] @ (288de0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 288ca4 │ │ │ │ + ble.n 288cc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 288d50 │ │ │ │ + ble.n 288d70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00288d4c : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 288d84 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -162000,19 +161997,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (288e00 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0d4 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 288ed4 │ │ │ │ + bgt.n 288ef4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 288d58 │ │ │ │ + bls.n 288d78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (288fa0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -162098,15 +162095,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d274 │ │ │ │ cbz r0, 288f10 │ │ │ │ ldr r2, [pc, #216] @ (288fbc ) │ │ │ │ ldr r3, [pc, #192] @ (288fa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -162159,15 +162156,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 288eae │ │ │ │ ldr r0, [pc, #104] @ (288fcc ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 288eae │ │ │ │ ldr r3, [pc, #92] @ (288fd0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 288f44 │ │ │ │ @@ -162176,45 +162173,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 288f44 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (288fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 288f44 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r7, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - vld1.8 {d0[2]}, [r4], ip │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + ldrsh.w r0, [r4, #76] @ 0x4c │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 288f94 │ │ │ │ + blt.n 288fb4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r6, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r4, r0, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 289000 │ │ │ │ + blt.n 289020 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 288f80 │ │ │ │ + bge.n 288fa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 288e04 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 288e04 │ │ │ │ nop │ │ │ │ @@ -162496,15 +162493,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 28906c │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 289300 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2891f0 │ │ │ │ @@ -162532,39 +162529,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 289356 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 289108 │ │ │ │ b.n 289128 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 289328 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 289342 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r3, r2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bge.n 28944c │ │ │ │ + bge.n 28946c │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 28931c │ │ │ │ + bvc.n 28933c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -162705,15 +162702,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2893f2 │ │ │ │ ldr r0, [pc, #108] @ (28955c ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2893f2 │ │ │ │ ldr r3, [pc, #92] @ (289560 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2894b0 │ │ │ │ @@ -162727,40 +162724,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (289564 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2894b0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ asrs r6, r5, #27 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #27 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r1, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bvs.n 289644 │ │ │ │ + bvs.n 289464 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 289554 │ │ │ │ + bvs.n 289574 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 28953c │ │ │ │ + bpl.n 28955c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 289678 │ │ │ │ sub sp, #16 │ │ │ │ @@ -162862,35 +162859,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2895b2 │ │ │ │ ldr r0, [pc, #48] @ (289698 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2895b2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ asrs r0, r3, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #608 @ (adr r6, 2898e4 ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 289924 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #17 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, pc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 289688 │ │ │ │ + bpl.n 2896a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 289774 │ │ │ │ sub sp, #16 │ │ │ │ @@ -162968,35 +162965,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2896e6 │ │ │ │ ldr r0, [pc, #48] @ (289794 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2896e6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ asrs r4, r4, #15 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #400 @ (adr r5, 289910 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 289950 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r2, #15 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #13 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bxns r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2897d4 │ │ │ │ + bmi.n 2897f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 289a40 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -163057,15 +163054,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 28993a │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 287bec │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 288e04 │ │ │ │ ldr r2, [pc, #504] @ (289a54 ) │ │ │ │ ldr r3, [pc, #484] @ (289a44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -163084,50 +163081,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 289840 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ b.n 2898b4 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2898f4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a57a4 │ │ │ │ + bl 6a57ac │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 28ef40 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28989a │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2898ec │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2898ca │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 289844 │ │ │ │ ldr r2, [pc, #352] @ (289a58 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 28791c │ │ │ │ @@ -163149,15 +163146,15 @@ │ │ │ │ bpl.n 2898ec │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (289a64 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2898ec │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -163240,48 +163237,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (289a70 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 289828 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 289844 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r6, r4, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2899d0 │ │ │ │ + bcc.n 2899f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r5, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, pc, #144 @ (adr r3, 289aec ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 289b2c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2899cc │ │ │ │ + bcs.n 2899ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 289d2c ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 289d6c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 289990 │ │ │ │ + bne.n 2899b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (289d88 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -163398,15 +163395,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 3c537c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 289b04 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -163498,15 +163495,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 289ef4 │ │ │ │ ldr r1, [pc, #268] @ (289db4 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -163549,15 +163546,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 289dbc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 289f26 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 3c5b6c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 3c5b6c │ │ │ │ @@ -163572,45 +163569,45 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 289c2e │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69d378 │ │ │ │ + bl 69d380 │ │ │ │ b.n 289c50 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r2, r1, #32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - beq.n 289d7c │ │ │ │ + bne.n 289d9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #29 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, pc, #632 @ (adr r0, 28a01c ) │ │ │ │ + add r0, pc, #696 @ (adr r0, 28a05c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 289cc4 │ │ │ │ + beq.n 289ce4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cdp2 0, 10, cr0, cr12, cr11, {2} │ │ │ │ - beq.n 289cb4 │ │ │ │ + cdp2 0, 11, cr0, cr12, cr11, {2} │ │ │ │ + beq.n 289cd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 289dd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69d600 │ │ │ │ + bl 69d608 │ │ │ │ b.n 289d38 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -163622,15 +163619,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 287b38 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ b.n 289e18 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -163638,38 +163635,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 289f00 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a57a4 │ │ │ │ + bl 6a57ac │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 28efe0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 289dfc │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 289e50 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289e2e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 289b04 │ │ │ │ ldr r3, [pc, #336] @ (289fb0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289ade │ │ │ │ ldr r3, [pc, #324] @ (289fb4 ) │ │ │ │ @@ -163682,24 +163679,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (289fb8 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 289ade │ │ │ │ ldr r0, [pc, #288] @ (289fbc ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (289fc0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ b.n 289b10 │ │ │ │ ldr r3, [pc, #276] @ (289fc4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289b0e │ │ │ │ ldr r3, [pc, #244] @ (289fb4 ) │ │ │ │ @@ -163710,26 +163707,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (289fc8 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 289b10 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 289b78 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69d600 │ │ │ │ + bl 69d608 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 289cb6 │ │ │ │ ldr r2, [pc, #200] @ (289fcc ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -163766,15 +163763,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 289fa2 │ │ │ │ ldr r1, [pc, #108] @ (289fd0 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 28e3d8 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 3c5b6c │ │ │ │ @@ -163786,34 +163783,34 @@ │ │ │ │ bl 3c5b6c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 3c5b6c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 289cca │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69d600 │ │ │ │ + bl 69d608 │ │ │ │ b.n 289f70 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r1, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r1, r6} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 28a410 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -164040,15 +164037,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (28a434 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 28a07c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -164221,29 +164218,29 @@ │ │ │ │ ... │ │ │ │ lsrs r0, r5, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r6, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 28a454 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -164299,43 +164296,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 28a1b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28a1b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28a18c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28a2a6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28a282 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 28a1ea │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28a368 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28a344 │ │ │ │ ldr r3, [pc, #76] @ (28a590 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28a1ea │ │ │ │ ldr r3, [pc, #68] @ (28a594 ) │ │ │ │ @@ -164349,27 +164346,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (28a598 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28a1ea │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28a4d2 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 28adc4 │ │ │ │ @@ -164551,30 +164548,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 21e774 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr.w r2, [pc, #1592] @ 28ade0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 28ade4 │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 28a914 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -164691,15 +164688,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 28a766 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 28a6e0 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 287bec │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 21c3e8 │ │ │ │ @@ -164745,24 +164742,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 28adf4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28a6f0 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 28a91c │ │ │ │ adds r5, #4 │ │ │ │ beq.w 28ab12 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -164876,15 +164873,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 28aa3c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28aa96 │ │ │ │ b.n 28aa3c │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 28a918 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 287bec │ │ │ │ b.n 28a924 │ │ │ │ @@ -165021,15 +165018,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (28ae08 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28abfc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 288198 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 28acb4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -165109,15 +165106,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 28a766 │ │ │ │ mov r5, r7 │ │ │ │ b.n 28abf6 │ │ │ │ ldr r2, [pc, #180] @ (28ae14 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -165127,83 +165124,83 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (28ae18 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 28a766 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 28ab68 │ │ │ │ b.n 28a91c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28abaa │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28ab88 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 28a9cc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #19 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r1, #19 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28b0c0 │ │ │ │ + b.n 28b0e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #13 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28ae84 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strd r0, r0, [r0, #-264]! @ 0x108 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldrd r0, r0, [r0, #-264]! @ 0x108 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (28b0ac ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -165359,15 +165356,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (28b0d4 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 4088e8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -165403,15 +165400,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (28b0e0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 28aeb0 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 21e260 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165441,47 +165438,47 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (28b0ec ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28af30 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [r4], #-396 @ 0xfffffe74 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [lr], {99} @ 0x63 │ │ │ │ - itet hi │ │ │ │ - lslhi r3, r0, #1 │ │ │ │ + itte ls │ │ │ │ + lslls r3, r0, #1 │ │ │ │ cmpls r3, #172 @ 0xac │ │ │ │ movhi r0, r0 │ │ │ │ - b.n 28ae58 │ │ │ │ + b.n 28ae78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 28ad10 │ │ │ │ + b.n 28ad30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfb480063 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r1, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #232] @ (28b1d0 ) │ │ │ │ + ldr r3, [pc, #296] @ (28b210 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0010 │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (28b270 ) │ │ │ │ @@ -165575,22 +165572,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 28b178 │ │ │ │ ldr r0, [pc, #172] @ (28b294 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 28b1a0 │ │ │ │ ldr r0, [pc, #164] @ (28b298 ) │ │ │ │ ldr r1, [pc, #164] @ (28b29c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 28b184 │ │ │ │ ldr r1, [pc, #152] @ (28b2a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3c5b98 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -165608,15 +165605,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (28b2ac ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28b14a │ │ │ │ ldr r3, [pc, #112] @ (28b2b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28b1a0 │ │ │ │ ldr r3, [pc, #92] @ (28b2a8 ) │ │ │ │ @@ -165627,50 +165624,50 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (28b2b4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28b1a0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r0, #99] @ 0x63 │ │ │ │ ldr??.w r0, [ip, r3, lsl #2] │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str??.w r0, [r6, #99] @ 0x63 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r2, [r7, #21] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #192] @ (28b374 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 28b3fc │ │ │ │ @@ -165792,15 +165789,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 28b314 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7c60063 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7720063 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -165989,15 +165986,15 @@ │ │ │ │ bl 287bec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 28b582 │ │ │ │ b.n 28b576 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28b512 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 287bec │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -166005,15 +166002,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 28b470 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 28b58a │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -166109,28 +166106,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 287bec │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 28b46c │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28b46c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 28b46c │ │ │ │ b.n 28b72c │ │ │ │ @ instruction: 0xf6580063 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf6100063 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166269,15 +166266,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (28b944 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 287bec │ │ │ │ b.n 28b7e4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 28b842 │ │ │ │ @@ -166301,39 +166298,39 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (28b94c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 28b7dc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf31e0063 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf30c0063 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + @ instruction: 0xb8ea │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r2, #99 @ 0x63 │ │ │ │ - bgt.n 28b894 │ │ │ │ + bgt.n 28b8b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb776 │ │ │ │ + @ instruction: 0xb786 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 28ba8c │ │ │ │ @@ -166453,33 +166450,33 @@ │ │ │ │ bpl.n 28b9ac │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (28baac ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 28b9ac │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1300063 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb77c │ │ │ │ + @ instruction: 0xb78c │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf0fe0063 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0d20063 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + @ instruction: 0xb6a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (28bc34 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166600,15 +166597,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (28bc58 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 28bb26 │ │ │ │ ldr r3, [pc, #100] @ (28bc5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28bb78 │ │ │ │ @@ -166624,38 +166621,38 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (28bc60 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28bb78 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vmla.i16 d16, d0, d3[2] │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i d16, d2, d3[4] │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb65a │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + @ instruction: 0xb640 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vhadd.s8 q0, q3, │ │ │ │ ldr r5, [pc, #880] @ (28bfc4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (28bdc8 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166777,15 +166774,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28bcde │ │ │ │ ldr r3, [pc, #76] @ (28bdf0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28bd5c │ │ │ │ ldr r3, [pc, #60] @ (28bde8 ) │ │ │ │ @@ -166794,37 +166791,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28bd5c │ │ │ │ ldr r0, [pc, #60] @ (28bdf4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28bd5c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cdp 0, 1, cr0, cr12, cr3, {3} │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 0, cr0, cr12, cr3, {3} │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [ip, #396] @ 0x18c │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 28bed8 │ │ │ │ @@ -166903,33 +166900,33 @@ │ │ │ │ bpl.n 28be4e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (28bef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 28be4e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r6], {99} @ 0x63 │ │ │ │ - ldr r5, [pc, #128] @ (28bf60 ) │ │ │ │ + ldr r5, [pc, #192] @ (28bfa0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [sl], #-396 @ 0xfffffe74 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r2], {99} @ 0x63 │ │ │ │ asrs r0, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 28bf5e │ │ │ │ + cbz r4, 28bf62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (28c1e0 ) │ │ │ │ @@ -167072,15 +167069,15 @@ │ │ │ │ b.n 28c016 │ │ │ │ ldr r0, [pc, #376] @ (28c1fc ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (28c200 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 287bec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 288e04 │ │ │ │ ldr r2, [pc, #348] @ (28c204 ) │ │ │ │ @@ -167103,23 +167100,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (28c208 ) │ │ │ │ ldr r1, [pc, #308] @ (28c20c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ b.n 28bf74 │ │ │ │ ldr r0, [pc, #296] @ (28c210 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (28c214 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 68fb84 │ │ │ │ + bl 68fb8c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 287bec │ │ │ │ b.n 28c09c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -167165,15 +167162,15 @@ │ │ │ │ bpl.n 28c094 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (28c224 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28c094 │ │ │ │ ldr r3, [pc, #168] @ (28c228 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28bf6a │ │ │ │ ldr r3, [pc, #148] @ (28c220 ) │ │ │ │ @@ -167185,15 +167182,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (28c22c ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 28bf6a │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 28c10e │ │ │ │ @@ -167208,47 +167205,47 @@ │ │ │ │ b.n 28c094 │ │ │ │ mov r7, r5 │ │ │ │ b.n 28c134 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xeb800063 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sbc.w r0, r2, r3, asr #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 28c25a │ │ │ │ + cbz r6, 28c25e │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r6, [r4, #108] @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sxtb r4, r4 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrd r0, r0, [r0, #396]! @ 0x18c │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r0, 28c248 │ │ │ │ + cbz r0, 28c24c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxtb r4, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r6, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r0, r1 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 28c390 │ │ │ │ @@ -167372,34 +167369,34 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (28c3b0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 28c298 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ @ instruction: 0xe8500063 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 28c3aa │ │ │ │ + cbz r2, 28c3ae │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xe81a0063 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ b.n 28c338 │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (28c66c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -167616,15 +167613,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (28c694 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 28c416 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 21e260 │ │ │ │ @@ -167656,46 +167653,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (28c69c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 287bec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 28c4de │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ b.n 28c408 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28c3cc │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28c26c │ │ │ │ + b.n 28c28c │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 28c1c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 28c0e8 │ │ │ │ + b.n 28c108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -167902,15 +167899,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (28c910 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 28c6fc │ │ │ │ ldr r3, [pc, #76] @ (28c914 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28c7d6 │ │ │ │ @@ -167919,39 +167916,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 28c7d6 │ │ │ │ ldr r0, [pc, #56] @ (28c918 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28c7d6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 28d0ac │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28d098 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ b.n 28ce58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [pc, #80] @ (28c968 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -168034,15 +168031,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 28ca14 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -168142,15 +168139,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (28cba4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 28c998 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 28ca88 │ │ │ │ ldr r2, [pc, #120] @ (28cba8 ) │ │ │ │ @@ -168170,15 +168167,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (28cbac ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 28caa4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -168187,31 +168184,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 28ce40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28ce24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ svc 220 @ 0xdc │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ rors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 28ccd4 │ │ │ │ @@ -168303,15 +168300,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 28cc02 │ │ │ │ ldr r0, [pc, #92] @ (28ccf8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 28cc02 │ │ │ │ ldr r3, [pc, #80] @ (28ccfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28cc44 │ │ │ │ @@ -168321,41 +168318,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28cc44 │ │ │ │ ldr r0, [pc, #64] @ (28cd00 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28cc44 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #206 @ 0xce │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ udf #188 @ 0xbc │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 28cd64 │ │ │ │ + cbnz r4, 28cd68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ udf #58 @ 0x3a │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r5, [pc, #624] @ (28cf70 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 28ce4c │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -168470,29 +168467,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 28cde0 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 28cde0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 28ce18 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 28ce00 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ble.n 28cf44 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #856 @ (adr r3, 28d1b0 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 28d1f0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ble.n 28cea4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -168651,15 +168648,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (28d07c ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 287bec │ │ │ │ b.n 28cef0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 28cf4e │ │ │ │ @@ -168684,41 +168681,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (28d084 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28cee6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 28d098 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 28d058 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, pc, #144 @ (adr r7, 28d0f8 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 28d138 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ blt.n 28cf9c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #136 @ (adr r6, 28d108 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 28d148 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #608 @ (adr r5, 28d2e8 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 28d328 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -168858,15 +168855,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (28d278 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 287bec │ │ │ │ b.n 28d118 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 28d17c │ │ │ │ @@ -168890,41 +168887,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (28d280 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 28d110 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bls.n 28d23c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 28d210 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r5, pc, #528 @ (adr r5, 28d474 ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 28d4b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bls.n 28d33c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #712 @ (adr r4, 28d544 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 28d584 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #144 @ (adr r4, 28d314 ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 28d354 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -169051,15 +169048,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (28d4ac ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28d2fe │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 287808 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -169127,41 +169124,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (28d4b8 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28d37e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 28d480 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 28d45c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r4, pc, #128 @ (adr r4, 28d51c ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 28d55c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 28d5a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #224 @ (adr r3, 28d590 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 28d5d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #720 @ (adr r2, 28d78c ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 28d7cc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (28d74c ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -169326,15 +169323,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (28d770 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 28d560 │ │ │ │ ldr r2, [pc, #228] @ (28d774 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -169372,15 +169369,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (28d77c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 28d54a │ │ │ │ mov r0, r4 │ │ │ │ bl 287808 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 28d5e8 │ │ │ │ @@ -169410,35 +169407,35 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bpl.n 28d6d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 28d6a8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 28d7a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #160 @ (adr r1, 28d814 ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 28d854 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #170 @ 0xaa │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #536 @ (adr r0, 28d998 ) │ │ │ │ + add r0, pc, #600 @ (adr r0, 28d9d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169476,15 +169473,15 @@ │ │ │ │ bl 28f184 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 28d868 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28d8a6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -169493,25 +169490,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (28d8c0 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -169552,17 +169549,17 @@ │ │ │ │ b.n 28d800 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 28d8a8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #640] @ 0x280 │ │ │ │ + ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bcs.n 28d8f8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169607,17 +169604,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69d14c │ │ │ │ + bl 69d154 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d274 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 28d986 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 288e04 │ │ │ │ ldr r2, [pc, #160] @ (28da00 ) │ │ │ │ ldr r3, [pc, #140] @ (28d9f0 ) │ │ │ │ @@ -169653,15 +169650,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 28d958 │ │ │ │ ldr r0, [pc, #80] @ (28da04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ movs r1, #7 │ │ │ │ b.n 28d958 │ │ │ │ ldr r3, [pc, #72] @ (28da08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d924 │ │ │ │ @@ -169670,39 +169667,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28d924 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (28da10 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 28d924 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 28d95c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r1, #1 │ │ │ │ bne.n 28d940 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bne.n 28da70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028da14 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -169746,20 +169743,20 @@ │ │ │ │ bmi.n 28da7a │ │ │ │ ldr r5, [pc, #108] @ (28dae0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 28da7a │ │ │ │ ldr r5, [pc, #108] @ (28dae4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 69d140 │ │ │ │ + bl 69d148 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69cbf8 │ │ │ │ + bl 69cc00 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 69cf9c │ │ │ │ + b.w 69cfa4 │ │ │ │ ldr r5, [pc, #84] @ (28dae8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 28da7a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -169830,38 +169827,38 @@ │ │ │ │ cbz r3, 28db5a │ │ │ │ ldr r1, [pc, #96] @ (28dba4 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 696344 │ │ │ │ + bl 69634c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 695d74 │ │ │ │ + bl 695d7c │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 28db76 │ │ │ │ ldr r1, [pc, #68] @ (28dba8 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 696344 │ │ │ │ + bl 69634c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 695d74 │ │ │ │ + bl 695d7c │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 28db96 │ │ │ │ ldr r1, [pc, #44] @ (28dbac ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 696344 │ │ │ │ + bl 69634c │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 695d74 │ │ │ │ + bl 695d7c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -169965,15 +169962,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 21d98c │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d830 │ │ │ │ + bl 69d838 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -170007,29 +170004,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (28dee4 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 695cb4 │ │ │ │ + bl 695cbc │ │ │ │ ldr r1, [pc, #452] @ (28dee8 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 695cb4 │ │ │ │ + bl 695cbc │ │ │ │ ldr r1, [pc, #432] @ (28deec ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 695cb4 │ │ │ │ + bl 695cbc │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 28dec0 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 28dec8 │ │ │ │ @@ -170040,15 +170037,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #356] @ (28def0 ) │ │ │ │ ldr r3, [pc, #328] @ (28ded4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170069,15 +170066,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (28defc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 28db00 │ │ │ │ b.n 28dd72 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21c77c │ │ │ │ @@ -170088,15 +170085,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 28ddd4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 28dea0 │ │ │ │ ldr r3, [pc, #252] @ (28df0c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -170104,62 +170101,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (28df14 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 28ddd4 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (28df18 ) │ │ │ │ ldr r3, [pc, #232] @ (28df1c ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (28df20 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 28ddd4 │ │ │ │ ldr r2, [pc, #208] @ (28df24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (28df28 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (28df2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 28ddd4 │ │ │ │ ldr r1, [pc, #188] @ (28df30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 68ebf0 │ │ │ │ + bl 68ebf8 │ │ │ │ b.n 28ddd4 │ │ │ │ ldr r2, [pc, #176] @ (28df34 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (28df38 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (28df3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 28ddd4 │ │ │ │ ldr r1, [pc, #156] @ (28df40 ) │ │ │ │ add r1, pc │ │ │ │ b.n 28de0e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (28df44 ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -170179,66 +170176,66 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ @ instruction: 0xffffcd0c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 28dfc8 │ │ │ │ + bmi.n 28dfe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 28df84 │ │ │ │ + bmi.n 28dfa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 28df44 │ │ │ │ + bmi.n 28df64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 28df08 │ │ │ │ + bmi.n 28df28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 28dec0 │ │ │ │ + bcc.n 28dee0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 28de74 │ │ │ │ + bcc.n 28de94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r2, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r2, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 28e040 │ │ │ │ + bcc.n 28de60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #6] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028df50 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170254,30 +170251,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfb4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 28df96 │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6869a4 │ │ │ │ + bl 6869ac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28df86 │ │ │ │ ldr r0, [pc, #88] @ (28dff0 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 69cbf8 │ │ │ │ - bl 69cf9c │ │ │ │ + bl 69cc00 │ │ │ │ + bl 69cfa4 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 28dfbc │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6869a4 │ │ │ │ + bl 6869ac │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28dfaa │ │ │ │ ldr r2, [pc, #52] @ (28dff4 ) │ │ │ │ ldr r3, [pc, #44] @ (28dfec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170313,42 +170310,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (28e08c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 28e084 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #112] @ (28e090 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (28e094 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r7, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 28e076 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -170362,15 +170359,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e064 │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e134 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -170389,29 +170386,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 28e312 │ │ │ │ mov r9, r0 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #588] @ (28e32c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (28e330 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r7, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -170561,23 +170558,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28e2ee │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (28e340 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 689744 │ │ │ │ + bl 68974c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28887c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r2, [pc, #156] @ (28e344 ) │ │ │ │ ldr r3, [pc, #116] @ (28e320 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -170602,19 +170599,19 @@ │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 28e1e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 69d600 │ │ │ │ + bl 69d608 │ │ │ │ b.n 28e290 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 69d378 │ │ │ │ + bl 69d380 │ │ │ │ b.n 28e14c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e26a │ │ │ │ movs r4, #0 │ │ │ │ b.n 28e26a │ │ │ │ @@ -170627,22 +170624,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e3d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r2, #-264]! @ 0xfffffef8 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + stc2 0, cr0, [r2, #264] @ 0x108 │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028e348 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170652,42 +170649,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (28e3cc ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 28e3c0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #100] @ (28e3d0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (28e3d4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 28e3ac │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -170695,15 +170692,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 28e3b0 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e474 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e3d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -170721,44 +170718,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #68] @ (28e45c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (28e460 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 69cff4 │ │ │ │ + b.w 69cffc │ │ │ │ nop │ │ │ │ stmia r6!, {r3, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e500 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e464 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (28e4d4 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 28e47a │ │ │ │ @@ -170772,43 +170769,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (28e4d8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (28e4dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69cff4 │ │ │ │ + b.w 69cffc │ │ │ │ stmia r6!, {r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e57c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e4e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -170844,42 +170841,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e602 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #232] @ (28e630 ) │ │ │ │ ldr r2, [pc, #232] @ (28e634 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r7, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28e5bc │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28e5f6 │ │ │ │ ldr r2, [pc, #160] @ (28e638 ) │ │ │ │ ldr r3, [pc, #140] @ (28e628 ) │ │ │ │ add r2, pc │ │ │ │ @@ -170911,25 +170908,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 28e60e │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28887c │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28e596 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28e596 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28e542 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 28e5e6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e596 │ │ │ │ @@ -170939,15 +170936,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r4, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e6d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028e63c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170961,38 +170958,38 @@ │ │ │ │ bne.n 28e722 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 28e6f6 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #196] @ (28e72c ) │ │ │ │ ldr r2, [pc, #196] @ (28e730 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28e6ce │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e702 │ │ │ │ ldr r3, [pc, #136] @ (28e734 ) │ │ │ │ ldr r2, [pc, #136] @ (28e738 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171007,15 +171004,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28e70e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 28e6aa │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -171023,34 +171020,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28e662 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28e6aa │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28e6de │ │ │ │ mov r0, r6 │ │ │ │ bl 288b74 │ │ │ │ b.n 28e6be │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 28e6c0 │ │ │ │ stmia r4!, {r3, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e7d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ ... │ │ │ │ │ │ │ │ 0028e73c : │ │ │ │ @@ -171062,40 +171059,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (28e7d4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28e7ce │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #120] @ (28e7d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (28e7dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28e79a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ cbnz r4, 28e7ba │ │ │ │ ldr r3, [pc, #60] @ (28e7e0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171107,27 +171104,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28e7a0 │ │ │ │ ldr r0, [pc, #28] @ (28e7e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 28e7aa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e7aa │ │ │ │ stmia r3!, {r3, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e87c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e7e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171143,51 +171140,51 @@ │ │ │ │ beq.n 28e884 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e898 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #176] @ (28e8d0 ) │ │ │ │ ldr r2, [pc, #180] @ (28e8d4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r5, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 28e870 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 28e8a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 28e85e │ │ │ │ b.n 28e8a4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171195,19 +171192,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28e818 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171215,15 +171212,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 28e85e │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28e974 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e8d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171235,58 +171232,58 @@ │ │ │ │ bne.n 28e984 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e95a │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #140] @ (28e990 ) │ │ │ │ ldr r2, [pc, #140] @ (28e994 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28e940 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28e966 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28e8fe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171294,15 +171291,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e94a │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28ea34 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e998 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171313,48 +171310,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28ea38 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #128] @ (28ea44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (28ea48 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 28ea10 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 28e9fe │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -171367,15 +171364,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 28e9fe │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28eae8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ea4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171388,41 +171385,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 28eb20 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #208] @ (28eb4c ) │ │ │ │ ldr r2, [pc, #208] @ (28eb50 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 28eaf6 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28eaea │ │ │ │ ldr r3, [pc, #140] @ (28eb54 ) │ │ │ │ ldr r2, [pc, #144] @ (28eb58 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171437,19 +171434,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28eac4 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28eb2c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 28eac4 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -171457,31 +171454,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28ea76 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28eb06 │ │ │ │ mov r0, r6 │ │ │ │ bl 288b74 │ │ │ │ b.n 28ead8 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 28eada │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28ebf0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ ... │ │ │ │ │ │ │ │ 0028eb5c : │ │ │ │ @@ -171525,29 +171522,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 28ecd0 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #336] @ (28ed28 ) │ │ │ │ ldr r2, [pc, #340] @ (28ed2c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov fp, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, fp │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -171558,15 +171555,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28ec88 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28ec76 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 28ec50 │ │ │ │ ldr r3, [pc, #240] @ (28ed30 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -171592,15 +171589,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 28ec3c │ │ │ │ b.n 28ec50 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 288870 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -171627,29 +171624,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28887c │ │ │ │ b.n 28ec2c │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69da08 │ │ │ │ + bl 69da10 │ │ │ │ b.n 28ebd0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28887c │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 28ec50 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28ec50 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 288b74 │ │ │ │ b.n 28ec50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 288af4 │ │ │ │ @@ -171661,15 +171658,15 @@ │ │ │ │ lslne r3, r4, #1 │ │ │ │ cmpne r0, r7 │ │ │ │ movne r0, r0 │ │ │ │ itee eq │ │ │ │ lsleq r3, r4, #1 │ │ │ │ ldrne r6, [pc, #160] @ (28edcc ) │ │ │ │ movne r0, r0 │ │ │ │ - ldrb r2, [r5, #24] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0044 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -171683,40 +171680,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (28edd4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28edce │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #120] @ (28edd8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (28eddc ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ed9a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ cbnz r4, 28edba │ │ │ │ ldr r3, [pc, #60] @ (28ede0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171728,27 +171725,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28eda0 │ │ │ │ ldr r0, [pc, #28] @ (28ede4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 28edaa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28edaa │ │ │ │ pop {r3, r6, pc} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28ee7c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ede8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171757,56 +171754,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (28ee68 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 28ee60 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #92] @ (28ee6c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (28ee70 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ee4c │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28ee50 │ │ │ │ nop │ │ │ │ pop {r2, r3, r4, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28ef10 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ee74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171819,74 +171816,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28ef02 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #148] @ (28ef38 ) │ │ │ │ ldr r2, [pc, #148] @ (28ef3c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28eee6 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28ef0e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28ee9e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28eef0 │ │ │ │ pop {r1, r2, r3} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28efdc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ef40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171899,57 +171896,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 3c51e0 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #100] @ (28efd8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (28efdc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r5, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28efb8 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28efbc │ │ │ │ cbnz r2, 28f028 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f07c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028efe0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171962,57 +171959,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 3c51e0 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #100] @ (28f078 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (28f07c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f058 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f05c │ │ │ │ hlt 0x0022 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f11c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -172024,30 +172021,30 @@ │ │ │ │ bne.n 28f172 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f156 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #204] @ (28f17c ) │ │ │ │ ldr r2, [pc, #208] @ (28f180 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 21e988 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -172058,15 +172055,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 28f11a │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 28f162 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f136 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172075,47 +172072,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28f108 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f0a8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 21e988 │ │ │ │ mov r2, r0 │ │ │ │ b.n 28f0de │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f108 │ │ │ │ rev r2, r0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f220 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #5] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f184 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172127,58 +172124,58 @@ │ │ │ │ bne.n 28f230 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f206 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #140] @ (28f23c ) │ │ │ │ ldr r2, [pc, #140] @ (28f240 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f1ec │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f212 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f1aa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172186,15 +172183,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f1f6 │ │ │ │ nop │ │ │ │ cbnz r0, 28f23c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f2e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f244 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -172221,41 +172218,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 288850 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f302 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #152] @ (28f330 ) │ │ │ │ ldr r2, [pc, #152] @ (28f334 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f2d4 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f30e │ │ │ │ ldr r2, [pc, #88] @ (28f338 ) │ │ │ │ ldr r3, [pc, #72] @ (28f32c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172269,32 +172266,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f292 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28f2de │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f2de │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb838 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @ instruction: 0xb832 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #160] @ (28f3d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb7b6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028f33c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172308,58 +172305,58 @@ │ │ │ │ bne.n 28f3e8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f3be │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #140] @ (28f3f4 ) │ │ │ │ ldr r2, [pc, #140] @ (28f3f8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f3a4 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f3ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f362 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172367,15 +172364,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f3ae │ │ │ │ nop │ │ │ │ @ instruction: 0xb748 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f498 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f3fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172384,56 +172381,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (28f47c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 28f474 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #92] @ (28f480 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (28f484 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f460 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f464 │ │ │ │ nop │ │ │ │ @ instruction: 0xb688 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f524 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f488 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -172462,41 +172459,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f54c │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #152] @ (28f57c ) │ │ │ │ ldr r2, [pc, #156] @ (28f580 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f51e │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f558 │ │ │ │ ldr r2, [pc, #88] @ (28f584 ) │ │ │ │ ldr r3, [pc, #72] @ (28f574 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172510,33 +172507,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f4dc │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28f528 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f528 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f620 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r2, r3, r5, r6, lr} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028f588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172552,59 +172549,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f614 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #144] @ (28f64c ) │ │ │ │ ldr r2, [pc, #148] @ (28f650 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f5f8 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f5b4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172612,15 +172609,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f602 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f6f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -172629,57 +172626,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (28f6e0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 28f6d8 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #100] @ (28f6e4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (28f6e8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f6c2 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f6c6 │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f788 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r1, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f6ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -172716,42 +172713,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f816 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #232] @ (28f844 ) │ │ │ │ ldr r2, [pc, #232] @ (28f848 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r7, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28f7d0 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f80a │ │ │ │ ldr r2, [pc, #160] @ (28f84c ) │ │ │ │ ldr r3, [pc, #140] @ (28f83c ) │ │ │ │ add r2, pc │ │ │ │ @@ -172783,25 +172780,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 28f822 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28887c │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28f7aa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28f7aa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f756 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 28f7fa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f7aa │ │ │ │ @@ -172811,15 +172808,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 28f8a6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f8e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r6, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ uxtb r2, r5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028f850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172832,57 +172829,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28f8f8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f8ce │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #136] @ (28f904 ) │ │ │ │ ldr r2, [pc, #140] @ (28f908 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f8b4 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f8da │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f874 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172890,15 +172887,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f8be │ │ │ │ nop │ │ │ │ sxth r4, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28f9a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r2, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f90c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172911,59 +172908,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f998 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #148] @ (28f9d0 ) │ │ │ │ ldr r2, [pc, #148] @ (28f9d4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f97c │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f9a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28f936 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172971,15 +172968,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f986 │ │ │ │ nop │ │ │ │ cbz r6, 28f9ec │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28fa74 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + strb r4, [r2, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f9d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172988,55 +172985,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (28fa54 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 28fa4e │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #88] @ (28fa58 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (28fa5c ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fa3a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fa3e │ │ │ │ sub sp, #176 @ 0xb0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28fafc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fa60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173046,29 +173043,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28fae6 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #100] @ (28faf0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (28faf4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r4, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -173076,29 +173073,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fad0 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fad4 │ │ │ │ add sp, #136 @ 0x88 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28fb94 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028faf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -173135,43 +173132,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28fc24 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #232] @ (28fc50 ) │ │ │ │ ldr r2, [pc, #232] @ (28fc54 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r9, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r9 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28fbde │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28fc18 │ │ │ │ ldr r2, [pc, #156] @ (28fc58 ) │ │ │ │ ldr r3, [pc, #140] @ (28fc48 ) │ │ │ │ add r2, pc │ │ │ │ @@ -173203,25 +173200,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 28fc30 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 28887c │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28fbb8 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ b.n 28fbb8 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28fb62 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 28fc08 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fbb8 │ │ │ │ @@ -173230,15 +173227,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28fcf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r6, sp, #880 @ 0x370 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028fc5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173267,42 +173264,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28fd28 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r2, [pc, #132] @ (28fd34 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (28fd38 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r5, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fcf0 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173321,36 +173318,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fc8a │ │ │ │ nop │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28fdd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.w 69cf9c │ │ │ │ + b.w 69cfa4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 69cf9c │ │ │ │ + bl 69cfa4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0028fd60 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (28fd70 ) │ │ │ │ ldr r0, [pc, #12] @ (28fd74 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 69e478 │ │ │ │ + b.w 69e480 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 0028fd78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173364,59 +173361,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28fe04 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #148] @ (28fe3c ) │ │ │ │ ldr r2, [pc, #148] @ (28fe40 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fde8 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28fe10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28fda2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173424,15 +173421,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fdf2 │ │ │ │ nop │ │ │ │ add r5, sp, #40 @ 0x28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28fee0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fe44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173445,61 +173442,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28fed4 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #152] @ (28ff0c ) │ │ │ │ ldr r2, [pc, #152] @ (28ff10 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28feb8 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28fee0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28fe6e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173507,15 +173504,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fec2 │ │ │ │ nop │ │ │ │ add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (28ffb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ff14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173528,29 +173525,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28ffa8 │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #156] @ (28ffe0 ) │ │ │ │ ldr r2, [pc, #156] @ (28ffe4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -173559,32 +173556,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ff8c │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28ffb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 28ff3e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173592,15 +173589,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28ff96 │ │ │ │ nop │ │ │ │ add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (290084 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ffe8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173612,73 +173609,73 @@ │ │ │ │ bne.n 290096 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29006c │ │ │ │ - bl 69df94 │ │ │ │ + bl 69df9c │ │ │ │ ldr r3, [pc, #140] @ (2900a0 ) │ │ │ │ ldr r2, [pc, #140] @ (2900a4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ mov r6, r0 │ │ │ │ - bl 69bb34 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69bb3c │ │ │ │ + bl 69cffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 290052 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69cff4 │ │ │ │ + bl 69cffc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 290078 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d854 │ │ │ │ + bl 69d85c │ │ │ │ b.n 29000e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69d930 │ │ │ │ + bl 69d938 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29005c │ │ │ │ add r2, sp, #624 @ 0x270 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #160] @ (290144 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002900a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173702,15 +173699,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002900f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173734,15 +173731,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290140 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173762,15 +173759,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290184 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173796,15 +173793,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002901d4 : │ │ │ │ b.w 21dca4 │ │ │ │ │ │ │ │ 002901d8 : │ │ │ │ bx lr │ │ │ │ @@ -173812,72 +173809,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (290200 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r8, sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00290204 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (29026c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #80] @ (290270 ) │ │ │ │ ldr r2, [pc, #80] @ (290274 ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 290256 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (290278 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r1, #0] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029027c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173895,60 +173892,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (290324 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 290300 │ │ │ │ ldr r6, [pc, #92] @ (290328 ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 290300 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2902a6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #416 @ 0x1a0 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -174125,25 +174122,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (290510 ) │ │ │ │ ldr r0, [pc, #28] @ (290514 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174170,21 +174167,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (290574 ) │ │ │ │ ldr r0, [pc, #24] @ (290578 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -174304,22 +174301,22 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r5, pc, #0 @ (adr r5, 2906c0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #3, lr, asr #1 │ │ │ │ + @ instruction: 0xf3be0043 │ │ │ │ add r4, pc, #184 @ (adr r4, 290784 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r4, sp, #768 @ 0x300 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 290738 │ │ │ │ @@ -174354,15 +174351,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #664 @ (adr r3, 2909d4 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 290774 │ │ │ │ + bhi.n 290794 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, pc, #552 @ (adr r3, 290970 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -174428,19 +174425,19 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #216 @ (adr r3, 2908c0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #984 @ (adr r2, 290bc8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r3, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2908f8 ) │ │ │ │ @@ -175187,19 +175184,19 @@ │ │ │ │ nop │ │ │ │ ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r3, pc, #664 @ (adr r3, 291280 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 2912c0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290ff0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175236,19 +175233,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ asrs r0, r1, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 2910fc ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 29113c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00291064 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -175269,15 +175266,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bl 5850a6 │ │ │ │ + bl 5850a6 │ │ │ │ │ │ │ │ 002910a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (29120c ) │ │ │ │ @@ -175410,17 +175407,17 @@ │ │ │ │ blx 21c0d4 │ │ │ │ ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r1, pc, #448 @ (adr r1, 2913dc ) │ │ │ │ + add r1, pc, #512 @ (adr r1, 29141c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -176291,15 +176288,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsrs r6, r6, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00291b1c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176338,19 +176335,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r1, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00291b94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177167,15 +177164,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r4, r3, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177207,15 +177204,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r0, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r0, 2923f4 │ │ │ │ + cbnz r0, 2923f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292388 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177252,15 +177249,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r2, r4, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r6, 292446 │ │ │ │ + cbnz r6, 29244a │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002923f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177302,15 +177299,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r6, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - revsh r6, r3 │ │ │ │ + revsh r6, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029246c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177355,15 +177352,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r7, #11 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rev16 r6, r4 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002924ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177411,15 +177408,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r7, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r6, 2925ac │ │ │ │ + cbnz r6, 2925b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292574 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177470,15 +177467,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r6, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r6, 29261a │ │ │ │ + cbnz r6, 29261e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292604 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -177767,23 +177764,23 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb668 │ │ │ │ + @ instruction: 0xb678 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r1, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00292930 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -178027,19 +178024,19 @@ │ │ │ │ ldrb r4, [r5, #31] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r2], #448 @ 0x1c0 │ │ │ │ ldrb r2, [r1, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #48] @ (292c18 ) │ │ │ │ + ldr r7, [pc, #112] @ (292c58 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #848] @ (292f3c ) │ │ │ │ + ldr r7, [pc, #912] @ (292f7c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00292bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178217,19 +178214,19 @@ │ │ │ │ ldrb r6, [r7, #21] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa560070 │ │ │ │ ldrb r2, [r2, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #88] @ (292e34 ) │ │ │ │ + ldr r5, [pc, #152] @ (292e74 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #952] @ (293198 ) │ │ │ │ + ldr r5, [pc, #1016] @ (2931d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00292de0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178595,23 +178592,23 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, lr, #2160 @ 0x870 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r0, [r7, #5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + strh r6, [r5, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #496] @ (29336c ) │ │ │ │ + ldr r1, [pc, #560] @ (2933ac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #384] @ (293300 ) │ │ │ │ + ldr r2, [pc, #448] @ (293340 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293180 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178939,15 +178936,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r0, [r4, #26] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3740070 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r2, sp, #808 @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r2, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002934c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179140,15 +179137,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r7, #17] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r0, #112 @ 0x70 │ │ │ │ - add r0, sp, #736 @ 0x2e0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r3, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002936b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179225,15 +179222,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r6, [r0, #15] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, ip, #112 @ 0x70 │ │ │ │ - add r7, pc, #808 @ (adr r7, 293ab0 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 293af0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r0, [r1, #13] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029378c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179275,15 +179272,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ vshr.s16 q8, q8, #2 │ │ │ │ - add r7, pc, #192 @ (adr r7, 2938c0 ) │ │ │ │ + add r7, pc, #256 @ (adr r7, 293900 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00293800 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179323,15 +179320,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ vqadd.s32 q8, q5, q8 │ │ │ │ - add r6, pc, #752 @ (adr r6, 293b64 ) │ │ │ │ + add r6, pc, #816 @ (adr r6, 293ba4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00293874 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179442,19 +179439,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 2, r0, cr2, cr0, {3} │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs r0, r2 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - negs r4, r0 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029399c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179708,19 +179705,19 @@ │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [lr], #-448 @ 0xfffffe40 │ │ │ │ ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293c34 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179938,19 +179935,19 @@ │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9ae0070 │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180291,43 +180288,43 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 294230 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [r1, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r6, [r5, #6] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #12 │ │ │ │ + subs r1, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #220 @ 0xdc │ │ │ │ + subs r0, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r6, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r0, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #218 @ 0xda │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029427c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180596,23 +180593,23 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ str r4, [r7, #96] @ 0x60 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 294b40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00294534 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180813,15 +180810,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ b.n 294880 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00294744 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -180975,23 +180972,23 @@ │ │ │ │ blx 21c0d4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r4, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r3, #32] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #176 @ 0xb0 │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002948e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181011,15 +181008,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029492c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181058,19 +181055,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2949a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #28] │ │ │ │ + ldr r4, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #66 @ 0x42 │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002949a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181371,47 +181368,47 @@ │ │ │ │ blx 21c0d4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r7, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r1, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #106 @ 0x6a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r2, [r3, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r1, #108] @ 0x6c │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00294d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -181496,17 +181493,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r2, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00294e04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181593,17 +181590,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r6, #220 @ 0xdc │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r3, r7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00294efc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182015,19 +182012,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r0, [r5, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r2, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrsh r6, [r6, r7] │ │ │ │ + str r6, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002953a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -182132,23 +182129,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrsb r0, [r3, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r6, [r3, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002954d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182425,15 +182422,15 @@ │ │ │ │ b.n 29570c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r3, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00295808 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182452,25 +182449,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #516] @ (295a4c ) │ │ │ │ ldr r2, [pc, #520] @ (295a50 ) │ │ │ │ ldr r1, [pc, #520] @ (295a54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (295a58 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -182654,41 +182651,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r4, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r5, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r1, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #192 @ 0xc0 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00295a84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183289,31 +183286,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r7, [pc, #992] @ (29653c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #46 @ 0x2e │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r5, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #712] @ (296440 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + strh r6, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -183335,24 +183332,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ ldr r3, [pc, #488] @ (2963b4 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2963b8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #472] @ (2963bc ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -183386,15 +183383,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 21db64 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 296236 │ │ │ │ ldr r1, [pc, #368] @ (2963c0 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29635a │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -183485,25 +183482,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2963d4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29625c │ │ │ │ ldr r1, [pc, #104] @ (2963d8 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 296264 │ │ │ │ ldr r3, [pc, #80] @ (2963dc ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2963e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183513,41 +183510,41 @@ │ │ │ │ blx 21c0d4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #1008] @ (296798 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r1, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bxns ip │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r2, r3 │ │ │ │ + subs r0, r4, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #896] @ (296760 ) │ │ │ │ + ldr r7, [pc, #960] @ (2967a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r7, #28 │ │ │ │ + asrs r4, r1, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002963e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -183985,19 +183982,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ... │ │ │ │ stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vtbl.8 d20, {d31- instruction: 0xffff4abe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r1, #8 │ │ │ │ + asrs r4, r3, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002968ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184334,25 +184331,25 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r6, #98 @ 0x62 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r0, [pc, #848] @ (296fe4 ) │ │ │ │ + ldr r0, [pc, #912] @ (297024 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #776] @ (296fa8 ) │ │ │ │ + ldr r0, [pc, #840] @ (296fe8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296ca8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -184489,43 +184486,43 @@ │ │ │ │ nop │ │ │ │ subs r5, #216 @ 0xd8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r5, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r2, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r7, #6 │ │ │ │ + asrs r0, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + @ instruction: 0x4792 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bx sp │ │ │ │ + bx pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bx fp │ │ │ │ + bx sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + hlt 0x0028 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00296e38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -184707,49 +184704,49 @@ │ │ │ │ nop │ │ │ │ subs r4, #68 @ 0x44 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #82 @ 0x52 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp ip, r8 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + asrs r4, r4, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, ip │ │ │ │ + cmp r4, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r2, #1 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r4, #1 │ │ │ │ + asrs r4, r6, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297050 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -184869,46 +184866,46 @@ │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r1, #138 @ 0x8a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + add r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r4, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + mvns r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mvns r6, r1 │ │ │ │ + mvns r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2971cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6904ec │ │ │ │ + b.w 6904f4 │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -184942,15 +184939,15 @@ │ │ │ │ beq.n 29723e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 65cd1c │ │ │ │ + bl 65cd24 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 3f316c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 3f2fa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -184984,29 +184981,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 297300 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 297300 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -185041,22 +185038,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 6786ec │ │ │ │ + bl 6786f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 665c10 │ │ │ │ + bl 665c18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 679db0 │ │ │ │ + bl 679db8 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 297648 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -185111,23 +185108,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21ce48 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 21eb74 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 665954 │ │ │ │ + bl 66595c │ │ │ │ ldr r2, [pc, #780] @ (29773c ) │ │ │ │ ldr r3, [pc, #756] @ (297728 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185252,15 +185249,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 297596 │ │ │ │ ldr r0, [pc, #452] @ (297750 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2975aa │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -185314,30 +185311,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (29775c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 29741a │ │ │ │ ldr r3, [pc, #272] @ (297760 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (297764 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (297768 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29741a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 21c77c │ │ │ │ ldr r3, [pc, #236] @ (29776c ) │ │ │ │ @@ -185347,28 +185344,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (297774 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29741a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2975f2 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 297602 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 29760a │ │ │ │ ldr r0, [pc, #196] @ (297778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ b.n 29760a │ │ │ │ ldr r3, [pc, #188] @ (29777c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2974ae │ │ │ │ @@ -185381,15 +185378,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (297788 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29741a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 21c0bc │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2974ca │ │ │ │ ldr r3, [pc, #140] @ (29778c ) │ │ │ │ @@ -185401,76 +185398,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (297794 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29741a │ │ │ │ mov r3, sl │ │ │ │ b.n 297628 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adds r7, #102 @ 0x66 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r4, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rors r0, r0 │ │ │ │ + rors r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #98 @ 0x62 │ │ │ │ lsls r3, r4, #1 │ │ │ │ uxtb r6, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ uxth r6, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ sxtb r2, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ sxth r4, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r2, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #10 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #100 @ 0x64 │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r4, #13 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2, #11 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r6, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #6 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #172 @ 0xac │ │ │ │ + subs r6, #188 @ 0xbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00297798 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -185576,33 +185573,33 @@ │ │ │ │ 0029787c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2978f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2978f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -185713,15 +185710,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00297a08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185734,59 +185731,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 297a68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 297a68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 00297a70 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 297ad8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 297ad8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -185858,15 +185855,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3dd330 │ │ │ │ vldr d7, [pc, #64] @ 297be0 │ │ │ │ ldr r2, [pc, #72] @ (297bec ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (297bf0 ) │ │ │ │ @@ -185896,23 +185893,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl e3bea │ │ │ │ ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297bf4 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 297c08 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 00297c10 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 297c3c │ │ │ │ cbz r1, 297c2e │ │ │ │ @@ -186032,19 +186029,19 @@ │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bl 5dd52 │ │ │ │ ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #134 @ 0x86 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00297d68 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -186154,15 +186151,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 297e54 │ │ │ │ ldr r0, [pc, #72] @ (297ec8 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297e54 │ │ │ │ ldr r3, [pc, #60] @ (297ecc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297e24 │ │ │ │ @@ -186170,31 +186167,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 297e24 │ │ │ │ ldr r0, [pc, #40] @ (297ed0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297e24 │ │ │ │ blx 21e3a0 │ │ │ │ cmp r4, #142 @ 0x8e │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #15 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297ed4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186242,15 +186239,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 297f08 │ │ │ │ ldr r0, [pc, #72] @ (297f98 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297f08 │ │ │ │ ldr r3, [pc, #60] @ (297f9c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297f08 │ │ │ │ @@ -186258,32 +186255,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 297f08 │ │ │ │ ldr r0, [pc, #40] @ (297fa0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297f08 │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r3, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297fa4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186300,15 +186297,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -186402,27 +186399,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (298100 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - mrrc2 0, 4, r0, r8, cr2 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + stc2l 0, cr0, [r8], #-264 @ 0xfffffef8 │ │ │ │ + lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc2 0, cr0, [r4], #264 @ 0x108 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + ldc2 0, cr0, [r4], #264 @ 0x108 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #50 @ 0x32 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298104 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00298108 : │ │ │ │ @@ -186488,17 +186485,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298168 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186523,15 +186520,15 @@ │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2981b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ stmia r6!, {r1} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (2981f8 ) │ │ │ │ @@ -186539,28 +186536,28 @@ │ │ │ │ ldr.w ip, [pc, #44] @ 2981fc │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (298200 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 546c44 │ │ │ │ + bl 546c4c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #196 @ 0xc4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (298200 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #7 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.w 2ec440 │ │ │ │ ldr.w r1, [r0, #1004] @ 0x3ec │ │ │ │ b.w 297fa4 │ │ │ │ subw r0, r0, #1028 @ 0x404 │ │ │ │ b.w 297944 │ │ │ │ push {r4, lr} │ │ │ │ @@ -186602,45 +186599,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #236] @ (298378 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #220] @ (29837c ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #216] @ (298380 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #208] @ (298384 ) │ │ │ │ ldr r1, [pc, #212] @ (298388 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #192] @ (29838c ) │ │ │ │ ldr r1, [pc, #196] @ (298390 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #180] @ (298394 ) │ │ │ │ ldr r1, [pc, #180] @ (298398 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ (29839c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -186650,27 +186647,27 @@ │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #28947 @ 0x7113 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ movs r3, #3 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ strh.w r3, [r7, #114] @ 0x72 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #144] @ (2983a0 ) │ │ │ │ ldr r2, [pc, #144] @ (2983a4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #144] @ (2983a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ movs r2, #11 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #128] @ (2983ac ) │ │ │ │ ldr r3, [pc, #132] @ (2983b0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r6, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2983b4 ) │ │ │ │ @@ -186692,39 +186689,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 297dd8 │ │ │ │ + b.n 297df8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r4, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #584 @ (adr r6, 2985cc ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 29860c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r5, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf7660042 │ │ │ │ - @ instruction: 0xf7840042 │ │ │ │ + @ instruction: 0xf7760042 │ │ │ │ + @ instruction: 0xf7940042 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r4, #3 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ itet vc │ │ │ │ lslvc r0, r4, #1 │ │ │ │ lsrvs r7, r1, #13 │ │ │ │ movvc r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -186749,15 +186746,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (29843c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #1936] @ 0x790 │ │ │ │ bl 3dcb30 │ │ │ │ @@ -186771,18 +186768,18 @@ │ │ │ │ ldr.w r2, [r4, #1936] @ 0x790 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3e1714 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3df67c │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmla.i16 q8, q0, d2[0] │ │ │ │ - add r5, pc, #328 @ (adr r5, 298588 ) │ │ │ │ + vmla.i32 q8, q0, d2[0] │ │ │ │ + add r5, pc, #392 @ (adr r5, 2985c8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 2984b0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -186791,15 +186788,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2984b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r3, #144] @ 0x90 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #3112] @ 0xc28 │ │ │ │ bl 3dcb30 │ │ │ │ @@ -186814,18 +186811,18 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3e1714 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3df67c │ │ │ │ nop │ │ │ │ - adds r2, #70 @ 0x46 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vhadd.u16 q8, q4, q1 │ │ │ │ - add r4, pc, #872 @ (adr r4, 298824 ) │ │ │ │ + vhadd.u32 q8, q4, q1 │ │ │ │ + add r4, pc, #936 @ (adr r4, 298864 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -186924,15 +186921,15 @@ │ │ │ │ ldr r1, [pc, #816] @ (2988f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #800] @ (2988fc ) │ │ │ │ add.w r1, r0, #2688 @ 0xa80 │ │ │ │ mov.w r3, #640 @ 0x280 │ │ │ │ add r2, pc │ │ │ │ strh r3, [r5, #6] │ │ │ │ @@ -186965,15 +186962,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ strb.w r3, [r5, #210] @ 0xd2 │ │ │ │ ldr r3, [pc, #720] @ (29890c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r4, #2872 @ 0xb38 │ │ │ │ bl 2ec498 │ │ │ │ ldrb.w r1, [r5, #210] @ 0xd2 │ │ │ │ add.w r5, r4, #2880 @ 0xb40 │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -187059,24 +187056,24 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #476] @ (298930 ) │ │ │ │ ldr r1, [pc, #476] @ (298934 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r6, r4, #1944 @ 0x798 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #380] @ 2988e8 │ │ │ │ ldr r2, [pc, #456] @ (298938 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #456] @ (29893c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ @@ -187102,15 +187099,15 @@ │ │ │ │ strb.w r2, [r5, #2324] @ 0x914 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #400] @ (298944 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #400] @ (298948 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5487b0 │ │ │ │ + bl 5487b8 │ │ │ │ add.w r2, r4, #6400 @ 0x1900 │ │ │ │ mov.w r3, #44800 @ 0xaf00 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 298108 │ │ │ │ ldrb.w r3, [r5, #2720] @ 0xaa0 │ │ │ │ @@ -187119,98 +187116,98 @@ │ │ │ │ ldr r5, [pc, #368] @ (29894c ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #368] @ (298950 ) │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 548a48 │ │ │ │ + bl 548a50 │ │ │ │ ldr r1, [pc, #356] @ (298954 ) │ │ │ │ add.w r2, r5, #129 @ 0x81 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548a48 │ │ │ │ + bl 548a50 │ │ │ │ ldr r1, [pc, #344] @ (298958 ) │ │ │ │ add.w r2, r5, #132 @ 0x84 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548bd8 │ │ │ │ + bl 548be0 │ │ │ │ ldr r1, [pc, #332] @ (29895c ) │ │ │ │ add.w r2, r5, #136 @ 0x88 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548bd8 │ │ │ │ + bl 548be0 │ │ │ │ ldr r1, [pc, #320] @ (298960 ) │ │ │ │ add.w r2, r5, #140 @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548b10 │ │ │ │ + bl 548b18 │ │ │ │ ldr r1, [pc, #308] @ (298964 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r2, r4, #1936 @ 0x790 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 548bd8 │ │ │ │ + b.w 548be0 │ │ │ │ ldr r3, [pc, #292] @ (298968 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #288] @ (29896c ) │ │ │ │ ldr.w r9, [pc, #292] @ 298970 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r9, pc │ │ │ │ ldr r7, [pc, #284] @ (298974 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 547c64 │ │ │ │ + bl 547c6c │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #3152 @ 0xc50 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #44544 @ 0xae00 │ │ │ │ bl 299278 │ │ │ │ ldr r2, [pc, #260] @ (298978 ) │ │ │ │ ldr r1, [pc, #264] @ (29897c ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #248] @ (298980 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #228] @ (298984 ) │ │ │ │ ldr r1, [pc, #232] @ (298988 ) │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53e984 │ │ │ │ + bl 53e98c │ │ │ │ b.n 2987a6 │ │ │ │ movs r1, #0 │ │ │ │ b.n 2986e8 │ │ │ │ mov.w r6, #2560 @ 0xa00 │ │ │ │ movs r7, #0 │ │ │ │ add.w r2, r4, #6816 @ 0x1aa0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -187219,77 +187216,77 @@ │ │ │ │ bl 298124 │ │ │ │ b.n 2987d8 │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp2 0, 3, cr0, cr12, cr2, {2} │ │ │ │ - cdp2 0, 5, cr0, cr4, cr2, {2} │ │ │ │ + cdp2 0, 4, cr0, cr12, cr2, {2} │ │ │ │ + cdp2 0, 6, cr0, cr4, cr2, {2} │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #152 @ 0x98 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 298c40 │ │ │ │ + b.n 298c60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2 0, cr0, [r8, #264]! @ 0x108 │ │ │ │ + ldc2 0, cr0, [r8, #264]! @ 0x108 │ │ │ │ @ instruction: 0xfb77ffff │ │ │ │ @ instruction: 0xfb0bffff │ │ │ │ lsls r7, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 298a2c │ │ │ │ + b.n 298a4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #760 @ (adr r1, 298c2c ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 298c6c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r0!, {r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr], #264 @ 0x108 │ │ │ │ + stc2l 0, cr0, [lr], {66} @ 0x42 │ │ │ │ lsls r7, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbec0042 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xfbfc0042 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrrc2 0, 4, r0, lr, cr2 │ │ │ │ - stc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ - stc2l 0, cr0, [r4], #-264 @ 0xfffffef8 │ │ │ │ - stc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ - stc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ - mrrc2 0, 4, r0, r8, cr2 │ │ │ │ + stc2l 0, cr0, [lr], #-264 @ 0xfffffef8 │ │ │ │ + ldc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ + ldc2l 0, cr0, [r4], #-264 @ 0xfffffef8 │ │ │ │ + ldc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ + ldc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ + stc2l 0, cr0, [r8], #-264 @ 0xfffffef8 │ │ │ │ ldr r2, [pc, #0] @ (29896c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfb400042 │ │ │ │ - add r0, pc, #768 @ (adr r0, 298c80 ) │ │ │ │ + @ instruction: 0xfb500042 │ │ │ │ + add r0, pc, #832 @ (adr r0, 298cc0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 298b58 ) │ │ │ │ + add r0, pc, #528 @ (adr r0, 298b98 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #48 @ 0x30 │ │ │ │ + movs r6, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ (298a10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187300,15 +187297,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ sub.w r2, r4, #240 @ 0xf0 │ │ │ │ sub.w r1, r4, #241 @ 0xf1 │ │ │ │ clz r2, r2 │ │ │ │ clz r1, r1 │ │ │ │ mov r6, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ @@ -187322,28 +187319,28 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2989fa │ │ │ │ ldr.w r0, [r5, #3120] @ 0xc30 │ │ │ │ cbz r0, 2989fa │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r5, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa100042 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + @ instruction: 0xfa200042 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 298ab0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187352,15 +187349,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (298ab8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ subw r0, r0, #3128 @ 0xc38 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ bl 33aa9c │ │ │ │ mov.w r2, #888 @ 0x378 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ bl 3e1a84 │ │ │ │ @@ -187389,18 +187386,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #106 @ 0x6a │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr??.w r0, [ip, r2] │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + vst1.8 {d0[2]}, [ip], r2 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 298b04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187408,29 +187405,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (298b0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vld4.16 {d0-d3}, [r8], r2 │ │ │ │ - vst4.16 {d16-d19}, [r2], r2 │ │ │ │ + ldrsh.w r0, [r8, r2] │ │ │ │ + ldr??.w r0, [r2, r2] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 298b50 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -187438,25 +187435,25 @@ │ │ │ │ ldr r1, [pc, #44] @ (298b58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #3152 @ 0xc50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 299290 │ │ │ │ nop │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr.w r0, [r4, #66] @ 0x42 │ │ │ │ - str??.w r0, [lr, #66] @ 0x42 │ │ │ │ + str??.w r0, [r4, #66] @ 0x42 │ │ │ │ + ldr??.w r0, [lr, #66] @ 0x42 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 298ba0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -187464,57 +187461,57 @@ │ │ │ │ ldr r1, [pc, #48] @ (298ba8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r0, #2112 @ 0x840 │ │ │ │ ldr.w r1, [r3, #3116] @ 0xc2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 298000 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb.w r0, [r8, #66] @ 0x42 │ │ │ │ - strh.w r0, [r2, #66] @ 0x42 │ │ │ │ + ldrb.w r0, [r8, #66] @ 0x42 │ │ │ │ + ldrh.w r0, [r2, #66] @ 0x42 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 298bfc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (298c00 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #60] @ (298c04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r3, #2316] @ 0x90c │ │ │ │ cbz r0, 298bea │ │ │ │ ldrb.w r0, [r3, #2320] @ 0x910 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh.w r0, [r8, r2] │ │ │ │ - ldr.w r0, [r2, r2] │ │ │ │ + str.w r0, [r8, r2] │ │ │ │ + str??.w r0, [r2, r2] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 298c70 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -187522,15 +187519,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (298c78 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #6816 @ 0x1aa0 │ │ │ │ bl 298128 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 298c5e │ │ │ │ @@ -187544,18 +187541,18 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r4, #6624 @ 0x19e0 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 298110 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7da0042 │ │ │ │ - @ instruction: 0xf7f40042 │ │ │ │ + @ instruction: 0xf7ea0042 │ │ │ │ + strb.w r0, [r4, r2] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (298d10 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -187563,15 +187560,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (298d18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cbnz r5, 298cfa │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r4, #2324] @ 0x914 │ │ │ │ cbnz r2, 298ccc │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ @@ -187602,20 +187599,20 @@ │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #28] @ (298d20 ) │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf76a0042 │ │ │ │ - @ instruction: 0xf7820042 │ │ │ │ + @ instruction: 0xf77a0042 │ │ │ │ @ instruction: 0xf7920042 │ │ │ │ - @ instruction: 0xf7a00042 │ │ │ │ + @ instruction: 0xf7a20042 │ │ │ │ + @ instruction: 0xf7b00042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (298d98 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #96] @ (298d9c ) │ │ │ │ @@ -187627,73 +187624,73 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (298da8 ) │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ addw r1, r7, #3116 @ 0xc2c │ │ │ │ movs r2, #1 │ │ │ │ bl 2b3dfc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #40] @ (298dac ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r7, #3120 @ 0xc30 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b3d08 │ │ │ │ nop │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf6bc0042 │ │ │ │ - @ instruction: 0xf6d20042 │ │ │ │ - bge.n 298e88 │ │ │ │ + movt r0, #51266 @ 0xc842 │ │ │ │ + @ instruction: 0xf6e20042 │ │ │ │ + bge.n 298ca8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7260042 │ │ │ │ + @ instruction: 0xf7360042 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (298e6c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #172] @ (298e70 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #172] @ (298e74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #156] @ (298e78 ) │ │ │ │ ldr r1, [pc, #160] @ (298e7c ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ strb.w r1, [r2, #64] @ 0x40 │ │ │ │ strb.w r3, [r2, #128] @ 0x80 │ │ │ │ @@ -187726,20 +187723,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + cmp r0, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf6360042 │ │ │ │ - @ instruction: 0xf6500042 │ │ │ │ - rsbs r0, sl, #12713984 @ 0xc20000 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + movw r0, #26690 @ 0x6842 │ │ │ │ + @ instruction: 0xf6600042 │ │ │ │ + @ instruction: 0xf5ea0042 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ (298f4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187750,88 +187747,88 @@ │ │ │ │ ldr r2, [pc, #180] @ (298f54 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #164] @ (298f58 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 298ece │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 299280 │ │ │ │ ldr r1, [pc, #140] @ (298f5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 298f1c │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2720] @ 0xaa0 │ │ │ │ cbz r3, 298efa │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #96] @ (298f60 ) │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #96] @ (298f64 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 298ee4 │ │ │ │ ldr r1, [pc, #72] @ (298f68 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 298ee4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #60] @ (298f6c ) │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #60] @ (298f70 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 298ee4 │ │ │ │ - cmp r0, #6 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - adcs.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + @ instruction: 0xf58e0042 │ │ │ │ + sbc.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf5e60042 │ │ │ │ - subs.w r0, ip, #12713984 @ 0xc20000 │ │ │ │ - @ instruction: 0xf5900042 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf5f60042 │ │ │ │ + rsb r0, ip, #12713984 @ 0xc20000 │ │ │ │ + sub.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rsbs r0, r0, #12713984 @ 0xc20000 │ │ │ │ - sbc.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf5e00042 │ │ │ │ + sbcs.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 299050 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -187841,63 +187838,63 @@ │ │ │ │ ldr r2, [pc, #196] @ (299058 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 298fd0 │ │ │ │ ldr r1, [pc, #168] @ (29905c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 298fd0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r5, #6816 @ 0x1aa0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298130 │ │ │ │ ldr r1, [pc, #140] @ (299060 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 298ff0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 299284 │ │ │ │ ldr r1, [pc, #112] @ (299064 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 299002 │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 29903a │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (299068 ) │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r3, [pc, #96] @ (29906c ) │ │ │ │ ldr r1, [pc, #96] @ (299070 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #400 @ 0x190 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -187906,27 +187903,27 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29811c │ │ │ │ nop │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eor.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ - orn r0, r6, #12713984 @ 0xc20000 │ │ │ │ - add.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + eors.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ + orns r0, r6, #12713984 @ 0xc20000 │ │ │ │ + adds.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf5360042 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + adc.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eor.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ + eors.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 299154 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -187936,64 +187933,64 @@ │ │ │ │ ldr r2, [pc, #200] @ (29915c ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2990d2 │ │ │ │ ldr r1, [pc, #172] @ (299160 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2990d2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #6816 @ 0x1aa0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298134 │ │ │ │ ldr r1, [pc, #144] @ (299164 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2990f2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 299288 │ │ │ │ ldr r1, [pc, #116] @ (299168 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 299104 │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 29913c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #100] @ (29916c ) │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r3, [pc, #96] @ (299170 ) │ │ │ │ ldr r1, [pc, #100] @ (299174 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188003,27 +188000,27 @@ │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298120 │ │ │ │ nop │ │ │ │ - movs r6, #16 │ │ │ │ + movs r6, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - usat r0, #2, r4, lsl #1 │ │ │ │ - bfi r0, r6, #1, #2 │ │ │ │ - and.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + @ instruction: 0xf3940042 │ │ │ │ + @ instruction: 0xf3760042 │ │ │ │ + ands.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r7, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orn r0, ip, #12713984 @ 0xc20000 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + orns r0, ip, #12713984 @ 0xc20000 │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - usat r0, #2, r2, lsl #1 │ │ │ │ + @ instruction: 0xf3920042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (299258 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -188033,25 +188030,25 @@ │ │ │ │ ldr r2, [pc, #200] @ (299260 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #184] @ (299264 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2991e4 │ │ │ │ ldr r1, [pc, #176] @ (299268 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2991d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298138 │ │ │ │ mov r3, r8 │ │ │ │ @@ -188060,27 +188057,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29812c │ │ │ │ ldr r1, [pc, #132] @ (29926c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 299204 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #3152 @ 0xc50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29927c │ │ │ │ ldr r1, [pc, #104] @ (299270 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 299246 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 299230 │ │ │ │ add.w r1, r7, #6400 @ 0x1900 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ @@ -188099,25 +188096,25 @@ │ │ │ │ b.w 298114 │ │ │ │ ldr r1, [pc, #44] @ (299274 ) │ │ │ │ add.w r3, r5, #260 @ 0x104 │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0d4 │ │ │ │ - movs r5, #14 │ │ │ │ + movs r5, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2860042 │ │ │ │ - @ instruction: 0xf2660042 │ │ │ │ - ssat r0, #3, sl, lsl #1 │ │ │ │ - and.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + @ instruction: 0xf2960042 │ │ │ │ + @ instruction: 0xf2760042 │ │ │ │ + @ instruction: 0xf31a0042 │ │ │ │ + ands.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movw r0, #24642 @ 0x6042 │ │ │ │ + @ instruction: 0xf2560042 │ │ │ │ │ │ │ │ 00299278 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0029927c : │ │ │ │ bx lr │ │ │ │ @@ -188154,15 +188151,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2993b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2993b4 ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #244] @ (2993b8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 299302 │ │ │ │ @@ -188212,20 +188209,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2992ee │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2993c8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2993cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2993a0 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188236,30 +188233,30 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29933a │ │ │ │ b.n 2992ee │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5380042 │ │ │ │ - @ instruction: 0xf53e0042 │ │ │ │ + adc.w r0, r8, #12713984 @ 0xc20000 │ │ │ │ + adc.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ asrs r6, r2, #31 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d60042 │ │ │ │ - @ instruction: 0xf4a00042 │ │ │ │ + @ instruction: 0xf4e60042 │ │ │ │ + @ instruction: 0xf4b00042 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2994cc │ │ │ │ cmp r2, #13 │ │ │ │ sub sp, #28 │ │ │ │ @@ -188336,33 +188333,33 @@ │ │ │ │ bpl.n 2993fe │ │ │ │ ldr r0, [pc, #48] @ (2994dc ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2993fe │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 299458 │ │ │ │ nop │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf39e0042 │ │ │ │ + usat r0, #2, lr, asr #1 │ │ │ │ ldr r0, [pc, #4] @ (2994e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ push {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188391,15 +188388,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #760] @ (29983c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2996e0 │ │ │ │ @@ -188412,20 +188409,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 3f7744 │ │ │ │ ldr r1, [pc, #720] @ (299840 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 546e1c │ │ │ │ + bl 546e24 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2995de │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #692] @ (299844 ) │ │ │ │ ldr r3, [pc, #664] @ (29982c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188436,27 +188433,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ ldr r3, [pc, #644] @ (299848 ) │ │ │ │ ldr r2, [pc, #648] @ (29984c ) │ │ │ │ ldr r1, [pc, #648] @ (299850 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 299586 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 3e0eac │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188478,15 +188475,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (29985c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 299586 │ │ │ │ vldr d7, [pc, #484] @ 299818 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (299860 ) │ │ │ │ @@ -188537,41 +188534,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 299586 │ │ │ │ ldr r0, [pc, #444] @ (299874 ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 299586 │ │ │ │ ldr r3, [pc, #432] @ (299878 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (29987c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (299880 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 299586 │ │ │ │ ldr r3, [pc, #416] @ (299884 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 299552 │ │ │ │ ldr r3, [pc, #384] @ (299870 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 299552 │ │ │ │ ldr r0, [pc, #396] @ (299888 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 299552 │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -188579,30 +188576,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2997da │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2997da │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2997da │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2997da │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -188614,15 +188611,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (299894 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 299628 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -188637,20 +188634,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 299600 │ │ │ │ ldr r3, [pc, #188] @ (299898 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -188658,15 +188655,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2998a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 299628 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2998a4 ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2998a8 ) │ │ │ │ ldr r1, [pc, #168] @ (2998ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -188685,60 +188682,60 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movt r0, #8258 @ 0x2042 │ │ │ │ - @ instruction: 0xf2bc0042 │ │ │ │ + @ instruction: 0xf2d20042 │ │ │ │ + movt r0, #49218 @ 0xc042 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r0, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movs r2, #42 @ 0x2a │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ssat r0, #3, r4, lsl #1 │ │ │ │ - @ instruction: 0xf21a0042 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + @ instruction: 0xf3140042 │ │ │ │ + @ instruction: 0xf22a0042 │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, lr, #66 @ 0x42 │ │ │ │ - ssat r0, #3, r4, lsl #1 │ │ │ │ + rsbs r0, lr, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf3140042 │ │ │ │ uxtb r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs.w r0, r2, #66 @ 0x42 │ │ │ │ - sbfx r0, r0, #1, #3 │ │ │ │ + rsb r0, r2, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf3500042 │ │ │ │ ldr r3, [pc, #512] @ (299a70 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #3, r0, lsl #1 │ │ │ │ - movs r1, #32 │ │ │ │ + @ instruction: 0xf3100042 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsbs r0, sl, #66 @ 0x42 │ │ │ │ - adds.w r0, r2, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf1ea0042 │ │ │ │ + @ instruction: 0xf1220042 │ │ │ │ ldr r1, [pc, #528] @ (299a98 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1960042 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + sub.w r0, r6, #66 @ 0x42 │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orns r0, r0, #66 @ 0x42 │ │ │ │ - @ instruction: 0xf1ee0042 │ │ │ │ - movs r0, #14 │ │ │ │ + eor.w r0, r0, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf1fe0042 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs.w r0, ip, #66 @ 0x42 │ │ │ │ - vext.8 q8, q7, q1, #0 │ │ │ │ - subs r4, r5, #7 │ │ │ │ + sbc.w r0, ip, #66 @ 0x42 │ │ │ │ + and.w r0, lr, #66 @ 0x42 │ │ │ │ + subs r4, r7, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf0ea0042 │ │ │ │ - vmla.i16 d16, d14, d2[0] │ │ │ │ + @ instruction: 0xf0fa0042 │ │ │ │ + vmla.i32 d16, d14, d2[0] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2999a4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #228] @ (2999a8 ) │ │ │ │ @@ -188746,26 +188743,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2999ac ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #212] @ (2999b0 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2999b4 ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2999b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #200] @ (2999bc ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 299964 │ │ │ │ ldr r3, [pc, #192] @ (2999c0 ) │ │ │ │ @@ -188777,26 +188774,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #160] @ (2999c8 ) │ │ │ │ ldr r1, [pc, #164] @ (2999cc ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2999d0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -188817,15 +188814,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2999d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2998fe │ │ │ │ ldr r0, [pc, #96] @ (2999dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2998fe │ │ │ │ ldr r3, [pc, #92] @ (2999e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 299950 │ │ │ │ ldr r3, [pc, #72] @ (2999d8 ) │ │ │ │ @@ -188833,43 +188830,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 299950 │ │ │ │ ldr r0, [pc, #76] @ (2999e4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + b.w 6949dc │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r3, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pkhbt r0, lr, r2, lsl #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + @ instruction: 0xeade0042 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf0c20042 │ │ │ │ + @ instruction: 0xf0d20042 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r6, #66 @ 0x42 │ │ │ │ + eor.w r0, r6, #66 @ 0x42 │ │ │ │ cmp r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a80042 │ │ │ │ + @ instruction: 0xf0b80042 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (299a18 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #32] @ 299a1c │ │ │ │ @@ -188879,18 +188876,18 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0d4 │ │ │ │ nop │ │ │ │ - adds r4, r5, #7 │ │ │ │ + adds r4, r7, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, r6, #66 @ 0x42 │ │ │ │ - ldcl 0, cr0, [lr, #264] @ 0x108 │ │ │ │ + orn r0, r6, #66 @ 0x42 │ │ │ │ + stcl 0, cr0, [lr, #264]! @ 0x108 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -189041,27 +189038,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 299b98 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (299be0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 299b98 │ │ │ │ bl 2999e8 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 11, cr0, cr6, cr2, {2} │ │ │ │ + cdp 0, 12, cr0, cr6, cr2, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 29a0f0 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [pc, #1272] @ 29a0f4 │ │ │ │ @@ -189142,15 +189139,15 @@ │ │ │ │ bpl.n 299c14 │ │ │ │ ldr.w r0, [pc, #1072] @ 29a100 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 299c14 │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 299ca0 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 299ca0 │ │ │ │ @@ -189209,15 +189206,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (29a10c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #1 │ │ │ │ bl 338c00 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 299ca0 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -189538,20 +189535,20 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #144] @ (29a18c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #264] @ 0x108 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + stcl 0, cr0, [r2, #264]! @ 0x108 │ │ │ │ + subs r0, r7, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 299d68 │ │ │ │ + b.n 299d88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029a110 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -189580,15 +189577,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (29a45c ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ bl 338c00 │ │ │ │ vldr d7, [pc, #724] @ 29a440 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (29a460 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -189850,15 +189847,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29a240 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (29a474 ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 29a240 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (29a478 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (29a47c ) │ │ │ │ ldr r1, [pc, #80] @ (29a480 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189872,38 +189869,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 29a920 │ │ │ │ + b.n 29a940 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r3, #4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strd r0, r0, [ip, #-264]! @ 0x108 │ │ │ │ + ldrd r0, r0, [ip, #-264]! @ 0x108 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29a224 │ │ │ │ + b.n 29a244 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 29a250 │ │ │ │ + b.n 29a270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29abe8 │ │ │ │ + b.n 29ac08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029a484 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0029a488 : │ │ │ │ @@ -189931,15 +189928,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 29ad58 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 546cc0 │ │ │ │ + bl 546cc8 │ │ │ │ cbnz r0, 29a506 │ │ │ │ ldr.w r2, [pc, #2180] @ 29ad5c │ │ │ │ ldr.w r3, [pc, #2160] @ 29ad4c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -190726,53 +190723,53 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #23 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (29ad58 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29ab38 │ │ │ │ + b.n 29ab58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r2, r7, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29aa98 │ │ │ │ + b.n 29aab8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29aa60 │ │ │ │ + b.n 29aa80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29aa10 │ │ │ │ + b.n 29aa30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29aa40 │ │ │ │ + b.n 29aa60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a9fc │ │ │ │ + b.n 29aa1c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a9e8 │ │ │ │ + b.n 29aa08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a9ac │ │ │ │ + b.n 29a9cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a970 │ │ │ │ + b.n 29a990 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a90c │ │ │ │ + b.n 29a92c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a8e0 │ │ │ │ + b.n 29a900 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a84c │ │ │ │ + b.n 29a86c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a83c │ │ │ │ + b.n 29a85c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 29ad8c │ │ │ │ + bvc.n 29adac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a700 │ │ │ │ + b.n 29a720 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 29a650 │ │ │ │ + b.n 29a670 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29a5e8 │ │ │ │ + b.n 29a608 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 232 @ 0xe8 │ │ │ │ + svc 248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 0, cr0, [ip, #392] @ 0x188 │ │ │ │ │ │ │ │ 0029adac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -190793,35 +190790,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ cbz r0, 29ae4c │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (29ae7c ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #132] @ (29ae80 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (29ae84 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (29ae88 ) │ │ │ │ ldr r3, [pc, #72] @ (29ae70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -190844,37 +190841,37 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (29ae94 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29ae24 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r4], {98} @ 0x62 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r2, r4, r5} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + udf #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2l 0, cr0, [r0], #-392 @ 0xfffffe78 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #28 │ │ │ │ + udf #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029ae98 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -190904,19 +190901,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r4, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 29aeb0 │ │ │ │ + ble.n 29aed0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 29aed8 │ │ │ │ + ble.n 29aef8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029af00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -190944,19 +190941,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrb r4, [r0, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 29b04c │ │ │ │ + ble.n 29ae6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 29ae70 │ │ │ │ + ble.n 29ae90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029af64 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190988,19 +190985,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (29afc8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 21c900 │ │ │ │ ldrb r0, [r4, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 29aec4 │ │ │ │ + ble.n 29aee4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 29af04 │ │ │ │ + ble.n 29af24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 29b0c8 │ │ │ │ + ble.n 29aee8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029afcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191029,30 +191026,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (29b044 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ bl 29af64 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #24] @ (29b048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ strb r0, [r7, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r2, [r2, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 29af8c │ │ │ │ + ble.n 29afac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 29b124 │ │ │ │ + ble.n 29b144 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029b04c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -191065,21 +191062,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (29b170 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ ldr r1, [pc, #248] @ (29b174 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 29b11c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 29b0e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29b140 │ │ │ │ @@ -191088,47 +191085,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (29b180 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 29b104 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r3, [pc, #200] @ (29b184 ) │ │ │ │ ldr r1, [pc, #204] @ (29b188 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 53fff4 │ │ │ │ + bl 53fffc │ │ │ │ ldr r3, [pc, #192] @ (29b18c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541384 │ │ │ │ + b.w 54138c │ │ │ │ cbz r6, 29b130 │ │ │ │ ldr r3, [pc, #172] @ (29b190 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (29b194 ) │ │ │ │ ldr r1, [pc, #172] @ (29b198 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29b0b4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 29b150 │ │ │ │ ldr r3, [pc, #144] @ (29b19c ) │ │ │ │ @@ -191146,69 +191143,69 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (29b1a0 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #96] @ (29b1a4 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r3, [pc, #84] @ (29b1a8 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (29b1ac ) │ │ │ │ ldr r0, [pc, #88] @ (29b1b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ strb r2, [r6, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa2e0062 │ │ │ │ - ble.n 29b258 │ │ │ │ + ble.n 29b078 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp2 0, 5, cr0, cr6, cr3, {2} │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + cdp2 0, 6, cr0, cr6, cr3, {2} │ │ │ │ + lsrs r0, r5, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb72c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r2, r5, r6, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r2, #27] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsls r2, r3, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r0, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bgt.n 29b104 │ │ │ │ + bgt.n 29b124 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 29b128 │ │ │ │ + bgt.n 29b148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r3, #29 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 29b27c │ │ │ │ + blt.n 29b29c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 29b140 │ │ │ │ + bgt.n 29b160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -191220,15 +191217,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29b1fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29b2e4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -191501,31 +191498,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29b4fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r3, [pc, #24] @ (29b500 ) │ │ │ │ ldr r1, [pc, #24] @ (29b504 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (29b508 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29af00 │ │ │ │ str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 29b580 │ │ │ │ + bls.n 29b5a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 29b588 │ │ │ │ + bls.n 29b5a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 29b5c0 │ │ │ │ + bls.n 29b5e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -191629,15 +191626,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 29b5ac │ │ │ │ b.n 29b5f6 │ │ │ │ sbcs.w r0, r0, #14811136 @ 0xe20000 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #14 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds.w r0, r6, #14811136 @ 0xe20000 │ │ │ │ @ instruction: 0xf4be0062 │ │ │ │ eors.w r0, lr, #14811136 @ 0xe20000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -191749,24 +191746,24 @@ │ │ │ │ b.n 29b6a6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ orr.w r0, r4, #14811136 @ 0xe20000 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 29b72c │ │ │ │ + bvc.n 29b74c │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf3ee0062 │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 29b838 │ │ │ │ + bvc.n 29b858 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 29b808 │ │ │ │ + bvc.n 29b828 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -191803,27 +191800,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (29b884 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (29b888 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (29b88c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #92] @ (29b890 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (29b894 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -191839,37 +191836,37 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #52] @ (29b8a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + b.w 541748 │ │ │ │ + lsls r4, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - addw r0, lr, #2120 @ 0x848 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + @ instruction: 0xf61e0048 │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #4] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 29b858 │ │ │ │ + bpl.n 29b878 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191877,15 +191874,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29b8e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29b90e │ │ │ │ @@ -191945,17 +191942,17 @@ │ │ │ │ b.w 3bfdb0 │ │ │ │ ldr r1, [pc, #12] @ (29b97c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (29b980 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 3bd5cc │ │ │ │ - bmi.n 29b978 │ │ │ │ + bpl.n 29b998 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 29b938 │ │ │ │ + bmi.n 29b958 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192061,15 +192058,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29bafa │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29bb0c │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 29bb48 │ │ │ │ @@ -192673,17 +192670,17 @@ │ │ │ │ b.n 29c0ca │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb3e0062 │ │ │ │ eors.w r0, r2, r2, asr #1 │ │ │ │ @ instruction: 0xe9960062 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrd r0, r0, [r4, #-392] @ 0x188 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 29bf34 │ │ │ │ nop │ │ │ │ mov r2, r1 │ │ │ │ @@ -192758,15 +192755,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (29c2cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 3bf500 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3be3e8 │ │ │ │ @@ -192774,18 +192771,18 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 3bf500 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3c029c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf67e0052 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + @ instruction: 0xf68e0052 │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (29c3a4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -192871,33 +192868,33 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (29c408 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 29b984 │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b984 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 29b984 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 29c2d0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5340052 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + adc.w r0, r4, #13762560 @ 0xd20000 │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (29c508 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -192906,15 +192903,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (29c510 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (29c514 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c0230 │ │ │ │ @@ -192973,44 +192970,44 @@ │ │ │ │ ldr r2, [pc, #72] @ (29c524 ) │ │ │ │ ldr r1, [pc, #76] @ (29c528 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 29c3b0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d60052 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf4e60052 │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r2, {r1, r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #888 @ (adr r2, 29c8a0 ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 29c8e0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmdb r6!, {r3, r6} │ │ │ │ + strd r0, r0, [r6, #-288] @ 0x120 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (29c614 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #216] @ (29c618 ) │ │ │ │ @@ -193102,15 +193099,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29c670 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 29c6a2 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -193410,21 +193407,21 @@ │ │ │ │ b.n 29d000 │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 29cef4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 29ceb8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ pli [pc, #-4095] @ 29b98d │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 29d993 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 29ccc0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 29cc78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -193940,28 +193937,28 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 29ca8c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - vqadd.s16 q8, q5, q1 │ │ │ │ - mcr 0, 2, r0, cr2, cr2, {2} │ │ │ │ - ldc 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + vqadd.s32 q8, q5, q1 │ │ │ │ + mrc 0, 2, r0, cr2, cr2, {2} │ │ │ │ + stcl 0, cr0, [r4, #-328] @ 0xfffffeb8 │ │ │ │ ldrb r0, [r2, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldcl 0, cr0, [lr], {82} @ 0x52 │ │ │ │ + stcl 0, cr0, [lr], #328 @ 0x148 │ │ │ │ ldrh r2, [r1, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stcl 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ + ldcl 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ ldrh r0, [r3, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r6, [r1, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sub.w r0, r4, r2, lsr #1 │ │ │ │ + subs.w r0, r4, r2, lsr #1 │ │ │ │ ldrh r2, [r3, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r6, [r1, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [r0, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r3, r2, #8 │ │ │ │ @@ -195833,29 +195830,29 @@ │ │ │ │ b.n 29e498 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29e56c ) │ │ │ │ add r0, pc │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r3, [pc, #24] @ (29e570 ) │ │ │ │ ldr r1, [pc, #24] @ (29e574 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29af00 │ │ │ │ nop │ │ │ │ str r4, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 29e59c │ │ │ │ adds r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ @@ -195877,15 +195874,15 @@ │ │ │ │ add.w r3, r1, #19 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str.w r1, [r2, r0, lsl #2] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 6b6520 │ │ │ │ + bl 6b6528 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #184 @ 0xb8 │ │ │ │ ldr.w r0, [r2, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -195994,15 +195991,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 3bf97c │ │ │ │ cbz r0, 29e732 │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #180] @ 0xb4 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 29e708 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196040,15 +196037,15 @@ │ │ │ │ b.n 29e7bc │ │ │ │ ldrd r2, r7, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ str.w r1, [r4, #176] @ 0xb0 │ │ │ │ cbz r5, 29e7c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e6ec │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -196070,15 +196067,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e6ec │ │ │ │ cbz r0, 29e80e │ │ │ │ ldrd r3, r1, [r4, #176] @ 0xb0 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ str.w r1, [r4, #176] @ 0xb0 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 29e7de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196116,15 +196113,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r8, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -196207,15 +196204,15 @@ │ │ │ │ add.w r3, fp, #8 │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29e884 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ cbz r0, 29e96e │ │ │ │ bl 29e38c │ │ │ │ str.w r6, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ blx 21c3e8 │ │ │ │ @@ -196230,40 +196227,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (29e9d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 29e884 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - bmi.n 29e9a8 │ │ │ │ + bmi.n 29e9c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r2!, {r1, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r7, pc, #296 @ (adr r7, 29ead8 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 29eb18 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #144 @ (adr r7, 29ea48 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 29ea88 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r2!, {r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ movs r0, #4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r6, pc, #360 @ (adr r6, 29eb34 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 29eb74 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 29e930 │ │ │ │ + bcs.n 29e950 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #184 @ (adr r6, 29ea8c ) │ │ │ │ + add r6, pc, #248 @ (adr r6, 29eacc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #0 @ (adr r6, 29e9d8 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 29ea18 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 29ea30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -196271,38 +196268,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (29ea38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [pc, #52] @ 29ea3c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 29ea40 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (29ea44 ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - bcs.n 29eac8 │ │ │ │ + b.w 540414 │ │ │ │ + bcs.n 29eae8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 0, pc, cr1, cr15, {7} │ │ │ │ - add r5, pc, #400 @ (adr r5, 29ebd4 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 29ec14 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ str.w r1, [r0, #412] @ 0x19c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -196347,51 +196344,51 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29eae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r3, [pc, #24] @ (29eae8 ) │ │ │ │ ldr r1, [pc, #24] @ (29eaec ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29af00 │ │ │ │ nop │ │ │ │ str r0, [r1, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #112 @ (adr r5, 29eb5c ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 29eb9c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 29eb68 ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 29eba8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 29eb58 │ │ │ │ ldr r2, [pc, #84] @ (29eb5c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (29eb60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #72] @ (29eb64 ) │ │ │ │ ldr r1, [pc, #76] @ (29eb68 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (29eb6c ) │ │ │ │ ldr.w ip, [pc, #64] @ 29eb70 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (29eb74 ) │ │ │ │ add ip, pc │ │ │ │ @@ -196400,29 +196397,29 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - bne.n 29ec10 │ │ │ │ + bne.n 29ec30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #808 @ (adr r4, 29ee9c ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 29eedc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -196433,15 +196430,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29ebe8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #48] @ 29ebd8 │ │ │ │ ldr r2, [pc, #64] @ (29ebec ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -196458,19 +196455,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29eb8c │ │ │ │ + beq.n 29ebac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #536 @ (adr r4, 29ee00 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 29ee40 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #336 @ (adr r4, 29ed3c ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 29ed7c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsh r2, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196480,15 +196477,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (29ec74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #292] @ 0x124 │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -196506,19 +196503,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - beq.n 29ed24 │ │ │ │ + beq.n 29ed44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #64 @ (adr r4, 29ecb4 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 29ecf4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #872 @ (adr r3, 29efe0 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 29f020 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -196541,27 +196538,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #232] @ (29edc0 ) │ │ │ │ ldr r2, [pc, #236] @ (29edc4 ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (29edc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -196599,15 +196596,15 @@ │ │ │ │ bl 3bf97c │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 29ed6c │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 29ecf6 │ │ │ │ ldr r2, [pc, #92] @ (29edcc ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (29edbc ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -196635,19 +196632,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 29ed48 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #328 @ (adr r3, 29ef10 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 29ef50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #408 @ (adr r3, 29ef64 ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 29efa4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -196694,15 +196691,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 29ec78 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr.w r3, [r4, #428] @ 0x1ac │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #412] @ 0x19c │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -196727,15 +196724,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #416] @ 0x1a0 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ strb.w r3, [r4, #380] @ 0x17c │ │ │ │ ldr.w r0, [r4, #288] @ 0x120 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 29ee32 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196748,25 +196745,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #72] @ 29ef44 │ │ │ │ ldr r2, [pc, #72] @ (29ef48 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (29ef4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #424] @ 0x1a8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -196776,19 +196773,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #176 @ (adr r1, 29effc ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 29f03c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #248 @ (adr r1, 29f048 ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 29f088 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #456] @ (29f12c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196804,23 +196801,23 @@ │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #416] @ (29f138 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #416] @ (29f13c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -196957,40 +196954,40 @@ │ │ │ │ adcs r2, r3 │ │ │ │ b.n 29f006 │ │ │ │ nop │ │ │ │ cbnz r6, 29f17a │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #608 @ (adr r0, 29f39c ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 29f3dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #688 @ (adr r0, 29f3f0 ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 29f430 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfa39ffff │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ rev16 r2, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r2, [r0, #408] @ 0x198 │ │ │ │ cbz r2, 29f17a │ │ │ │ ldrb.w r2, [r0, #365] @ 0x16d │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 29f188 │ │ │ │ movs r0, #0 │ │ │ │ @@ -197089,15 +197086,15 @@ │ │ │ │ tst.w r3, #24 │ │ │ │ itt ne │ │ │ │ movne r3, #1 │ │ │ │ strne.w r3, [r5, #420] @ 0x1a4 │ │ │ │ b.n 29f1e0 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ b.n 29f214 │ │ │ │ add ip, r5 │ │ │ │ strb.w r4, [ip, #356] @ 0x164 │ │ │ │ b.n 29f1e8 │ │ │ │ ldr r1, [pc, #336] @ (29f3f0 ) │ │ │ │ mov r3, ip │ │ │ │ @@ -197175,25 +197172,25 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3bd5cc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f1e8 │ │ │ │ ldr.w r0, [r5, #400] @ 0x190 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #148] @ (29f410 ) │ │ │ │ ldr r2, [pc, #152] @ (29f414 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #144] @ (29f418 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r5, #392] @ 0x188 │ │ │ │ ldr.w r0, [r5, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #424] @ 0x1a8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -197214,52 +197211,52 @@ │ │ │ │ ldr r1, [pc, #92] @ (29f424 ) │ │ │ │ ldr r0, [pc, #96] @ (29f428 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd5cc │ │ │ │ b.n 29f2b8 │ │ │ │ ldr.w r0, [r5, #288] @ 0x120 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #300] @ 0x12c │ │ │ │ b.n 29f33c │ │ │ │ - add r0, pc, #56 @ (adr r0, 29f424 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 29f464 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #288] @ 0x120 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #784] @ 0x310 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #276] @ 29f554 │ │ │ │ sub sp, #20 │ │ │ │ @@ -197273,26 +197270,26 @@ │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r6, pc │ │ │ │ mov fp, r0 │ │ │ │ bl 30069c │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ bl 300388 │ │ │ │ str.w r0, [r4, #400] @ 0x190 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f526 │ │ │ │ @@ -197306,21 +197303,21 @@ │ │ │ │ bhi.n 29f4f4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r9 │ │ │ │ bl 3001a0 │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ adds r5, #24 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #164] @ (29f568 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #156] @ (29f56c ) │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -197335,15 +197332,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (29f570 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -197351,40 +197348,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (29f574 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r5, #4095] @ 0xfff │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2024] @ 0x7e8 │ │ │ │ ldr r0, [pc, #36] @ (29f5a8 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -197395,37 +197392,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197435,31 +197432,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29f634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r3, [pc, #24] @ (29f638 ) │ │ │ │ ldr r1, [pc, #24] @ (29f63c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (29f640 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29af00 │ │ │ │ strb r0, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -197662,15 +197659,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 29f76c │ │ │ │ ldr r0, [pc, #136] @ (29f8fc ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 29f76c │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 29f716 │ │ │ │ ldr r2, [pc, #108] @ (29f900 ) │ │ │ │ @@ -197697,43 +197694,43 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cbz r4, 29f934 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r2, 29f908 │ │ │ │ + cbz r2, 29f90c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ uxth r6, r6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #576] @ 0x240 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -197870,15 +197867,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29f9f0 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (29fbac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 29f9f0 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (29fba0 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -197945,15 +197942,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (29fba8 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29faaa │ │ │ │ ldr r0, [pc, #96] @ (29fbb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 29faac │ │ │ │ ldr r1, [pc, #84] @ (29fbb8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -197967,36 +197964,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (29fbbc ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 29f9f0 │ │ │ │ nop │ │ │ │ sub sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 29fc68 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198006,15 +198003,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (29fc74 ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c0230 │ │ │ │ @@ -198054,21 +198051,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29f644 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #520] @ (29fe84 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -198079,26 +198076,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (29fd20 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #124] @ (29fd24 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (29fd28 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (29fd2c ) │ │ │ │ ldr r3, [pc, #108] @ (29fd30 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -198116,38 +198113,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r1, [pc, #56] @ (29fd40 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ - stmia r4!, {r2, r3, r4, r6} │ │ │ │ + b.w 540414 │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 29fd42 │ │ │ │ + cbz r2, 29fd46 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #752] @ (2a0028 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198402,15 +198399,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 29ffca │ │ │ │ ldr r0, [pc, #124] @ (2a0090 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 29ffca │ │ │ │ ldr r1, [pc, #108] @ (2a0094 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198429,15 +198426,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (2a0098 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 29fef0 │ │ │ │ mov r9, r4 │ │ │ │ b.n 29fe8a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -198445,27 +198442,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #632 @ 0x278 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #32] @ (2a00b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2a01b0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198599,24 +198596,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2a0220 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 29f644 │ │ │ │ nop │ │ │ │ - bkpt 0x00f6 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #848] @ 0x350 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + itte eq │ │ │ │ + lsleq r2, r2, #1 │ │ │ │ + streq r1, [sp, #912] @ 0x390 │ │ │ │ + lslne r2, r0, #1 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 2a0284 │ │ │ │ sub sp, #12 │ │ │ │ @@ -198624,15 +198621,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (2a028c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 3be3e8 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3be3e8 │ │ │ │ @@ -198640,19 +198637,19 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 3bf500 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3c029c │ │ │ │ nop │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00c2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #576] @ 0x240 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2a0580 ) │ │ │ │ @@ -198787,15 +198784,15 @@ │ │ │ │ bpl.n 2a0346 │ │ │ │ ldr r0, [pc, #436] @ (2a0590 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -198933,73 +198930,73 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a0346 │ │ │ │ ldr r0, [pc, #56] @ (2a05a0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a04ac │ │ │ │ b.n 2a051e │ │ │ │ nop │ │ │ │ add r7, pc, #944 @ (adr r7, 2a0934 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a05d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r3, [pc, #24] @ (2a05d4 ) │ │ │ │ ldr r1, [pc, #24] @ (2a05d8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29af00 │ │ │ │ nop │ │ │ │ bx r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a0634 │ │ │ │ ldr r2, [pc, #68] @ (2a0638 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a063c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #56] @ (2a0640 ) │ │ │ │ ldr r3, [pc, #60] @ (2a0644 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a0648 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -199010,26 +199007,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - cbnz r6, 2a0684 │ │ │ │ + b.w 540414 │ │ │ │ + cbnz r6, 2a0688 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #104 @ 0x68 │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2a0ba8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -199057,15 +199054,15 @@ │ │ │ │ bl 3bf97c │ │ │ │ cbz r0, 2a06c4 │ │ │ │ ldr.w r7, [r8, #164] @ 0xa4 │ │ │ │ ldr.w r1, [r9, #208] @ 0xd0 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a068c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -199112,15 +199109,15 @@ │ │ │ │ cbnz r6, 2a0764 │ │ │ │ str.w r6, [r5, #160] @ 0xa0 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a17ec │ │ │ │ ldr.w r3, [r5, #172] @ 0xac │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #148] @ 0x94 │ │ │ │ @@ -199157,30 +199154,30 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r7, [pc, #444] @ (2a0988 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 30069c │ │ │ │ ldr r2, [pc, #436] @ (2a098c ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r6, #28 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w fp, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r9, r0, #132 @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ @@ -199258,21 +199255,21 @@ │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r7, [sp] │ │ │ │ bl 300490 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #164] @ (2a099c ) │ │ │ │ mov r2, sl │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #156] @ (2a09a0 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -199293,53 +199290,53 @@ │ │ │ │ b.n 2a0812 │ │ │ │ ldr r4, [pc, #100] @ (2a09a4 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a0812 │ │ │ │ ldr r4, [pc, #84] @ (2a09a8 ) │ │ │ │ mov r0, r9 │ │ │ │ bl 3c029c │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a0812 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #992 @ (adr r2, 2a0d58 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 2a09a2 │ │ │ │ + cbnz r0, 2a09a6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, pc, #520 @ (adr r2, 2a0b9c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ add r0, r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -199359,25 +199356,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #192] @ (2a0abc ) │ │ │ │ ldr r2, [pc, #192] @ (2a0ac0 ) │ │ │ │ ldr r1, [pc, #196] @ (2a0ac4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2a0a6a │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -199435,19 +199432,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #808 @ (adr r0, 2a0de0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb73c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, pc, #80 @ (adr r0, 2a0b1c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002a0acc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -199456,15 +199453,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #168] @ 0xa8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199481,15 +199478,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199502,38 +199499,38 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #40] @ (2a0b9c ) │ │ │ │ ldr r2, [pc, #40] @ (2a0ba0 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2a0ba4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + strh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a0ba8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200372,35 +200369,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -200635,15 +200632,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2a1958 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -200671,15 +200668,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2a1930 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -200770,38 +200767,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2a19d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r2, [pc, #20] @ (2a19dc ) │ │ │ │ ldr r1, [pc, #24] @ (2a19e0 ) │ │ │ │ ldr r0, [pc, #24] @ (2a19e4 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29ae98 │ │ │ │ adds r4, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2a1a68 ) │ │ │ │ @@ -200809,59 +200806,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2a1a70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #100] @ (2a1a74 ) │ │ │ │ ldr r1, [pc, #100] @ (2a1a78 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #84] @ (2a1a7c ) │ │ │ │ ldr r3, [pc, #88] @ (2a1a80 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2a1a84 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #60] @ (2a1a88 ) │ │ │ │ ldr r1, [pc, #60] @ (2a1a8c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - add r7, pc, #448 @ (adr r7, 2a1c2c ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 2a1c6c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #744] @ (2a1d58 ) │ │ │ │ + ldr r5, [pc, #808] @ (2a1d98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201006,59 +201003,59 @@ │ │ │ │ b.n 2a1b5a │ │ │ │ movs r5, #1 │ │ │ │ b.n 2a1b42 │ │ │ │ ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a1f20 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #136 @ (adr r6, 2a1c84 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 2a1cc4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #936 @ (adr r5, 2a1fac ) │ │ │ │ + add r5, pc, #1000 @ (adr r5, 2a1fec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #632 @ (adr r5, 2a1e90 ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 2a1ed0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r4, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a1a90 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -201083,20 +201080,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2a1d1e │ │ │ │ @@ -201118,15 +201115,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a1e12 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2a1d1a │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a1e46 │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2a1e7c ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -201177,22 +201174,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #208] @ (2a1e98 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r2, [pc, #192] @ (2a1e9c ) │ │ │ │ ldr r3, [pc, #196] @ (2a1ea0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2a1ea4 ) │ │ │ │ @@ -201214,18 +201211,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a1d0c │ │ │ │ ldr r1, [pc, #136] @ (2a1ea8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2a1de8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2a1eac ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -201241,51 +201238,51 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #840 @ (adr r4, 2a21c0 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 2a2200 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 2a2188 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 2a21c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #16] @ (2a1ea4 ) │ │ │ │ + ldr r2, [pc, #80] @ (2a1ee4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #128 @ (adr r3, 2a1f34 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 2a1f74 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a1a90 │ │ │ │ nop │ │ │ │ b.n 2a1a90 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -201306,23 +201303,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2a1f18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5412b8 │ │ │ │ - add r2, pc, #496 @ (adr r2, 2a2104 ) │ │ │ │ + b.w 5412c0 │ │ │ │ + add r2, pc, #560 @ (adr r2, 2a2144 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #776] @ (2a2220 ) │ │ │ │ + ldr r0, [pc, #840] @ (2a2260 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a1f54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -201330,24 +201327,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2a1f5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3351a4 │ │ │ │ nop │ │ │ │ - add r2, pc, #232 @ (adr r2, 2a2040 ) │ │ │ │ + add r2, pc, #296 @ (adr r2, 2a2080 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r5, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -201501,15 +201498,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a2090 │ │ │ │ ldr r0, [pc, #160] @ (2a21b0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2a2086 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -201550,37 +201547,37 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ lsls r2, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #816] @ (2a24c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, #21] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, #25] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #16 @ (adr r0, 2a21d0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (2a223c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -201595,53 +201592,53 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2a224c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a2250 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #68] @ (2a2254 ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 53fff4 │ │ │ │ + bl 53fffc │ │ │ │ ldr r3, [pc, #60] @ (2a2258 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp ip, r8 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r3, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -201829,29 +201826,29 @@ │ │ │ │ b.n 2a22e4 │ │ │ │ ldrh r4, [r4, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a2798 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #9] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r4, #8] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #12] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r0, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a2524 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -201859,15 +201856,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2a252c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #124] @ (2a2530 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2a24c8 │ │ │ │ @@ -201875,15 +201872,15 @@ │ │ │ │ cbz r2, 2a24c8 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2a24bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2a2516 │ │ │ │ ldr r6, [pc, #80] @ (2a2534 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2a2538 │ │ │ │ ldr r7, [pc, #80] @ (2a253c ) │ │ │ │ @@ -201892,57 +201889,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a24f2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a1a90 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, #11] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2a2594 │ │ │ │ ldr r2, [pc, #64] @ (2a2598 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2a259c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #52] @ (2a25a0 ) │ │ │ │ ldr r3, [pc, #56] @ (2a25a4 ) │ │ │ │ ldr r1, [pc, #56] @ (2a25a8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -201952,28 +201949,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + b.w 540414 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r0, r4 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a261c ) │ │ │ │ @@ -201981,25 +201978,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a2624 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #80] @ (2a2628 ) │ │ │ │ ldr r1, [pc, #80] @ (2a262c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a2630 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202010,25 +202007,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r2, r6 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a26a0 ) │ │ │ │ @@ -202036,25 +202033,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a26a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #80] @ (2a26ac ) │ │ │ │ ldr r1, [pc, #80] @ (2a26b0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a26b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202065,25 +202062,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r6, r5 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r4, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -202238,17 +202235,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r6, [r7, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a2b90 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202301,19 +202298,19 @@ │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a287e │ │ │ │ nop │ │ │ │ strh r6, [r3, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a2c1c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a297e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -202330,23 +202327,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a2994 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2a2962 │ │ │ │ @@ -202364,19 +202361,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2a2acc ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -202490,25 +202487,25 @@ │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a2a26 │ │ │ │ nop │ │ │ │ strh r6, [r4, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a2e04 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2a2b50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202517,22 +202514,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2a2b3a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -202540,19 +202537,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -202581,15 +202578,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2a2e4c ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a2bc0 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -202828,33 +202825,33 @@ │ │ │ │ b.n 2a2d80 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r6, #27] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r4, [r7, #26] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a3190 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2a2f18 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -202866,33 +202863,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #136] @ (2a2f24 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -202911,37 +202908,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2a2f30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #504] @ 0x1f8 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, #28] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -202964,15 +202961,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2a3164 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2a311c │ │ │ │ @@ -203251,59 +203248,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a1a90 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + str r6, [r5, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r7, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a35fc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r4, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r0, #2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203329,26 +203326,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2a3392 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2a334e │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -203398,33 +203395,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2a342c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2a33ca │ │ │ │ nop │ │ │ │ strb r4, [r6, #29] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a3748 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2a3660 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -203625,47 +203622,47 @@ │ │ │ │ nop │ │ │ │ strb r0, [r2, #25] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #25] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a39a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #80] @ 0x50 │ │ │ │ + str r6, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r0, #21] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + str r4, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r4, #26] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2a36c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -203712,27 +203709,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2a3754 ) │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a3758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -203751,15 +203748,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2a37ae │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2a3782 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203769,19 +203766,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a37cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203795,29 +203792,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2a3818 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, #12] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a381c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -203833,31 +203830,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2a3884 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ @@ -203866,22 +203863,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2a38bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strh r0, [r2, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2a395c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -204008,21 +204005,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr.w ip, [pc, #96] @ 2a3a84 │ │ │ │ add ip, pc │ │ │ │ b.n 2a39e4 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr.w ip, [pc, #80] @ 2a3a88 │ │ │ │ add ip, pc │ │ │ │ b.n 2a39b0 │ │ │ │ ldr r2, [pc, #76] @ (2a3a8c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -204039,15 +204036,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2a3a98 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a39a2 │ │ │ │ nop │ │ │ │ strb r6, [r2, #4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -204059,15 +204056,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204208,15 +204205,15 @@ │ │ │ │ b.n 2a3bea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2a3cc8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204233,15 +204230,15 @@ │ │ │ │ bpl.n 2a3c0a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2a3cd4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [pc, #72] @ (2a3cd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3bf4 │ │ │ │ ldr r3, [pc, #52] @ (2a3cd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -204249,34 +204246,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a3bf4 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2a3cdc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a3bf4 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a3bea │ │ │ │ nop │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2a3d5c ) │ │ │ │ @@ -204284,61 +204281,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2a3d64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #96] @ (2a3d68 ) │ │ │ │ ldr r1, [pc, #96] @ (2a3d6c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #80] @ (2a3d70 ) │ │ │ │ ldr r2, [pc, #84] @ (2a3d74 ) │ │ │ │ ldr r3, [pc, #84] @ (2a3d78 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2a3d7c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #60] @ (2a3d80 ) │ │ │ │ ldr r1, [pc, #64] @ (2a3d84 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #4] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204432,27 +204429,27 @@ │ │ │ │ bne.n 2a3ee6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 2a3ea2 │ │ │ │ cbz r3, 2a3ece │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2a3f10 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 69f0c4 │ │ │ │ + bl 69f0cc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2a3eb4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3bfdb0 │ │ │ │ @@ -204464,15 +204461,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3eb4 │ │ │ │ b.n 2a3eaa │ │ │ │ ldr r1, [pc, #56] @ (2a3f20 ) │ │ │ │ @@ -204486,28 +204483,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a3e60 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2a3f28 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2a3e60 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -204721,19 +204718,19 @@ │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a40ba │ │ │ │ nop │ │ │ │ ldr r6, [r4, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a4490 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2a4668 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -204744,15 +204741,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2a4670 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 2a4674 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -205213,82 +205210,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2a46d8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a4608 │ │ │ │ ldr r2, [pc, #120] @ (2a46dc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a4600 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r2, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a49ac ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r5, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #23] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r1, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - hlt 0x0036 │ │ │ │ + revsh r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + strh r4, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, r3] │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2a4730 │ │ │ │ + bne.n 2a4750 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205309,22 +205306,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 2a4830 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 2a4830 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2a47f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -205383,28 +205380,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69f0c4 │ │ │ │ + b.w 69f0cc │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205424,22 +205421,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2a4978 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2a4978 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2a4936 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -205496,15 +205493,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69f0c4 │ │ │ │ + b.w 69f0cc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -205517,52 +205514,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2a49e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (2a49e8 ) │ │ │ │ ldr r1, [pc, #64] @ (2a49ec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #48] @ (2a49f0 ) │ │ │ │ ldr r3, [pc, #52] @ (2a49f4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #8] @ (2a49f4 ) │ │ │ │ + ldr r6, [pc, #72] @ (2a4a34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #96] @ (2a4a50 ) │ │ │ │ + ldr r6, [pc, #160] @ (2a4a90 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2a4a54 ) │ │ │ │ @@ -205570,52 +205567,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2a4a5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (2a4a60 ) │ │ │ │ ldr r1, [pc, #64] @ (2a4a64 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #48] @ (2a4a68 ) │ │ │ │ ldr r3, [pc, #52] @ (2a4a6c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #64] @ 0x40 │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #552] @ (2a4c8c ) │ │ │ │ + ldr r5, [pc, #616] @ (2a4ccc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #640] @ (2a4ce8 ) │ │ │ │ + ldr r5, [pc, #704] @ (2a4d28 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2a4acc ) │ │ │ │ @@ -205623,52 +205620,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2a4ad4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (2a4ad8 ) │ │ │ │ ldr r1, [pc, #64] @ (2a4adc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #48] @ (2a4ae0 ) │ │ │ │ ldr r3, [pc, #52] @ (2a4ae4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r0, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #72] @ (2a4b24 ) │ │ │ │ + ldr r5, [pc, #136] @ (2a4b64 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #160] @ (2a4b80 ) │ │ │ │ + ldr r5, [pc, #224] @ (2a4bc0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -205769,30 +205766,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a4be2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2a4c54 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a4be2 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a4bd8 │ │ │ │ nop │ │ │ │ ldrsh r2, [r1, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 2a4ce4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -205804,15 +205801,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -205840,19 +205837,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2a4d80 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -205860,15 +205857,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2a4d88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2a4d8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2a4d5a │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -205902,27 +205899,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a4d28 │ │ │ │ nop │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r0, r0] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r6, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a50c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #664] @ (2a5030 ) │ │ │ │ + ldr r0, [pc, #728] @ (2a5070 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r6, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (2a4e50 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -205930,15 +205927,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (2a4e58 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (2a4e5c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2a4e2c │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -205947,15 +205944,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2a4e10 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2a4e00 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 2a4e26 │ │ │ │ bl 3be3e8 │ │ │ │ @@ -205980,27 +205977,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (2a4e68 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a4dd6 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r4, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r6, [r0, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2a5194 ) │ │ │ │ movs r0, r0 │ │ │ │ - blxns sl │ │ │ │ + blxns ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (2a500c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -206010,15 +206007,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (2a5014 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (2a5018 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (2a501c ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -206030,15 +206027,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a4fcc │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -206092,15 +206089,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -206128,15 +206125,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ b.n 2a4f70 │ │ │ │ ldr r2, [pc, #88] @ (2a5028 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (2a502c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -206157,37 +206154,37 @@ │ │ │ │ ldr r0, [pc, #60] @ (2a503c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r0, #16] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx r8 │ │ │ │ + bx sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r0, [r6, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 223022 │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ ldr r0, [pc, #816] @ (2a535c ) │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r6 │ │ │ │ + mov r4, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2a50a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -206197,15 +206194,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2a508e │ │ │ │ ldr r1, [pc, #52] @ (2a50b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206218,19 +206215,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a4e6c │ │ │ │ nop │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #84 @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206244,15 +206241,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2a5106 │ │ │ │ ldr r1, [pc, #52] @ (2a5128 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206265,19 +206262,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a4e6c │ │ │ │ nop │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, r0] │ │ │ │ + str r2, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r2, r1] │ │ │ │ + str r0, [r4, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #220 @ 0xdc │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206291,15 +206288,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2a517e │ │ │ │ ldr r1, [pc, #52] @ (2a51a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206312,30 +206309,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a4e6c │ │ │ │ nop │ │ │ │ - strb r2, [r0, #5] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #776] @ (2a54a4 ) │ │ │ │ + ldr r7, [pc, #840] @ (2a54e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #864] @ (2a5500 ) │ │ │ │ + ldr r7, [pc, #928] @ (2a5540 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb.w r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a51b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ subs r7, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2a5240 │ │ │ │ @@ -206396,47 +206393,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2a52b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2a52bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #72] @ (2a52c0 ) │ │ │ │ ldr r1, [pc, #76] @ (2a52c4 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2a52c8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r6, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r1, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206511,15 +206508,15 @@ │ │ │ │ bgt.n 2a53a4 │ │ │ │ b.n 2a53c0 │ │ │ │ ldr.w r0, [r4, #2100] @ 0x834 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2100] @ 0x834 │ │ │ │ ble.n 2a53c0 │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2084] @ 0x824 │ │ │ │ @@ -206553,30 +206550,30 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2100] @ 0x834 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2096] @ 0x830 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a537a │ │ │ │ add r1, pc, #72 @ (adr r1, 2a5478 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -206623,25 +206620,25 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #192] @ (2a5590 ) │ │ │ │ ldr r1, [pc, #192] @ (2a5594 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [r4, #272] @ 0x110 │ │ │ │ bl 3003d4 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ cbz r3, 2a550e │ │ │ │ @@ -206689,34 +206686,34 @@ │ │ │ │ bne.n 2a550e │ │ │ │ ldr r1, [pc, #52] @ (2a55a4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3bd5cc │ │ │ │ b.n 2a550e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - strb r2, [r4, #9] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r6, [r4, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #24] @ (2a55ac ) │ │ │ │ + ldr r7, [pc, #88] @ (2a55ec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #96] @ (2a55f8 ) │ │ │ │ + ldr r7, [pc, #160] @ (2a5638 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #976] @ (2a596c ) │ │ │ │ + ldr r7, [pc, #16] @ (2a55ac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r0, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - ldr r6, [pc, #576] @ (2a57e8 ) │ │ │ │ + ldr r6, [pc, #640] @ (2a5828 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2a562c │ │ │ │ sub sp, #28 │ │ │ │ @@ -206725,15 +206722,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2a5634 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #96] @ (2a5638 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #96] @ (2a563c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2a5640 ) │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -206754,40 +206751,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r1, [sp, #0] │ │ │ │ addw r3, r3, #2088 @ 0x828 │ │ │ │ ldr r2, [pc, #56] @ (2a5648 ) │ │ │ │ ldr r1, [pc, #60] @ (2a564c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r6, [r0, #5] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #96] @ (2a5694 ) │ │ │ │ + ldr r6, [pc, #160] @ (2a56d4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #160] @ (2a56d8 ) │ │ │ │ + ldr r6, [pc, #224] @ (2a5718 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #88] @ (2a5698 ) │ │ │ │ + ldr r6, [pc, #152] @ (2a56d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r3, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #32] @ (2a566c ) │ │ │ │ + ldr r6, [pc, #96] @ (2a56ac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str.w r2, [r0, #592] @ 0x250 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #592] @ 0x250 │ │ │ │ @@ -206803,44 +206800,44 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a56a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ ldr r3, [pc, #24] @ (2a56a8 ) │ │ │ │ ldr r1, [pc, #24] @ (2a56ac ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29af00 │ │ │ │ nop │ │ │ │ subs r2, #228 @ 0xe4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #688] @ (2a595c ) │ │ │ │ + ldr r5, [pc, #752] @ (2a599c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #696] @ (2a5968 ) │ │ │ │ + ldr r5, [pc, #760] @ (2a59a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a5708 │ │ │ │ ldr r2, [pc, #68] @ (2a570c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a5710 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #56] @ (2a5714 ) │ │ │ │ ldr r3, [pc, #60] @ (2a5718 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a571c │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -206851,34 +206848,34 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + b.w 540414 │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #368] @ (2a5890 ) │ │ │ │ + ldr r5, [pc, #432] @ (2a58d0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str.w r1, [r3, #216] @ 0xd8 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -206928,25 +206925,25 @@ │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.n 2a5770 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r2, [r4, #726] @ 0x2d6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2a5770 │ │ │ │ ldrb.w r3, [r0, #726] @ 0x2d6 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2a576e │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2a576e │ │ │ │ ldr.w r3, [r0, #156] @ 0x9c │ │ │ │ cbz r3, 2a5810 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #156] @ 0x9c │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r3, [r3, #506] @ 0x1fa │ │ │ │ @@ -206967,21 +206964,21 @@ │ │ │ │ b.n 2a5770 │ │ │ │ ldr r1, [pc, #20] @ (2a5834 ) │ │ │ │ ldr r0, [pc, #20] @ (2a5838 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd5cc │ │ │ │ b.n 2a5818 │ │ │ │ - ldr r5, [pc, #152] @ (2a58c8 ) │ │ │ │ + ldr r5, [pc, #216] @ (2a5908 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #864] @ (2a5b94 ) │ │ │ │ + ldr r4, [pc, #928] @ (2a5bd4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #264] @ (2a5940 ) │ │ │ │ + ldr r4, [pc, #328] @ (2a5980 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #112] @ (2a58ac ) │ │ │ │ + ldr r4, [pc, #176] @ (2a58ec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -207084,30 +207081,30 @@ │ │ │ │ beq.n 2a5920 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (2a59d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ b.n 2a5920 │ │ │ │ ldr.w r6, [r4, #132] @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2a5956 │ │ │ │ b.n 2a5920 │ │ │ │ ldr r3, [pc, #72] @ (2a59d4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2a5920 │ │ │ │ ldr r0, [pc, #68] @ (2a59dc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ b.n 2a5920 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #596] @ 0x254 │ │ │ │ b.n 2a5926 │ │ │ │ @@ -207118,25 +207115,25 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2a59a8 │ │ │ │ ldr r0, [pc, #32] @ (2a59e0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop │ │ │ │ str r2, [r0, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #304] @ (2a5b0c ) │ │ │ │ + ldr r3, [pc, #368] @ (2a5b4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #72] @ (2a5a28 ) │ │ │ │ + ldr r3, [pc, #136] @ (2a5a68 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #232] @ (2a5acc ) │ │ │ │ + ldr r3, [pc, #296] @ (2a5b0c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2a5a2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -207144,30 +207141,30 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #52] @ (2a5a34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #204] @ 0xcc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #192] @ (2a5af4 ) │ │ │ │ + ldr r3, [pc, #256] @ (2a5b34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #232] @ (2a5b20 ) │ │ │ │ + ldr r2, [pc, #296] @ (2a5b60 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #144] @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207178,25 +207175,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #72] @ (2a5ab8 ) │ │ │ │ ldr r2, [pc, #76] @ (2a5abc ) │ │ │ │ ldr r1, [pc, #76] @ (2a5ac0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ str.w r7, [r4, #568] @ 0x238 │ │ │ │ cbz r7, 2a5aa0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #584] @ 0x248 │ │ │ │ @@ -207209,19 +207206,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #584] @ 0x248 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3bfdb0 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2a5b7c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207291,15 +207288,15 @@ │ │ │ │ ldr r7, [pc, #760] @ (2a5e78 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2a5d98 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xfb29ffff │ │ │ │ - ldr r0, [pc, #896] @ (2a5f10 ) │ │ │ │ + ldr r0, [pc, #960] @ (2a5f50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2a5c20 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207352,15 +207349,15 @@ │ │ │ │ b.n 2a5a38 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #968] @ (2a5fec ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaa1ffff │ │ │ │ - ldr r0, [pc, #360] @ (2a5d98 ) │ │ │ │ + ldr r0, [pc, #424] @ (2a5dd8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #608] @ (2a5e94 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207384,15 +207381,15 @@ │ │ │ │ beq.n 2a5d2a │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2a5d38 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -207440,15 +207437,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2a5ca4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2a5d74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2a5ca4 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2a5c94 │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -207460,32 +207457,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2a5ca4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2a5d78 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2a5ca4 │ │ │ │ ldr r0, [pc, #24] @ (2a5d7c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a5ce8 │ │ │ │ ldr r6, [pc, #208] @ (2a5e40 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #360] @ (2a5ee0 ) │ │ │ │ + ldr r0, [pc, #424] @ (2a5f20 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blxns lr │ │ │ │ + ldr r0, [pc, #16] @ (2a5d8c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #256] @ (2a5e80 ) │ │ │ │ + ldr r0, [pc, #320] @ (2a5ec0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #228] @ (2a5e74 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207494,15 +207491,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a5e5c │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #0 │ │ │ │ movs r7, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207558,27 +207555,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2a5db2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #8] @ (2a5e80 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str??.w pc, [sp, #255]! │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #400] @ (2a6018 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -207605,25 +207602,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #164] @ (2a5f88 ) │ │ │ │ ldr r2, [pc, #168] @ (2a5f8c ) │ │ │ │ ldr r1, [pc, #168] @ (2a5f90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2a5f48 │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -207639,15 +207636,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #584] @ 0x248 │ │ │ │ bl 3bf97c │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2a5efa │ │ │ │ @@ -207672,19 +207669,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #928] @ (2a6324 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #280] @ (2a60b0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -207724,15 +207721,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2a5e88 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr.w r0, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #564] @ 0x234 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2a602e │ │ │ │ @@ -207748,15 +207745,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r6, [r4, #176] @ 0xb0 │ │ │ │ cbz r6, 2a60a0 │ │ │ │ ldr.w r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2a601e │ │ │ │ ldr.w r2, [r4, #180] @ 0xb4 │ │ │ │ add r3, r2 │ │ │ │ @@ -207777,15 +207774,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2a601e │ │ │ │ ldr r0, [pc, #48] @ (2a60b8 ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a601e │ │ │ │ ldr.w r2, [r4, #564] @ 0x234 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2a5ff2 │ │ │ │ b.n 2a5fe8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -207794,15 +207791,15 @@ │ │ │ │ str.w r6, [r4, #196] @ 0xc4 │ │ │ │ b.n 2a6050 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #904] @ (2a643c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #152] @ 0x98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207849,21 +207846,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r4, r6 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add lr, sp │ │ │ │ + add lr, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r2, r3 │ │ │ │ + orrs r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #524] @ (2a6374 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -207877,27 +207874,27 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ bl 30069c │ │ │ │ ldr r1, [pc, #496] @ (2a6384 ) │ │ │ │ ldr r2, [pc, #500] @ (2a6388 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ bl 3c0230 │ │ │ │ cbnz r0, 2a61cc │ │ │ │ add sp, #28 │ │ │ │ @@ -207956,15 +207953,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a634e │ │ │ │ ldr r3, [pc, #288] @ (2a6390 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #288] @ (2a6394 ) │ │ │ │ @@ -207973,42 +207970,42 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #852 @ 0x354 │ │ │ │ bl 300490 │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #260] @ (2a6398 ) │ │ │ │ ldr r2, [pc, #260] @ (2a639c ) │ │ │ │ ldr r1, [pc, #264] @ (2a63a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #264] @ (2a63a4 ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r1, [r4, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -208039,15 +208036,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a63b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208058,59 +208055,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (2a63c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1428 @ 0x594 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a626e │ │ │ │ ldr r0, [pc, #88] @ (2a63c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a6316 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #104] @ (2a63ec ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bics r2, r3 │ │ │ │ + bics r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl fff7438e <__bss_end__@@Base+0xff5ac886> │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rors r4, r0 │ │ │ │ + rors r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #28 │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + tst r6, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rors r6, r2 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2864] @ 2a6f0c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -208274,15 +208271,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2a6570 │ │ │ │ ldr.w r0, [pc, #2488] @ 2a6f20 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ str.w r7, [r4, #204] @ 0xcc │ │ │ │ b.n 2a640c │ │ │ │ ldr.w r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2a6592 │ │ │ │ @@ -208571,15 +208568,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2a6576 │ │ │ │ ldr.w r0, [pc, #1864] @ 2a6f28 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a6576 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #204] @ 0xcc │ │ │ │ b.n 2a640c │ │ │ │ ldr.w r2, [pc, #1832] @ 2a6f2c │ │ │ │ @@ -208602,15 +208599,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2a67f6 │ │ │ │ ldr.w r0, [pc, #1784] @ 2a6f38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2a67f6 │ │ │ │ ldr.w r2, [pc, #1732] @ 2a6f1c │ │ │ │ @@ -208627,15 +208624,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2a71b2 │ │ │ │ ldr.w r0, [pc, #1728] @ 2a6f40 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2a68a4 │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r1, #0 │ │ │ │ @@ -208704,15 +208701,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r2, [r4, #188] @ 0xbc │ │ │ │ movs r1, #2 │ │ │ │ @@ -208753,15 +208750,15 @@ │ │ │ │ beq.n 2a6a0a │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ mov r1, r5 │ │ │ │ add r1, r6 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ @@ -208863,15 +208860,15 @@ │ │ │ │ ldr r2, [pc, #996] @ (2a6f1c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2a67f6 │ │ │ │ ldr.w r0, [pc, #1032] @ 2a6f4c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr r2, [pc, #1016] @ (2a6f50 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -208901,36 +208898,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2a67f6 │ │ │ │ ldr r0, [pc, #936] @ (2a6f54 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2a6848 │ │ │ │ ldr r0, [pc, #920] @ (2a6f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr r2, [pc, #840] @ (2a6f1c ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2a6576 │ │ │ │ ldr r0, [pc, #888] @ (2a6f5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2a67f6 │ │ │ │ @@ -208983,63 +208980,63 @@ │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2a6576 │ │ │ │ ldr r0, [pc, #716] @ (2a6f60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr r2, [pc, #628] @ (2a6f1c ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2a6576 │ │ │ │ ldr r0, [pc, #684] @ (2a6f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr r2, [pc, #592] @ (2a6f1c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2a67f6 │ │ │ │ ldr r0, [pc, #656] @ (2a6f68 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2a6848 │ │ │ │ ldr r0, [pc, #640] @ (2a6f6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr r2, [pc, #540] @ (2a6f1c ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2a6576 │ │ │ │ ldr r0, [pc, #604] @ (2a6f70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.n 2a6576 │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2a68a4 │ │ │ │ @@ -209071,15 +209068,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (2a6f1c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2a67f6 │ │ │ │ ldr r0, [pc, #492] @ (2a6f74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ b.w 2a6576 │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2a68a4 │ │ │ │ @@ -209205,61 +209202,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6 │ │ │ │ + asrs r2, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add sl, sp │ │ │ │ lsls r2, r4, #1 │ │ │ │ - eors r6, r1 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - eors r2, r0 │ │ │ │ + eors r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r7, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #252 @ 0xfc │ │ │ │ + subs r1, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r5, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r7, #15 │ │ │ │ str.w r6, [r4, #152] @ 0x98 │ │ │ │ beq.w 2a719a │ │ │ │ cmp r7, #55 @ 0x37 │ │ │ │ beq.w 2a7182 │ │ │ │ @@ -209271,15 +209268,15 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ strb.w r1, [r2, #506] @ 0x1fa │ │ │ │ b.n 2a67f6 │ │ │ │ ldr r0, [pc, #540] @ (2a71d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 2a6a68 │ │ │ │ ldr r1, [pc, #532] @ (2a71d4 ) │ │ │ │ ldr r0, [pc, #532] @ (2a71d8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -209320,40 +209317,40 @@ │ │ │ │ lsls r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ mov.w ip, r3, asr #31 │ │ │ │ umull r7, r3, r3, r0 │ │ │ │ umlal r3, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #0 │ │ │ │ asrs r3, r5, #31 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r5 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, r0, r7 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r6 │ │ │ │ bge.n 2a7118 │ │ │ │ ldr.w r5, [r4, #588] @ 0x24c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a67f6 │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r6 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ b.w 2a67f6 │ │ │ │ ldr r3, [pc, #340] @ (2a71e4 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -209399,15 +209396,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd5cc │ │ │ │ strb.w r7, [r5, #227] @ 0xe3 │ │ │ │ b.w 2a67f6 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.w 2a67f6 │ │ │ │ ldr r1, [pc, #204] @ (2a71f4 ) │ │ │ │ ldr r0, [pc, #208] @ (2a71f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd5cc │ │ │ │ mov r3, r6 │ │ │ │ @@ -209458,51 +209455,51 @@ │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ strb.w r1, [r2, #506] @ 0x1fa │ │ │ │ b.w 2a67f6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ (2a7208 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a7150 │ │ │ │ ldr r0, [pc, #68] @ (2a720c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a7162 │ │ │ │ nop │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a6d8a │ │ │ │ - vsubw.u , , d12 │ │ │ │ + vrsra.u64 d19, d12, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #232 @ 0xe8 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r3, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2a726e │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2a722e │ │ │ │ mvn.w r3, #256 @ 0x100 │ │ │ │ add r0, r3 │ │ │ │ @@ -209558,64 +209555,64 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2a72bc ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - subs r0, #68 @ 0x44 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r0, #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #76 @ 0x4c │ │ │ │ + subs r0, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #6 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + subs r0, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a72cc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ subs r4, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2a72dc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb080040 │ │ │ │ + @ instruction: 0xfb180040 │ │ │ │ ldr r3, [pc, #16] @ (2a72f4 ) │ │ │ │ ldr r2, [pc, #20] @ (2a72f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2a72fc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r7, #180 @ 0xb4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaee0040 │ │ │ │ + @ instruction: 0xfafe0040 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -209626,15 +209623,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2a738c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #92] @ (2a7390 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -209657,32 +209654,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2a7344 │ │ │ │ ldr r0, [pc, #44] @ (2a739c ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2a7344 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + subs r0, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #110 @ 0x6e │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2a7410 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209702,15 +209699,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2a741c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [pc, #52] @ (2a7418 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a73c6 │ │ │ │ ldr r1, [pc, #44] @ (2a7420 ) │ │ │ │ @@ -209721,27 +209718,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a73c6 │ │ │ │ ldr r0, [pc, #32] @ (2a7424 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop │ │ │ │ adds r6, #228 @ 0xe4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2a7480 ) │ │ │ │ ldr r3, [pc, #88] @ (2a7484 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2a7444 │ │ │ │ @@ -209762,41 +209759,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a748c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a7436 │ │ │ │ ldr r0, [pc, #48] @ (2a7490 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [pc, #44] @ (2a7494 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a7436 │ │ │ │ ldr r3, [pc, #28] @ (2a748c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a7436 │ │ │ │ ldr r0, [pc, #28] @ (2a7498 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #242 @ 0xf2 │ │ │ │ + subs r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2a7530 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209807,15 +209804,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2a753c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #112] @ (2a7540 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a7504 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -209846,32 +209843,32 @@ │ │ │ │ bpl.n 2a74d8 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2a754c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a74d8 │ │ │ │ nop │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r2, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #172 @ 0xac │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #202 @ 0xca │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ blx r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -210024,15 +210021,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -210064,31 +210061,31 @@ │ │ │ │ nop │ │ │ │ adds r5, #46 @ 0x2e │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #194 @ 0xc2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r6, [r5, r6] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r2, r2] │ │ │ │ + str r4, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #48 @ 0x30 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #14 │ │ │ │ + adds r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (2a7824 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -210097,34 +210094,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a782c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #128] @ (2a7830 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (2a7834 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (2a7838 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #96] @ (2a783c ) │ │ │ │ ldr r2, [pc, #96] @ (2a7840 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (2a7844 ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -210149,22 +210146,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r5, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands.w r0, sl, #64 @ 0x40 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + bic.w r0, sl, #64 @ 0x40 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfad2005f │ │ │ │ subs r2, r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r5, #23 │ │ │ │ @@ -210195,15 +210192,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a7968 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2a78ca │ │ │ │ @@ -210224,19 +210221,19 @@ │ │ │ │ cbz r1, 2a78e2 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a7910 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a78b6 │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -210245,15 +210242,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a78ee │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ ldr r2, [pc, #108] @ (2a7994 ) │ │ │ │ ldr r3, [pc, #96] @ (2a7988 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210283,33 +210280,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [pc, #288] @ (2a7aa4 ) │ │ │ │ + ldr r7, [pc, #352] @ (2a7ae4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r2, #38 @ 0x26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [pc, #392] @ (2a7b24 ) │ │ │ │ + ldr r6, [pc, #456] @ (2a7b64 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2a7a90 ) │ │ │ │ @@ -210332,31 +210329,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a7a66 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ ldr r0, [pc, #156] @ (2a7a98 ) │ │ │ │ ldr r2, [pc, #156] @ (2a7a9c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2a7aa0 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2a7a78 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2a7a20 │ │ │ │ @@ -210402,19 +210399,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2a7a2e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #736] @ (2a7d7c ) │ │ │ │ + ldr r5, [pc, #800] @ (2a7dbc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #228 @ 0xe4 │ │ │ │ + adds r2, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r3, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #86 @ 0x56 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -210464,15 +210461,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2a7b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210482,47 +210479,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2a7ba4 ) │ │ │ │ ldr r1, [pc, #80] @ (2a7ba8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #64] @ (2a7bac ) │ │ │ │ add r1, pc │ │ │ │ - bl 52a604 │ │ │ │ + bl 52a60c │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2a7bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2a7b38 │ │ │ │ ldr r0, [pc, #32] @ (2a7bb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2a7b38 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #384] @ (2a7d24 ) │ │ │ │ + ldr r4, [pc, #448] @ (2a7d64 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r1, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #224 @ 0xe0 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210540,47 +210537,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2a7c0e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2a7c0e │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a7caa │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ ldr r0, [pc, #164] @ (2a7ccc ) │ │ │ │ ldr r2, [pc, #168] @ (2a7cd0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2a7cd4 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2a7c96 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2a7c4a │ │ │ │ @@ -210627,19 +210624,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2a7c18 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r6, #190 @ 0xbe │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #568] @ (2a7f08 ) │ │ │ │ + ldr r3, [pc, #632] @ (2a7f48 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210650,15 +210647,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a7d88 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 2a7d8c │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2a7d6c │ │ │ │ ldr r3, [pc, #120] @ (2a7d90 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -210695,26 +210692,26 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 21c0d4 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #760] @ (2a8080 ) │ │ │ │ + ldr r2, [pc, #824] @ (2a80c0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b40040 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + @ instruction: 0xf0c40040 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2a7e50 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -210735,24 +210732,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7bb8 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a7e44 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 527f48 │ │ │ │ + bl 527f50 │ │ │ │ cbz r0, 2a7e44 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a7dd0 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2a7e32 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -210779,15 +210776,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2a72d0 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, #64 @ 0x40 │ │ │ │ + bic.w r0, ip, #64 @ 0x40 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #604] @ (2a80d0 ) │ │ │ │ @@ -210818,15 +210815,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2a80c8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 527f48 │ │ │ │ + bl 527f50 │ │ │ │ cbz r0, 2a7f22 │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a7f4a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -210885,28 +210882,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2a806c │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ ldr r2, [pc, #376] @ (2a80f4 ) │ │ │ │ ldr r1, [pc, #380] @ (2a80f8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2a8058 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2a7f9a │ │ │ │ @@ -210932,27 +210929,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a808c │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ ldr r1, [pc, #268] @ (2a80fc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2a807e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2a800e │ │ │ │ @@ -210973,15 +210970,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2a7ee0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211034,34 +211031,34 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q8, q2, q0 │ │ │ │ - ldr r1, [pc, #32] @ (2a8108 ) │ │ │ │ + vhadd.s16 q8, q2, q0 │ │ │ │ + ldr r1, [pc, #96] @ (2a8148 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #24] @ (2a8104 ) │ │ │ │ + ldr r1, [pc, #88] @ (2a8144 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #114 @ 0x72 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #24 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx r0 │ │ │ │ + bx r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -211086,15 +211083,15 @@ │ │ │ │ cbz r1, 2a814c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2a8194 │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2a819c │ │ │ │ ldr r3, [pc, #248] @ (2a8258 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -211161,71 +211158,71 @@ │ │ │ │ b.n 2a816c │ │ │ │ ldr r1, [pc, #116] @ (2a8270 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a81aa │ │ │ │ ldr r0, [pc, #112] @ (2a8274 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2a8166 │ │ │ │ bl 3bfdb0 │ │ │ │ b.n 2a81f4 │ │ │ │ ldr r1, [pc, #100] @ (2a8278 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2a827c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a8166 │ │ │ │ ldr r3, [pc, #88] @ (2a8280 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a81b4 │ │ │ │ ldr r3, [pc, #36] @ (2a8258 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a81b4 │ │ │ │ ldr r0, [pc, #72] @ (2a8284 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2a81b4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4], {64} @ 0x40 │ │ │ │ - cmp r1, #4 │ │ │ │ + ldc 0, cr0, [r4], {64} @ 0x40 │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ + cmp r8, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2a8438 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -211244,20 +211241,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 527f48 │ │ │ │ + bl 527f50 │ │ │ │ cbnz r0, 2a8308 │ │ │ │ ldr r2, [pc, #368] @ (2a8450 ) │ │ │ │ ldr r3, [pc, #356] @ (2a8444 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -211286,29 +211283,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a83ea │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2a834e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2a83fa │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2a831a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2a831a │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -211330,15 +211327,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 21c0bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -211353,15 +211350,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2a72d0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a8342 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a82dc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -211379,44 +211376,44 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a8464 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a8314 │ │ │ │ ldr r0, [pc, #72] @ (2a8468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a8314 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r7, #236 @ 0xec │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r7, #184 @ 0xb8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r8, r0, lsl #1 │ │ │ │ + orrs.w r0, r8, r0, lsl #1 │ │ │ │ ldr r2, [pc, #480] @ (2a8644 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2a8b48 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -211487,15 +211484,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2a856a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2a8730 │ │ │ │ ldr.w r3, [pc, #1568] @ 2a8b70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2a87b4 │ │ │ │ @@ -211539,28 +211536,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2a87aa │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ b.n 2a855a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -211642,15 +211639,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2a8838 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2a885e │ │ │ │ ldr.w r3, [pc, #1168] @ 2a8b70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2a88fe │ │ │ │ @@ -211698,15 +211695,15 @@ │ │ │ │ bpl.w 2a8580 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a7210 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2a8b84 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2a8588 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2a87de │ │ │ │ ldr r3, [pc, #1004] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -211720,27 +211717,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2a87d4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a87d4 │ │ │ │ ldr r0, [pc, #1000] @ (2a8b8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a87d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2a85ce │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2a8b90 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a855a │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2a87de │ │ │ │ ldr r3, [pc, #932] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -211748,41 +211745,41 @@ │ │ │ │ bmi.n 2a88b2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2a85ae │ │ │ │ ldr r0, [pc, #948] @ (2a8b94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2a86ec │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2a88a0 │ │ │ │ ldr r3, [pc, #880] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2a86ec │ │ │ │ ldr r1, [pc, #908] @ (2a8b98 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2a8b9c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a86ec │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2a86a0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2a869a │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -211804,41 +211801,41 @@ │ │ │ │ bl 2a7aa8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2a85ae │ │ │ │ ldr r7, [pc, #808] @ (2a8ba0 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [pc, #804] @ (2a8ba4 ) │ │ │ │ ldr r2, [pc, #804] @ (2a8ba8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2a8bac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 52a604 │ │ │ │ + bl 52a60c │ │ │ │ b.n 2a86ec │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2a8614 │ │ │ │ ldr r0, [pc, #776] @ (2a8bb0 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2a878e │ │ │ │ ldr r0, [pc, #768] @ (2a8bb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a87d4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a8960 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a895a │ │ │ │ @@ -211867,45 +211864,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2a8bc0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2a8bc4 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a86ec │ │ │ │ ldr r3, [pc, #688] @ (2a8bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8866 │ │ │ │ ldr r3, [pc, #592] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2a8866 │ │ │ │ ldr r0, [pc, #672] @ (2a8bcc ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2a8866 │ │ │ │ ldr r3, [pc, #664] @ (2a8bd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a861c │ │ │ │ ldr r3, [pc, #556] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a861c │ │ │ │ ldr r0, [pc, #644] @ (2a8bd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2a861c │ │ │ │ ldr r7, [pc, #636] @ (2a8bd8 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2a88ce │ │ │ │ ldr r3, [pc, #632] @ (2a8bdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -211916,15 +211913,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a88c2 │ │ │ │ ldr r0, [pc, #616] @ (2a8be0 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a88c2 │ │ │ │ ldr r2, [pc, #608] @ (2a8be4 ) │ │ │ │ ldr r3, [pc, #456] @ (2a8b4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -211952,45 +211949,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2a8a00 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2a8a0e │ │ │ │ ldr r3, [pc, #396] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2a8b04 │ │ │ │ ldr r1, [pc, #504] @ (2a8be8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2a8bec ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a8b04 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2a8aec │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 21c290 │ │ │ │ @@ -212049,28 +212046,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2a85ae │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2a8bf4 ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2a85ae │ │ │ │ @@ -212082,111 +212079,111 @@ │ │ │ │ ldr r3, [pc, #76] @ (2a8b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a8a62 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a8a62 │ │ │ │ ldr r0, [pc, #196] @ (2a8bfc ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2a8b06 │ │ │ │ nop │ │ │ │ movs r6, #18 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #12 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - ldmdb r8, {r6} │ │ │ │ - cmn r6, r2 │ │ │ │ + stmdb r8!, {r6} │ │ │ │ + cmn r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #28 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmn r4, r0 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a8aa4 │ │ │ │ + b.n 2a8ac4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #134 @ 0x86 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r5, [pc, #704] @ (2a8e44 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #14 │ │ │ │ + movs r6, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #28 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 382bba │ │ │ │ - b.n 2a85c8 │ │ │ │ + b.n 2a85e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #24 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #172 @ 0xac │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #220 @ 0xdc │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 502bda │ │ │ │ + bl 502bda │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #28 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r5, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (2a8da8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212195,25 +212192,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (2a8db0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #388] @ (2a8db4 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (2a8db8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r9, [pc, #372] @ 2a8dbc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 3f2c1c │ │ │ │ ldr r3, [pc, #360] @ (2a8dc0 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212267,15 +212264,15 @@ │ │ │ │ bl 2a72d0 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a8d58 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2a8d6a │ │ │ │ mov r0, r8 │ │ │ │ - bl 689588 │ │ │ │ + bl 689590 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -212288,27 +212285,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 3c029c │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 689588 │ │ │ │ + bl 689590 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 5295b8 │ │ │ │ + bl 5295c0 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 5295b8 │ │ │ │ + bl 5295c0 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 5295b8 │ │ │ │ + bl 5295c0 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 5295b8 │ │ │ │ + bl 5295c0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 529d1c │ │ │ │ + b.w 529d24 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 3be3e8 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2a8ce2 │ │ │ │ @@ -212329,42 +212326,42 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a8c64 │ │ │ │ ldr r0, [pc, #64] @ (2a8ddc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a8c64 │ │ │ │ nop │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #174 @ 0xae │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r6, #4 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, r0, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - b.n 2a906c │ │ │ │ + b.n 2a908c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #560] @ (2a9008 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -212392,25 +212389,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #656] @ (2a90d0 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (2a90d4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (2a90d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212453,51 +212450,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 21c290 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 529d74 │ │ │ │ + bl 529d7c │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (2a90e4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 529540 │ │ │ │ + bl 529548 │ │ │ │ ldr r2, [pc, #460] @ (2a90e8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 529540 │ │ │ │ + bl 529548 │ │ │ │ ldr r2, [pc, #448] @ (2a90ec ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 529540 │ │ │ │ + bl 529548 │ │ │ │ ldr r2, [pc, #436] @ (2a90f0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 529540 │ │ │ │ + bl 529548 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -212526,33 +212523,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a8c00 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2a8ffa │ │ │ │ ldr r3, [pc, #296] @ (2a9100 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (2a9104 ) │ │ │ │ ldr r1, [pc, #300] @ (2a9108 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #272] @ (2a910c ) │ │ │ │ ldr r3, [pc, #192] @ (2a90c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212572,126 +212569,126 @@ │ │ │ │ ldr r1, [pc, #236] @ (2a9118 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a8ff2 │ │ │ │ ldr r3, [pc, #212] @ (2a911c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (2a9120 ) │ │ │ │ ldr r1, [pc, #216] @ (2a9124 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a8ff2 │ │ │ │ ldr r3, [pc, #192] @ (2a9128 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8e70 │ │ │ │ ldr r3, [pc, #184] @ (2a912c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a8e70 │ │ │ │ ldr r0, [pc, #172] @ (2a9130 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a8e70 │ │ │ │ ldr r1, [pc, #164] @ (2a9134 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (2a9138 ) │ │ │ │ ldr r3, [pc, #168] @ (2a913c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (2a9140 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a8fc4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adds r6, r2, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r1, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r2, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a8bd6 │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2a89e2 │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r2, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r6, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, r3, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r7, #140 @ 0x8c │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #992] @ (2a950c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #4 │ │ │ │ + movs r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r6, r2 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2a9210 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212702,35 +212699,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2a921c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #168] @ (2a9220 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a91ee │ │ │ │ mov r0, r5 │ │ │ │ - bl 527f48 │ │ │ │ + bl 527f50 │ │ │ │ cbnz r0, 2a91a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a91e2 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 21c0bc │ │ │ │ mov r3, r0 │ │ │ │ @@ -212740,15 +212737,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a91b2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a846c │ │ │ │ @@ -212762,31 +212759,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a9182 │ │ │ │ ldr r0, [pc, #40] @ (2a922c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a9182 │ │ │ │ - adds r6, #90 @ 0x5a │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r5, r7 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r4, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2a93c0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -212805,20 +212802,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 527f48 │ │ │ │ + bl 527f50 │ │ │ │ cbnz r0, 2a92b0 │ │ │ │ ldr r2, [pc, #336] @ (2a93d8 ) │ │ │ │ ldr r3, [pc, #324] @ (2a93cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -212847,29 +212844,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a9380 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2a92f6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2a9378 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2a92c2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2a92c2 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -212890,15 +212887,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ adds r0, #24 │ │ │ │ blx 21c0bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2a93b8 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -212929,44 +212926,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2a93ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a92bc │ │ │ │ ldr r0, [pc, #68] @ (2a93f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2a92bc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r0, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2a9324 │ │ │ │ + bge.n 2a9344 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a9420 ) │ │ │ │ add r0, pc │ │ │ │ @@ -212979,73 +212976,73 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29ae98 │ │ │ │ nop │ │ │ │ mrc2 0, 7, r0, cr8, cr9, {2} │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2a9448 │ │ │ │ + bne.n 2a9468 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2a94e4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (2a94e8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a94d0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (2a94ec ) │ │ │ │ ldr r2, [pc, #144] @ (2a94f0 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (2a94f4 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #132] @ (2a94f8 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #108] @ (2a94fc ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 53fff4 │ │ │ │ + bl 53fffc │ │ │ │ ldr r1, [pc, #100] @ (2a9500 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #88] @ (2a9504 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213055,37 +213052,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a950c ) │ │ │ │ ldr r0, [pc, #56] @ (2a9510 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r2, r1, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2a9580 │ │ │ │ + bcc.n 2a95a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r2, r6 │ │ │ │ + adds r6, r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6be │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2a94d8 │ │ │ │ + bne.n 2a94f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r4, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a95ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213094,41 +213091,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2a95b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (2a95b8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2a95bc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #100] @ (2a95c0 ) │ │ │ │ ldr r1, [pc, #104] @ (2a95c4 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #88] @ (2a95c8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #80] @ (2a95cc ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2a95d0 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -213140,30 +213137,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 2a94c8 │ │ │ │ + bcs.n 2a94e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r3, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 5, cr0, cr6, cr1, {2} │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + cdp 0, 6, cr0, cr6, cr1, {2} │ │ │ │ + str r3, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #98 @ 0x62 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r3, #6 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213174,31 +213171,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a9624 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #36] @ (2a9628 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 529d24 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + b.w 529d2c │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r0, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2a96ac ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -213208,58 +213205,58 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #92] @ (2a96b8 ) │ │ │ │ ldr r1, [pc, #96] @ (2a96bc ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2a96c0 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5412c4 │ │ │ │ + b.w 5412cc │ │ │ │ nop │ │ │ │ - adds r3, #140 @ 0x8c │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2a9774 │ │ │ │ + bne.n 2a9794 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 2a96d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a96c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -213299,15 +213296,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f9d14 │ │ │ │ + bl 5f9d1c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2a9886 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2a9840 │ │ │ │ @@ -213317,15 +213314,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2a98b6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2a96fc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -213355,69 +213352,69 @@ │ │ │ │ beq.n 2a96fc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 5f72e8 │ │ │ │ + bl 5f72f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a97fe │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2a9794 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5f9e88 │ │ │ │ + bl 5f9e90 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a9794 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 541d3c │ │ │ │ + bl 541d44 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r3, [pc, #184] @ (2a98d8 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2a98dc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2a98e0 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2a9702 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 541d3c │ │ │ │ + bl 541d44 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #132] @ (2a98e4 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2a98e8 ) │ │ │ │ ldr r3, [pc, #128] @ (2a98ec ) │ │ │ │ @@ -213427,34 +213424,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a9702 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2a98f0 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2a98f4 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2a98f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2a9702 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2a98fc ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2a9900 ) │ │ │ │ ldr r0, [pc, #68] @ (2a9904 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213465,37 +213462,37 @@ │ │ │ │ nop │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r1, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r7, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r7, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r2, r4 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r6, r3 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r2, r5 │ │ │ │ + subs r4, r4, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a9908 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213525,29 +213522,29 @@ │ │ │ │ cbnz r5, 2a9950 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2a99d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a9a10 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2a9a94 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a9ab4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2a9988 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a9ace │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2a9b0c ) │ │ │ │ ldr r3, [pc, #376] @ (2a9b08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -213563,15 +213560,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2a9afe │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 597678 │ │ │ │ + bl 597680 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a9a84 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9950 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a994a │ │ │ │ @@ -213585,46 +213582,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2a9b18 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a998a │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9950 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a9960 │ │ │ │ ldr r3, [pc, #264] @ (2a9b1c ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2a9b20 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2a9b24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a99f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 597678 │ │ │ │ + bl 597680 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2a9a76 │ │ │ │ cbnz r5, 2a9a4a │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2a9af2 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -213667,39 +213664,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a9b30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a99f0 │ │ │ │ ldr r3, [pc, #124] @ (2a9b34 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2a9b38 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2a9b3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a99f0 │ │ │ │ ldr r3, [pc, #112] @ (2a9b40 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2a9b44 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2a9b48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a99f0 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9a4a │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -213709,43 +213706,43 @@ │ │ │ │ nop │ │ │ │ asrs r2, r7, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r1, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r7, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + subs r6, r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #96 @ 0x60 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a9b4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -213768,47 +213765,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 594cb4 │ │ │ │ + bl 594cbc │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2a9bf2 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2a9bb0 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2a9bb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a9c26 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5961fc │ │ │ │ + bl 596204 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2a9c16 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2a9c06 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 596204 │ │ │ │ + bl 59620c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 595fbc │ │ │ │ + bl 595fc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 58f3e0 │ │ │ │ + bl 58f3e8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213820,22 +213817,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 596018 │ │ │ │ + bl 596020 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2a9bbc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 596018 │ │ │ │ + bl 596020 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a9bb6 │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ │ │ │ │ 002a9c2c : │ │ │ │ @@ -213888,28 +213885,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (2a9d3c ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a9cc6 │ │ │ │ ldr r3, [pc, #148] @ (2a9d40 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (2a9d44 ) │ │ │ │ ldr r1, [pc, #148] @ (2a9d48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213945,34 +213942,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2a9cc6 │ │ │ │ nop │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + adds r6, r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r7, #27 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r3, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a9d58 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2a9e3a │ │ │ │ @@ -214149,25 +214146,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfb4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 5f9e88 │ │ │ │ + bl 5f9e90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a9fe8 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2a9fe8 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -214182,15 +214179,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2a9fe2 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2aa016 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2a9fb8 │ │ │ │ @@ -214233,15 +214230,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2aa032 │ │ │ │ ldr r0, [pc, #44] @ (2aa07c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2aa032 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r2, #13 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #13 │ │ │ │ @@ -214250,15 +214247,15 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214279,15 +214276,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 5976ec │ │ │ │ + bl 5976f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2aa148 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -214337,15 +214334,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2aa2dc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2aa0e6 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a9f30 │ │ │ │ adds r0, #1 │ │ │ │ @@ -214360,15 +214357,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2aa0d6 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214416,15 +214413,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2aa0d8 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214484,15 +214481,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa2e0 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -214747,25 +214744,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2aa578 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2aa52c │ │ │ │ lsls r6, r6, #21 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 69f234 │ │ │ │ + b.w 69f23c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2aa704 ) │ │ │ │ @@ -214780,23 +214777,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2aa6f8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2aa6f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2aa6f8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldr r2, [pc, #308] @ (2aa70c ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -214914,39 +214911,39 @@ │ │ │ │ b.n 2aa682 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r7, #19 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r2, r2, #16 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2aa794 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 596184 │ │ │ │ + bl 59618c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cbnz r0, 2aa76a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214987,18 +214984,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2aa7d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ sbc.w r0, r4, r9, lsr #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2aa848 │ │ │ │ sub sp, #20 │ │ │ │ @@ -215006,53 +215003,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2aa850 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [pc, #72] @ 2aa854 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #13 │ │ │ │ ldr.w lr, [pc, #68] @ 2aa858 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2aa85c ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2aa860 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - nop {12} │ │ │ │ + nop {13} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r4!, {r1, r2, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2aa8e0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215064,26 +215061,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594cb4 │ │ │ │ + bl 594cbc │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2aa724 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5960fc │ │ │ │ + bl 596104 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2a9b4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -215152,21 +215149,21 @@ │ │ │ │ bne.n 2aa936 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215455,15 +215452,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2aac96 │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -215502,22 +215499,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2ab00c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2ab010 ) │ │ │ │ @@ -215528,23 +215525,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2ab018 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2aae86 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2aaeba │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -215554,19 +215551,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2aadde │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2aae12 │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aae34 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5960fc │ │ │ │ + bl 596104 │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2aae36 │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -215579,33 +215576,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2ab024 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 594d74 │ │ │ │ + bl 594d7c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aaff4 │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a9908 │ │ │ │ @@ -215622,15 +215619,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2ab030 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215666,15 +215663,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2ab03c ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215686,25 +215683,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a9b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aae70 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 596018 │ │ │ │ + bl 596020 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2aaf20 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 596018 │ │ │ │ + bl 596020 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2aafcc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 596018 │ │ │ │ + bl 596020 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2aaf7e │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2ab040 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -215714,15 +215711,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 594f1c │ │ │ │ + bl 594f24 │ │ │ │ ldr.w r3, [r5, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2aaf9c │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #180] @ 0xb4 │ │ │ │ add sp, #20 │ │ │ │ @@ -215736,15 +215733,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2ab04c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2aae70 │ │ │ │ mov r0, r8 │ │ │ │ bl 2aa584 │ │ │ │ cbnz r0, 2aafea │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -215766,79 +215763,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ab064 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2aae70 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2aafa8 │ │ │ │ ldr r3, [pc, #112] @ (2ab068 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2ab06c ) │ │ │ │ ldr r0, [pc, #112] @ (2ab070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - adds r6, r7, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r7, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #31 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r4, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ab824 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r4, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r0, r3 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -215896,52 +215893,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab12c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2ab170 ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #40] @ (2ab174 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2ab178 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2ab0f8 │ │ │ │ nop │ │ │ │ - adds r0, r1, r5 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + svc 4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -215987,15 +215984,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2aa920 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2ab21e │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -216028,21 +216025,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2ab074 │ │ │ │ ldr r0, [pc, #16] @ (2ab288 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ab266 │ │ │ │ nop │ │ │ │ ldrh.w r0, [ip, r1, lsl #2] │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216073,23 +216070,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2ab334 │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2ab338 │ │ │ │ cbz r0, 2ab316 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2ab33c │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2ab31a │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cbz r0, 2ab31a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -216146,15 +216143,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2ab3ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216197,15 +216194,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab436 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216250,15 +216247,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab4c4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216294,15 +216291,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab53c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216385,19 +216382,19 @@ │ │ │ │ cbz r3, 2ab66c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 596184 │ │ │ │ + bl 59618c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cbnz r0, 2ab652 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216475,21 +216472,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ab6b4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2ab6b4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -216549,21 +216546,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ab75a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2ab75a │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2ab81c │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -216661,15 +216658,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab88e │ │ │ │ ldr r0, [pc, #376] @ (2aba38 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ab88e │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2ab886 │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -216727,15 +216724,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5f9e88 │ │ │ │ + bl 5f9e90 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ab9e0 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -216762,15 +216759,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2ab97e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2ab97e │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -216810,23 +216807,23 @@ │ │ │ │ @ instruction: 0xf2340061 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u32 q8, q7, │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + vhadd.u q8, q7, │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2l 0, cr0, [ip], #-260 @ 0xfffffefc │ │ │ │ - ldc2l 0, cr0, [sl, #260]! @ 0x104 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + ldc2l 0, cr0, [ip], #-260 @ 0xfffffefc │ │ │ │ + cdp2 0, 0, cr0, cr10, cr1, {2} │ │ │ │ + asrs r2, r3, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrrc2 0, 4, r0, r4, cr1 │ │ │ │ - ldc2l 0, cr0, [lr, #260]! @ 0x104 │ │ │ │ + stc2l 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + cdp2 0, 0, cr0, cr14, cr1, {2} │ │ │ │ │ │ │ │ 002aba54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrsb.w r2, [r0, #21] │ │ │ │ @@ -216834,15 +216831,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2aba7a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -216854,15 +216851,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2ab28c │ │ │ │ @@ -216899,15 +216896,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2abb14 │ │ │ │ │ │ │ │ @@ -217086,15 +217083,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2abb6c │ │ │ │ ldr r0, [pc, #540] @ (2abf18 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2abb6c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2aba54 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -217148,15 +217145,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fa37c │ │ │ │ + bl 5fa384 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2abbb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ab554 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2abbb8 │ │ │ │ @@ -217213,15 +217210,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fa37c │ │ │ │ + bl 5fa384 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2abe66 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2abe92 │ │ │ │ @@ -217297,27 +217294,27 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvs.n 2abfcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb600041 │ │ │ │ - lsrs r2, r5, #15 │ │ │ │ + @ instruction: 0xfb700041 │ │ │ │ + lsrs r2, r7, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7b40041 │ │ │ │ - ldr??.w r0, [lr, r1] │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + @ instruction: 0xf7c40041 │ │ │ │ + vld4.16 {d16-d19}, [lr], r1 │ │ │ │ + lsrs r2, r4, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf79c0041 │ │ │ │ - vst1.8 {d16[2]}, [r2], r1 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + @ instruction: 0xf7ac0041 │ │ │ │ + ldr??.w r0, [r2, #65] @ 0x41 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7840041 │ │ │ │ - ldrsb.w r0, [r2, r1] │ │ │ │ + @ instruction: 0xf7940041 │ │ │ │ + vld4.16 {d0-d3}, [r2], r1 │ │ │ │ │ │ │ │ 002abf40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ @@ -217332,25 +217329,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2ac186 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #648] @ (2ac208 ) │ │ │ │ ldr r2, [pc, #648] @ (2ac20c ) │ │ │ │ ldr r1, [pc, #652] @ (2ac210 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa920 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -217398,15 +217395,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fa37c │ │ │ │ + bl 5fa384 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2ac1e4 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -217441,15 +217438,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5f9e88 │ │ │ │ + bl 5f9e90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ac164 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2ac032 │ │ │ │ bhi.n 2ac11e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217591,19 +217588,19 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb3c0061 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #12 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 2ac16c │ │ │ │ + beq.n 2ac18c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2ac194 │ │ │ │ + beq.n 2ac1b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb ip, {r0, r5, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -217680,15 +217677,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2ac2fc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -217725,25 +217722,25 @@ │ │ │ │ b.n 2ac2ca │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2ac31c │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2ac2e2 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #96] @ (2ac3c8 ) │ │ │ │ ldr r2, [pc, #100] @ (2ac3cc ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2ac3d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2ac3a0 │ │ │ │ @@ -217766,24 +217763,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2ac3d8 ) │ │ │ │ ldr r0, [pc, #32] @ (2ac3dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r7, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #27 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subw r0, r8, #65 @ 0x41 │ │ │ │ - @ instruction: 0xf4f20041 │ │ │ │ + @ instruction: 0xf2b80041 │ │ │ │ + add.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ │ │ │ │ 002ac3e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -217795,39 +217792,39 @@ │ │ │ │ cbz r3, 2ac452 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2ac478 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #104] @ (2ac47c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #96] @ (2ac480 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 540014 │ │ │ │ + bl 54001c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 594a9c │ │ │ │ + bl 594aa4 │ │ │ │ ldr r3, [pc, #84] @ (2ac484 ) │ │ │ │ ldr r1, [pc, #84] @ (2ac488 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2c09d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2ac462 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -217838,21 +217835,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b.n 2ac1b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - sbfx r0, r2, #1, #2 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + @ instruction: 0xf3520041 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf4b20041 │ │ │ │ + @ instruction: 0xf4c20041 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ac48c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -217887,15 +217884,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2ac4c8 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 699820 │ │ │ │ + bl 699828 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 21dfb4 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -217904,29 +217901,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2ac5d4 ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -217948,15 +217945,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2ac5e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217964,22 +217961,22 @@ │ │ │ │ str r6, [r7, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r6, {r1, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - sbc.w r0, r4, #65 @ 0x41 │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + sbcs.w r0, r4, #65 @ 0x41 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf33e0041 │ │ │ │ - @ instruction: 0xf0bc0041 │ │ │ │ + sbfx r0, lr, #1, #2 │ │ │ │ + @ instruction: 0xf0cc0041 │ │ │ │ ldr r0, [pc, #4] @ (2ac5ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ bcs.n 2ac604 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -217988,75 +217985,75 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2ac688 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (2ac68c ) │ │ │ │ ldr r1, [pc, #116] @ (2ac690 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #100] @ (2ac694 ) │ │ │ │ ldr r2, [pc, #104] @ (2ac698 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2ac69c ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2ac6a0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #88] @ (2ac6a4 ) │ │ │ │ ldr r0, [pc, #88] @ (2ac6a8 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2ac6ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, 2ac950 ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 2ac990 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe80a0047 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + @ instruction: 0xe81a0047 │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf65a0041 │ │ │ │ + @ instruction: 0xf66a0041 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6840041 │ │ │ │ + @ instruction: 0xf6940041 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ac5e4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2ac6b2 │ │ │ │ @@ -218071,25 +218068,25 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2ac6f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2aba54 │ │ │ │ nop │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsbs r0, r8, #12648448 @ 0xc10000 │ │ │ │ - @ instruction: 0xf5ea0041 │ │ │ │ + @ instruction: 0xf5e80041 │ │ │ │ + @ instruction: 0xf5fa0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2ac78c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #128] @ (2ac790 ) │ │ │ │ @@ -218102,36 +218099,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #96] @ (2ac7a0 ) │ │ │ │ ldr r2, [pc, #96] @ (2ac7a4 ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 3d3770 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #68] @ (2ac7a8 ) │ │ │ │ ldr r2, [pc, #72] @ (2ac7ac ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -218141,26 +218138,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf58c0041 │ │ │ │ - @ instruction: 0xf5960041 │ │ │ │ - add r0, pc, #632 @ (adr r0, 2aca14 ) │ │ │ │ + @ instruction: 0xf59c0041 │ │ │ │ + sub.w r0, r6, #12648448 @ 0xc10000 │ │ │ │ + add r0, pc, #696 @ (adr r0, 2aca54 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2ac58c │ │ │ │ + b.n 2ac5ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs.w r0, ip, #12648448 @ 0xc10000 │ │ │ │ - @ instruction: 0xf5840041 │ │ │ │ - sbcs.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ - sbcs.w r0, ip, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf58c0041 │ │ │ │ + @ instruction: 0xf5940041 │ │ │ │ + @ instruction: 0xf5820041 │ │ │ │ + @ instruction: 0xf58c0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2acb10 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r4, [pc, #844] @ (2acb14 ) │ │ │ │ @@ -218182,15 +218179,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -218264,23 +218261,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2acb3c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #620] @ (2acb40 ) │ │ │ │ ldr r1, [pc, #624] @ (2acb44 ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2ac958 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -218485,48 +218482,48 @@ │ │ │ │ ldr r1, [pc, #100] @ (2acb68 ) │ │ │ │ ldr r0, [pc, #104] @ (2acb6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r4, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ b.n 2ad0a0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf4d00041 │ │ │ │ + @ instruction: 0xf4e00041 │ │ │ │ b.n 2ad09c │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ce0041 │ │ │ │ + @ instruction: 0xf4de0041 │ │ │ │ + eor.w r0, lr, #12648448 @ 0xc10000 │ │ │ │ + eor.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ + eor.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ orns r0, lr, #12648448 @ 0xc10000 │ │ │ │ - orns r0, sl, #12648448 @ 0xc10000 │ │ │ │ - orns r0, r8, #12648448 @ 0xc10000 │ │ │ │ - orn r0, lr, #12648448 @ 0xc10000 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r3, r4} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf3d00041 │ │ │ │ @ instruction: 0xf3e00041 │ │ │ │ - bic.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf3f00041 │ │ │ │ + bics.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ b.n 2ace20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3760041 │ │ │ │ - bfi r0, sl, #1, #1 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + usat r0, #1, r6, lsl #1 │ │ │ │ + @ instruction: 0xf37a0041 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movw r0, #49217 @ 0xc041 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + @ instruction: 0xf25c0041 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub.w r0, r2, #65 @ 0x41 │ │ │ │ - addw r0, sl, #65 @ 0x41 │ │ │ │ + subs.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf21a0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2accb0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #300] @ (2accb4 ) │ │ │ │ @@ -218543,28 +218540,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ bl 30069c │ │ │ │ ldr r2, [pc, #264] @ (2accc4 ) │ │ │ │ ldr r1, [pc, #268] @ (2accc8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #248] @ (2acccc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2accd0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -218587,43 +218584,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2acc4e │ │ │ │ mov r0, r8 │ │ │ │ bl 300388 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acc96 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #172] @ (2accd8 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #160] @ (2accdc ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 541274 │ │ │ │ + bl 54127c │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ac48c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2acc6c │ │ │ │ mov r0, fp │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #112] @ (2acce0 ) │ │ │ │ ldr r3, [pc, #68] @ (2accb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -218640,41 +218637,41 @@ │ │ │ │ ldr r4, [pc, #76] @ (2acce4 ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2acc6c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ svc 16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5, r7} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf0ea0041 │ │ │ │ - @ instruction: 0xf0f80041 │ │ │ │ + @ instruction: 0xf0fa0041 │ │ │ │ + add.w r0, r8, #65 @ 0x41 │ │ │ │ cbz r2, 2acd32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf0d80041 │ │ │ │ + @ instruction: 0xf0e80041 │ │ │ │ udf #140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ udf #40 @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002acce8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218685,24 +218682,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2acd2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ac3e0 │ │ │ │ - movs r6, r2 │ │ │ │ + movs r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i32 d0, d0, d1[0] │ │ │ │ - vext.8 q0, q1, , #0 │ │ │ │ + vext.8 q0, q0, , #0 │ │ │ │ + vmla.i d16, d2, d1[0] │ │ │ │ │ │ │ │ 002acd30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2acd7c │ │ │ │ @@ -218712,29 +218709,29 @@ │ │ │ │ ldr r1, [pc, #56] @ (2acd84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vshr.u8 q8, , #2 │ │ │ │ - vhadd.s16 q8, q4, │ │ │ │ - vhadd.s32 q8, q5, │ │ │ │ + vshr.u16 q8, , #2 │ │ │ │ + vhadd.s32 q8, q4, │ │ │ │ + vhadd.s q8, q5, │ │ │ │ │ │ │ │ 002acd88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 2acdd0 │ │ │ │ @@ -218745,27 +218742,27 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3d8814 │ │ │ │ nop │ │ │ │ - vqadd.u64 q8, q3, │ │ │ │ - vhadd.s16 q0, q2, │ │ │ │ - cdp 0, 15, cr0, cr14, cr1, {2} │ │ │ │ + vmov.i32 q0, #225 @ 0x000000e1 │ │ │ │ + vhadd.s32 q0, q2, │ │ │ │ + vhadd.s8 q0, q7, │ │ │ │ │ │ │ │ 002acddc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ace1c │ │ │ │ @@ -218775,49 +218772,49 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ace24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3d87cc │ │ │ │ nop │ │ │ │ - vqadd.u32 q0, q1, │ │ │ │ - cdp 0, 10, cr0, cr12, cr1, {2} │ │ │ │ - cdp 0, 11, cr0, cr14, cr1, {2} │ │ │ │ + vqadd.u64 q0, q1, │ │ │ │ + cdp 0, 11, cr0, cr12, cr1, {2} │ │ │ │ + cdp 0, 12, cr0, cr14, cr1, {2} │ │ │ │ │ │ │ │ 002ace28 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2ace3a │ │ │ │ ldr r3, [pc, #16] @ (2ace40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - mcr2 0, 7, r0, cr10, cr1, {2} │ │ │ │ + mrc2 0, 7, r0, cr10, cr1, {2} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2ace60 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ ldmia r2!, {r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218837,15 +218834,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5fa37c │ │ │ │ + bl 5fa384 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2acec8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -218854,17 +218851,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 21c77c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2acee0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 68f868 │ │ │ │ + b.w 68f870 │ │ │ │ nop │ │ │ │ - cdp 0, 7, cr0, cr10, cr1, {2} │ │ │ │ + cdp 0, 8, cr0, cr10, cr1, {2} │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2acf44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1064] @ 0x428 │ │ │ │ @@ -218891,52 +218888,52 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2acf0e │ │ │ │ ldr r0, [pc, #28] @ (2acf54 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2acf0e │ │ │ │ nop │ │ │ │ blt.n 2ace78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 2, cr0, cr14, cr1, {2} │ │ │ │ + cdp 0, 3, cr0, cr14, cr1, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2acfbc ) │ │ │ │ ldr r2, [pc, #84] @ (2acfc0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2acfc4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #72] @ (2acfc8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #68] @ (2acfcc ) │ │ │ │ ldr r1, [pc, #68] @ (2acfd0 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #56] @ (2acfd4 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -218944,18 +218941,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mrc2 0, 1, r0, cr12, cr1, {2} │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + mcr2 0, 2, r0, cr12, cr1, {2} │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2acffc │ │ │ │ lsls r7, r3, #1 │ │ │ │ @@ -219125,15 +219122,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2ad1d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ad0d6 │ │ │ │ ldr r0, [pc, #92] @ (2ad1dc ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad094 │ │ │ │ ldr r0, [pc, #72] @ (2ad1d4 ) │ │ │ │ @@ -219146,33 +219143,33 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2ad1e0 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2ad094 │ │ │ │ bge.n 2ad270 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], {81} @ 0x51 │ │ │ │ - stcl 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ - stc2l 0, cr0, [sl], #-324 @ 0xfffffebc │ │ │ │ - ldc 0, cr0, [r6, #-260]! @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [r0], {81} @ 0x51 │ │ │ │ + ldcl 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ + ldc2l 0, cr0, [sl], #-324 @ 0xfffffebc │ │ │ │ + stcl 0, cr0, [r6, #-260] @ 0xfffffefc │ │ │ │ ldr r2, [pc, #224] @ (2ad2b4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], {65} @ 0x41 │ │ │ │ + ldcl 0, cr0, [r4], {65} @ 0x41 │ │ │ │ ldr r2, [pc, #48] @ (2ad210 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + mcrr 0, 4, r0, r4, cr1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -219200,15 +219197,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2ad2be │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ad49e │ │ │ │ @@ -219228,15 +219225,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2ad544 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 3e26d4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2ad2d8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #692] @ (2ad548 ) │ │ │ │ ldr r3, [pc, #668] @ (2ad534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -219254,46 +219251,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2ad550 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2ad28a │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0eac │ │ │ │ ldr r2, [pc, #628] @ (2ad554 ) │ │ │ │ ldr r1, [pc, #628] @ (2ad558 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r9 │ │ │ │ bl 2c194c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ad4d2 │ │ │ │ - bl 5960fc │ │ │ │ + bl 596104 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ad4f2 │ │ │ │ vldr d7, [pc, #508] @ 2ad520 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 594cb4 │ │ │ │ + bl 594cbc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ad28a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2ad352 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -219309,29 +219306,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2ad4ec │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2ad4d8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -219391,43 +219388,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 21e988 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2ad292 │ │ │ │ ldr r2, [pc, #188] @ (2ad55c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2ad560 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2ad28a │ │ │ │ ldr r2, [pc, #168] @ (2ad564 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2ad568 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2ad28a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2ad352 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2ad3ac │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2ad38c │ │ │ │ @@ -219440,15 +219437,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2ad574 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 418480 │ │ │ │ b.n 2ad28a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -219459,33 +219456,33 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2ad450 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb9c0051 │ │ │ │ - stc 0, cr0, [lr], {65} @ 0x41 │ │ │ │ - stcl 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ + @ instruction: 0xfbac0051 │ │ │ │ + ldc 0, cr0, [lr], {65} @ 0x41 │ │ │ │ + ldcl 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ stmia r5!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ bhi.n 2ad550 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc 0, cr0, [r0], {65} @ 0x41 │ │ │ │ - @ instruction: 0xebf40041 │ │ │ │ - ldcl 0, cr0, [r2], #-260 @ 0xfffffefc │ │ │ │ - stc 0, cr0, [r8], {65} @ 0x41 │ │ │ │ - orn r0, r4, r1, lsl #1 │ │ │ │ - ands.w r0, r4, r1, lsl #1 │ │ │ │ - orns r0, sl, r1, lsl #1 │ │ │ │ - ldrd r0, r0, [sl, #260]! @ 0x104 │ │ │ │ - strh.w r0, [sl, #81] @ 0x51 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + stc 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ + stc 0, cr0, [r4], {65} @ 0x41 │ │ │ │ + stc 0, cr0, [r2], {65} @ 0x41 │ │ │ │ + ldc 0, cr0, [r8], {65} @ 0x41 │ │ │ │ + orns r0, r4, r1, lsl #1 │ │ │ │ + bic.w r0, r4, r1, lsl #1 │ │ │ │ + eor.w r0, sl, r1, lsl #1 │ │ │ │ + and.w r0, sl, r1, lsl #1 │ │ │ │ + ldrh.w r0, [sl, #81] @ 0x51 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 2ad598 │ │ │ │ + bls.n 2ad5b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2ad668 │ │ │ │ @@ -219543,15 +219540,15 @@ │ │ │ │ bpl.n 2ad5d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2ad678 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ad5d4 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2ad5c8 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -219585,19 +219582,19 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [ip, #-260]! @ 0x104 │ │ │ │ - @ instruction: 0xf7680051 │ │ │ │ - @ instruction: 0xe8340041 │ │ │ │ - @ instruction: 0xf7520051 │ │ │ │ - @ instruction: 0xe81e0041 │ │ │ │ + ldrd r0, r0, [ip, #-260]! @ 0x104 │ │ │ │ + @ instruction: 0xf7780051 │ │ │ │ + strex r0, r0, [r4, #260] @ 0x104 │ │ │ │ + @ instruction: 0xf7620051 │ │ │ │ + @ instruction: 0xe82e0041 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2ad718 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (2ad71c ) │ │ │ │ @@ -219606,15 +219603,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2ad724 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #112] @ (2ad728 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ad6f6 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -219643,29 +219640,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad6c0 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2ad734 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ad6c0 │ │ │ │ - @ instruction: 0xf7080051 │ │ │ │ - b.n 2ad6f0 │ │ │ │ + @ instruction: 0xf7180051 │ │ │ │ + b.n 2ad710 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe8020041 │ │ │ │ + @ instruction: 0xe8120041 │ │ │ │ bcc.n 2ad6f8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r4!, {r0, r6} │ │ │ │ + @ instruction: 0xe8c40041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w fp, [pc, #1808] @ 2ade60 │ │ │ │ @@ -219723,15 +219720,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2ad950 │ │ │ │ ldr.w r0, [pc, #1652] @ 2ade70 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad944 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2ad902 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2adc3a │ │ │ │ @@ -219847,15 +219844,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 2ade78 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ad8ec │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2adcd6 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -220020,15 +220017,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2adb22 │ │ │ │ ldr r0, [pc, #760] @ (2ade80 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2adb22 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2ad992 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2ad992 │ │ │ │ @@ -220165,15 +220162,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2ad950 │ │ │ │ ldr r0, [pc, #372] @ (2ade88 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad944 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (2ade64 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -220188,15 +220185,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ada1c │ │ │ │ ldr r0, [pc, #320] @ (2ade90 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ada1c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2ad8d4 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2ad992 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -220215,15 +220212,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ad950 │ │ │ │ ldr r0, [pc, #252] @ (2ade98 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad944 │ │ │ │ ldr r3, [pc, #232] @ (2ade94 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220232,15 +220229,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2adb22 │ │ │ │ ldr r0, [pc, #212] @ (2ade9c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2adb22 │ │ │ │ ldr r0, [pc, #168] @ (2ade84 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -220250,15 +220247,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2ada6a │ │ │ │ ldr r0, [pc, #172] @ (2adea0 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ada6a │ │ │ │ ldr r2, [pc, #100] @ (2ade64 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2ad944 │ │ │ │ @@ -220272,69 +220269,69 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2ad91e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (2adea8 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2ad91e │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2ad98c │ │ │ │ ldr r0, [pc, #96] @ (2adeac ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad944 │ │ │ │ nop │ │ │ │ bcc.n 2adee4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #944] @ (2ae21c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8180041 │ │ │ │ + @ instruction: 0xe8280041 │ │ │ │ asrs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ade3c │ │ │ │ + b.n 2ade5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ad860 │ │ │ │ + b.n 2ad880 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae550 │ │ │ │ + b.n 2ae570 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae5c0 │ │ │ │ + b.n 2ae5e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae3d8 │ │ │ │ + b.n 2ae3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae388 │ │ │ │ + b.n 2ae3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae408 │ │ │ │ + b.n 2ae428 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae204 │ │ │ │ + b.n 2ae224 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae364 │ │ │ │ + b.n 2ae384 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -220475,15 +220472,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2ae7a4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2adf0e │ │ │ │ b.n 2adf1c │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2ae1fc │ │ │ │ @@ -220560,15 +220557,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ae0ae │ │ │ │ ldr.w r2, [pc, #1592] @ 2ae7ac │ │ │ │ ldr.w r0, [pc, #1592] @ 2ae7b0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae0ae │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2ae368 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -220596,15 +220593,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2adf8c │ │ │ │ ldr.w r2, [pc, #1480] @ 2ae7b4 │ │ │ │ ldr.w r0, [pc, #1480] @ 2ae7b8 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2adf8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ae5da │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -220629,15 +220626,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2ae79c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adf78 │ │ │ │ ldr.w r0, [pc, #1388] @ 2ae7c4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2adf78 │ │ │ │ ldr.w r2, [pc, #1336] @ 2ae79c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -220663,15 +220660,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ae238 │ │ │ │ ldr.w r2, [pc, #1296] @ 2ae7c8 │ │ │ │ ldr.w r0, [pc, #1296] @ 2ae7cc │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2adf72 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2ae354 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2ae354 │ │ │ │ @@ -220691,15 +220688,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2ae238 │ │ │ │ ldr.w r2, [pc, #1220] @ 2ae7d0 │ │ │ │ ldr.w r0, [pc, #1220] @ 2ae7d4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2adf72 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2adf5c │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -220756,15 +220753,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2ae7dc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2adf6a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae0ae │ │ │ │ ldr r3, [pc, #948] @ (2ae7a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -220776,15 +220773,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2ae0ae │ │ │ │ ldr r2, [pc, #980] @ (2ae7e0 ) │ │ │ │ ldr r0, [pc, #984] @ (2ae7e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae0ae │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ae608 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -220827,15 +220824,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2ae238 │ │ │ │ ldr r2, [pc, #832] @ (2ae7e8 ) │ │ │ │ ldr r0, [pc, #836] @ (2ae7ec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2adf72 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -220875,15 +220872,15 @@ │ │ │ │ beq.w 2ae274 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ae274 │ │ │ │ ldr r0, [pc, #712] @ (2ae7f0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ae274 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 21dfb4 │ │ │ │ @@ -220902,15 +220899,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2ae106 │ │ │ │ ldr r0, [pc, #644] @ (2ae7f8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2ae106 │ │ │ │ ldr r2, [pc, #548] @ (2ae7a8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae332 │ │ │ │ @@ -220921,15 +220918,15 @@ │ │ │ │ bpl.w 2ae332 │ │ │ │ ldr r2, [pc, #608] @ (2ae7fc ) │ │ │ │ ldr r0, [pc, #608] @ (2ae800 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ae332 │ │ │ │ ldr r3, [pc, #500] @ (2ae7a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae1ac │ │ │ │ @@ -220939,15 +220936,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ae1ac │ │ │ │ ldr r2, [pc, #568] @ (2ae804 ) │ │ │ │ ldr r0, [pc, #572] @ (2ae808 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ae1ac │ │ │ │ ldr r3, [pc, #460] @ (2ae7a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae206 │ │ │ │ ldr r3, [pc, #436] @ (2ae79c ) │ │ │ │ @@ -220956,15 +220953,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ae206 │ │ │ │ ldr r2, [pc, #536] @ (2ae80c ) │ │ │ │ ldr r0, [pc, #536] @ (2ae810 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae206 │ │ │ │ ldr r3, [pc, #412] @ (2ae7a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae428 │ │ │ │ @@ -220974,15 +220971,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2ae428 │ │ │ │ ldr r2, [pc, #496] @ (2ae814 ) │ │ │ │ ldr r0, [pc, #500] @ (2ae818 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ae428 │ │ │ │ ldr r3, [pc, #372] @ (2ae7a8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2ae64a │ │ │ │ ldr r3, [pc, #348] @ (2ae79c ) │ │ │ │ @@ -221003,15 +221000,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2ae4ea │ │ │ │ ldr r2, [pc, #432] @ (2ae81c ) │ │ │ │ ldr r0, [pc, #436] @ (2ae820 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ae4ea │ │ │ │ ldr r2, [pc, #424] @ (2ae824 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae450 │ │ │ │ ldr r2, [pc, #276] @ (2ae79c ) │ │ │ │ @@ -221020,15 +221017,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2ae450 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2ae828 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ae450 │ │ │ │ ldr r3, [pc, #256] @ (2ae7a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae0ae │ │ │ │ ldr r3, [pc, #232] @ (2ae79c ) │ │ │ │ @@ -221037,20 +221034,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ae0ae │ │ │ │ ldr r2, [pc, #364] @ (2ae82c ) │ │ │ │ ldr r0, [pc, #364] @ (2ae830 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae0ae │ │ │ │ ldr r0, [pc, #348] @ (2ae834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2adf72 │ │ │ │ ldr r1, [pc, #328] @ (2ae838 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -221063,23 +221060,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ae378 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2ae83c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ae378 │ │ │ │ ldr r2, [pc, #288] @ (2ae840 ) │ │ │ │ ldr r0, [pc, #288] @ (2ae844 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2adf72 │ │ │ │ ldr r3, [pc, #268] @ (2ae848 ) │ │ │ │ ldr r2, [pc, #268] @ (2ae84c ) │ │ │ │ @@ -221106,116 +221103,116 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ae238 │ │ │ │ ldr r2, [pc, #212] @ (2ae854 ) │ │ │ │ ldr r0, [pc, #216] @ (2ae858 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2adf72 │ │ │ │ ldmia r3, {r2, r3, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2aea18 │ │ │ │ + b.n 2aea38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae9ac │ │ │ │ + b.n 2ae9cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae8c4 │ │ │ │ + b.n 2ae8e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aea34 │ │ │ │ + b.n 2aea54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae7e4 │ │ │ │ + b.n 2ae804 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2aec10 │ │ │ │ + b.n 2aec30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae82c │ │ │ │ + b.n 2ae84c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae7dc │ │ │ │ + b.n 2ae7fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + svc 6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrd r0, r0, [ip, #324] @ 0x144 │ │ │ │ - b.n 2ae86c │ │ │ │ + strd r0, r0, [ip, #324]! @ 0x144 │ │ │ │ + b.n 2ae88c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2ae7a4 │ │ │ │ + ble.n 2ae7c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2ae7d4 │ │ │ │ + udf #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2ae8ac │ │ │ │ + ble.n 2ae8cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [pc, #432] @ (2ae9a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2ae8b4 │ │ │ │ + ble.n 2ae8d4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae8cc │ │ │ │ + bgt.n 2ae8ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2ae768 │ │ │ │ + ble.n 2ae788 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae878 │ │ │ │ + bgt.n 2ae898 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae7ac │ │ │ │ + bgt.n 2ae7cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae82c │ │ │ │ + bgt.n 2ae84c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae910 │ │ │ │ + bgt.n 2ae730 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae7d8 │ │ │ │ + blt.n 2ae7f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae858 │ │ │ │ + bgt.n 2ae878 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae750 │ │ │ │ + blt.n 2ae770 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #960] @ (2aebe8 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2ae730 │ │ │ │ + blt.n 2ae750 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae81c │ │ │ │ + bgt.n 2ae83c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae8b4 │ │ │ │ + blt.n 2ae8d4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2ae84c │ │ │ │ + ble.n 2ae86c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2ae8ac │ │ │ │ + bgt.n 2ae8cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae8d0 │ │ │ │ + blt.n 2ae8f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2ae810 │ │ │ │ + bge.n 2ae830 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae524 │ │ │ │ + b.n 2ae544 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 2ae8fc │ │ │ │ + bgt.n 2ae91c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2ae944 │ │ │ │ + bvc.n 2ae764 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2ae778 │ │ │ │ + bgt.n 2ae798 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2ae768 │ │ │ │ + bge.n 2ae788 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002ae85c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221236,166 +221233,166 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2ae8ba │ │ │ │ ldr r1, [pc, #264] @ (2ae9bc ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c0a3c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ae99e │ │ │ │ ldr r1, [pc, #244] @ (2ae9c0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #236] @ (2ae9c4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53ffb8 │ │ │ │ + bl 53ffc0 │ │ │ │ ldr r1, [pc, #224] @ (2ae9c8 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2ae9cc ) │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2ae9d0 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2ae9d4 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr r1, [pc, #208] @ (2ae9d8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 53fef8 │ │ │ │ + bl 53ff00 │ │ │ │ ldr r1, [pc, #196] @ (2ae9dc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 53fef8 │ │ │ │ + bl 53ff00 │ │ │ │ ldr r1, [pc, #188] @ (2ae9e0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 53fef8 │ │ │ │ + bl 53ff00 │ │ │ │ ldr r1, [pc, #176] @ (2ae9e4 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 53fef8 │ │ │ │ + bl 53ff00 │ │ │ │ ldr r1, [pc, #164] @ (2ae9e8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53fff4 │ │ │ │ + bl 53fffc │ │ │ │ ldr r2, [pc, #156] @ (2ae9ec ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #140] @ (2ae9f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c98 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2c1698 │ │ │ │ ldr r2, [pc, #108] @ (2ae9f4 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2ae9f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 545270 │ │ │ │ + b.w 545278 │ │ │ │ ldr r3, [pc, #92] @ (2ae9fc ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2aea00 ) │ │ │ │ ldr r0, [pc, #92] @ (2aea04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ stmia r2!, {r3, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvs.n 2ae9fc │ │ │ │ + bvs.n 2aea1c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aef60 │ │ │ │ + b.n 2aef80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2ae9bc │ │ │ │ + bgt.n 2ae9dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae9bc │ │ │ │ + bgt.n 2ae9dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 2aea9c │ │ │ │ + bvs.n 2aeabc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r7, #1 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ae2f8 │ │ │ │ + b.n 2ae318 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 2ae964 │ │ │ │ + blt.n 2ae984 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2ae950 │ │ │ │ + blt.n 2ae970 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2aea04 │ │ │ │ + bvs.n 2aea24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2aea04 │ │ │ │ + bpl.n 2aea24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 2aea38 │ │ │ │ + bpl.n 2aea58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae208 │ │ │ │ + b.n 2ae228 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2aea30 │ │ │ │ + bpl.n 2aea50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2ae9fc │ │ │ │ + blt.n 2aea1c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002aea08 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -221422,44 +221419,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2aea98 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 68f6c4 │ │ │ │ + bl 68f6cc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 6920d0 │ │ │ │ + bl 6920d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2aeac0 │ │ │ │ ldr r3, [pc, #120] @ (2aeadc ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2aeae0 ) │ │ │ │ ldr r2, [pc, #124] @ (2aeae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 594a9c │ │ │ │ + bl 594aa4 │ │ │ │ ldr r3, [pc, #100] @ (2aeae8 ) │ │ │ │ ldr r1, [pc, #104] @ (2aeaec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c09d4 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 68f6dc │ │ │ │ + bl 68f6e4 │ │ │ │ ldr r2, [pc, #84] @ (2aeaf0 ) │ │ │ │ ldr r3, [pc, #60] @ (2aead8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -221471,37 +221468,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2aeaf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2af168 │ │ │ │ + b.n 2af188 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2aece8 │ │ │ │ + b.n 2aed08 │ │ │ │ lsls r0, r1, #1 │ │ │ │ itt │ │ │ │ lsl r1, r4, #1 │ │ │ │ - bge.n 2aeb54 @ unpredictable > │ │ │ │ + bge.n 2aeb74 @ unpredictable > │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2aeb0c │ │ │ │ ldr r2, [pc, #24] @ (2aeb18 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -221511,15 +221508,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - b.n 2af2a4 │ │ │ │ + b.n 2af2c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -221532,15 +221529,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2aeb4c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2aebb8 │ │ │ │ @@ -221551,15 +221548,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -221569,21 +221566,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2aebac │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ - b.n 2af270 │ │ │ │ + b.n 2af290 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 2aebf0 │ │ │ │ + bge.n 2aec10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2aec20 │ │ │ │ + bge.n 2aec40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2aedd4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -221593,15 +221590,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -221651,15 +221648,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5fbdac │ │ │ │ + bl 5fbdb4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2aecd0 │ │ │ │ @@ -221739,30 +221736,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5fbdac │ │ │ │ + bl 5fbdb4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2aecd0 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2aecbc │ │ │ │ - b.n 2af3a0 │ │ │ │ + b.n 2af3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 2aed80 │ │ │ │ + bls.n 2aeda0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2aeda8 │ │ │ │ + bls.n 2aedc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -221836,19 +221833,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2aeecc ) │ │ │ │ ldr r0, [pc, #20] @ (2aeed0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - b.n 2aeedc │ │ │ │ + b.n 2aeefc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 2aeebc │ │ │ │ + bvc.n 2aeedc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2aef00 │ │ │ │ + bvc.n 2aef20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2aef90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -221857,25 +221854,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2aef98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #156] @ (2aef9c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2aefa0 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #140] @ (2aefa4 ) │ │ │ │ ldr r1, [pc, #144] @ (2aefa8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2aefac ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2aefb0 ) │ │ │ │ @@ -221907,37 +221904,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (2aefd4 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #100] @ (2aefd8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ittt cs │ │ │ │ - lslcs r7, r0, #1 │ │ │ │ - bvs.n 2aeea4 @ unpredictable │ │ │ │ + itee cc │ │ │ │ + lslcc r7, r0, #1 │ │ │ │ + bvs.n 2aeec4 @ unpredictable │ │ │ │ lslcs r1, r0, #1 │ │ │ │ - bvs.n 2aeed8 │ │ │ │ + bvs.n 2aeef8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -221949,15 +221946,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 2aef08 │ │ │ │ + bvs.n 2aef28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r1, sp, #816 @ 0x330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222047,32 +222044,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2af104 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2af108 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ble.n 2af0f4 │ │ │ │ + udf #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 2af0ec │ │ │ │ + bpl.n 2af10c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2af0bc │ │ │ │ + bmi.n 2af0dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2af158 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222082,32 +222079,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2af15c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2af160 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ble.n 2af09c │ │ │ │ + ble.n 2af0bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 2af094 │ │ │ │ + bmi.n 2af0b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2af064 │ │ │ │ + bmi.n 2af084 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2af1d0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222116,15 +222113,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2af1d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2af1ae │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -222141,19 +222138,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ble.n 2af260 │ │ │ │ + ble.n 2af280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 2af238 │ │ │ │ + bmi.n 2af258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2af268 │ │ │ │ + bmi.n 2af288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2af270 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -222165,57 +222162,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2af280 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2af284 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2af226 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2af258 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 5fbf20 │ │ │ │ + bl 5fbf28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af220 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2af226 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bgt.n 2af210 │ │ │ │ + bgt.n 2af230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 2af1dc │ │ │ │ + bcc.n 2af1fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 2af208 │ │ │ │ + bcc.n 2af228 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2af67c │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222236,15 +222233,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2af504 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2af508 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -222292,15 +222289,15 @@ │ │ │ │ bpl.n 2af426 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 5fba0c │ │ │ │ + bl 5fba14 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2af314 │ │ │ │ b.n 2af30e │ │ │ │ @@ -222430,23 +222427,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2af45e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2af360 │ │ │ │ - bgt.n 2af540 │ │ │ │ + bgt.n 2af560 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7e6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcc.n 2af51c │ │ │ │ + bcc.n 2af53c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2af4ec │ │ │ │ + bcc.n 2af50c │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xb780 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @ instruction: 0xb66e │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002af514 : │ │ │ │ @@ -222480,20 +222477,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2af5dc ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #108] @ (2af5e0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #100] @ (2af5e4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c0aa8 │ │ │ │ ldr r3, [pc, #92] @ (2af5e8 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -222521,33 +222518,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r3, r5, r6, lr} │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2af58c │ │ │ │ + bls.n 2af5ac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2af588 │ │ │ │ + bne.n 2af5a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #124 @ 0x7c │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2af6b0 │ │ │ │ + bls.n 2af6d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2af660 │ │ │ │ + bne.n 2af680 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2af690 │ │ │ │ + bne.n 2af6b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002af5f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222559,30 +222556,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3d8814 │ │ │ │ nop │ │ │ │ - bls.n 2af658 │ │ │ │ + bls.n 2af678 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2af660 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ bne.n 2af680 │ │ │ │ lsls r1, r0, #1 │ │ │ │ + bne.n 2af6a0 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002af64c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2af68c │ │ │ │ @@ -222592,26 +222589,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (2af694 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3d87cc │ │ │ │ nop │ │ │ │ - bhi.n 2af5fc │ │ │ │ + bhi.n 2af61c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 2af624 │ │ │ │ + beq.n 2af644 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2af604 │ │ │ │ + beq.n 2af624 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -222622,15 +222619,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2af6cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r3, pc, #296 @ (adr r3, 2af7f8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222690,27 +222687,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af734 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2af734 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2af734 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2af734 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -222721,23 +222718,23 @@ │ │ │ │ beq.n 2af7de │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2af734 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -222756,15 +222753,15 @@ │ │ │ │ bpl.n 2af71c │ │ │ │ ldr r1, [pc, #52] @ (2af850 ) │ │ │ │ ldr r0, [pc, #56] @ (2af854 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2af71c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 2af8a4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -222775,17 +222772,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2af8a0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #976] @ (2afc1c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2af9a4 ) │ │ │ │ @@ -222832,15 +222829,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr r2, [pc, #204] @ (2af9b0 ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2af8ac │ │ │ │ @@ -222855,21 +222852,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2af8ac │ │ │ │ ldr r1, [pc, #184] @ (2af9c0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2af9c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2af8ac │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2af940 │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -222887,24 +222884,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2af8a2 │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ cbz r0, 2af97e │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2af8a4 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2af8a4 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2af964 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @@ -222918,17 +222915,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2af9f2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2afb50 │ │ │ │ sub sp, #24 │ │ │ │ @@ -222944,31 +222941,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #348] @ (2afb64 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2afb68 ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 5fbf20 │ │ │ │ + bl 5fbf28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afb0a │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2afa42 │ │ │ │ ldr r3, [pc, #304] @ (2afb6c ) │ │ │ │ add r3, pc │ │ │ │ @@ -222999,19 +222996,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2afae2 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afb48 │ │ │ │ ldr r3, [pc, #212] @ (2afb7c ) │ │ │ │ @@ -223059,73 +223056,73 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2afb94 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2afab8 │ │ │ │ ldr r3, [pc, #112] @ (2afb98 ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2afb9c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2afba0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2afab8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2afba4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2afaaa │ │ │ │ sub sp, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bpl.n 2afc24 │ │ │ │ + bpl.n 2afc44 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #176 @ 0xb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r7, #150 @ 0x96 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ mcrr2 15, 15, pc, r7, cr15 @ │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r7, sp, #880 @ 0x370 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2afc2c │ │ │ │ + bmi.n 2afc4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4, {r4, r6, r7} │ │ │ │ + ldmia r4!, {r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2afbd8 │ │ │ │ + bmi.n 2afbf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223136,60 +223133,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2afc2c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2afc30 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2afc34 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2afc38 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #80] @ (2afc3c ) │ │ │ │ ldr r2, [pc, #80] @ (2afc40 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2afc44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bcc.n 2afb40 │ │ │ │ + bcc.n 2afb60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sxtb r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r3, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b0040 │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ @@ -223205,15 +223202,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2afd28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ bl 293220 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -223273,31 +223270,31 @@ │ │ │ │ bl 2910a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2910a8 │ │ │ │ nop │ │ │ │ - bcs.n 2afcfc │ │ │ │ + bcs.n 2afd1c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2afd94 │ │ │ │ ldr r0, [pc, #76] @ (2afd98 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -223322,26 +223319,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2afda4 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2afda8 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ add r5, sp, #312 @ 0x138 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #976] @ (2b0170 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2afdfc ) │ │ │ │ ldr r3, [pc, #64] @ (2afe00 ) │ │ │ │ @@ -223367,27 +223364,27 @@ │ │ │ │ bpl.n 2afdc6 │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2afe0c ) │ │ │ │ ldr r1, [pc, #32] @ (2afe10 ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2afdc6 │ │ │ │ add r4, sp, #872 @ 0x368 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2afecc ) │ │ │ │ @@ -223427,15 +223424,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afe5e │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2afe5e │ │ │ │ ldr r3, [pc, #68] @ (2afee0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223450,15 +223447,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2afee8 ) │ │ │ │ ldr r1, [pc, #48] @ (2afeec ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2afe52 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r4, sp, #400 @ 0x190 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ @@ -223467,17 +223464,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #976] @ (2b02b4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2affac ) │ │ │ │ @@ -223518,15 +223515,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aff3e │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2aff3e │ │ │ │ ldr r3, [pc, #68] @ (2affc0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223541,15 +223538,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2affc8 ) │ │ │ │ ldr r1, [pc, #48] @ (2affcc ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2aff32 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #568 @ 0x238 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r3, sp, #520 @ 0x208 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ @@ -223558,17 +223555,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #344 @ 0x158 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #976] @ (2b0394 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r6, r7} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2b0090 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -223613,15 +223610,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b000c │ │ │ │ ldr r1, [pc, #96] @ (2b00a0 ) │ │ │ │ ldr r0, [pc, #96] @ (2b00a4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b000c │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -223633,29 +223630,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b0004 │ │ │ │ nop │ │ │ │ add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -223713,15 +223710,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2b0198 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2b01ce │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -223731,35 +223728,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2b018e │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2b01c2 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2b0202 │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2b01c2 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fba0c │ │ │ │ + bl 5fba14 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b0160 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2b0164 │ │ │ │ ldr r3, [pc, #68] @ (2b021c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0136 │ │ │ │ ldr r3, [pc, #60] @ (2b0220 ) │ │ │ │ @@ -223769,15 +223766,15 @@ │ │ │ │ bpl.n 2b0136 │ │ │ │ ldr r1, [pc, #52] @ (2b0224 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2b0228 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b0136 │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2b01c2 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -223787,17 +223784,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #976] @ (2b05f0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -223862,15 +223859,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2b0308 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2b034c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -223888,15 +223885,15 @@ │ │ │ │ bpl.n 2b02cc │ │ │ │ ldr r1, [pc, #48] @ (2b0358 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b035c ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b02cc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #1008 @ (adr r7, 2b0730 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #928 @ (adr r7, 2b06e8 ) │ │ │ │ @@ -223905,17 +223902,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -223956,15 +223953,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2b03ec │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2b0430 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -223983,15 +223980,15 @@ │ │ │ │ bpl.n 2b03ac │ │ │ │ ldr r1, [pc, #48] @ (2b043c ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b0440 ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b03ac │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #88 @ (adr r7, 2b047c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #1008 @ (adr r6, 2b081c ) │ │ │ │ @@ -224000,17 +223997,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b0444 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -224027,15 +224024,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2b04d8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5fbf3c │ │ │ │ + bl 5fbf44 │ │ │ │ ldr r0, [pc, #92] @ (2b04dc ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2c0d98 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -224071,15 +224068,15 @@ │ │ │ │ add r6, pc, #184 @ (adr r6, 2b0590 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2b04dc ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4be4de │ │ │ │ str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r2!, {r1, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2b050e │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2b0508 │ │ │ │ @@ -224126,34 +224123,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 69f234 │ │ │ │ + b.w 69f23c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 68eab0 │ │ │ │ + bl 68eab8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 68eab0 │ │ │ │ + bl 68eab8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -224166,15 +224163,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2b05ec │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2b0600 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2b063a │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2b063a │ │ │ │ @@ -224183,15 +224180,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2b0618 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2b05f2 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2b0634 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -224206,15 +224203,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2b060a │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2b06ec ) │ │ │ │ @@ -224226,15 +224223,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2b06f0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -224243,15 +224240,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr r2, [pc, #52] @ (2b06f4 ) │ │ │ │ ldr r3, [pc, #44] @ (2b06f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224317,31 +224314,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 6b64e0 │ │ │ │ + bl 6b64e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 6b64e0 │ │ │ │ + bl 6b64e8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldr r3, [pc, #128] @ (2b0848 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b0806 │ │ │ │ ldr r2, [pc, #124] @ (2b084c ) │ │ │ │ ldr r3, [pc, #108] @ (2b0840 ) │ │ │ │ add r2, pc │ │ │ │ @@ -224376,15 +224373,15 @@ │ │ │ │ bpl.n 2b07ce │ │ │ │ ldr r0, [pc, #60] @ (2b0858 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b07ce │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2b09f0 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2b0a68 ) │ │ │ │ add r3, pc, #544 @ (adr r3, 2b0a60 ) │ │ │ │ @@ -224397,15 +224394,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #792 @ (adr r2, 2b0b68 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2b0958 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -224415,19 +224412,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2b08fc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -224482,30 +224479,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2b08ec │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ b.n 2b08fc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #152 @ (adr r2, 2b09f4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #608 @ (adr r1, 2b0bc4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b096c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224526,31 +224523,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 68e718 │ │ │ │ + bl 68e720 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68e718 │ │ │ │ + bl 68e720 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2b085c │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224579,21 +224576,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2b0af0 ) │ │ │ │ ldr r2, [pc, #152] @ (2b0af4 ) │ │ │ │ ldr r1, [pc, #152] @ (2b0af8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b06f8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2b085c │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -224613,15 +224610,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c73c │ │ │ │ ldr r2, [pc, #60] @ (2b0afc ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fc394 │ │ │ │ + bl 5fc39c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -224647,34 +224644,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2b0b50 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2b0b54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #44] @ (2b0b58 ) │ │ │ │ ldr r3, [pc, #48] @ (2b0b5c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2b0b60 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + b.w 540414 │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2b0f30 ) │ │ │ │ + add r3, pc, #24 @ (adr r3, 2b0b70 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ @@ -224722,29 +224719,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 68eabc │ │ │ │ + bl 68eac4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2b0c06 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2b05c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68e764 │ │ │ │ + bl 68e76c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2b0bf4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -224754,40 +224751,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (2b0cd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #140] @ (2b0cd8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #112] @ (2b0cdc ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r0, [pc, #96] @ (2b0ce0 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2c0d98 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2b0ce4 ) │ │ │ │ @@ -224797,30 +224794,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2b0cec ) │ │ │ │ ldr r1, [pc, #84] @ (2b0cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 68e724 │ │ │ │ + bl 68e72c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 68e724 │ │ │ │ + bl 68e72c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2b0970 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -224836,47 +224833,47 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (2b0d70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5fc2d8 │ │ │ │ + bl 5fc2e0 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2b0d36 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2b0d48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 68e75c │ │ │ │ + bl 68e764 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68e75c │ │ │ │ + bl 68e764 │ │ │ │ ldr r0, [pc, #24] @ (2b0d74 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0ec4 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itee cs │ │ │ │ - lslcs r1, r0, #1 │ │ │ │ + ittt cc │ │ │ │ + lslcc r1, r0, #1 │ │ │ │ ldc2cc 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdbcc sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224895,42 +224892,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2b0e00 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b05c0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2b0db2 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 68eabc │ │ │ │ + bl 68eac4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0df0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68e764 │ │ │ │ + bl 68e76c │ │ │ │ b.n 2b0dfc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -224979,15 +224976,15 @@ │ │ │ │ beq.n 2b0f44 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b0e72 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fb9f4 │ │ │ │ + bl 5fb9fc │ │ │ │ cbz r0, 2b0ed0 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2b0e78 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2b0e78 │ │ │ │ @@ -224998,33 +224995,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0f8c │ │ │ │ ldr r2, [pc, #232] @ (2b0fcc ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 5fc394 │ │ │ │ + bl 5fc39c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0e78 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68eab0 │ │ │ │ + bl 68eab8 │ │ │ │ cbnz r0, 2b0f78 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68e870 │ │ │ │ + bl 68e878 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2b0f3a │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2b0ea0 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -225034,15 +225031,15 @@ │ │ │ │ bne.n 2b0eaa │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2b05c0 │ │ │ │ b.n 2b0eaa │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225085,37 +225082,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r2, 2b1014 │ │ │ │ + rev r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r2, r7 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2b101a │ │ │ │ + cbnz r4, 2b101e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r4, r0 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2b1022 │ │ │ │ + cbnz r0, 2b1026 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r4, 2b1030 │ │ │ │ + rev r4, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itet │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - cbnz r4, 2b1028 @ unpredictable │ │ │ │ - lsl r1, r0, #1 │ │ │ │ - cbnz r4, 2b1030 │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + cbnz r4, 2b102c │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + cbnz r4, 2b1034 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -225160,15 +225157,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b112c │ │ │ │ ldr r2, [pc, #188] @ (2b1144 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5fc394 │ │ │ │ + bl 5fc39c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -225197,52 +225194,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b109a │ │ │ │ ldr r0, [pc, #76] @ (2b1148 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2b1126 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b10da │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b10da │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b10da │ │ │ │ ldr r0, [pc, #44] @ (2b114c ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b10e2 │ │ │ │ ldr r3, [pc, #32] @ (2b1150 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2b1154 ) │ │ │ │ ldr r0, [pc, #32] @ (2b1158 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - cbnz r2, 2b115a │ │ │ │ + cbnz r2, 2b115e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x007e │ │ │ │ + bkpt 0x008e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb84c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8a4 │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225392,15 +225389,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2b11dc │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5fbb88 │ │ │ │ + bl 5fbb90 │ │ │ │ b.n 2b11dc │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2b11dc │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -225411,15 +225408,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b11dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0658 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r2, [pc, #520] @ (2b155c ) │ │ │ │ ldr r3, [pc, #492] @ (2b1544 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -225428,25 +225425,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 68e718 │ │ │ │ + bl 68e720 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b1286 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b1484 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -225485,15 +225482,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b11b6 │ │ │ │ ldr r0, [pc, #332] @ (2b156c ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2b11b6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2b1246 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2b11dc │ │ │ │ @@ -225516,15 +225513,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 68e718 │ │ │ │ + bl 68e720 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b128c │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2b1570 ) │ │ │ │ @@ -225553,36 +225550,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b14aa │ │ │ │ b.n 2b1264 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68eabc │ │ │ │ + bl 68eac4 │ │ │ │ cbnz r0, 2b151e │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68e764 │ │ │ │ + bl 68e76c │ │ │ │ b.n 2b13c0 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2b1250 │ │ │ │ b.n 2b1242 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b12c8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b12c8 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68e870 │ │ │ │ + bl 68e878 │ │ │ │ b.n 2b14e8 │ │ │ │ ldr r3, [pc, #76] @ (2b1578 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2b157c ) │ │ │ │ ldr r0, [pc, #76] @ (2b1580 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -225608,25 +225605,25 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - hlt 0x0002 │ │ │ │ + hlt 0x0012 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r6} │ │ │ │ + push {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -225672,15 +225669,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b1626 │ │ │ │ ldr r0, [pc, #416] @ (2b179c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b1626 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -225749,15 +225746,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b05c0 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b161c │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 5fbdac │ │ │ │ + bl 5fbdb4 │ │ │ │ b.n 2b161c │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2b1704 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2b15de │ │ │ │ @@ -225767,46 +225764,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2b05c0 │ │ │ │ b.n 2b161c │ │ │ │ bl 2b085c │ │ │ │ b.n 2b16e8 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68eab0 │ │ │ │ + bl 68eab8 │ │ │ │ cbz r0, 2b1736 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2b1742 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2b16c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68e870 │ │ │ │ + bl 68e878 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2b171c │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ b.n 2b172e │ │ │ │ ldr r3, [pc, #40] @ (2b17a0 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2b17a4 ) │ │ │ │ ldr r0, [pc, #40] @ (2b17a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -225818,27 +225815,27 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb836 │ │ │ │ + @ instruction: 0xb846 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 2b17e4 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - uxtb r0, r6 │ │ │ │ + cbz r0, 2b17ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b17b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -225848,26 +225845,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2b18f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #268] @ (2b18f4 ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2b18f8 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2b18fc ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b1810 │ │ │ │ ldr r3, [pc, #244] @ (2b1900 ) │ │ │ │ add r3, pc │ │ │ │ @@ -225906,22 +225903,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 541274 │ │ │ │ + bl 54127c │ │ │ │ ldr r2, [pc, #160] @ (2b191c ) │ │ │ │ vldr d7, [pc, #96] @ 2b18e0 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2b1920 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -225943,62 +225940,62 @@ │ │ │ │ ldr r1, [pc, #116] @ (2b192c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r4, r5} │ │ │ │ + push {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r6} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r6, r4, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb81c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r6, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb7da │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [pc, #392] @ (2b1aa0 ) │ │ │ │ + ldr r7, [pc, #456] @ (2b1ae0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2b1990 │ │ │ │ + cbz r6, 2b1994 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 2b198e │ │ │ │ + cbz r6, 2b1992 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 2b1988 │ │ │ │ + cbz r6, 2b198c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2b19ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226007,60 +226004,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b19b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2b19b8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b19bc ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b19c0 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #80] @ (2b19c4 ) │ │ │ │ ldr r2, [pc, #80] @ (2b19c8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b19cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [pc, #440] @ (2b1b6c ) │ │ │ │ + ldr r6, [pc, #504] @ (2b1bac ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r0, #20] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ ldrb r2, [r1, #8] │ │ │ │ @@ -226076,47 +226073,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b1a38 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #64] @ (2b1a3c ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ ldr r2, [pc, #44] @ (2b1a40 ) │ │ │ │ ldr r1, [pc, #44] @ (2b1a44 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 540580 │ │ │ │ - @ instruction: 0xb644 │ │ │ │ + b.w 540588 │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxtb r2, r1 │ │ │ │ + sxtb r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxth r4, r7 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #656] @ (2b1cd4 ) │ │ │ │ + ldr r5, [pc, #720] @ (2b1d14 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b1b20 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226125,15 +226122,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b1b28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ bl 293220 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -226193,31 +226190,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2910a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2910a8 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r2, 2b1b58 │ │ │ │ + cbz r2, 2b1b5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 2b1b60 │ │ │ │ + cbz r6, 2b1b64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 2b1b64 │ │ │ │ + cbz r4, 2b1b68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 2b1b68 │ │ │ │ + cbz r2, 2b1b6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #288 @ (adr r2, 2b1c58 ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2b1c98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #496 @ 0x1f0 │ │ │ │ + add r5, sp, #560 @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #424 @ 0x1a8 │ │ │ │ + add r5, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #32 @ (adr r2, 2b1b64 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 2b1ba4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1b44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -226248,20 +226245,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2b1c14 ) │ │ │ │ ldr r1, [pc, #136] @ (2b1c18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #124] @ (2b1c1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #116] @ (2b1c20 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c0aa8 │ │ │ │ ldr r3, [pc, #108] @ (2b1c24 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -226297,38 +226294,38 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #168] @ (2b1cc0 ) │ │ │ │ + ldr r4, [pc, #232] @ (2b1d00 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #520] @ 0x208 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stcl 0, cr0, [r0], #-284 @ 0xfffffee4 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + ldcl 0, cr0, [r0], #-284 @ 0xfffffee4 │ │ │ │ + lsrs r0, r4, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r6} │ │ │ │ + push {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1c40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226340,29 +226337,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e1714 │ │ │ │ - cbz r2, 2b1d00 │ │ │ │ + cbz r2, 2b1d04 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1c94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226373,31 +226370,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b1cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e1628 │ │ │ │ nop │ │ │ │ - cbz r6, 2b1d36 │ │ │ │ + cbz r6, 2b1d3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2b1cec ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ strh r4, [r5, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226406,20 +226403,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b1d4c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2b1d50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #56] @ (2b1d54 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2b1d58 ) │ │ │ │ ldr r2, [pc, #48] @ (2b1d5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -226428,19 +226425,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbz r6, 2b1db8 │ │ │ │ + cbz r6, 2b1dbc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #704] @ (2b2010 ) │ │ │ │ + ldr r2, [pc, #768] @ (2b2050 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r6, [r5, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ strh r6, [r4, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -226457,15 +226454,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2b1dd0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2b1dd4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #72] @ (2b1dd8 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -226479,19 +226476,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - cbz r2, 2b1e1e │ │ │ │ + cbz r2, 2b1e22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226507,15 +226504,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2b1e5c ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #84] @ (2b1e60 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -226532,19 +226529,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - uxtb r2, r1 │ │ │ │ + uxtb r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226557,47 +226554,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b1ecc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #64] @ (2b1ed0 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ ldr r2, [pc, #44] @ (2b1ed4 ) │ │ │ │ ldr r1, [pc, #44] @ (2b1ed8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 540580 │ │ │ │ - sxtb r4, r0 │ │ │ │ + b.w 540588 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #312 @ 0x138 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #64] @ (2b1f18 ) │ │ │ │ + ldr r1, [pc, #128] @ (2b1f58 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2b1fb0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -226607,28 +226604,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #176] @ (2b1fbc ) │ │ │ │ ldr r1, [pc, #180] @ (2b1fc0 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cbnz r0, 2b1f40 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226660,45 +226657,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r7 │ │ │ │ bl 2c194c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c189c │ │ │ │ nop │ │ │ │ - cbz r4, 2b1fe6 │ │ │ │ + cbz r4, 2b1fea │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #824 @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #688] @ (2b2270 ) │ │ │ │ + ldr r0, [pc, #752] @ (2b22b0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r2, [r7, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #16 @ (adr r0, 2b1fe4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1fd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -226706,110 +226703,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2b211c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2b2120 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2b2124 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2b2128 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #256] @ (2b212c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2b2130 │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #232] @ (2b2134 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #208] @ (2b2138 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2c0aa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 541274 │ │ │ │ + bl 54127c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r7, [pc, #160] @ (2b213c ) │ │ │ │ ldr r1, [pc, #164] @ (2b2140 ) │ │ │ │ ldr r6, [pc, #164] @ (2b2144 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #140] @ (2b2148 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c1c98 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c15f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c19ac │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -226819,45 +226816,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blx r8 │ │ │ │ + blx sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sub sp, #304 @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r2, [r1, #18] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r0, 2b219e │ │ │ │ + cbz r0, 2b21a2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b2158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrb r6, [r6, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -226869,19 +226866,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b2208 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2b220c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cbnz r0, 2b21aa │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226915,25 +226912,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3398d4 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2b22a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226942,26 +226939,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b22a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (2b22ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b22b0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #88] @ (2b22b4 ) │ │ │ │ ldr r3, [pc, #88] @ (2b22b8 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -226980,23 +226977,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #27 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -227010,25 +227007,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b2300 ) │ │ │ │ ldr r0, [pc, #40] @ (2b2304 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 545270 │ │ │ │ - bl 5413b4 │ │ │ │ + bl 545278 │ │ │ │ + bl 5413bc │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 542bb8 │ │ │ │ - add sl, ip │ │ │ │ + b.w 542bc0 │ │ │ │ + add sl, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r7, #24] │ │ │ │ + ldrh r4, [r1, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #88 @ 0x58 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2b2364 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227037,60 +227034,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2b236c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #60] @ (2b2370 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ ldr r2, [pc, #44] @ (2b2374 ) │ │ │ │ ldr r1, [pc, #44] @ (2b2378 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 540580 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + b.w 540588 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, lr │ │ │ │ + add r8, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r1, #22] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b23a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrb r0, [r5, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -227099,25 +227096,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2b2440 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (2b2444 ) │ │ │ │ ldr r1, [pc, #116] @ (2b2448 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #100] @ (2b244c ) │ │ │ │ ldr r2, [pc, #104] @ (2b2450 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (2b2454 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -227130,35 +227127,35 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + add r2, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r4, r7] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -227190,17 +227187,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ - add r4, sp, #552 @ 0x228 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2540 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227219,16 +227216,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 545270 │ │ │ │ - bl 5413b4 │ │ │ │ + bl 545278 │ │ │ │ + bl 5413bc │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 3e14a4 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -227245,40 +227242,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmn r4, r1 │ │ │ │ + cmn r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 2b26b8 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #320] @ (2b26bc ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (2b26c0 ) │ │ │ │ ldr r1, [pc, #320] @ (2b26c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2b2696 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -227320,18 +227317,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b26a0 │ │ │ │ ldr r0, [pc, #180] @ (2b26d8 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -227385,29 +227382,29 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r3, sp, #680 @ 0x2a8 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r2, [r6, r0] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #400 @ (adr r7, 2b2860 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 2b28a0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r2, r0 │ │ │ │ + rors r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #64 @ (adr r7, 2b271c ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 2b275c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227417,25 +227414,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (2b277c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (2b2780 ) │ │ │ │ ldr r1, [pc, #120] @ (2b2784 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (2b2788 ) │ │ │ │ ldr r3, [pc, #108] @ (2b278c ) │ │ │ │ ldr r1, [pc, #108] @ (2b2790 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2b2794 ) │ │ │ │ @@ -227450,36 +227447,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r0 │ │ │ │ + lsrs r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -227497,22 +227494,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 2b2844 │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 2b2848 │ │ │ │ ldr.w fp, [pc, #108] @ 2b2858 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -227523,59 +227520,59 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 5429c0 │ │ │ │ + bl 5429c8 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2b2804 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 2b27e8 │ │ │ │ bl 2b248c │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #6 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - add r5, pc, #280 @ (adr r5, 2b2978 ) │ │ │ │ + add r5, pc, #344 @ (adr r5, 2b29b8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #248 @ (adr r4, 2b295c ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2b299c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b2888 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strb r0, [r6, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -227584,25 +227581,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2b290c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2b2910 ) │ │ │ │ ldr r1, [pc, #92] @ (2b2914 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2b2918 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2b291c ) │ │ │ │ ldr r1, [pc, #76] @ (2b2920 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -227619,24 +227616,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + b.w 540414 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #808 @ (adr r4, 2b2c3c ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 2b2c7c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #936 @ (adr r4, 2b2cc0 ) │ │ │ │ + add r4, pc, #1000 @ (adr r4, 2b2d00 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -227658,31 +227655,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2b2984 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #192 @ (adr r4, 2b2a44 ) │ │ │ │ + add r4, pc, #256 @ (adr r4, 2b2a84 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #328 @ (adr r4, 2b2ad0 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 2b2b10 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b29c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227690,24 +227687,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2b29c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5fbdac │ │ │ │ - add r7, pc, #984 @ (adr r7, 2b2d9c ) │ │ │ │ + b.w 5fbdb4 │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #80 @ (adr r4, 2b2a18 ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 2b2a58 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 2b2a84 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 2b2ac4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b2a04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227715,24 +227712,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2b2a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 50e6a8 │ │ │ │ + b.w 50e6b0 │ │ │ │ nop │ │ │ │ - add r7, pc, #712 @ (adr r7, 2b2cd0 ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 2b2d10 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #608 @ (adr r3, 2b2c6c ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 2b2cac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #744 @ (adr r3, 2b2cf8 ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 2b2d38 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b2a60 │ │ │ │ sub sp, #8 │ │ │ │ @@ -227743,31 +227740,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ - bl 50e784 │ │ │ │ + bl 50e78c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #440 @ (adr r7, 2b2c1c ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 2b2c5c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #440 @ (adr r3, 2b2c20 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 2b2c60 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #328 @ (adr r3, 2b2bb4 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 2b2bf4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b2abc │ │ │ │ sub sp, #12 │ │ │ │ @@ -227775,33 +227772,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2b2ac4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b2ab2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c738 │ │ │ │ - add r7, pc, #72 @ (adr r7, 2b2b08 ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 2b2b48 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 2b2b84 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 2b2bc4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #296 @ (adr r3, 2b2bf0 ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 2b2c30 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2b2b3c │ │ │ │ sub sp, #16 │ │ │ │ @@ -227812,27 +227809,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2b2b44 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2b2b48 ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #80] @ (2b2b4c ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b2b14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 50e5d8 │ │ │ │ + b.w 50e5e0 │ │ │ │ ldr r2, [pc, #56] @ (2b2b50 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b2b04 │ │ │ │ ldr r2, [pc, #52] @ (2b2b54 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -227840,33 +227837,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b2b04 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2b2b58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b2b04 │ │ │ │ nop │ │ │ │ - add r6, pc, #728 @ (adr r6, 2b2e18 ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 2b2e58 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #728 @ (adr r2, 2b2e1c ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 2b2e5c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2b2da0 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 2b2de0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r3, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #736 @ (adr r2, 2b2e3c ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 2b2e7c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2b2c0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -227877,15 +227874,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2b2c18 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #140] @ (2b2c1c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2be8 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -227893,66 +227890,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2b2bb2 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b2bd2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 50e558 │ │ │ │ + b.w 50e560 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 50e524 │ │ │ │ + b.w 50e52c │ │ │ │ blx 21c73c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 50e558 │ │ │ │ + b.w 50e560 │ │ │ │ ldr r3, [pc, #52] @ (2b2c20 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2b98 │ │ │ │ ldr r3, [pc, #48] @ (2b2c24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b2b98 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2b2c28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b2b98 │ │ │ │ nop │ │ │ │ - add r6, pc, #136 @ (adr r6, 2b2c98 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 2b2cd8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #16 @ (adr r2, 2b2c24 ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 2b2c64 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #144 @ (adr r2, 2b2ca8 ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 2b2ce8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r1, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #624] @ (2b2e94 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #72 @ (adr r2, 2b2c74 ) │ │ │ │ + add r2, pc, #136 @ (adr r2, 2b2cb4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2b2d10 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -227964,69 +227961,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2b2d1c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 5fbf20 │ │ │ │ + bl 5fbf28 │ │ │ │ cbnz r0, 2b2c7e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 5fb9f4 │ │ │ │ + bl 5fb9fc │ │ │ │ ldr r3, [pc, #148] @ (2b2d20 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2cea │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2b2c68 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #124] @ (2b2d24 ) │ │ │ │ ldr r2, [pc, #124] @ (2b2d28 ) │ │ │ │ ldr r1, [pc, #128] @ (2b2d2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2c68 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 50e784 │ │ │ │ + bl 50e78c │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2c68 │ │ │ │ ldr r2, [pc, #88] @ (2b2d30 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 5fc394 │ │ │ │ + bl 5fc39c │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2b2c68 │ │ │ │ ldr r3, [pc, #72] @ (2b2d34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2c94 │ │ │ │ @@ -228036,38 +228033,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b2c94 │ │ │ │ ldr r0, [pc, #60] @ (2b2d3c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b2c94 │ │ │ │ - add r5, pc, #328 @ (adr r5, 2b2e5c ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 2b2e9c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #552 @ (adr r1, 2b2f40 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 2b2f80 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #424 @ (adr r1, 2b2ec4 ) │ │ │ │ + add r1, pc, #488 @ (adr r1, 2b2f04 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r7, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #944 @ (adr r4, 2b30d8 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 2b3118 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #848 @ (adr r0, 2b307c ) │ │ │ │ + add r0, pc, #912 @ (adr r0, 2b30bc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #976 @ (adr r0, 2b3100 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 2b2d40 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2b2938 │ │ │ │ subs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #224 @ (adr r1, 2b2e20 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 2b2e60 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2b2de0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -228077,73 +228074,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #124] @ (2b2dec ) │ │ │ │ ldr r1, [pc, #124] @ (2b2df0 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #96] @ (2b2df4 ) │ │ │ │ ldr r1, [pc, #100] @ (2b2df8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2b2dd0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2b2dba │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 62f09c │ │ │ │ + b.w 62f0a4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5fc148 │ │ │ │ + bl 5fc150 │ │ │ │ b.n 2b2da6 │ │ │ │ - add r4, pc, #248 @ (adr r4, 2b2edc ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2b2f1c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #368 @ (adr r0, 2b2f58 ) │ │ │ │ + add r0, pc, #432 @ (adr r0, 2b2f98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #472 @ (adr r0, 2b2fc4 ) │ │ │ │ + add r0, pc, #536 @ (adr r0, 2b3004 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 2b2e34 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 2b2e74 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2b2ed4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -228154,36 +228151,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 545278 │ │ │ │ + bl 5454dc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2b2e80 │ │ │ │ ldr r2, [pc, #152] @ (2b2ee0 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2b2ee4 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2b2ee8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b2eaa │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -228198,39 +228195,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2b2ef0 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2b2ef4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2b2ef8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2e6c │ │ │ │ blx 21c73c │ │ │ │ ldr r2, [pc, #76] @ (2b2efc ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5fc394 │ │ │ │ + bl 5fc39c │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r3, pc, #528 @ (adr r3, 2b30e8 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 2b3128 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -228251,42 +228248,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #240] @ (2b3028 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2b2f76 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2fec │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 5fbf20 │ │ │ │ + bl 5fbf28 │ │ │ │ cbz r0, 2b2fd6 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2b2fb4 │ │ │ │ ldr r1, [pc, #164] @ (2b302c ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -228295,32 +228292,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2b3034 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 50e524 │ │ │ │ + b.w 50e52c │ │ │ │ ldr r5, [pc, #128] @ (2b3038 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2b303c ) │ │ │ │ ldr r1, [pc, #128] @ (2b3040 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2b3044 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -228328,42 +228325,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2b3048 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 2b31fc ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 2b323c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2b310c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -228373,87 +228370,87 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 5fbf20 │ │ │ │ + bl 5fbf28 │ │ │ │ cbz r0, 2b30c6 │ │ │ │ cbz r4, 2b30dc │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #136] @ (2b3118 ) │ │ │ │ ldr r1, [pc, #136] @ (2b311c ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2b3108 │ │ │ │ ldr r3, [pc, #120] @ (2b3120 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2b3124 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2b3128 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2b312c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2b30a8 │ │ │ │ - add r1, pc, #200 @ (adr r1, 2b31d8 ) │ │ │ │ + add r1, pc, #264 @ (adr r1, 2b3218 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr r0, [pc, #4] @ (2b3138 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2b3148 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ec4 │ │ │ │ nop │ │ │ │ @@ -228480,15 +228477,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (2b341c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 2b3400 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -228576,15 +228573,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (2b3434 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2b322e │ │ │ │ ldr r3, [pc, #408] @ (2b3438 ) │ │ │ │ @@ -228593,15 +228590,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (2b3440 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ ldr r3, [pc, #396] @ (2b3444 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -228617,15 +228614,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (2b3450 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -228651,28 +228648,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (2b345c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ ldr r3, [pc, #280] @ (2b3460 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (2b3464 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (2b3468 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b3266 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2b33e2 │ │ │ │ @@ -228683,28 +228680,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (2b3470 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ ldr r3, [pc, #220] @ (2b3474 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (2b3478 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (2b347c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -228723,82 +228720,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (2b3484 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b322e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r0, pc, #720 @ (adr r0, 2b36e4 ) │ │ │ │ + add r0, pc, #784 @ (adr r0, 2b3724 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r6, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b34f4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -228806,25 +228803,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2b34fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [pc, #72] @ 2b3500 │ │ │ │ ldr r3, [pc, #72] @ (2b3504 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2b3508 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2b350c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -228833,40 +228830,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2b35d4 │ │ │ │ ldr r2, [pc, #176] @ (2b35d8 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2b35dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2b35a6 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2b3596 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2b35be │ │ │ │ @@ -228917,25 +228914,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2b35e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -229047,29 +229044,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2b371c ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2b3720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3724 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -229192,19 +229189,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2b3870 ) │ │ │ │ ldr r0, [pc, #20] @ (2b3874 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3878 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2b3884 │ │ │ │ @@ -229293,24 +229290,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2b3960 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2b3964 ) │ │ │ │ ldr r1, [pc, #32] @ (2b3968 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r1, [pc, #24] @ (2b396c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3970 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -229332,31 +229329,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2b39b8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0d4 │ │ │ │ - ldr r0, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b39bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3e8d6c │ │ │ │ str.w r0, [r4, #612] @ 0x264 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545914 │ │ │ │ + b.w 54591c │ │ │ │ │ │ │ │ 002b39dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2b3a60 │ │ │ │ @@ -229366,16 +229363,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2b3a68 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 540e14 │ │ │ │ + bl 545278 │ │ │ │ + bl 540e1c │ │ │ │ cbz r0, 2b3a44 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2b3a30 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -229397,19 +229394,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2b3a6c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 414578 │ │ │ │ b.n 2b3a0e │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + strb r2, [r5, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002b3a70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229430,16 +229427,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2b3ae0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 540e14 │ │ │ │ + bl 545278 │ │ │ │ + bl 540e1c │ │ │ │ cbz r0, 2b3ac6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229448,85 +229445,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2b3ae4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 41478c │ │ │ │ nop │ │ │ │ - str r7, [sp, #864] @ 0x360 │ │ │ │ + str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r6, #13] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r6, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b3af0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r6, [r7, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002b3af4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #36] @ (2b3b34 ) │ │ │ │ ldr r2, [pc, #36] @ (2b3b38 ) │ │ │ │ ldr r1, [pc, #40] @ (2b3b3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3b40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2b3b9c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2b3b8a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #56] @ (2b3ba0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2b3ba4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -229534,19 +229531,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -229608,15 +229605,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2b3cae │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 542a68 │ │ │ │ + bl 542a70 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2b3ca8 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2b3c90 │ │ │ │ ldr.w r9, [pc, #96] @ 2b3cc4 │ │ │ │ @@ -229627,15 +229624,15 @@ │ │ │ │ blx 21c13c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ mov r0, sl │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2b3c66 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -229656,23 +229653,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2b3cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3cd8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229741,15 +229738,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c3e8 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2b3d68 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -229775,29 +229772,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #928] @ (2b4184 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r6, #27 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3dfc : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2b3d08 │ │ │ │ │ │ │ │ @@ -229869,41 +229866,41 @@ │ │ │ │ cbz r3, 2b3ec8 │ │ │ │ ldr r1, [pc, #60] @ (2b3ee4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 547c64 │ │ │ │ + bl 547c6c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r1, [pc, #36] @ (2b3ee8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b3e96 │ │ │ │ ldr r0, [pc, #32] @ (2b3eec ) │ │ │ │ add r0, pc │ │ │ │ - bl 541818 │ │ │ │ + bl 541820 │ │ │ │ ldr r1, [pc, #28] @ (2b3ef0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ b.n 2b3ea6 │ │ │ │ ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #0] @ (2b3ee8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3ef4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229913,31 +229910,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2b3f3c ) │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54829c │ │ │ │ + bl 5482a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2b3f40 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b3f08 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3f44 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -229951,22 +229948,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54829c │ │ │ │ + bl 5482a4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2b3f86 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 547c64 │ │ │ │ + bl 547c6c │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b3e7c │ │ │ │ @@ -229977,17 +229974,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2b3fb8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b3f60 │ │ │ │ nop │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3fbc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2b3e7c │ │ │ │ @@ -230020,15 +230017,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 21c13c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 548dbc │ │ │ │ + bl 548dc4 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2b3ff8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230047,15 +230044,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 21c13c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 548dbc │ │ │ │ + bl 548dc4 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2b4038 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2b406e │ │ │ │ @@ -230077,47 +230074,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b40b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r2, [r5, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002b40bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #56] @ (2b4110 ) │ │ │ │ ldr r2, [pc, #56] @ (2b4114 ) │ │ │ │ ldr r1, [pc, #60] @ (2b4118 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2b40fc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230126,40 +230123,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #384] @ 0x180 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmn r2, r7 │ │ │ │ + orrs r2, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orrs r6, r1 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b411c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #56] @ (2b4170 ) │ │ │ │ ldr r2, [pc, #56] @ (2b4174 ) │ │ │ │ ldr r1, [pc, #60] @ (2b4178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2b415c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230168,40 +230165,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b417c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #56] @ (2b41d0 ) │ │ │ │ ldr r2, [pc, #56] @ (2b41d4 ) │ │ │ │ ldr r1, [pc, #60] @ (2b41d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2b41bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230210,40 +230207,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - tst r2, r7 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b41dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #56] @ (2b4230 ) │ │ │ │ ldr r2, [pc, #56] @ (2b4234 ) │ │ │ │ ldr r1, [pc, #60] @ (2b4238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2b421c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230252,19 +230249,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rors r2, r3 │ │ │ │ + rors r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r6, r5 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2b42a2 │ │ │ │ @@ -230306,17 +230303,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bmi.n 2b4288 │ │ │ │ + bmi.n 2b42a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2b426c │ │ │ │ + bmi.n 2b428c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2b42d2 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -230372,17 +230369,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2b4360 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2b4330 │ │ │ │ - bmi.n 2b43cc │ │ │ │ + bmi.n 2b43ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2b43ac │ │ │ │ + bmi.n 2b43cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -230630,15 +230627,15 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {} │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -230816,15 +230813,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2b4874 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2b4714 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230897,15 +230894,15 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4878 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231003,27 +231000,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2b4980 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r7, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #22] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #20] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r7, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4984 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -231067,15 +231064,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (2b4b14 ) │ │ │ │ ldr r1, [pc, #300] @ (2b4b18 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r7 │ │ │ │ blx 21ce48 │ │ │ │ ldr r2, [pc, #280] @ (2b4b1c ) │ │ │ │ ldr r3, [pc, #264] @ (2b4b0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -231100,15 +231097,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (2b4b24 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (2b4b28 ) │ │ │ │ add r1, pc │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2b49fa │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2b49e2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2b49e2 │ │ │ │ @@ -231147,79 +231144,79 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2b4b34 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2b4a00 │ │ │ │ ldr r2, [pc, #116] @ (2b4b38 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2b4b3c ) │ │ │ │ ldr r1, [pc, #120] @ (2b4b40 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b49fa │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (2b4b44 ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (2b4b48 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (2b4b4c ) │ │ │ │ add r1, pc │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2b49fa │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [r2, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r0, #18] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r3, #14] │ │ │ │ + ldrh r4, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4b50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -231359,25 +231356,26 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r6, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bl 2a8ca6 │ │ │ │ - vrev64.32 q8, q0 │ │ │ │ + movs r0, r1 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ ldrsh r0, [r7, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4cc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231480,15 +231478,15 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2b50fc ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231616,23 +231614,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21e2f8 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2b4ee6 │ │ │ │ nop │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r4, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2b525c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #52] @ 0x34 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4f38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -231650,26 +231648,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2b5164 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5417c4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5417cc │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #492] @ (2b5168 ) │ │ │ │ ldr r2, [pc, #492] @ (2b516c ) │ │ │ │ ldr r1, [pc, #496] @ (2b5170 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 21dfb4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -231857,41 +231855,41 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r0, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, r1, r0 │ │ │ │ + adds r0, r3, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r5, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bls.n 2b5138 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bls.n 2b527c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [r4, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ bls.n 2b51a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2b54c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b51a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -232094,24 +232092,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5417c4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5417cc │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #288] @ (2b54d8 ) │ │ │ │ ldr r1, [pc, #288] @ (2b54dc ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 21e740 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -232212,33 +232210,33 @@ │ │ │ │ b.n 2b5444 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r2, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bpl.n 2b54b4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bpl.n 2b5420 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrsb r2, [r6, r0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bpl.n 2b5578 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002b5500 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -232276,15 +232274,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #512 @ 0x200 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002b556c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -232765,23 +232763,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r2, [r5, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #816] @ (2b5d58 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r4, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r1, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b5a3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233735,20 +233733,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2b62a4 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2b63fe │ │ │ │ b.n 2b62ae │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -233888,23 +233886,23 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2b5da6 │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ vrshr.u64 q10, q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r5, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #816] @ (2b68f4 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2b6f08 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -234675,23 +234673,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2b6b58 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -235000,33 +234998,33 @@ │ │ │ │ b.w 2b5c82 │ │ │ │ bgt.n 2b729a │ │ │ │ vtbl.8 d29, {d31-) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b71e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -235118,15 +235116,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b72d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235146,15 +235144,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b7318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -235254,49 +235252,49 @@ │ │ │ │ beq.n 2b746a │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b7470 │ │ │ │ ldr r0, [pc, #140] @ (2b7498 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 68f480 │ │ │ │ + bl 68f488 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2b749c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 68f480 │ │ │ │ + bl 68f488 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 68f480 │ │ │ │ + bl 68f488 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b7360 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2b73dc │ │ │ │ ldr r0, [pc, #72] @ (2b74a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r0, [pc, #68] @ (2b74a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f480 │ │ │ │ + bl 68f488 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b7404 │ │ │ │ ldr r1, [pc, #60] @ (2b74a8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b740a │ │ │ │ ldr r1, [pc, #56] @ (2b74ac ) │ │ │ │ @@ -235312,25 +235310,25 @@ │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2b7536 │ │ │ │ vmlsl.u , d15, d10[0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r6, #230 @ 0xe6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #60] @ 0x3c │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b74b0 : │ │ │ │ ldr r3, [pc, #8] @ (2b74bc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -236180,19 +236178,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2b7d18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b7d1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -236237,15 +236235,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b7e2c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -236271,15 +236269,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 3dc1fc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2b7e40 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b7d72 │ │ │ │ @@ -236292,15 +236290,15 @@ │ │ │ │ beq.n 2b7d72 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2b7e74 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2b7d72 │ │ │ │ ldr r3, [pc, #72] @ (2b7e78 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -236326,19 +236324,19 @@ │ │ │ │ cmp r5, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 2b7db0 │ │ │ │ + b.n 2b7dd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2b7ddc │ │ │ │ + b.n 2b7dfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002b7e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -236378,15 +236376,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 21cb6c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b7ed0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67e8c0 │ │ │ │ + bl 67e8c8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2b7f08 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 21bf58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -236407,27 +236405,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2b7f5c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 2b7ecc │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r5, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r1, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + ldrh r2, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b7f60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236503,46 +236501,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 223f18 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 53c5a8 │ │ │ │ + bl 53c5b0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b8016 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 63a150 │ │ │ │ - ldrh r2, [r7, r1] │ │ │ │ + b.w 63a158 │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b807c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236580,15 +236578,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2b8264 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2b824a │ │ │ │ ldr.w r8, [pc, #368] @ 2b8268 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2b826c ) │ │ │ │ ldr.w r9, [pc, #368] @ 2b8270 │ │ │ │ add r8, pc │ │ │ │ @@ -236622,145 +236620,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2b824a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2b8176 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2b8274 ) │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8108 │ │ │ │ ldr r1, [pc, #236] @ (2b8278 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b810e │ │ │ │ ldr r1, [pc, #220] @ (2b827c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8116 │ │ │ │ ldr r1, [pc, #204] @ (2b8280 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b811e │ │ │ │ ldr r1, [pc, #184] @ (2b8284 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8126 │ │ │ │ ldr r1, [pc, #168] @ (2b8288 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b812e │ │ │ │ ldr r1, [pc, #148] @ (2b828c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8136 │ │ │ │ ldr r1, [pc, #132] @ (2b8290 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b813e │ │ │ │ ldr r1, [pc, #112] @ (2b8294 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8146 │ │ │ │ ldr r1, [pc, #96] @ (2b8298 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2b814c │ │ │ │ mov r0, sl │ │ │ │ - bl 63a72c │ │ │ │ + bl 63a734 │ │ │ │ b.n 2b80b6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r2, r7] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b829c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -236796,99 +236794,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2b839e │ │ │ │ ldr r2, [pc, #348] @ (2b8458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2b845c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83dc │ │ │ │ ldr r2, [pc, #332] @ (2b8460 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2b8464 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83e8 │ │ │ │ ldr r2, [pc, #320] @ (2b8468 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2b846c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83e2 │ │ │ │ ldr r2, [pc, #304] @ (2b8470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2b8474 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2b8366 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83ee │ │ │ │ ldr r2, [pc, #288] @ (2b8478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2b847c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r1, [pc, #272] @ (2b8480 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 679cf4 │ │ │ │ + bl 679cfc │ │ │ │ ldr r1, [pc, #256] @ (2b8484 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 679db0 │ │ │ │ + bl 679db8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2b83f4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 67e7e8 │ │ │ │ + bl 67e7f0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 60b5ec │ │ │ │ + bl 60b5f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b82fa │ │ │ │ ldr r2, [pc, #176] @ (2b8488 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b82fe │ │ │ │ @@ -236904,17 +236902,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2b8498 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b835a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2b849c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63a678 │ │ │ │ + bl 63a680 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #144] @ (2b84a0 ) │ │ │ │ ldr r3, [pc, #44] @ (2b8440 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236936,55 +236934,55 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2b844c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2b84e4 │ │ │ │ + bhi.n 2b8504 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, r4] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2b84c0 │ │ │ │ + bhi.n 2b84e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2b849c │ │ │ │ + bhi.n 2b84bc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2b8478 │ │ │ │ + bhi.n 2b8498 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2b844c │ │ │ │ + bvc.n 2b846c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #608] @ 0x260 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 2b84c2 │ │ │ │ + cbz r6, 2b84c6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r6, #134 @ 0x86 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b84a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -236993,46 +236991,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b9770 │ │ │ │ ldr r1, [pc, #68] @ (2b8500 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2b84ec │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2b84e6 │ │ │ │ ldr r2, [pc, #52] @ (2b8504 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2b8508 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6653cc │ │ │ │ + b.w 6653d4 │ │ │ │ ldr r2, [pc, #36] @ (2b850c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b84d2 │ │ │ │ ldr r1, [pc, #32] @ (2b8510 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6653cc │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + b.w 6653d4 │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh.w r0, [ip, r9] │ │ │ │ - ldrsb r4, [r5, r6] │ │ │ │ + str.w r0, [ip, r9] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b8514 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237040,20 +237038,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2b97bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2b8544 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 63a2f4 │ │ │ │ + b.w 63a2fc │ │ │ │ nop │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002b8548 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237078,17 +237076,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2b85d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 63a768 │ │ │ │ + bl 63a770 │ │ │ │ ldr r2, [pc, #52] @ (2b85d4 ) │ │ │ │ ldr r3, [pc, #44] @ (2b85cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237103,15 +237101,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ movs r5, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b85d8 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2b9800 │ │ │ │ @@ -237136,31 +237134,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ ldr r1, [pc, #152] @ (2b86b4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #144] @ (2b86b8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 53c5a8 │ │ │ │ + bl 53c5b0 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2b8696 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -237191,30 +237189,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2b86c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b866c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add lr, r2 │ │ │ │ + add lr, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfbda0045 │ │ │ │ + @ instruction: 0xfbea0045 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b86c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -237227,26 +237225,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ ldr r1, [pc, #104] @ (2b875c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #96] @ (2b8760 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3d4f88 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -237271,19 +237269,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bics r4, r7 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb000045 │ │ │ │ + @ instruction: 0xfb100045 │ │ │ │ movs r3, #114 @ 0x72 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b8768 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -237388,15 +237386,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2b88b4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 67ff98 │ │ │ │ + bl 67ffa0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3d2f54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421c50 │ │ │ │ @@ -237419,15 +237417,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #384] @ (2b8a38 ) │ │ │ │ + ldr r0, [pc, #448] @ (2b8a78 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r2, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b88bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237470,71 +237468,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2b8bf0 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8bb2 │ │ │ │ ldr r1, [pc, #692] @ (2b8bf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #688] @ (2b8bf8 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #676] @ (2b8bfc ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #668] @ (2b8c00 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #656] @ (2b8c04 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #648] @ (2b8c08 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b90 │ │ │ │ ldr r2, [pc, #628] @ (2b8c0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2b8c10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b8a │ │ │ │ ldr r2, [pc, #612] @ (2b8c14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2b8c18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b8902 │ │ │ │ mov r0, r7 │ │ │ │ - bl 63ab64 │ │ │ │ + bl 63ab6c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #584] @ (2b8c1c ) │ │ │ │ ldr r3, [pc, #528] @ (2b8be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237553,166 +237551,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2b8bf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8ba6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b8b96 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b89bc │ │ │ │ ldr r1, [pc, #476] @ (2b8c20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b89bc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2b8bf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8bac │ │ │ │ ldr r1, [pc, #440] @ (2b8c24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #432] @ (2b8c28 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #424] @ (2b8c2c ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #412] @ (2b8c30 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #404] @ (2b8c34 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #392] @ (2b8c38 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #384] @ (2b8c3c ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #372] @ (2b8c40 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b89bc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2b8bf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8bb8 │ │ │ │ ldr r1, [pc, #332] @ (2b8c44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #328] @ (2b8c48 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #316] @ (2b8c4c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #308] @ (2b8c50 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b89bc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2b8bf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8bbe │ │ │ │ ldr r1, [pc, #268] @ (2b8c54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #260] @ (2b8c58 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #252] @ (2b8c5c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #240] @ (2b8c60 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #232] @ (2b8c64 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b89bc │ │ │ │ ldr r2, [pc, #220] @ (2b8c68 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b89b2 │ │ │ │ ldr r2, [pc, #216] @ (2b8c6c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b899a │ │ │ │ ldr r1, [pc, #216] @ (2b8c70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b8a2c │ │ │ │ ldr r3, [pc, #204] @ (2b8c74 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2b8a1a │ │ │ │ ldr r3, [pc, #200] @ (2b8c78 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2b8a6a │ │ │ │ @@ -237736,97 +237734,97 @@ │ │ │ │ blx 21c0d4 │ │ │ │ movs r1, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r1, #186 @ 0xba │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r7] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ strh r0, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2b8b60 │ │ │ │ + bne.n 2b8b80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2b8b38 │ │ │ │ + bne.n 2b8b58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r6, r3] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, r3] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + str r0, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, r7] │ │ │ │ + strh r6, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r2, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [r0, r7] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, r7] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r4, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r4, [r1, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #40] @ (2b8cb4 ) │ │ │ │ + ldr r0, [pc, #104] @ (2b8cf4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b8c90 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237845,20 +237843,20 @@ │ │ │ │ bl 2b99e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b8ccc │ │ │ │ ldr r1, [pc, #76] @ (2b8d10 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 421c50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63a330 │ │ │ │ + bl 63a338 │ │ │ │ ldr r2, [pc, #56] @ (2b8d14 ) │ │ │ │ ldr r3, [pc, #44] @ (2b8d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237874,15 +237872,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r6, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, r7, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b8d18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237903,19 +237901,19 @@ │ │ │ │ bl 2b9874 │ │ │ │ cbz r0, 2b8d60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2b8dac ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2b8d90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63a7e0 │ │ │ │ + bl 63a7e8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #68] @ (2b8db0 ) │ │ │ │ ldr r3, [pc, #60] @ (2b8da8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237932,26 +237930,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2b8db4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 2b8d5a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adds r2, r5, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r5, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2b8f10 ) │ │ │ │ @@ -237965,91 +237963,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (2b8f1c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b8ec2 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ blx 21e740 │ │ │ │ ldr r3, [pc, #280] @ (2b8f20 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (2b8f24 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 54723c │ │ │ │ + bl 547244 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (2b8f28 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 546cc0 │ │ │ │ + bl 546cc8 │ │ │ │ ldr r1, [pc, #260] @ (2b8f2c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 546cc0 │ │ │ │ + bl 546cc8 │ │ │ │ ldr r1, [pc, #248] @ (2b8f30 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 546cc0 │ │ │ │ + bl 546cc8 │ │ │ │ ldr r1, [pc, #240] @ (2b8f34 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 546cc0 │ │ │ │ + bl 546cc8 │ │ │ │ ldr r1, [pc, #228] @ (2b8f38 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 546cc0 │ │ │ │ + bl 546cc8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8eec │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 68f380 │ │ │ │ + bl 68f388 │ │ │ │ ldr r2, [pc, #204] @ (2b8f3c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (2b8f40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54732c │ │ │ │ + bl 547334 │ │ │ │ ldr r1, [pc, #196] @ (2b8f44 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 549af4 │ │ │ │ + bl 549afc │ │ │ │ mov r5, r0 │ │ │ │ - bl 67c8cc │ │ │ │ + bl 67c8d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 60b5ec │ │ │ │ + bl 60b5f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 679db0 │ │ │ │ + bl 679db8 │ │ │ │ cbz r5, 2b8eb4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2b8efe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 2b8ef2 │ │ │ │ movs r0, #8 │ │ │ │ @@ -238074,57 +238072,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2b8e6e │ │ │ │ mov r0, r5 │ │ │ │ - bl 68138c │ │ │ │ + bl 681394 │ │ │ │ b.n 2b8eb4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2b8f4c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (2b8f50 ) │ │ │ │ ldr r0, [pc, #76] @ (2b8f54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ adds r0, r1, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-256]! @ 0xffffff00 │ │ │ │ + ldc2l 0, cr0, [r6, #-256]! @ 0xffffff00 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r7, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2b8f24 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2740045 │ │ │ │ - cdp 0, 12, cr0, cr6, cr4, {2} │ │ │ │ - strb r4, [r5, r2] │ │ │ │ + @ instruction: 0xf2840045 │ │ │ │ + cdp 0, 13, cr0, cr6, cr4, {2} │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #488 @ (adr r0, 2b9124 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 2b9164 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #584] @ (2b9188 ) │ │ │ │ + ldr r7, [pc, #648] @ (2b91c8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r2, #208 @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #592] @ (2b9198 ) │ │ │ │ + ldr r7, [pc, #656] @ (2b91d8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, r2, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add lr, sp │ │ │ │ + add lr, pc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2b9064 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -238135,36 +238133,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2b8fd6 │ │ │ │ ldr r6, [pc, #228] @ (2b9070 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2b9074 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #200] @ (2b9078 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2b9000 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -238186,23 +238184,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #120] @ (2b9080 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 2b8fd6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #104] @ (2b9084 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -238230,93 +238228,93 @@ │ │ │ │ b.n 2b9034 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r5, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #696] @ (2b9328 ) │ │ │ │ + ldr r6, [pc, #760] @ (2b9368 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, ip │ │ │ │ + add r2, lr │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [pc, #608] @ (2b92d8 ) │ │ │ │ + ldr r6, [pc, #672] @ (2b9318 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #584] @ (2b92c4 ) │ │ │ │ + ldr r6, [pc, #648] @ (2b9304 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, r7, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r6, [pc, #496] @ (2b9274 ) │ │ │ │ + ldr r6, [pc, #560] @ (2b92b4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #272] @ (2b9198 ) │ │ │ │ + ldr r6, [pc, #336] @ (2b91d8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #304] @ (2b91bc ) │ │ │ │ + ldr r6, [pc, #368] @ (2b91fc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2b9118 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2b90ec │ │ │ │ ldr r5, [pc, #108] @ (2b911c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2b9120 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #80] @ (2b9124 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2b9102 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #28] @ (2b9128 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 2b90ec │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #512] @ (2b931c ) │ │ │ │ + ldr r5, [pc, #576] @ (2b935c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orrs r6, r7 │ │ │ │ + muls r6, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [pc, #464] @ (2b92f4 ) │ │ │ │ + ldr r5, [pc, #528] @ (2b9334 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #440] @ (2b92e0 ) │ │ │ │ + ldr r5, [pc, #504] @ (2b9320 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #648] @ (2b93b4 ) │ │ │ │ + ldr r5, [pc, #712] @ (2b93f4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b912c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -238331,30 +238329,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2b926c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 2258f8 │ │ │ │ ldr r3, [pc, #220] @ (2b9270 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -238366,22 +238364,22 @@ │ │ │ │ blx 21c0bc │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 2b9202 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 21c0bc │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -238429,19 +238427,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r2, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2b92e8 │ │ │ │ + bvs.n 2b9308 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 2b9214 │ │ │ │ + blt.n 2b9234 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r3, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -238452,15 +238450,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (2b93d4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5457c8 │ │ │ │ + bl 5457d0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b93b4 │ │ │ │ ldr r3, [pc, #312] @ (2b93d8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -238506,15 +238504,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 546164 │ │ │ │ + bl 54616c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2b933c │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ @@ -238572,17 +238570,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bge.n 2b9308 │ │ │ │ + bge.n 2b9328 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 2b9378 │ │ │ │ + bvs.n 2b9398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b93dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -238619,88 +238617,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2b94b8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r2, [pc, #108] @ (2b94bc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2b94c0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2b948e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2bbdfc │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (2b94c4 ) │ │ │ │ ldr r4, [pc, #48] @ (2b94c8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 2b9530 │ │ │ │ + bcc.n 2b9550 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2b9458 │ │ │ │ + bhi.n 2b9478 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #592] @ (2b9718 ) │ │ │ │ + ldr r1, [pc, #656] @ (2b9758 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #304] @ (2b95fc ) │ │ │ │ + ldr r2, [pc, #368] @ (2b963c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b94cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 541d84 │ │ │ │ + bl 541d8c │ │ │ │ cbnz r0, 2b9510 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r1, [pc, #80] @ (2b9540 ) │ │ │ │ ldr r2, [pc, #84] @ (2b9544 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2b9548 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bddc4 │ │ │ │ ldr r3, [pc, #56] @ (2b954c ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -238708,34 +238706,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2b9554 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #2 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 2b946c │ │ │ │ + bcs.n 2b948c │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2b959c │ │ │ │ + bhi.n 2b95bc │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [pc, #984] @ (2b992c ) │ │ │ │ + ldr r2, [pc, #24] @ (2b956c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #40] @ (2b9580 ) │ │ │ │ + ldr r1, [pc, #104] @ (2b95c0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9558 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238743,21 +238741,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2b95bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5480a0 │ │ │ │ + bl 5480a8 │ │ │ │ ldr r1, [pc, #64] @ (2b95c0 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ ldr r2, [pc, #56] @ (2b95c4 ) │ │ │ │ ldr r3, [pc, #44] @ (2b95bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -238788,26 +238786,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2b973c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2b9740 ) │ │ │ │ add r0, pc │ │ │ │ blx 21c884 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r1, [pc, #344] @ (2b9744 ) │ │ │ │ ldr r2, [pc, #344] @ (2b9748 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2b974c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b9730 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2b9750 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -238896,19 +238894,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2b9668 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 63a150 │ │ │ │ + bl 63a158 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67e8c0 │ │ │ │ + bl 67e8c8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2b970c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 21bf58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -238924,39 +238922,39 @@ │ │ │ │ blx 21cb6c │ │ │ │ b.n 2b9690 │ │ │ │ ldr r1, [pc, #56] @ (2b976c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 2b96fa │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r4, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2b9670 │ │ │ │ + bne.n 2b9690 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 2b97a0 │ │ │ │ + bvc.n 2b97c0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #256] @ (2b9854 ) │ │ │ │ + ldr r1, [pc, #320] @ (2b9894 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #0] @ (2b9758 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #64] @ (2b979c ) │ │ │ │ + ldr r1, [pc, #128] @ (2b97dc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #88] @ (2b97b8 ) │ │ │ │ + ldr r1, [pc, #152] @ (2b97f8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #824] @ (2b9aa0 ) │ │ │ │ + ldr r0, [pc, #888] @ (2b9ae0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #792] @ (2b9a84 ) │ │ │ │ + ldr r0, [pc, #856] @ (2b9ac4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #144] @ (2b9800 ) │ │ │ │ + ldr r0, [pc, #208] @ (2b9840 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9770 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238981,15 +238979,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ asrs r0, r2, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b989c │ │ │ │ + bge.n 2b96bc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002b97bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238999,15 +238997,15 @@ │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #36] @ (2b97fc ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 693658 │ │ │ │ + bl 693660 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -239045,53 +239043,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2b986c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bx sp │ │ │ │ + bx pc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + cmp lr, lr │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9870 : │ │ │ │ b.w 3020b4 │ │ │ │ │ │ │ │ 002b9874 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr.w ip, [pc, #80] @ 2b98e4 │ │ │ │ ldr r2, [pc, #80] @ (2b98e8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2b98ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3020b8 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -239107,30 +239105,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 2b99ec │ │ │ │ + bmi.n 2b980c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002b98f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 3e75a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 67e8c0 │ │ │ │ + bl 67e8c8 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2b991a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 21bf58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239148,21 +239146,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2b9980 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 21c884 │ │ │ │ mov r4, r0 │ │ │ │ - bl 547530 │ │ │ │ + bl 547538 │ │ │ │ ldr r1, [pc, #56] @ (2b9984 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5457c0 │ │ │ │ + bl 5457c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67e8c0 │ │ │ │ + bl 67e8c8 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2b996a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 21bf58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239171,35 +239169,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl c1986 │ │ │ │ │ │ │ │ 002b9988 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2b99dc ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 21c884 │ │ │ │ mov r4, r0 │ │ │ │ - bl 547530 │ │ │ │ + bl 547538 │ │ │ │ ldr r1, [pc, #56] @ (2b99e0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5457c0 │ │ │ │ + bl 5457c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67e8c0 │ │ │ │ + bl 67e8c8 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2b99c6 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 21bf58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239208,15 +239206,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 1999e2 │ │ │ │ │ │ │ │ 002b99e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239225,31 +239223,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2b9a68 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2b9a44 │ │ │ │ ldr r4, [pc, #96] @ (2b9a6c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2b9a70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 693658 │ │ │ │ + bl 693660 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -239262,56 +239260,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b9a7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2b9a30 │ │ │ │ nop │ │ │ │ - cmp sl, sp │ │ │ │ + cmp sl, pc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #228 @ 0xe4 │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp lr, pc │ │ │ │ + mov r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp ip, r3 │ │ │ │ + cmp ip, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mvns r6, r2 │ │ │ │ + mvns r6, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9a80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5417c4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5417cc │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #92] @ (2b9afc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2b9ace │ │ │ │ ldr r3, [pc, #84] @ (2b9b00 ) │ │ │ │ ldr r2, [pc, #84] @ (2b9b04 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -239321,42 +239319,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (2b9b10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r8, sl │ │ │ │ + cmp r8, ip │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #30 │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, sp │ │ │ │ + cmp r4, pc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - muls r6, r1 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2b9b24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ lsls r2, r6, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -239365,15 +239363,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2b9e60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2b9e64 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2b9e50 │ │ │ │ add r3, pc │ │ │ │ @@ -239386,577 +239384,577 @@ │ │ │ │ ldr r3, [pc, #764] @ (2b9e70 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #744] @ (2b9e74 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2b9e78 ) │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #740] @ (2b9e7c ) │ │ │ │ ldr r2, [pc, #740] @ (2b9e80 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #728] @ (2b9e84 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2b9e88 ) │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #724] @ (2b9e8c ) │ │ │ │ ldr r2, [pc, #724] @ (2b9e90 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #712] @ (2b9e94 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2b9e98 ) │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #708] @ (2b9e9c ) │ │ │ │ ldr r2, [pc, #708] @ (2b9ea0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #696] @ (2b9ea4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2b9ea8 ) │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #692] @ (2b9eac ) │ │ │ │ ldr r2, [pc, #692] @ (2b9eb0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #680] @ (2b9eb4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2b9eb8 ) │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #676] @ (2b9ebc ) │ │ │ │ ldr r2, [pc, #676] @ (2b9ec0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #664] @ (2b9ec4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #656] @ (2b9ec8 ) │ │ │ │ ldr r1, [pc, #656] @ (2b9ecc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2b9ed0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2b9ed4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ ldr r2, [pc, #640] @ (2b9ed8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2b9edc ) │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #636] @ (2b9ee0 ) │ │ │ │ ldr r1, [pc, #636] @ (2b9ee4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2b9ee8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2b9eec ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ ldr r2, [pc, #620] @ (2b9ef0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #612] @ (2b9ef4 ) │ │ │ │ ldr r1, [pc, #612] @ (2b9ef8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2b9efc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2b9f00 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ ldr r2, [pc, #596] @ (2b9f04 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #588] @ (2b9f08 ) │ │ │ │ ldr r1, [pc, #592] @ (2b9f0c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2b9f10 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2b9f14 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ ldr r2, [pc, #576] @ (2b9f18 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #568] @ (2b9f1c ) │ │ │ │ ldr r3, [pc, #568] @ (2b9f20 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2b9f24 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #560] @ (2b9f28 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #552] @ (2b9f2c ) │ │ │ │ ldr r3, [pc, #552] @ (2b9f30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2b9f34 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r2, [pc, #544] @ (2b9f38 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #536] @ (2b9f3c ) │ │ │ │ ldr r3, [pc, #536] @ (2b9f40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2b9f44 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r2, [pc, #528] @ (2b9f48 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r3, [pc, #520] @ (2b9f4c ) │ │ │ │ ldr r2, [pc, #520] @ (2b9f50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (2b9f54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r1, [pc, #512] @ (2b9f58 ) │ │ │ │ ldr r3, [pc, #516] @ (2b9f5c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (2b9f60 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r2, [pc, #504] @ (2b9f64 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #496] @ (2b9f68 ) │ │ │ │ ldr r3, [pc, #500] @ (2b9f6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (2b9f70 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r2, [pc, #488] @ (2b9f74 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #480] @ (2b9f78 ) │ │ │ │ ldr r3, [pc, #484] @ (2b9f7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (2b9f80 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #472] @ (2b9f84 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #464] @ (2b9f88 ) │ │ │ │ ldr r3, [pc, #468] @ (2b9f8c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (2b9f90 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548830 │ │ │ │ + bl 548838 │ │ │ │ ldr r2, [pc, #456] @ (2b9f94 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #448] @ (2b9f98 ) │ │ │ │ ldr r3, [pc, #452] @ (2b9f9c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 547a10 │ │ │ │ + bl 547a18 │ │ │ │ ldr r2, [pc, #432] @ (2b9fa0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r1, [pc, #424] @ (2b9fa4 ) │ │ │ │ ldr r3, [pc, #428] @ (2b9fa8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (2b9fac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #416] @ (2b9fb0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r2, [pc, #408] @ (2b9fb4 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (2b9fb8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 547a10 │ │ │ │ + bl 547a18 │ │ │ │ ldr r2, [pc, #392] @ (2b9fbc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 548ea4 │ │ │ │ + bl 548eac │ │ │ │ ldr r2, [pc, #384] @ (2b9fc0 ) │ │ │ │ ldr r1, [pc, #388] @ (2b9fc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (2b9fc8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (2b9fcc ) │ │ │ │ add r3, pc │ │ │ │ b.n 2b9fd0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r1, r3, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 2b9e20 │ │ │ │ + bne.n 2b9e40 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r6, r6 │ │ │ │ + hlt 0x0006 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp r2, sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp r6, r8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r4, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r4, r5, r6} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, r9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2b9e94 │ │ │ │ + b.n 2b9eb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r0, r8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, ip │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, sl │ │ │ │ + cmp r4, ip │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, pc │ │ │ │ + cmp ip, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r1 │ │ │ │ + cmp ip, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r2, r4, r5} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp ip, r4 │ │ │ │ + cmp ip, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r8, r8 │ │ │ │ + cmp r8, sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp ip, r9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp ip, pc │ │ │ │ + mov r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, pc │ │ │ │ + mov r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #928] @ (2ba358 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip, #-256] @ 0xffffff00 │ │ │ │ - cmp lr, pc │ │ │ │ + stc 0, cr0, [ip, #-256]! @ 0xffffff00 │ │ │ │ + mov r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ ldr r2, [pc, #16] @ (2b9ff0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 548ea4 │ │ │ │ + b.w 548eac │ │ │ │ nop │ │ │ │ - add lr, r4 │ │ │ │ + add lr, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5480a0 │ │ │ │ + bl 5480a8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 547e74 │ │ │ │ + bl 547e7c │ │ │ │ cbz r0, 2ba02a │ │ │ │ ldr r1, [pc, #68] @ (2ba05c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 547c64 │ │ │ │ + b.w 547c6c │ │ │ │ ldr r3, [pc, #52] @ (2ba060 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (2ba064 ) │ │ │ │ ldr r1, [pc, #52] @ (2ba068 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bics r6, r2 │ │ │ │ + bics r6, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add ip, r0 │ │ │ │ + add ip, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp │ │ │ │ + add r0, pc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2ba148 ) │ │ │ │ @@ -239964,15 +239962,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2ba150 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239981,26 +239979,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5454d8 │ │ │ │ + bl 5454e0 │ │ │ │ cbz r0, 2ba0ce │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454ec │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ba11c │ │ │ │ blx 21d7a0 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2ba132 │ │ │ │ ldr r1, [pc, #112] @ (2ba154 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -240038,48 +240036,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2ba160 ) │ │ │ │ ldr r0, [pc, #40] @ (2ba164 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r0, r1] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - muls r6, r4 │ │ │ │ + muls r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bics r6, r3 │ │ │ │ + bics r6, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #124] @ (2ba200 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2ba204 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2ba208 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 21c3e8 │ │ │ │ @@ -240109,134 +240107,134 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r3, #138 @ 0x8a │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #196] @ (2ba2f0 ) │ │ │ │ ldr r2, [pc, #200] @ (2ba2f4 ) │ │ │ │ ldr r1, [pc, #200] @ (2ba2f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ba2e4 │ │ │ │ ldr r0, [pc, #180] @ (2ba2fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r1, [pc, #176] @ (2ba300 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546b14 │ │ │ │ + bl 546b1c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ba272 │ │ │ │ ldr r1, [pc, #164] @ (2ba304 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546d98 │ │ │ │ + bl 546da0 │ │ │ │ cbnz r0, 2ba28e │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5480a0 │ │ │ │ + bl 5480a8 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r1, [pc, #104] @ (2ba308 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 546c44 │ │ │ │ + bl 546c4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba270 │ │ │ │ ldr r1, [pc, #92] @ (2ba30c ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (2ba310 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2ba314 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ - bl 548fa4 │ │ │ │ + bl 548fac │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba272 │ │ │ │ ldr r1, [pc, #64] @ (2ba318 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 547c64 │ │ │ │ + bl 547c6c │ │ │ │ b.n 2ba270 │ │ │ │ ldr r0, [pc, #52] @ (2ba31c ) │ │ │ │ add r0, pc │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ba25e │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmn r2, r1 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmn r2, r2 │ │ │ │ + cmn r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #88 @ 0x58 │ │ │ │ + adds r2, #104 @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, r3] │ │ │ │ + str r2, [r3, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strd r0, r0, [r4], #-256 @ 0x100 │ │ │ │ - negs r2, r1 │ │ │ │ + ldrd r0, r0, [r4], #-256 @ 0x100 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba368 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240245,30 +240243,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba3bc │ │ │ │ sub sp, #8 │ │ │ │ @@ -240277,30 +240275,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba3c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba40c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240308,29 +240306,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba460 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240339,30 +240337,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba468 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba4b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240370,29 +240368,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba4b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r3!, {r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba500 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240400,29 +240398,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba508 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #58 @ 0x3a │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r2!, {r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba554 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240431,30 +240429,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba55c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba5a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240462,29 +240460,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba5ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba5f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240492,29 +240490,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba5fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba648 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240523,30 +240521,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba650 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r7, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba698 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240554,29 +240552,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba6a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba6ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -240585,30 +240583,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba6f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r3, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba73c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240616,29 +240614,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba744 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba790 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240647,30 +240645,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba798 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r2, r5} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba7e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240678,29 +240676,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba7e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - nop {13} │ │ │ │ + nop {14} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba834 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240709,30 +240707,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba83c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - nop {8} │ │ │ │ + nop {9} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba884 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240740,29 +240738,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba88c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ite cs │ │ │ │ - movcs r7, r7 │ │ │ │ - stmiacc r4!, {r1, r6, r7} │ │ │ │ + itt cc │ │ │ │ + movcc r7, r7 │ │ │ │ + stmiacc r4!, {r1, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ba8e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240771,32 +240769,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ba8e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x00dc │ │ │ │ + bkpt 0x00ec │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2ba974 │ │ │ │ sub sp, #24 │ │ │ │ @@ -240814,25 +240812,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2ba988 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #84] @ (2ba98c ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 63f2d4 │ │ │ │ + bl 63f2dc │ │ │ │ ldr r2, [pc, #64] @ (2ba990 ) │ │ │ │ ldr r3, [pc, #44] @ (2ba97c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240842,23 +240840,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r6, r0, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x007a │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r4, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2ba990 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -240882,25 +240880,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67a644 │ │ │ │ + bl 67a64c │ │ │ │ ldr r2, [pc, #60] @ (2baa34 ) │ │ │ │ ldr r3, [pc, #44] @ (2baa28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240911,23 +240909,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r2, r3, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r3, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240947,23 +240945,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #64] @ 2baac8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 67a644 │ │ │ │ + bl 67a64c │ │ │ │ cbz r0, 2baaa0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (2baae4 ) │ │ │ │ ldr r3, [pc, #52] @ (2baad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240977,23 +240975,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r6, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r3, r5, pc} │ │ │ │ movs r7, r7 │ │ │ │ vrev64.16 q8, q8 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 2bab80 │ │ │ │ @@ -241012,30 +241010,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 639f70 │ │ │ │ + bl 639f78 │ │ │ │ cbz r0, 2bab56 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 22497c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 639c04 │ │ │ │ + bl 639c0c │ │ │ │ ldr r2, [pc, #60] @ (2bab94 ) │ │ │ │ ldr r3, [pc, #44] @ (2bab88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241046,22 +241044,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r2, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmla.i q0, q5, d0[4] │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r2, r3, r5, r6} │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ vhadd.u q0, q7, q8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2babd0 │ │ │ │ @@ -241070,24 +241068,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2babd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2bac4c │ │ │ │ + cbnz r4, 2bac50 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bac14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241095,24 +241093,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2bac1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2bac80 │ │ │ │ + cbnz r0, 2bac84 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bac58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241120,24 +241118,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2bac60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r0, #230 @ 0xe6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2bacb2 │ │ │ │ + cbnz r4, 2bacb6 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bac9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241145,24 +241143,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2baca4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2bace6 │ │ │ │ + cbnz r0, 2bacea │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bace0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241170,24 +241168,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2bace8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - revsh r4, r0 │ │ │ │ + revsh r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2bad28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241195,25 +241193,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bad30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ nop │ │ │ │ - cmp r0, #10 │ │ │ │ + cmp r0, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - hlt 0x0000 │ │ │ │ + hlt 0x0010 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2bad70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241221,107 +241219,107 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bad78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ nop │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev r0, r7 │ │ │ │ + rev16 r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - itee gt │ │ │ │ - movgt r7, r7 │ │ │ │ + ittt le │ │ │ │ + movle r7, r7 │ │ │ │ pushle {lr} │ │ │ │ movle.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2badb8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (2badbc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2badc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ nop │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2badfc │ │ │ │ + rev r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - itte hi │ │ │ │ - movhi r7, r7 │ │ │ │ + itet ls │ │ │ │ + movls r7, r7 │ │ │ │ pushhi {lr} │ │ │ │ movls.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2bae00 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (2bae04 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bae08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ nop │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2bae32 │ │ │ │ + cbnz r0, 2bae36 │ │ │ │ movs r7, r7 │ │ │ │ - ittt cc │ │ │ │ - movcc r7, r7 │ │ │ │ - pushcc {lr} │ │ │ │ - movcc.w ip, #4096 @ 0x1000 │ │ │ │ + itee mi │ │ │ │ + movmi r7, r7 │ │ │ │ + pushpl {lr} │ │ │ │ + movpl.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2bae4c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2bae50 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2bae54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ nop │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2bae6c │ │ │ │ - movs r7, r7 │ │ │ │ - bkpt 0x00f6 │ │ │ │ + cbnz r0, 2bae70 │ │ │ │ movs r7, r7 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itte eq │ │ │ │ + moveq r7, r7 │ │ │ │ + pusheq {r4, r5, r6, r7, lr} │ │ │ │ + movne.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2baefc │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #144] @ 2baf00 │ │ │ │ mov r6, r1 │ │ │ │ add ip, pc │ │ │ │ @@ -241336,28 +241334,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 63f568 │ │ │ │ + bl 63f570 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2baee4 │ │ │ │ cbz r1, 2baec0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 63abdc │ │ │ │ + bl 63abe4 │ │ │ │ ldr r2, [pc, #76] @ (2baf10 ) │ │ │ │ ldr r3, [pc, #64] @ (2baf04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241372,25 +241370,25 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2242d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2baec0 │ │ │ │ - bl 63abdc │ │ │ │ + bl 63abe4 │ │ │ │ b.n 2baec0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldc2 0, cr0, [sl], {96} @ 0x60 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0098 │ │ │ │ + bkpt 0x00a8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8fc │ │ │ │ + cbnz r4, 2baf12 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xfbd40060 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #192] @ 2bafe4 │ │ │ │ @@ -241409,15 +241407,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2baff8 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -241444,15 +241442,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2baffc ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 63f760 │ │ │ │ + bl 63f768 │ │ │ │ ldr r2, [pc, #68] @ (2bb000 ) │ │ │ │ ldr r3, [pc, #44] @ (2bafec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241463,22 +241461,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfb5e0060 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xfb320060 │ │ │ │ ldr r2, [pc, #0] @ (2bb000 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfada0060 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -241502,15 +241500,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 21e988 │ │ │ │ @@ -241526,17 +241524,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2bb052 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 639f70 │ │ │ │ + bl 639f78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 639c04 │ │ │ │ + bl 639c0c │ │ │ │ ldr r2, [pc, #64] @ (2bb0d0 ) │ │ │ │ ldr r3, [pc, #52] @ (2bb0c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241547,22 +241545,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - movs r4, #244 @ 0xf4 │ │ │ │ + movs r5, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfa720060 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, pc} │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb76c │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xfa060060 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb124 │ │ │ │ @@ -241571,33 +241569,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2bb12c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2bb112 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb180 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241606,34 +241604,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb188 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb63c │ │ │ │ + @ instruction: 0xb64c │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 2bb200 │ │ │ │ + cbnz r2, 2bb204 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb1dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -241642,34 +241640,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb1e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 2bb244 │ │ │ │ + cbnz r6, 2bb248 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb238 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241678,34 +241676,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb240 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #14 │ │ │ │ + movs r3, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r7, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 2bb28a │ │ │ │ + cbnz r2, 2bb28e │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb294 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241714,34 +241712,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb29c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x003e │ │ │ │ + revsh r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb2f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241750,34 +241748,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb2fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r2, r4 │ │ │ │ + rev16 r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb354 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241786,34 +241784,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb35c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - rev r2, r0 │ │ │ │ + rev r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb3b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241822,34 +241820,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb3bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ + movs r1, #166 @ 0xa6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 2bb3e8 │ │ │ │ + cbnz r2, 2bb3ec │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb414 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241858,34 +241856,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb41c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 2bb486 │ │ │ │ + cbz r4, 2bb48a │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 2bb430 │ │ │ │ + cbnz r2, 2bb434 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2bb47c │ │ │ │ sub sp, #8 │ │ │ │ @@ -241895,15 +241893,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2bb480 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2bb484 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0f88 │ │ │ │ cbz r0, 2bb468 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 21c3e8 │ │ │ │ @@ -241914,19 +241912,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r0, #216 @ 0xd8 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 2bb4d8 │ │ │ │ + cbz r4, 2bb4dc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2bb514 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -241934,15 +241932,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2bb51c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 21c3e8 │ │ │ │ @@ -241966,19 +241964,19 @@ │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #128 @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + uxtb r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2bb5c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -241988,15 +241986,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2bb5d0 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #132] @ (2bb5d4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cbz r0, 2bb596 │ │ │ │ ldr r1, [pc, #124] @ (2bb5d8 ) │ │ │ │ @@ -242027,36 +242025,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (2bb5dc ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (2bb5e0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r5, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb7f4 │ │ │ │ movs r7, r7 │ │ │ │ - sxtb r0, r1 │ │ │ │ + sxtb r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r2, r2 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2bb6cc │ │ │ │ @@ -242086,35 +242084,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 63f2d4 │ │ │ │ + bl 63f2dc │ │ │ │ cbz r0, 2bb696 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2bb678 │ │ │ │ mov r1, r4 │ │ │ │ bl 3d3150 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2bb676 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 63aba0 │ │ │ │ + bl 63aba8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2bb69e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2bb68a │ │ │ │ mov r1, r4 │ │ │ │ bl 3d3150 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -242122,15 +242120,15 @@ │ │ │ │ bne.n 2bb666 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2ba168 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 21cdfc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #72] @ (2bb6e8 ) │ │ │ │ ldr r3, [pc, #44] @ (2bb6d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242148,19 +242146,19 @@ │ │ │ │ nop │ │ │ │ eors.w r0, sl, #14680064 @ 0xe00000 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r0, #14680064 @ 0xe00000 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2bb6f6 │ │ │ │ + cbz r0, 2bb6fa │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r3, #3 │ │ │ │ + subs r6, r5, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb6ec │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf3f60060 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr.w ip, [pc, #308] @ 2bb830 │ │ │ │ @@ -242179,15 +242177,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2bb844 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -242252,15 +242250,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2bb848 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 63f568 │ │ │ │ + bl 63f570 │ │ │ │ ldr r2, [pc, #64] @ (2bb84c ) │ │ │ │ ldr r3, [pc, #44] @ (2bb838 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -242270,22 +242268,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r3, #0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xf3860060 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb604 │ │ │ │ + @ instruction: 0xb614 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf3580060 │ │ │ │ ldr r2, [pc, #0] @ (2bb84c ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf28c0060 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242307,24 +242305,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 21e988 │ │ │ │ movs r3, #0 │ │ │ │ @@ -242346,36 +242344,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2bba0c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5487b0 │ │ │ │ + bl 5487b8 │ │ │ │ ldr r2, [pc, #276] @ (2bba10 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 548d68 │ │ │ │ + bl 548d70 │ │ │ │ ldr r1, [pc, #268] @ (2bba14 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2bba18 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2bba1c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5487b0 │ │ │ │ + bl 5487b8 │ │ │ │ ldr r2, [pc, #252] @ (2bba20 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 548d68 │ │ │ │ + bl 548d70 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -242420,69 +242418,69 @@ │ │ │ │ ldr r2, [pc, #132] @ (2bba30 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5487b0 │ │ │ │ + bl 5487b8 │ │ │ │ ldr r2, [pc, #116] @ (2bba34 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2bba38 ) │ │ │ │ - bl 548d68 │ │ │ │ + bl 548d70 │ │ │ │ ldr r3, [pc, #108] @ (2bba3c ) │ │ │ │ ldr r2, [pc, #112] @ (2bba40 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5486c8 │ │ │ │ + bl 5486d0 │ │ │ │ ldr r2, [pc, #100] @ (2bba44 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 548d68 │ │ │ │ + bl 548d70 │ │ │ │ b.n 2bb8ce │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf2320060 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + adds r6, r5, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #72 @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 2bbe18 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds.w r0, ip, #96 @ 0x60 │ │ │ │ - ldmia r4, {r4} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - cmp r3, #220 @ 0xdc │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffeefa42 <__bss_end__@@Base+0xff527f3a> │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (2bbc8c ) │ │ │ │ @@ -242515,31 +242513,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 63f760 │ │ │ │ + bl 63f768 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bbb6e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bbba0 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -242591,17 +242589,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbbe6 │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 63ac18 │ │ │ │ + bl 63ac20 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #304] @ (2bbca8 ) │ │ │ │ ldr r3, [pc, #276] @ (2bbc90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -242636,15 +242634,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (2bbcb4 ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb6a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 2bbb66 │ │ │ │ ldr r3, [pc, #200] @ (2bbcb8 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -242652,15 +242650,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2bbcc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb6a │ │ │ │ ldr r3, [pc, #184] @ (2bbcc4 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (2bbcc8 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -242670,15 +242668,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb6a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (2bbcd0 ) │ │ │ │ ldr r1, [pc, #148] @ (2bbcd4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -242687,15 +242685,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb6a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2bbcdc ) │ │ │ │ ldr r1, [pc, #120] @ (2bbce0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -242704,60 +242702,60 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb6a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bics.w r0, r8, #96 @ 0x60 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, lr, #96 @ 0x60 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - uxth r4, r1 │ │ │ │ + uxth r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ vhadd.s16 q0, q7, q8 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r2, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #208 @ 0xd0 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r5, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #144 @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ + cmp r2, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #94 @ 0x5e │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r3, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r3, r2 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002bbce8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242786,25 +242784,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2bbd98 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2bbd88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454c8 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454d0 │ │ │ │ + bl 5454f4 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2bbd88 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242819,31 +242817,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bbd9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 2bbdea │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242868,24 +242866,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2bbee4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #208] @ (2bbee8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2bbeec ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242911,15 +242909,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 21e774 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2bbe94 │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 21e988 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -242943,41 +242941,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r7, #27 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #8 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002bbef0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2bc2d0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #964] @ (2bc2d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2bc2d8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc25a │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -243154,15 +243152,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243173,27 +243171,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (2bc2f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bc10c │ │ │ │ ldr r3, [pc, #392] @ (2bc2f4 ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (2bc2f8 ) │ │ │ │ ldr r1, [pc, #392] @ (2bc2fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243204,15 +243202,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243223,15 +243221,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243242,15 +243240,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243261,15 +243259,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (2bc32c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243278,120 +243276,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2bc334 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bc10c │ │ │ │ ldr r3, [pc, #192] @ (2bc338 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (2bc33c ) │ │ │ │ ldr r1, [pc, #196] @ (2bc340 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bc10c │ │ │ │ ldr r3, [pc, #172] @ (2bc344 ) │ │ │ │ ldr r2, [pc, #172] @ (2bc348 ) │ │ │ │ ldr r1, [pc, #176] @ (2bc34c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bc10c │ │ │ │ ldr r1, [pc, #148] @ (2bc350 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2bc354 ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r0, #24 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #232 @ 0xe8 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #42 @ 0x2a │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r6, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r5, #11 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #60 @ 0x3c │ │ │ │ + movs r2, #76 @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r2, #10 │ │ │ │ + asrs r4, r4, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #254 @ 0xfe │ │ │ │ + movs r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bc358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243400,28 +243398,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2bc394 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2bc398 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #28] @ (2bc39c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 548ea4 │ │ │ │ + b.w 548eac │ │ │ │ nop │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + strh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 368396 │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bc3a0 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -243465,22 +243463,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2bc418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bc41c : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2bc426 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2bc430 │ │ │ │ @@ -243519,23 +243517,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r2, [pc, #1876] @ 2bcbe4 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 2bcbe8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 43dd9c │ │ │ │ ldr.w r3, [pc, #1852] @ 2bcbec │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2bc4c6 │ │ │ │ @@ -243548,15 +243546,15 @@ │ │ │ │ beq.w 2bc674 │ │ │ │ ldr.w r3, [pc, #1824] @ 2bcbf0 │ │ │ │ ldr.w r1, [pc, #1824] @ 2bcbf4 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 54723c │ │ │ │ + bl 547244 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2bc6f4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2bc504 │ │ │ │ mov r0, r4 │ │ │ │ bl 2be184 │ │ │ │ @@ -243568,41 +243566,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc6bc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc5b0 │ │ │ │ ldr.w r6, [pc, #1760] @ 2bcbf8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r2, [pc, #1756] @ 2bcbfc │ │ │ │ ldr.w r1, [pc, #1756] @ 2bcc00 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5454ec │ │ │ │ + bl 5454f4 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 2bc576 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2bcba8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2bc560 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2bca4c │ │ │ │ mov r0, r9 │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bc556 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bca4c │ │ │ │ ldr.w r5, [pc, #1676] @ 2bcc04 │ │ │ │ @@ -243611,74 +243609,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 2bcc0c │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bcbbc │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2bc5b0 │ │ │ │ ldr.w r0, [pc, #1644] @ 2bcc10 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2bc606 │ │ │ │ ldr.w r0, [pc, #1628] @ 2bcc14 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 2bcc18 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 2bcc1c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 2bcc20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #1608] @ 2bcc24 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 2bcc28 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 544e84 │ │ │ │ + bl 544e8c │ │ │ │ ldr.w r1, [pc, #1592] @ 2bcc2c │ │ │ │ ldr.w r0, [pc, #1592] @ 2bcc30 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 544e84 │ │ │ │ + bl 544e8c │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r1, [pc, #1572] @ 2bcc34 │ │ │ │ ldr.w r2, [pc, #1572] @ 2bcc38 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 2bcc3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ bl 25c540 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 541d9c │ │ │ │ + bl 541da4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr.w r2, [pc, #1528] @ 2bcc40 │ │ │ │ ldr.w r3, [pc, #1420] @ 2bcbd8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -243697,17 +243695,17 @@ │ │ │ │ beq.w 2bc4ec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc4ec │ │ │ │ bl 2bd450 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bc4ec │ │ │ │ - bl 5480a0 │ │ │ │ + bl 5480a8 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 5462a8 │ │ │ │ + bl 5462b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bcae4 │ │ │ │ ldr.w r3, [pc, #1440] @ 2bcc44 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -243727,45 +243725,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 2bcc4c │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2bc644 │ │ │ │ ldr.w r3, [pc, #1368] @ 2bcc50 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 2bcc54 │ │ │ │ ldr.w r1, [pc, #1368] @ 2bcc58 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bc6ea │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 2bcc5c │ │ │ │ blx 21c884 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r2, [pc, #1332] @ 2bcc60 │ │ │ │ ldr.w r1, [pc, #1332] @ 2bcc64 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -243921,25 +243919,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 21bf58 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc504 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #908] @ (2bcc8c ) │ │ │ │ ldr r2, [pc, #912] @ (2bcc90 ) │ │ │ │ ldr r1, [pc, #912] @ (2bcc94 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (2bcc88 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -243997,18 +243995,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 2bc816 │ │ │ │ ldr r0, [pc, #744] @ (2bcc9c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r0, [pc, #736] @ (2bcca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ b.n 2bc8e4 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2bc8d2 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -244025,15 +244023,15 @@ │ │ │ │ beq.n 2bc9e8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bc9e0 │ │ │ │ ldr r0, [pc, #672] @ (2bcca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r1, [pc, #660] @ (2bcca8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 21cb6c │ │ │ │ b.n 2bc89a │ │ │ │ @@ -244066,23 +244064,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bcb14 │ │ │ │ ldr r1, [pc, #584] @ (2bccc8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2bcad2 │ │ │ │ ldr.w r9, [pc, #568] @ 2bcccc │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (2bccd0 ) │ │ │ │ ldr.w sl, [pc, #568] @ 2bccd4 │ │ │ │ @@ -244096,26 +244094,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bcaa2 │ │ │ │ ldr r1, [pc, #516] @ (2bccd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2bc6ea │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (2bccdc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -244123,29 +244121,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (2bcce4 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r1, [pc, #480] @ (2bcce8 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ b.n 2bc6ea │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 223f18 │ │ │ │ ldr r1, [pc, #464] @ (2bccec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2bcadc │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -244166,23 +244164,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2bc98e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (2bccf4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r1, [pc, #352] @ (2bccf8 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (2bccfc ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -244206,178 +244204,178 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 2bc844 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #968 @ (adr r2, 2bcfb0 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 2bcbf0 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (2bcbf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2bcbb4 │ │ │ │ + ble.n 2bcbd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r5, #31 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #400 @ (adr r2, 2bcd90 ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 2bcdd0 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #984 @ (adr r7, 2bcfdc ) │ │ │ │ + add r0, sp, #24 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #104 @ (adr r2, 2bcc74 ) │ │ │ │ + add r2, pc, #168 @ (adr r2, 2bccb4 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #792 @ (adr r1, 2bcf34 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 2bcf74 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #360 @ (adr r7, 2bcd88 ) │ │ │ │ + add r7, pc, #424 @ (adr r7, 2bcdc8 ) │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #13 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + cmp r0, #92 @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [r0, #256] @ 0x100 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + stc 0, cr0, [r0, #256]! @ 0x100 │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2bca4c │ │ │ │ + b.n 2bca6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r6, #27 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 2bc4dc │ │ │ │ lsls r0, r4, #1 │ │ │ │ str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r3, #6 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #344 @ (adr r0, 2bcdbc ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2bcdfc ) │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #936 @ (adr r5, 2bd010 ) │ │ │ │ + add r5, pc, #1000 @ (adr r5, 2bd050 ) │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, 2bd010 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 2bd050 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #760] @ (2bcf80 ) │ │ │ │ + ldr r6, [pc, #824] @ (2bcfc0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #112 @ (adr r4, 2bcd08 ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 2bcd48 ) │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #464 @ (adr r3, 2bce7c ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 2bcebc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 2bce50 ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 2bce90 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #368 @ (adr r3, 2bce24 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 2bce64 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #320 @ (adr r3, 2bcdf8 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 2bce38 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #272 @ (adr r3, 2bcdcc ) │ │ │ │ + add r3, pc, #336 @ (adr r3, 2bce0c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r1, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #896] @ (2bd050 ) │ │ │ │ + ldr r4, [pc, #960] @ (2bd090 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #936 @ (adr r2, 2bd07c ) │ │ │ │ + add r2, pc, #1000 @ (adr r2, 2bd0bc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfaf40045 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfb040045 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r6, #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #176 @ 0xb0 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + movs r0, #152 @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r0, r4 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r2, #6 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r3, r3 │ │ │ │ + adds r4, r5, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bcd10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2bcd50 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 6908ec │ │ │ │ + bl 6908f4 │ │ │ │ movs r0, #5 │ │ │ │ - bl 541d84 │ │ │ │ + bl 541d8c │ │ │ │ cbz r0, 2bcd40 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -244386,15 +244384,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r3, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002bcd54 : │ │ │ │ - b.w 690904 │ │ │ │ + b.w 69090c │ │ │ │ │ │ │ │ 002bcd58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2bcdfc ) │ │ │ │ @@ -244418,22 +244416,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2c0d98 │ │ │ │ ldr r4, [pc, #108] @ (2bce0c ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 541d9c │ │ │ │ + bl 541da4 │ │ │ │ add r4, pc │ │ │ │ - bl 5413dc │ │ │ │ + bl 5413e4 │ │ │ │ bl 2c1d34 │ │ │ │ bl 2c1008 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2bcdd2 │ │ │ │ ldr r3, [pc, #64] @ (2bce04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -244470,61 +244468,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2bce84 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2bce5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #80] @ (2bce88 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2bce8c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2bce7e │ │ │ │ ldr r1, [pc, #48] @ (2bce90 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bce6c │ │ │ │ - adds r6, r5, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r5, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2bce9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ bcc.n 2bcefc │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002bcea0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -244537,24 +244535,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2bcf34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 547530 │ │ │ │ + bl 547538 │ │ │ │ ldr r1, [pc, #104] @ (2bcf38 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2bcf0e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #84] @ (2bcf3c ) │ │ │ │ ldr r3, [pc, #72] @ (2bcf34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -244574,33 +244572,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2bcf48 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bcee6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ blt.n 2bcef8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ blt.n 2bce9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bcf54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ bcs.n 2bceac │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -244608,15 +244606,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2bcfc4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2bcfc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #72] @ (2bcfcc ) │ │ │ │ ldr r2, [pc, #76] @ (2bcfd0 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2bcfd4 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -244632,25 +244630,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r4, {r0, r3, r6} │ │ │ │ + stmdb r4!, {r0, r3, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244672,25 +244670,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2bd03c ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #16] @ (2bd040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -244706,24 +244704,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2bd32c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #688] @ (2bd330 ) │ │ │ │ ldr r2, [pc, #688] @ (2bd334 ) │ │ │ │ ldr r1, [pc, #692] @ (2bd338 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bd16a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -244785,45 +244783,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd18a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bd2c0 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2bd0ce │ │ │ │ ldr r0, [pc, #488] @ (2bd348 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2bd18a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2bd0a8 │ │ │ │ ldr r3, [pc, #472] @ (2bd34c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2bd350 ) │ │ │ │ ldr r1, [pc, #476] @ (2bd354 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #460] @ (2bd358 ) │ │ │ │ ldr r3, [pc, #412] @ (2bd32c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -244857,36 +244855,36 @@ │ │ │ │ bne.n 2bd28a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2bd226 │ │ │ │ ldr r6, [pc, #380] @ (2bd364 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bd2da │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr r1, [pc, #364] @ (2bd368 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54723c │ │ │ │ + bl 547244 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2bd36c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2bd370 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2bd374 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -244899,15 +244897,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2bd18a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2bd18a │ │ │ │ ldr r3, [pc, #292] @ (2bd378 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2bd37c ) │ │ │ │ ldr r1, [pc, #292] @ (2bd380 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -244925,15 +244923,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2bd38c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd18a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2bd270 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -244947,136 +244945,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd1de │ │ │ │ ldr r0, [pc, #220] @ (2bd394 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ b.n 2bd1de │ │ │ │ ldr r3, [pc, #212] @ (2bd398 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2bd39c ) │ │ │ │ ldr r1, [pc, #216] @ (2bd3a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd18a │ │ │ │ ldr r3, [pc, #200] @ (2bd3a4 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2bd3a8 ) │ │ │ │ ldr r1, [pc, #200] @ (2bd3ac ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd18a │ │ │ │ ldr r3, [pc, #180] @ (2bd3b0 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2bd3b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2bd3b8 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r1, [pc, #164] @ (2bd3bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ b.n 2bd18a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bge.n 2bd390 │ │ │ │ lsls r0, r4, #1 │ │ │ │ bge.n 2bd384 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #60 @ 0x3c │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #6 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bls.n 2bd370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [r1, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r4, [r6, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbnz r0, 2bd37e │ │ │ │ + cbnz r0, 2bd382 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 2bd2d4 │ │ │ │ + beq.n 2bd2f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #186 @ 0xba │ │ │ │ + cmp r1, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrsb r4, [r2, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r4, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #176 @ 0xb0 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r7, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #200 @ 0xc8 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ + cmp r0, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #116 @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -245231,15 +245229,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2bda10 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bd910 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bd952 │ │ │ │ @@ -245271,29 +245269,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2bda1c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr.w r3, [pc, #1080] @ 2bda20 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2bda24 │ │ │ │ ldr.w r1, [pc, #1076] @ 2bda28 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr.w r2, [pc, #1056] @ 2bda2c │ │ │ │ ldr r3, [pc, #1012] @ (2bda04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245313,41 +245311,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2bda38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r3, [pc, #996] @ (2bda3c ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2bda40 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2bda44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r3, [pc, #980] @ (2bda48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2bda4c ) │ │ │ │ ldr r1, [pc, #984] @ (2bda50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -245425,15 +245423,15 @@ │ │ │ │ bcs.n 2bd70c │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -245564,27 +245562,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2bda5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r3, [pc, #332] @ (2bda60 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2bda64 ) │ │ │ │ ldr r1, [pc, #336] @ (2bda68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2bd782 │ │ │ │ ldr r3, [pc, #308] @ (2bda6c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -245592,27 +245590,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2bda74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r3, [pc, #292] @ (2bda78 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2bda7c ) │ │ │ │ ldr r1, [pc, #292] @ (2bda80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2bda84 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2bda88 ) │ │ │ │ @@ -245620,15 +245618,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2bda8c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2bda90 ) │ │ │ │ @@ -245642,15 +245640,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2bda94 ) │ │ │ │ ldr r1, [pc, #224] @ (2bda98 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2bda9c ) │ │ │ │ @@ -245664,94 +245662,94 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2bdaa0 ) │ │ │ │ ldr r1, [pc, #184] @ (2bdaa4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bd60a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bda34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #8 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #154 @ 0x9a │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bmi.n 2bd940 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r1, #3 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r5, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #2 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #154 @ 0x9a │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mcr2 0, 0, r0, cr12, cr0, {2} │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + mrc2 0, 0, r0, cr12, cr0, {2} │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #106 @ 0x6a │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #320]! @ 0x140 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + mcr2 0, 0, r0, cr4, cr0, {2} │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #80 @ 0x50 │ │ │ │ + movs r0, #96 @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [sl, #320] @ 0x140 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + ldc2l 0, cr0, [sl, #320] @ 0x140 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [r2, #320]! @ 0x140 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + stc2l 0, cr0, [r2, #320] @ 0x140 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #14 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [r0, #320] @ 0x140 │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + stc2 0, cr0, [r0, #320]! @ 0x140 │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-320]! @ 0xfffffec0 │ │ │ │ - movs r5, #0 │ │ │ │ + ldc2l 0, cr0, [r4, #-320]! @ 0xfffffec0 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + subs r4, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [r2, #-320]! @ 0xfffffec0 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + stc2l 0, cr0, [r2, #-320] @ 0xfffffec0 │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r0, #6 │ │ │ │ + subs r2, r2, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bdaa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -245860,15 +245858,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2bdd60 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245881,15 +245879,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245902,15 +245900,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245923,15 +245921,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245948,15 +245946,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdbf6 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2bdd94 ) │ │ │ │ ldr r4, [pc, #176] @ (2bdd98 ) │ │ │ │ ldr r1, [pc, #176] @ (2bdd9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -245966,27 +245964,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdbf6 │ │ │ │ ldr r3, [pc, #144] @ (2bdda0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2bdda4 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2bdda8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdbf6 │ │ │ │ ldr r3, [pc, #124] @ (2bddac ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2bddb0 ) │ │ │ │ ldr r0, [pc, #124] @ (2bddb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -245998,58 +245996,58 @@ │ │ │ │ ldr r1, [pc, #112] @ (2bddbc ) │ │ │ │ ldr r0, [pc, #116] @ (2bddc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb260050 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + @ instruction: 0xfb360050 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r0, #6 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfaf40050 │ │ │ │ - movs r3, #18 │ │ │ │ + @ instruction: 0xfb040050 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r2, #5 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfabc0050 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + @ instruction: 0xfacc0050 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r3, #4 │ │ │ │ + adds r2, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa860050 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + @ instruction: 0xfa960050 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r4, #3 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa440050 │ │ │ │ - @ instruction: 0xfa220050 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + @ instruction: 0xfa540050 │ │ │ │ + @ instruction: 0xfa320050 │ │ │ │ + movs r4, #100 @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr??.w r0, [r2, #80] @ 0x50 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xfa020050 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r2, #1 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr??.w r0, [r6, #80] @ 0x50 │ │ │ │ - adds r0, r7, #0 │ │ │ │ + vld1.8 @ instruction: 0xf9e60050 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9c00050 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + ldr??.w r0, [r0, #80] @ 0x50 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #194 @ 0xc2 │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bddc4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246144,15 +246142,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2bdfec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -246161,26 +246159,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2bdff4 ) │ │ │ │ ldr r1, [pc, #260] @ (2bdff8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ ldr r3, [pc, #244] @ (2bdffc ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2be000 ) │ │ │ │ ldr r1, [pc, #244] @ (2be004 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2bdf60 │ │ │ │ ldr.w ip, [pc, #224] @ 2be008 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2be00c ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -246189,26 +246187,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ ldr r3, [pc, #204] @ (2be018 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2be01c ) │ │ │ │ ldr r1, [pc, #208] @ (2be020 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ ldr.w ip, [pc, #192] @ 2be024 │ │ │ │ add ip, pc │ │ │ │ b.n 2bdf2a │ │ │ │ ldr r3, [pc, #188] @ (2be028 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2be02c ) │ │ │ │ @@ -246216,101 +246214,101 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ ldr r3, [pc, #172] @ (2be034 ) │ │ │ │ ldr r4, [pc, #172] @ (2be038 ) │ │ │ │ ldr r1, [pc, #176] @ (2be03c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ ldr r3, [pc, #152] @ (2be040 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2be044 ) │ │ │ │ ldr r1, [pc, #152] @ (2be048 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ ldr r3, [pc, #136] @ (2be04c ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2be050 ) │ │ │ │ ldr r1, [pc, #140] @ (2be054 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bdeda │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ - str.w r0, [r4, r0, lsl #1] │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + ldr.w r0, [r4, r0, lsl #1] │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb.w r0, [r8, r0, lsl #1] │ │ │ │ - subs r6, r1, r3 │ │ │ │ + strh.w r0, [r8, r0, lsl #1] │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7fe0050 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + strb.w r0, [lr, r0, lsl #1] │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r5, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - addw r0, r4, #2121 @ 0x849 │ │ │ │ - @ instruction: 0xf7da0050 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + @ instruction: 0xf6140049 │ │ │ │ + @ instruction: 0xf7ea0050 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + subs r6, r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7bc0050 │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ + @ instruction: 0xf7cc0050 │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r5, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rsbs r0, r4, #13172736 @ 0xc90000 │ │ │ │ - @ instruction: 0xf79c0050 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + @ instruction: 0xf5e40049 │ │ │ │ + @ instruction: 0xf7ac0050 │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r7, r7 │ │ │ │ + subs r0, r1, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7800050 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + @ instruction: 0xf7900050 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r5, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf75c0050 │ │ │ │ - movs r3, #14 │ │ │ │ + @ instruction: 0xf76c0050 │ │ │ │ + movs r3, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r1, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7440050 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + @ instruction: 0xf7540050 │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (2be160 ) │ │ │ │ @@ -246330,34 +246328,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 6786ec │ │ │ │ + bl 6786f4 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 63d20c │ │ │ │ + bl 63d214 │ │ │ │ mov r0, r7 │ │ │ │ - bl 679db0 │ │ │ │ + bl 679db8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2be156 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2be0f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 2be120 │ │ │ │ - bl 63a36c │ │ │ │ + bl 63a374 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be14e │ │ │ │ ldr r2, [pc, #160] @ (2be174 ) │ │ │ │ ldr r3, [pc, #144] @ (2be164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246375,20 +246373,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be0c2 │ │ │ │ ldr r1, [pc, #120] @ (2be178 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 6916f0 │ │ │ │ + bl 6916f8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 685a00 │ │ │ │ + bl 685a08 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2be12e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be0c6 │ │ │ │ mov r1, r0 │ │ │ │ @@ -246404,38 +246402,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2be118 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2be0d0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6920050 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + subw r0, r2, #2128 @ 0x850 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #920 @ (adr r7, 2be514 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 2be554 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -246446,24 +246444,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2be4c4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #788] @ (2be4c8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2be4cc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2be4d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2be204 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2be408 │ │ │ │ @@ -246703,38 +246701,38 @@ │ │ │ │ ble.n 2be3e2 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2be430 │ │ │ │ b.n 2be3e2 │ │ │ │ ldr r0, [pc, #160] @ (2be4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #148] @ (2be4e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #140] @ (2be4ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #128] @ (2be4f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2be4f4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r3, [pc, #100] @ (2be4f8 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2be4fc ) │ │ │ │ ldr r0, [pc, #100] @ (2be500 ) │ │ │ │ add r3, pc │ │ │ │ @@ -246753,72 +246751,72 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs.w r0, r6, #13631488 @ 0xd00000 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + sbc.w r0, r6, #13631488 @ 0xd00000 │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [pc, #0] @ (2be4d8 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47fe │ │ │ │ lsls r6, r5, #1 │ │ │ │ blxns r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r5, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r0, #7 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r7, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2720050 │ │ │ │ - asrs r4, r2, #19 │ │ │ │ + @ instruction: 0xf2820050 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r6, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf25c0050 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + @ instruction: 0xf26c0050 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be510 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2be544 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2be548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690310 │ │ │ │ + bl 690318 │ │ │ │ ldr r3, [pc, #28] @ (2be54c ) │ │ │ │ ldr r1, [pc, #28] @ (2be550 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69272c │ │ │ │ + b.w 692734 │ │ │ │ stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xfb180049 │ │ │ │ + @ instruction: 0xfb280049 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 002be554 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -246835,15 +246833,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2be610 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 546e1c │ │ │ │ + bl 546e24 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2be5e0 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -246864,15 +246862,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2be61c ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246880,33 +246878,33 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be59a │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546d98 │ │ │ │ + bl 546da0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ stmia r5!, {r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2be610 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, #7 │ │ │ │ + subs r6, r7, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adcs.w r0, r6, #80 @ 0x50 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + sbc.w r0, r6, #80 @ 0x50 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be620 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2be7a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -246956,15 +246954,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2be658 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 63ab64 │ │ │ │ + bl 63ab6c │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -247053,16 +247051,16 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 21c0d4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - vqadd.s16 q8, q2, q0 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + vqadd.s32 q8, q2, q0 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be7d8 : │ │ │ │ ldr r3, [pc, #48] @ (2be80c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2be810 ) │ │ │ │ add r3, pc │ │ │ │ @@ -247272,78 +247270,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2be99c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #48] @ (2be9fc ) │ │ │ │ ldr r2, [pc, #48] @ (2bea00 ) │ │ │ │ ldr r1, [pc, #52] @ (2bea04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be9a8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be97a │ │ │ │ b.n 2be9a8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf58c003f │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + @ instruction: 0xf59c003f │ │ │ │ + add r4, sp, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mrc 0, 1, r0, cr12, cr0, {2} │ │ │ │ - ldrb r2, [r5, #23] │ │ │ │ + mcr 0, 2, r0, cr12, cr0, {2} │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bea08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #60] @ 2bea5c │ │ │ │ ldr r2, [pc, #60] @ (2bea60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2bea64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2bea50 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5454c8 │ │ │ │ - stcl 0, cr0, [r4, #320]! @ 0x140 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + b.w 5454d0 │ │ │ │ + ldcl 0, cr0, [r4, #320]! @ 0x140 │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002bea68 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2b3b40 │ │ │ │ @@ -247403,38 +247401,38 @@ │ │ │ │ pushle {r4, r5, r6, r7, lr} │ │ │ │ movgt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2beb64 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2beb50 │ │ │ │ ldr r2, [pc, #80] @ (2beb68 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2beb6c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 2beb50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -247442,55 +247440,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r4, [r3, #16] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r0, #-320] @ 0xfffffec0 │ │ │ │ + stc 0, cr0, [r0, #-320]! @ 0xfffffec0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2bec58 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #204] @ (2bec5c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2bec60 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2bec36 │ │ │ │ cbz r6, 2bec0c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2bebd8 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #168] @ (2bec64 ) │ │ │ │ ldr r1, [pc, #168] @ (2bec68 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2bebf6 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2bebf6 │ │ │ │ ldr r3, [pc, #144] @ (2bec6c ) │ │ │ │ @@ -247500,15 +247498,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2bec74 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -247516,72 +247514,72 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2beaf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bebf6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2bec78 ) │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #92] @ (2bec7c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bebf4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2bec80 ) │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #68] @ (2bec84 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bebf4 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r0], #320 @ 0x140 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldc 0, cr0, [r0], #320 @ 0x140 │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mcrr 0, 5, r0, lr, cr0 │ │ │ │ - adds r2, r6, r7 │ │ │ │ + mrrc 0, 5, r0, lr, cr0 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r7, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r0, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r7, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bec88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2beb70 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2becca │ │ │ │ @@ -247593,57 +247591,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2bed1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2becb4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2bed20 ) │ │ │ │ ldr r5, [pc, #68] @ (2bed24 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2becb4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r5, #10] │ │ │ │ + ldrb r2, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ - adc.w r0, sl, r0, lsr #1 │ │ │ │ + adcs.w r0, sl, r0, lsr #1 │ │ │ │ │ │ │ │ 002bed28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 541708 │ │ │ │ + bl 541710 │ │ │ │ cbz r0, 2bed52 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247681,26 +247679,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002beda0 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5413b4 │ │ │ │ + b.w 5413bc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5401a4 │ │ │ │ + bl 5401ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bee3e │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -247716,15 +247714,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2bee5c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247735,15 +247733,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2bee68 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247753,23 +247751,23 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xeabc0050 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + @ instruction: 0xeacc0050 │ │ │ │ + adds r6, r2, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r4, r1 │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r5, r1 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eor.w r0, r6, r0, lsr #1 │ │ │ │ - adds r6, r2, r0 │ │ │ │ + eors.w r0, r6, r0, lsr #1 │ │ │ │ + adds r6, r4, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2bf078 ) │ │ │ │ @@ -247790,28 +247788,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbnz r0, 2bef00 │ │ │ │ ldr r2, [pc, #436] @ (2bf08c ) │ │ │ │ ldr r3, [pc, #420] @ (2bf07c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -247838,117 +247836,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2beed4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2bef5c │ │ │ │ - bl 597130 │ │ │ │ + bl 597138 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 578e9c │ │ │ │ + bl 578ea4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2beed4 │ │ │ │ - bl 57a10c │ │ │ │ + bl 57a114 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2bef8a │ │ │ │ ldr r5, [pc, #328] @ (2bf090 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2bf094 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2beed4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2bef80 │ │ │ │ - bl 5946e0 │ │ │ │ + bl 5946e8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2bef96 │ │ │ │ mov r1, sl │ │ │ │ - bl 594d74 │ │ │ │ + bl 594d7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2bf01a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2beed4 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2beed4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 594c64 │ │ │ │ + bl 594c6c │ │ │ │ b.n 2beed4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 578e9c │ │ │ │ + bl 578ea4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2befe6 │ │ │ │ - bl 57a10c │ │ │ │ + bl 57a114 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2bf04c │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 594b64 │ │ │ │ + bl 594b6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2befde │ │ │ │ cbz r6, 2befe8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 594d74 │ │ │ │ + bl 594d7c │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2bf01c │ │ │ │ mov r0, r6 │ │ │ │ - bl 597ba4 │ │ │ │ + bl 597bac │ │ │ │ b.n 2bef78 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2bf098 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2bf09c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2bf0a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2befde │ │ │ │ b.n 2bef78 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5949d0 │ │ │ │ + bl 5949d8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2bf02a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2bf052 │ │ │ │ ldr r3, [pc, #120] @ (2bf0a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2bf0a8 ) │ │ │ │ @@ -247956,65 +247954,65 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2bf0ac ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2befde │ │ │ │ b.n 2bef78 │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ b.n 2befac │ │ │ │ ldr r3, [pc, #92] @ (2bf0b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2bf0b4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2bf0b8 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2befde │ │ │ │ b.n 2bef78 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ pop {r2, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, lr, r0, lsr #1 │ │ │ │ - ittt hi │ │ │ │ - lslhi r6, r0, #1 │ │ │ │ - ldrbhi r2, [r3, #4] │ │ │ │ + ands.w r0, lr, r0, lsr #1 │ │ │ │ + itee ls │ │ │ │ + lslls r6, r0, #1 │ │ │ │ + ldrbhi r2, [r5, #4] │ │ │ │ movhi r7, r7 │ │ │ │ cbnz r0, 2bf100 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r7, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia.w ip, {r4, r6} │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + stmia.w ip!, {r4, r6} │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strd r0, r0, [lr], #-320 @ 0x140 │ │ │ │ - asrs r4, r7, #23 │ │ │ │ + ldrd r0, r0, [lr], #-320 @ 0x140 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r6, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strex r0, r0, [r6, #320] @ 0x140 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + @ instruction: 0xe8560050 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r5, #26 │ │ │ │ + asrs r6, r7, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248060,34 +248058,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2bf1aa │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2bf1b0 │ │ │ │ mov r0, r3 │ │ │ │ blx 21e740 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #80] @ (2bf1d4 ) │ │ │ │ ldr r3, [pc, #72] @ (2bf1d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248104,30 +248102,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2bf1d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bf168 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf168 │ │ │ │ - bl 579094 │ │ │ │ + bl 57909c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2bf168 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 2bf1e6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2bf1dc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2bf264 ) │ │ │ │ @@ -248137,28 +248135,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2bf25a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2bf254 │ │ │ │ blx 21e740 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #60] @ (2bf26c ) │ │ │ │ ldr r3, [pc, #56] @ (2bf268 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248183,17 +248181,17 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb868 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #32 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2bf2f4 ) │ │ │ │ @@ -248203,25 +248201,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2bf2ea │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 21e740 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #56] @ (2bf2fc ) │ │ │ │ ldr r3, [pc, #48] @ (2bf2f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248243,25 +248241,25 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb808 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7d2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 5fc2d8 │ │ │ │ + b.w 5fc2e0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2bf448 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -248285,26 +248283,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbnz r0, 2bf3b4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #204] @ (2bf458 ) │ │ │ │ ldr r3, [pc, #188] @ (2bf44c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -248325,77 +248323,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2beda8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf382 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2bf41e │ │ │ │ - bl 603cfc │ │ │ │ + bl 603d04 │ │ │ │ cbz r0, 2bf3f2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5fbf3c │ │ │ │ + bl 5fbf44 │ │ │ │ cbz r0, 2bf428 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2bf38a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2bf45c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2bf460 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2bf464 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bf3e2 │ │ │ │ blx 21c3e8 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2bf382 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r1, [pc, #56] @ (2bf468 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 68ebf0 │ │ │ │ + bl 68ebf8 │ │ │ │ b.n 2bf3e2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb75c │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb744 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb70a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2bed98 │ │ │ │ + b.n 2bedb8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #11 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -248407,23 +248405,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbz r0, 2bf516 │ │ │ │ mov fp, r5 │ │ │ │ blx 21c33c <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -248446,15 +248444,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2bf544 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 684f90 │ │ │ │ + bl 684f98 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2bf55e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2bf55e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -248482,15 +248480,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2bf4f2 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 53fda0 │ │ │ │ + bl 53fda8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2bf516 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2bf546 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ @@ -248511,15 +248509,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -248542,15 +248540,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r2, [pc, #48] @ (2bf628 ) │ │ │ │ ldr r3, [pc, #40] @ (2bf620 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -248564,15 +248562,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ push {r2, r3, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -248594,27 +248592,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 21dfb4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbnz r0, 2bf6ce │ │ │ │ ldr r2, [pc, #284] @ (2bf7b8 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2bf7b4 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -248682,15 +248680,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 53fda0 │ │ │ │ + bl 53fda8 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2bf69a │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -248713,28 +248711,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2bf7c4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bf76c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ push {r1, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 2bf838 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2bf9c4 │ │ │ │ + b.n 2bf9e4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2bf84c │ │ │ │ sub sp, #16 │ │ │ │ @@ -248744,23 +248742,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbz r0, 2bf818 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 3c0f88 │ │ │ │ cbz r0, 2bf818 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -248803,23 +248801,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ bl 3c1034 │ │ │ │ blx 21e740 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #52] @ (2bf8dc ) │ │ │ │ ldr r3, [pc, #44] @ (2bf8d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248855,15 +248853,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [pc, #160] @ (2bf9b0 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -248889,15 +248887,15 @@ │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2bf990 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r2, [pc, #80] @ (2bf9b8 ) │ │ │ │ ldr r3, [pc, #68] @ (2bf9ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -248922,25 +248920,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2bf9d4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r0, 2bf9c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - svc 6 │ │ │ │ + svc 22 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2bfa90 │ │ │ │ sub sp, #24 │ │ │ │ @@ -248951,26 +248949,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 67b1ac │ │ │ │ + bl 67b1b4 │ │ │ │ cbz r0, 2bfa20 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bfa48 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2bfa98 ) │ │ │ │ ldr r3, [pc, #112] @ (2bfa94 ) │ │ │ │ @@ -248985,60 +248983,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r3, [pc, #76] @ (2bfa9c ) │ │ │ │ ldr r2, [pc, #80] @ (2bfaa0 ) │ │ │ │ ldr r1, [pc, #80] @ (2bfaa4 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #64] @ (2bfaa8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2bfa72 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2bfa1e │ │ │ │ ldr r2, [pc, #56] @ (2bfaac ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2bfab0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bfa20 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ sub sp, #224 @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r6, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2bfb48 ) │ │ │ │ @@ -249048,23 +249046,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ vldr d7, [pc, #92] @ 2bfb40 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 67ad80 │ │ │ │ + bl 67ad88 │ │ │ │ cbnz r0, 2bfb20 │ │ │ │ ldr r2, [pc, #84] @ (2bfb50 ) │ │ │ │ ldr r3, [pc, #80] @ (2bfb4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -249078,15 +249076,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a5fe8 │ │ │ │ + bl 6a5ff0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfaf8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2bfaf8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -249110,26 +249108,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ vldr d7, [pc, #356] @ 2bfce8 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbnz r0, 2bfbd0 │ │ │ │ ldr r2, [pc, #336] @ (2bfcf8 ) │ │ │ │ ldr r3, [pc, #332] @ (2bfcf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -249145,15 +249143,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 68520c │ │ │ │ + bl 685214 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bfc62 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2bfc0c │ │ │ │ ldr r3, [pc, #272] @ (2bfcfc ) │ │ │ │ @@ -249162,23 +249160,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2bfd04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2bfba4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 68520c │ │ │ │ + bl 685214 │ │ │ │ cbnz r0, 2bfc80 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2bfbea │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -249211,48 +249209,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (2bfd1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bfc04 │ │ │ │ ldr r3, [pc, #156] @ (2bfd20 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (2bfd24 ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (2bfd28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bfc04 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 684e60 │ │ │ │ + bl 684e68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfc04 │ │ │ │ ldr r3, [pc, #120] @ (2bfd2c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2bfd30 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (2bfd34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bfc04 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2bfd38 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2bfd3c ) │ │ │ │ ldr r0, [pc, #100] @ (2bfd40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -249264,49 +249262,49 @@ │ │ │ │ ... │ │ │ │ add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 2bfc5c │ │ │ │ + bgt.n 2bfc7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2bfda0 │ │ │ │ + bgt.n 2bfdc0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2bfd84 │ │ │ │ + bgt.n 2bfda4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r5, #17 │ │ │ │ + lsrs r0, r7, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2bfd4c │ │ │ │ + bgt.n 2bfd6c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r6, #17 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2bfcf8 │ │ │ │ + blt.n 2bfd18 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2bfcc8 │ │ │ │ + blt.n 2bfce8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r6, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #17 │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (2bfec4 ) │ │ │ │ @@ -249319,24 +249317,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 67a2a0 │ │ │ │ + bl 67a2a8 │ │ │ │ cbz r0, 2bfdc8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bfe5e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2bfdfe │ │ │ │ @@ -249349,18 +249347,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67a3e0 │ │ │ │ + bl 67a3e8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #256] @ (2bfed8 ) │ │ │ │ ldr r3, [pc, #240] @ (2bfec8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -249378,15 +249376,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfdc0 │ │ │ │ ldr r1, [pc, #204] @ (2bfedc ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -249420,15 +249418,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2bfdc0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67abfc │ │ │ │ + bl 67ac04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfdc0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -249444,57 +249442,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2bfef0 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2bfdc0 │ │ │ │ ldr r5, [pc, #76] @ (2bfef4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2bfda4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 53fda0 │ │ │ │ + bl 53fda8 │ │ │ │ b.n 2bfdc0 │ │ │ │ ldr r5, [pc, #60] @ (2bfef8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2bfe80 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2bfeb8 │ │ │ │ + blt.n 2bfed8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r3, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r4, sp, #768 @ 0x300 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r6, #15 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2bff14 │ │ │ │ + bge.n 2bff34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2c0024 ) │ │ │ │ @@ -249505,23 +249503,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbnz r0, 2bff6c │ │ │ │ ldr r2, [pc, #232] @ (2c002c ) │ │ │ │ ldr r3, [pc, #224] @ (2c0028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -249550,15 +249548,15 @@ │ │ │ │ beq.n 2bff9e │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 53fda0 │ │ │ │ + bl 53fda8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 21c3e8 │ │ │ │ b.n 2bff42 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -249635,26 +249633,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 67b1ac │ │ │ │ + bl 67b1b4 │ │ │ │ cbz r0, 2c0090 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2c00da │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -249715,15 +249713,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2c018a │ │ │ │ @@ -249735,15 +249733,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 67b1ac │ │ │ │ + bl 67b1b4 │ │ │ │ ldr r2, [pc, #76] @ (2c0198 ) │ │ │ │ ldr r3, [pc, #68] @ (2c0194 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -249789,26 +249787,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 67b1ac │ │ │ │ + bl 67b1b4 │ │ │ │ cbz r0, 2c01fe │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2c024e │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -249873,15 +249871,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c031c │ │ │ │ @@ -249906,15 +249904,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 67b1ac │ │ │ │ + bl 67b1b4 │ │ │ │ ldr r2, [pc, #76] @ (2c0328 ) │ │ │ │ ldr r3, [pc, #72] @ (2c0324 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -249961,34 +249959,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbz r0, 2c0396 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2c03e8 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cbz r0, 2c03c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6936d0 │ │ │ │ + bl 6936d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c03c8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #84] @ (2c03ec ) │ │ │ │ ldr r3, [pc, #72] @ (2c03e4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -250003,31 +250001,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 6934c0 │ │ │ │ + bl 6934c8 │ │ │ │ b.n 2c0390 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 53fda0 │ │ │ │ + bl 53fda8 │ │ │ │ b.n 2c0390 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #320 @ (adr r7, 2c0524 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #736 @ (adr r5, 2c06cc ) │ │ │ │ + add r5, pc, #800 @ (adr r5, 2c070c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r6, pc, #1016 @ (adr r6, 2c07e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -250039,29 +250037,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 21dfb4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935b8 │ │ │ │ + bl 6935c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r2, [pc, #52] @ (2c0474 ) │ │ │ │ ldr r3, [pc, #44] @ (2c0470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250081,26 +250079,26 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #344 @ (adr r6, 2c05d0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #4] @ (2c0480 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 546fa0 │ │ │ │ - add r4, pc, #744 @ (adr r4, 2c076c ) │ │ │ │ + b.w 546fa8 │ │ │ │ + add r4, pc, #808 @ (adr r4, 2c07ac ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6628e4 │ │ │ │ + bl 6628ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250119,25 +250117,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 664184 │ │ │ │ + bl 66418c │ │ │ │ cbz r0, 2c050e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6628e4 │ │ │ │ + bl 6628ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c0540 ) │ │ │ │ ldr r3, [pc, #40] @ (2c053c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250166,31 +250164,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 664184 │ │ │ │ + b.w 66418c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 662920 │ │ │ │ + bl 662928 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250209,25 +250207,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 664214 │ │ │ │ + bl 66421c │ │ │ │ cbz r0, 2c05fe │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 662920 │ │ │ │ + bl 662928 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c0630 ) │ │ │ │ ldr r3, [pc, #40] @ (2c062c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250256,30 +250254,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 664214 │ │ │ │ + b.w 66421c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2c06b2 │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -250301,17 +250299,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (2c06c8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21dc88 │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #14 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2c0738 │ │ │ │ sub sp, #16 │ │ │ │ @@ -250321,44 +250319,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c0722 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 56e980 │ │ │ │ + bl 56e988 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 598184 │ │ │ │ + b.w 59818c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 2c06b0 │ │ │ │ + bne.n 2c06d0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #168 @ (adr r7, 2c07e8 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 2c0828 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2c0824 ) │ │ │ │ @@ -250369,15 +250367,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21dfb4 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -250414,15 +250412,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r2, [pc, #88] @ (2c083c ) │ │ │ │ ldr r3, [pc, #64] @ (2c0828 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -250446,29 +250444,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r3, pc, #232 @ (adr r3, 2c0910 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2c081c │ │ │ │ + bne.n 2c083c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + lsls r0, r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r2, pc, #712 @ (adr r2, 2c0b08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 2c0754 │ │ │ │ + beq.n 2c0774 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #4 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c084c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -250517,15 +250515,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c0910 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -250536,27 +250534,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2c091c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2c08d8 │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r5, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + ldc2l 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r7, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ + stc2l 0, cr0, [r8, #-256] @ 0xffffff00 │ │ │ │ │ │ │ │ 002c0920 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -250597,15 +250595,15 @@ │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c09cc ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 546b14 │ │ │ │ + bl 546b1c │ │ │ │ ldr r2, [pc, #60] @ (2c09d0 ) │ │ │ │ ldr r3, [pc, #48] @ (2c09c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250622,15 +250620,15 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #360 @ (adr r1, 2c0b28 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r1, pc, #312 @ (adr r1, 2c0afc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr4, cr0, {2} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr0, {2} │ │ │ │ ldr r2, [pc, #0] @ (2c09d0 ) │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #16 @ (adr r1, 2c09e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002c09d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -250640,43 +250638,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2c0a0a │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c0a1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 546b14 │ │ │ │ + b.w 546b1c │ │ │ │ ldr r2, [pc, #44] @ (2c0a38 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 546b14 │ │ │ │ + b.w 546b1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c09fc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 579094 │ │ │ │ + bl 57909c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c09fc │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c0a3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250684,46 +250682,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2c0a78 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2c0a7e │ │ │ │ ldr r3, [pc, #56] @ (2c0aa0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 546b14 │ │ │ │ + b.w 546b1c │ │ │ │ ldr r2, [pc, #40] @ (2c0aa4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c0a66 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c0a66 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 579094 │ │ │ │ + bl 57909c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c0a66 │ │ │ │ nop │ │ │ │ add r0, pc, #288 @ (adr r0, 2c0bc0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2c0aa4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r2, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c0aa8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250734,15 +250732,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2c0adc │ │ │ │ ldr r3, [pc, #48] @ (2c0af8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 546b14 │ │ │ │ + b.w 546b1c │ │ │ │ ldr r2, [pc, #36] @ (2c0afc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c0ac4 │ │ │ │ ldr r3, [pc, #32] @ (2c0b00 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (2c0b04 ) │ │ │ │ ldr r0, [pc, #32] @ (2c0b08 ) │ │ │ │ @@ -250751,20 +250749,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2c0afc ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xfb4c0040 │ │ │ │ - movs r2, r5 │ │ │ │ + @ instruction: 0xfb5c0040 │ │ │ │ + movs r2, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0b0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250775,24 +250773,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2c0b40 │ │ │ │ ldr r3, [pc, #28] @ (2c0b48 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 546b14 │ │ │ │ + b.w 546b1c │ │ │ │ ldr r2, [pc, #16] @ (2c0b4c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c0b28 │ │ │ │ bl 21eecc │ │ │ │ ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2c0b4c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #17 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c0b50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250811,15 +250809,15 @@ │ │ │ │ cbz r2, 2c0bda │ │ │ │ ldr r3, [pc, #108] @ (2c0be8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2c0bec ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 546b14 │ │ │ │ + bl 546b1c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2c0ba8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -250829,45 +250827,45 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2c0bf0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5462a8 │ │ │ │ + bl 5462b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c0b90 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21eecc │ │ │ │ nop │ │ │ │ - vmla.i q8, q5, d0[0] │ │ │ │ + vmla.i16 q8, q5, d0[0] │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [pc, #0] @ (2c0bec ) │ │ │ │ movs r0, r0 │ │ │ │ - vrev64.16 q0, q0 │ │ │ │ - ldc2 0, cr0, [r8], {65} @ 0x41 │ │ │ │ + vmla.i q8, q2, d0[0] │ │ │ │ + stc2 0, cr0, [r8], #-260 @ 0xfffffefc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0c00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -250875,58 +250873,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c0c50 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2c0c54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #40] @ (2c0c58 ) │ │ │ │ ldr r3, [pc, #44] @ (2c0c5c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2c0cd4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr.w ip, [pc, #88] @ 2c0cd8 │ │ │ │ ldr r2, [pc, #88] @ (2c0cdc ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cbz r0, 2c0ca0 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2c0cb4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -250946,19 +250944,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r4, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250968,28 +250966,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2c0d2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #16 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2c0d8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -250998,15 +250996,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c0d94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2c0d6e │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -251017,146 +251015,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + lsls r0, r3, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0d98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c0e14 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2c0e18 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2c0e1c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2c0e20 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c0de8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541f8c │ │ │ │ + b.w 541f94 │ │ │ │ ldr r1, [pc, #56] @ (2c0e24 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r2, [pc, #48] @ (2c0e28 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541f8c │ │ │ │ + b.w 541f94 │ │ │ │ nop │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r4} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, r7, #0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #12 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0e2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2c0eac ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2c0eb0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2c0eb4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2c0eb8 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c0e82 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541f8c │ │ │ │ + b.w 541f94 │ │ │ │ ldr r1, [pc, #56] @ (2c0ebc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r2, [pc, #44] @ (2c0ec0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541f8c │ │ │ │ - lsls r6, r0, #11 │ │ │ │ + b.w 541f94 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r7, #10 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r4, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0ec4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -251173,24 +251171,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c0fa2 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2c0fd8 ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #224] @ (2c0fdc ) │ │ │ │ ldr r1, [pc, #224] @ (2c0fe0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2c0fe4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -251202,28 +251200,28 @@ │ │ │ │ cbz r4, 2c0f5a │ │ │ │ ldr r3, [pc, #188] @ (2c0fe8 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c0f82 │ │ │ │ mov r1, r4 │ │ │ │ - bl 541fd4 │ │ │ │ + bl 541fdc │ │ │ │ ldr r2, [pc, #176] @ (2c0fec ) │ │ │ │ ldr r3, [pc, #148] @ (2c0fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2c0fc6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 545a34 │ │ │ │ + b.w 545a3c │ │ │ │ ldr r2, [pc, #148] @ (2c0ff0 ) │ │ │ │ ldr r3, [pc, #116] @ (2c0fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251238,69 +251236,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2c0ff4 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r2, [pc, #100] @ (2c0ff8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2c0f34 │ │ │ │ ldr r4, [pc, #88] @ (2c0ffc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r3, [pc, #80] @ (2c1000 ) │ │ │ │ ldr r2, [pc, #84] @ (2c1004 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2c0ef2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r6, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ movs r7, r7 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ subs r4, r4, r3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r2, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1008 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251309,41 +251307,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c102e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 541f8c │ │ │ │ + b.w 541f94 │ │ │ │ ldr r1, [pc, #48] @ (2c1060 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r3, [pc, #40] @ (2c1064 ) │ │ │ │ ldr r2, [pc, #40] @ (2c1068 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 541f8c │ │ │ │ + b.w 541f94 │ │ │ │ adds r4, r6, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r1, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c106c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251352,41 +251350,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c1092 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 541fd4 │ │ │ │ + b.w 541fdc │ │ │ │ ldr r1, [pc, #48] @ (2c10c4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r3, [pc, #40] @ (2c10c8 ) │ │ │ │ ldr r2, [pc, #40] @ (2c10cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 541fd4 │ │ │ │ + b.w 541fdc │ │ │ │ adds r0, r2, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r2, #2 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c10d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251395,41 +251393,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c10f6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 542690 │ │ │ │ + b.w 542698 │ │ │ │ ldr r1, [pc, #48] @ (2c1128 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 546038 │ │ │ │ + bl 546040 │ │ │ │ ldr r3, [pc, #40] @ (2c112c ) │ │ │ │ ldr r2, [pc, #40] @ (2c1130 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 542690 │ │ │ │ + b.w 542698 │ │ │ │ adds r4, r5, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, r6 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r4, r6 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251440,15 +251438,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c1190 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c1194 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #48] @ (2c1198 ) │ │ │ │ ldr r3, [pc, #52] @ (2c119c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -251458,37 +251456,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - vrev64.16 q8, q0 │ │ │ │ + movs r4, r0 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c11f0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2c11f4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2c11f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #44] @ (2c11fc ) │ │ │ │ ldr r3, [pc, #44] @ (2c1200 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -251496,28 +251495,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c1210 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251530,22 +251529,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2c1262 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c127c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -251588,32 +251587,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2c12f0 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 21c138 │ │ │ │ - stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr0, {2} │ │ │ │ - cdp2 0, 12, cr0, cr10, cr0, {2} │ │ │ │ - cdp2 0, 10, cr0, cr4, cr0, {2} │ │ │ │ + cdp2 0, 15, cr0, cr4, cr0, {2} │ │ │ │ + cdp2 0, 13, cr0, cr10, cr0, {2} │ │ │ │ + cdp2 0, 11, cr0, cr4, cr0, {2} │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c1338 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2c1328 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -251621,16 +251620,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2c133c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5457b8 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + b.w 5457c0 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -251638,31 +251637,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c1388 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2c138c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r4, r1] │ │ │ │ + strb r0, [r6, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2c1414 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -251673,15 +251672,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c141c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c13fe │ │ │ │ ldr.w sl, [pc, #88] @ 2c1420 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2c1424 │ │ │ │ mov r4, r0 │ │ │ │ @@ -251695,35 +251694,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2c13d6 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8, #256]! @ 0x100 │ │ │ │ + stc2l 0, cr0, [r8, #256] @ 0x100 │ │ │ │ │ │ │ │ 002c1428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2c14c8 ) │ │ │ │ @@ -251734,29 +251733,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2c14d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 541818 │ │ │ │ + bl 541820 │ │ │ │ ldr r1, [pc, #124] @ (2c14d4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2c14a8 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2c14d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 541818 │ │ │ │ + bl 541820 │ │ │ │ ldr r1, [pc, #108] @ (2c14dc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2c14b6 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2c14e0 ) │ │ │ │ ldr r3, [pc, #72] @ (2c14cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251773,32 +251772,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2c14e4 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ b.n 2c1466 │ │ │ │ ldr r1, [pc, #48] @ (2c14e8 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5457b8 │ │ │ │ + bl 5457c0 │ │ │ │ b.n 2c1480 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ + ldc2l 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc2l 0, cr0, [ip, #-256] @ 0xffffff00 │ │ │ │ - add r3, sp, #8 │ │ │ │ + ldc2l 0, cr0, [ip, #-256] @ 0xffffff00 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002c14ec : │ │ │ │ @@ -251813,31 +251812,31 @@ │ │ │ │ ldr r0, [pc, #56] @ (2c153c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5462a8 │ │ │ │ + bl 5462b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c3e8 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r0], {64} @ 0x40 │ │ │ │ - bkpt 0x0006 │ │ │ │ + ldc2l 0, cr0, [r0], {64} @ 0x40 │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c1540 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251848,36 +251847,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c1598 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #44] @ (2c159c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2b3ef4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mrrc2 0, 4, r0, r2, cr0 │ │ │ │ + stc2l 0, cr0, [r2], #-256 @ 0xffffff00 │ │ │ │ │ │ │ │ 002c15a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c15e0 │ │ │ │ @@ -251887,60 +251886,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c15e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #28] @ (2c15ec ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b3ef4 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #344] @ 0x158 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfbf20040 │ │ │ │ + stc2 0, cr0, [r2], {64} @ 0x40 │ │ │ │ │ │ │ │ 002c15f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2c1670 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #100] @ (2c1674 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2c1678 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #84] @ (2c167c ) │ │ │ │ ldr r1, [pc, #84] @ (2c1680 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #68] @ (2c1684 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2b3e7c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2c1658 │ │ │ │ @@ -251954,25 +251953,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb820040 │ │ │ │ + @ instruction: 0xfb920040 │ │ │ │ │ │ │ │ 002c1688 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -252039,18 +252038,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1734 ) │ │ │ │ ldr r0, [pc, #20] @ (2c1738 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xfaaa0040 │ │ │ │ @ instruction: 0xfaba0040 │ │ │ │ + @ instruction: 0xfaca0040 │ │ │ │ │ │ │ │ 002c173c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [r0, #96] @ 0x60 │ │ │ │ @@ -252180,18 +252179,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1894 ) │ │ │ │ ldr r0, [pc, #20] @ (2c1898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vst4.16 {d16-d19}, [sl], r0 │ │ │ │ ldr??.w r0, [sl, r0] │ │ │ │ + vld4.16 {d16-d19}, [sl], r0 │ │ │ │ │ │ │ │ 002c189c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c18dc │ │ │ │ @@ -252201,29 +252200,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c18e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #28] @ (2c18e8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b3d08 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r7, [pc, #0] @ (2c18e4 ) │ │ │ │ + ldr r7, [pc, #64] @ (2c1924 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [r4, #64] @ 0x40 │ │ │ │ + vst4.16 {d0-d3}, [r4], r0 │ │ │ │ │ │ │ │ 002c18ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #64] @ (2c193c ) │ │ │ │ @@ -252236,35 +252235,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #28] @ (2c1948 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3fc8 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [pc, #720] @ (2c1c14 ) │ │ │ │ + ldr r6, [pc, #784] @ (2c1c54 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb.w r0, [r4, #64] @ 0x40 │ │ │ │ + strh.w r0, [r4, #64] @ 0x40 │ │ │ │ │ │ │ │ 002c194c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -252289,18 +252288,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r3, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str.w r0, [r2, r0] │ │ │ │ - str??.w r0, [lr, r0] │ │ │ │ + ldr.w r0, [r2, r0] │ │ │ │ + ldr??.w r0, [lr, r0] │ │ │ │ │ │ │ │ 002c19ac : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c19c2 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ @@ -252317,18 +252316,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c19e8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c19ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf7f60040 │ │ │ │ - str.w r0, [r2, r0] │ │ │ │ + strb.w r0, [r6, r0] │ │ │ │ + ldr.w r0, [r2, r0] │ │ │ │ │ │ │ │ 002c19f0 : │ │ │ │ cbz r2, 2c1a34 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252363,18 +252362,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c1a60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - itte le │ │ │ │ - lslle r0, r2, #1 │ │ │ │ - @ instruction: 0xf7840040 │ │ │ │ - @ instruction: 0xf7ec0040 │ │ │ │ + itet al │ │ │ │ + lslal r0, r2, #1 │ │ │ │ + @ instruction: 0xf7940040 │ │ │ │ + @ instruction: 0xf7fc0040 │ │ │ │ │ │ │ │ 002c1a64 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252391,43 +252390,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r2, [pc, #288] @ (2c1bc8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2c1bcc ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2c1bd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2c1bd4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2c1bd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c1b78 │ │ │ │ ldr r3, [pc, #260] @ (2c1bdc ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2c1b38 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -252490,15 +252489,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2c1be8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r3, [pc, #84] @ (2c1bec ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2c1ad4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c1bf0 ) │ │ │ │ @@ -252508,42 +252507,42 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ittt ls │ │ │ │ - lslls r0, r2, #1 │ │ │ │ - strls r0, [sp, #16] │ │ │ │ - lslls r0, r4, #1 │ │ │ │ + itee ge │ │ │ │ + lslge r0, r2, #1 │ │ │ │ + strlt r0, [sp, #16] │ │ │ │ + lsllt r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #704 @ (adr r4, 2c1e8c ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 2c1ecc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 2c1ee0 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 2c1f20 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r2, r2, #29 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [pc, #992] @ (2c1fb8 ) │ │ │ │ + ldr r5, [pc, #32] @ (2c1bf8 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf6d20040 │ │ │ │ - rsbs r0, r6, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf6e20040 │ │ │ │ + @ instruction: 0xf5e60040 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0078 │ │ │ │ + bkpt 0x0088 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf6220040 │ │ │ │ @ instruction: 0xf6320040 │ │ │ │ + movw r0, #10304 @ 0x2840 │ │ │ │ │ │ │ │ 002c1bfc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2c1c78 │ │ │ │ @@ -252555,59 +252554,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c1c84 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c1c88 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c1c46 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5412c4 │ │ │ │ + b.w 5412cc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 21c0bc │ │ │ │ ldr r2, [pc, #60] @ (2c1c8c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c1c90 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r3, [pc, #48] @ (2c1c94 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5412c4 │ │ │ │ - bkpt 0x0010 │ │ │ │ + b.w 5412cc │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r3, [pc, #616] @ (2c1ee8 ) │ │ │ │ + ldr r3, [pc, #680] @ (2c1f28 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r2, r4, #23 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - addw r0, r4, #2112 @ 0x840 │ │ │ │ - add.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf6140040 │ │ │ │ + adds.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ subs r0, r7, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1c98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252621,59 +252620,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c1d20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c1d24 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c1ce2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541384 │ │ │ │ + b.w 54138c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 21c0bc │ │ │ │ ldr r2, [pc, #60] @ (2c1d28 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c1d2c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r3, [pc, #48] @ (2c1d30 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 541384 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + b.w 54138c │ │ │ │ + pop {r2, r7, pc} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [pc, #1016] @ (2c2114 ) │ │ │ │ + ldr r3, [pc, #56] @ (2c1d54 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #368] @ 0x170 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r6, r0, #21 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - sbc.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ - orn r0, ip, #12582912 @ 0xc00000 │ │ │ │ + sbcs.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ + orns r0, ip, #12582912 @ 0xc00000 │ │ │ │ subs r0, r7, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1d34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252700,15 +252699,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c1da8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r2, [pc, #44] @ (2c1dac ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -252718,16 +252717,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsrs r4, r1, #19 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf4e80040 │ │ │ │ - @ instruction: 0xf3ec0040 │ │ │ │ + @ instruction: 0xf4f80040 │ │ │ │ + @ instruction: 0xf3fc0040 │ │ │ │ subs r0, r7, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1db0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252764,18 +252763,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1e18 ) │ │ │ │ ldr r0, [pc, #20] @ (2c1e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - orns r0, r6, #12582912 @ 0xc00000 │ │ │ │ - eors.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ + eor.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf4a60040 │ │ │ │ │ │ │ │ 002c1e20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -252824,15 +252823,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c1ea8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -252850,23 +252849,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2c1f6c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2c1f70 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #108] @ 2c1f58 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 67a644 │ │ │ │ + bl 67a64c │ │ │ │ cbz r0, 2c1f0e │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2c1f38 │ │ │ │ ldr r2, [pc, #100] @ (2c1f74 ) │ │ │ │ @@ -252891,30 +252890,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1f78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2c1f7c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2c1f0e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ ldrh r6, [r1, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r6} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf3f60040 │ │ │ │ + bic.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ + and.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ ldrh r6, [r0, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf3b40040 │ │ │ │ - ubfx r0, r2, #1, #1 │ │ │ │ + ubfx r0, r4, #1, #1 │ │ │ │ + @ instruction: 0xf3d20040 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2c2004 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #112] @ (2c2008 ) │ │ │ │ @@ -252922,15 +252921,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c200c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #96] @ (2c2010 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2c2014 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -252939,67 +252938,67 @@ │ │ │ │ ldr r3, [pc, #84] @ (2c2018 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2c201c ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ ldr r1, [pc, #72] @ (2c2020 ) │ │ │ │ ldr r3, [pc, #76] @ (2c2024 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2c2028 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5461bc │ │ │ │ + bl 5461c4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2c2066 │ │ │ │ + cbnz r6, 2c206a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [pc, #112] @ (2c207c ) │ │ │ │ + ldr r0, [pc, #176] @ (2c20bc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - str r2, [r1, #76] @ 0x4c │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3580040 │ │ │ │ + bfi r0, r8, #1, #0 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sbfx r0, r8, #1, #1 │ │ │ │ + @ instruction: 0xf3580040 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2c207c │ │ │ │ ldr r2, [pc, #60] @ (2c2080 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2c2084 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2c2088 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #52] @ (2c208c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2c2066 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -253008,18 +253007,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - revsh r2, r2 │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf28e0040 │ │ │ │ - subw r0, r4, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf29e0040 │ │ │ │ + @ instruction: 0xf2b40040 │ │ │ │ ldrh r0, [r0, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253039,25 +253038,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67a644 │ │ │ │ + bl 67a64c │ │ │ │ ldr r2, [pc, #60] @ (2c212c ) │ │ │ │ ldr r3, [pc, #44] @ (2c2120 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253068,22 +253067,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - rev16 r6, r5 │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r4, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2320040 │ │ │ │ - @ instruction: 0xf2120040 │ │ │ │ + movw r0, #8256 @ 0x2040 │ │ │ │ + @ instruction: 0xf2220040 │ │ │ │ ldrh r6, [r4, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -253101,25 +253100,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67a644 │ │ │ │ + bl 67a64c │ │ │ │ ldr r2, [pc, #60] @ (2c21cc ) │ │ │ │ ldr r3, [pc, #44] @ (2c21c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253130,22 +253129,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 2c21ee │ │ │ │ + cbnz r6, 2c21f2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r0, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1920040 │ │ │ │ - sbcs.w r0, r2, #64 @ 0x40 │ │ │ │ + sub.w r0, r2, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1820040 │ │ │ │ ldrh r6, [r0, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -253163,23 +253162,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #68] @ 2c2260 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 67a644 │ │ │ │ + bl 67a64c │ │ │ │ cbz r0, 2c2234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2c227c ) │ │ │ │ ldr r3, [pc, #56] @ (2c2270 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253194,22 +253193,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbnz r6, 2c2276 │ │ │ │ + cbnz r6, 2c227a │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f20040 │ │ │ │ - @ instruction: 0xf0d20040 │ │ │ │ + add.w r0, r2, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0e20040 │ │ │ │ ldrh r0, [r4, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002c2280 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -253226,15 +253225,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002c2290 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c229c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strh r2, [r1, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253243,15 +253242,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2c2314 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2c22ee │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -253268,18 +253267,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb8c2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - orns r0, sl, #64 @ 0x40 │ │ │ │ - eors.w r0, r8, #64 @ 0x40 │ │ │ │ + eor.w r0, sl, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0a80040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2c23a0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (2c23a4 ) │ │ │ │ @@ -253287,39 +253286,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2c23a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (2c23ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2c23b0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #88] @ (2c23b4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #80] @ (2c23b8 ) │ │ │ │ ldr r1, [pc, #84] @ (2c23bc ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #68] @ (2c23c0 ) │ │ │ │ ldr r2, [pc, #72] @ (2c23c4 ) │ │ │ │ ldr r3, [pc, #72] @ (2c23c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -253329,22 +253328,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb85c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add lr, r0 │ │ │ │ + add lr, r2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands.w r0, r6, #64 @ 0x40 │ │ │ │ - bic.w r0, sl, #64 @ 0x40 │ │ │ │ + bic.w r0, r6, #64 @ 0x40 │ │ │ │ + bics.w r0, sl, #64 @ 0x40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb r4, [r4, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -253361,118 +253360,118 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c2414 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2c2418 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb7a6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vhadd.s16 q8, q0, q0 │ │ │ │ - vhadd.s32 q8, q5, q0 │ │ │ │ + vhadd.s32 q8, q0, q0 │ │ │ │ + vhadd.s q8, q5, q0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w ip, [pc, #52] @ 2c2464 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2c2468 ) │ │ │ │ ldr r1, [pc, #52] @ (2c246c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cdp 0, 15, cr0, cr14, cr0, {2} │ │ │ │ - vhadd.s16 q0, q4, q0 │ │ │ │ + vhadd.s8 q0, q7, q0 │ │ │ │ + vhadd.s32 q0, q4, q0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2c24ac │ │ │ │ ldr r2, [pc, #40] @ (2c24b0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2c24b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c25b4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cdp 0, 10, cr0, cr12, cr0, {2} │ │ │ │ - cdp 0, 12, cr0, cr6, cr0, {2} │ │ │ │ + cdp 0, 11, cr0, cr12, cr0, {2} │ │ │ │ + cdp 0, 13, cr0, cr6, cr0, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2c2508 │ │ │ │ ldr r2, [pc, #60] @ (2c250c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2c2510 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb6aa │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr0, {2} │ │ │ │ - cdp 0, 7, cr0, cr14, cr0, {2} │ │ │ │ + cdp 0, 7, cr0, cr4, cr0, {2} │ │ │ │ + cdp 0, 8, cr0, cr14, cr0, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -253516,15 +253515,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -253605,15 +253604,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -254165,18 +254164,18 @@ │ │ │ │ b.n 2c283e │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2c28a2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c2866 │ │ │ │ b.n 2c29da │ │ │ │ - ldcl 0, cr0, [r4, #256] @ 0x100 │ │ │ │ - cbz r4, 2c2d52 │ │ │ │ + stcl 0, cr0, [r4, #256]! @ 0x100 │ │ │ │ + cbz r4, 2c2d56 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 2c2b20 │ │ │ │ + b.n 2c2b40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c2d00 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2c2d0a │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -254219,15 +254218,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r0, [r7, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002c2d74 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -254243,29 +254242,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2c2dbc ) │ │ │ │ ldr r1, [pc, #44] @ (2c2dc0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2c2a74 │ │ │ │ + b.n 2c2a94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 2c2a34 │ │ │ │ + b.n 2c2a54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -262347,27 +262346,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2c84d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -262525,15 +262524,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c86ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ subs r2, r2, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -262542,25 +262541,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2c8750 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #124] @ (2c8754 ) │ │ │ │ ldr r1, [pc, #124] @ (2c8758 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #108] @ (2c875c ) │ │ │ │ ldr r3, [pc, #112] @ (2c8760 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -262578,42 +262577,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r7, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 2c8934 │ │ │ │ + b.n 2c8954 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #74 @ 0x4a │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2l 0, cr0, [sl], {63} @ 0x3f │ │ │ │ - add r2, pc, #360 @ (adr r2, 2c88c4 ) │ │ │ │ + stc2l 0, cr0, [sl], #252 @ 0xfc │ │ │ │ + add r2, pc, #424 @ (adr r2, 2c8904 ) │ │ │ │ movs r7, r7 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -262726,15 +262725,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c87a8 │ │ │ │ ldr r0, [pc, #764] @ (2c8b94 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c87a8 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -262909,15 +262908,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2c8b90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2c8798 │ │ │ │ ldr r0, [pc, #304] @ (2c8b98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2c8798 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -262960,15 +262959,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2c8b90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2c8798 │ │ │ │ ldr r0, [pc, #172] @ (2c8b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2c8798 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2c8b16 │ │ │ │ bhi.n 2c8a4c │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2c8b16 │ │ │ │ bhi.n 2c8b7c │ │ │ │ @@ -263008,15 +263007,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2c8b90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2c8798 │ │ │ │ ldr r0, [pc, #56] @ (2c8ba0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2c8798 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2c879e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -263027,21 +263026,21 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2c8d36 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -263632,35 +263631,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (2c9234 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c90ea │ │ │ │ ldr r0, [pc, #44] @ (2c9240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2c90ea │ │ │ │ ldr r0, [pc, #36] @ (2c9244 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2c90da │ │ │ │ nop │ │ │ │ subs r6, r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #22] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -263780,24 +263779,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c93cc ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2c9388 │ │ │ │ ldr r0, [pc, #24] @ (2c93d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2c9388 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2c9070 │ │ │ │ b.n 2c938a │ │ │ │ asrs r0, r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2c9426 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -264252,25 +264251,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c98fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r4, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r7, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -270228,15 +270227,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2cdb3c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2cdae6 │ │ │ │ ldr r0, [pc, #96] @ (2cdb40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -270248,15 +270247,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2cdb3c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2cdae6 │ │ │ │ ldr r0, [pc, #48] @ (2cdb44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2cdae6 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -270266,17 +270265,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ beq.n 2cdb60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #200 @ 0xc8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r2, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (2cdc58 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -294288,15 +294287,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 2de9f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2ddf08 │ │ │ │ ldr.w r0, [pc, #2412] @ 2de9fc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ddf08 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2ddf2a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 2dea00 │ │ │ │ @@ -294358,15 +294357,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 2de42a │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -294378,15 +294377,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 2de9f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2ddf08 │ │ │ │ ldr.w r0, [pc, #2152] @ 2dea0c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ddf08 │ │ │ │ movs r3, #3 │ │ │ │ b.n 2de00c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 2de3aa │ │ │ │ ldr.w r3, [pc, #2132] @ 2dea10 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -294450,47 +294449,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2de2fe │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -294549,15 +294548,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 2de9f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ddf08 │ │ │ │ ldr.w r0, [pc, #1668] @ 2dea24 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ddf08 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 2de704 │ │ │ │ ldr.w r1, [pc, #1652] @ 2dea28 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -294772,15 +294771,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (2dea48 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 2ddff6 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 2de898 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -294828,15 +294827,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (2de9f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2ddf08 │ │ │ │ ldr r0, [pc, #836] @ (2dea58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 2ddf08 │ │ │ │ ldr r0, [pc, #828] @ (2dea5c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -294965,15 +294964,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2de54e │ │ │ │ b.w 2de0a4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 2de312 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -294999,15 +294998,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 2de32a │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 26061c │ │ │ │ @@ -295076,33 +295075,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #808] @ (2ded1c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r5!, {r2, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #992] @ (2dede8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #344] @ (2deb6c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r4!, {r3, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ bpl.n 2de92e │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vabdl.u q14, d14, d18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ mov r2, ip │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r2!, {r1, r3, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmia r6!, {r2, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -295112,32 +295111,32 @@ │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmia r5!, {r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r0!, {r3, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r4, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ muls r6, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ittt cs │ │ │ │ lslcs r6, r2, #1 │ │ │ │ itet eq @ unpredictable │ │ │ │ lsleq r6, r2, #1 │ │ │ │ - cmpne r7, #170 @ 0xaa │ │ │ │ + cmpne r7, #186 @ 0xba │ │ │ │ moveq r7, r7 │ │ │ │ bkpt 0x00da │ │ │ │ lsls r6, r2, #1 │ │ │ │ bkpt 0x002a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bic.w r0, r4, #13500416 @ 0xce0000 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + bics.w r0, r4, #13500416 @ 0xce0000 │ │ │ │ + cmp r3, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #42 @ 0x2a │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (2dec60 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -295208,15 +295207,15 @@ │ │ │ │ bpl.n 2deb44 │ │ │ │ ldr r0, [pc, #324] @ (2dec6c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r1, [pc, #312] @ (2dec70 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -295267,15 +295266,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2dea9c │ │ │ │ ldr r0, [pc, #180] @ (2dec78 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2dea9c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 2dec18 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -295324,21 +295323,21 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (2dedf8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -295402,29 +295401,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2dec9e │ │ │ │ ldr r0, [pc, #248] @ (2dee08 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2dec9e │ │ │ │ ldr r2, [pc, #232] @ (2dee04 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2dece8 │ │ │ │ ldr r0, [pc, #228] @ (2dee0c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2dea70 │ │ │ │ mov r2, r5 │ │ │ │ @@ -295521,17 +295520,17 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ + cmp r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -295665,15 +295664,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2def7a │ │ │ │ ldr r0, [pc, #180] @ (2df050 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -295724,15 +295723,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2df0ae │ │ │ │ lsls r6, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 2df63c │ │ │ │ @@ -296154,15 +296153,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2df07e │ │ │ │ ldr r0, [pc, #520] @ (2df648 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -296270,15 +296269,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2df0a2 │ │ │ │ ldr r0, [pc, #188] @ (2df658 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2df0a2 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 2df28a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -296329,23 +296328,23 @@ │ │ │ │ b.n 2df07e │ │ │ │ rev r2, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #26 │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #704] @ (2df914 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 2df674 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -296594,27 +296593,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #126 @ 0x7e │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #88 @ 0x58 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ add r5, sp, #872 @ 0x368 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2dfc9a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -296632,26 +296631,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #340] @ (2dfb1c ) │ │ │ │ ldr r1, [pc, #344] @ (2dfb20 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -296694,15 +296693,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (2dfb28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 260724 │ │ │ │ vldr d7, [pc, #152] @ 2dfb08 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -296742,44 +296741,44 @@ │ │ │ │ ldr r4, [pc, #84] @ (2dfb30 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2df3b0 │ │ │ │ + b.n 2df3d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf5f8003e │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + addw r0, r8, #2110 @ 0x83e │ │ │ │ + ldrh r4, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 2dfb9c │ │ │ │ + cbz r0, 2dfba0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r3, #3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r3, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2dfb60 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -296847,20 +296846,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2dfc0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ cbz r4, 2dfc58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -296869,35 +296868,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2dfcac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (2dfcb0 ) │ │ │ │ ldr r1, [pc, #120] @ (2dfcb4 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #100] @ (2dfcb8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (2dfcbc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (2dfcc0 ) │ │ │ │ ldr r5, [pc, #76] @ (2dfcc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -296914,46 +296913,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - b.n 2e016c │ │ │ │ + b.n 2e018c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 2dfcea │ │ │ │ + cbz r0, 2dfcee │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r5, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ movs r6, r7 │ │ │ │ uxth r6, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (2dfcdc ) │ │ │ │ ldr r2, [pc, #16] @ (2dfce0 ) │ │ │ │ ldr r1, [pc, #16] @ (2dfce4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5487b0 │ │ │ │ + b.w 5487b8 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2dfd00 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297068,52 +297067,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2dfe78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #80] @ (2dfe7c ) │ │ │ │ ldr r1, [pc, #80] @ (2dfe80 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (2dfe84 ) │ │ │ │ ldr r3, [pc, #68] @ (2dfe88 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (2dfe8c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #44] @ (2dfe90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ - b.n 2dff54 │ │ │ │ + b.w 541748 │ │ │ │ + b.n 2dff74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add sp, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #22 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -297129,73 +297128,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2dff1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #100] @ (2dff20 ) │ │ │ │ ldr r1, [pc, #100] @ (2dff24 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #84] @ (2dff28 ) │ │ │ │ ldr r1, [pc, #88] @ (2dff2c ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (2dff30 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (2dff34 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (2dff38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (2dff3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 548830 │ │ │ │ + b.w 548838 │ │ │ │ nop │ │ │ │ - svc 224 @ 0xe0 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r3, #16] │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r5, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + adds r2, r6, #0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (2dff98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -297205,41 +297204,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #52] @ (2dffa4 ) │ │ │ │ ldr r1, [pc, #56] @ (2dffa8 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #218 @ 0xda │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r6, r7 │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (2e0004 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297247,42 +297246,42 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (2e000c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #56] @ (2e0010 ) │ │ │ │ ldr r1, [pc, #56] @ (2e0014 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r1, r6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r3, r6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (2e0064 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297290,37 +297289,37 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (2e006c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #44] @ (2e0070 ) │ │ │ │ ldr r1, [pc, #44] @ (2e0074 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e5dcc │ │ │ │ nop │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #108 @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp r1, #16 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r3, r4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 2e011c │ │ │ │ sub sp, #16 │ │ │ │ @@ -297328,15 +297327,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (2e0124 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2608d8 │ │ │ │ @@ -297371,19 +297370,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e14a4 │ │ │ │ nop │ │ │ │ - ble.n 2e0114 │ │ │ │ + udf #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002e0128 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -297491,19 +297490,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #816 @ 0x330 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r0, r7 │ │ │ │ + adds r6, r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (2e0378 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -297514,15 +297513,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 2e0384 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 2e5f44 │ │ │ │ cbnz r0, 2e02c2 │ │ │ │ @@ -297540,15 +297539,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (2e038c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 260724 │ │ │ │ ldr r3, [pc, #164] @ (2e0390 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -297598,29 +297597,29 @@ │ │ │ │ b.w 3398d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2e0390 │ │ │ │ + bgt.n 2e03b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ add r7, pc, #976 @ (adr r7, 2e0758 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r7, r2 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (2e04d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -297633,15 +297632,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (2e04dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 2e5f44 │ │ │ │ cbnz r0, 2e03f2 │ │ │ │ add sp, #28 │ │ │ │ @@ -297670,15 +297669,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (2e04e0 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (2e04e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 260724 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -297731,29 +297730,29 @@ │ │ │ │ b.w 3398d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2e048c │ │ │ │ + bge.n 2e04ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r3, #30 │ │ │ │ + asrs r0, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ movs r7, r7 │ │ │ │ add r6, pc, #856 @ (adr r6, 2e0838 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r5, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #29 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r0, #2420] @ 0x974 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 2e04fa │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297770,15 +297769,15 @@ │ │ │ │ str.w r3, [r0, #2488] @ 0x9b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e0530 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r3, sp, #344 @ 0x158 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -297787,25 +297786,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (2e05e4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #140] @ (2e05e8 ) │ │ │ │ ldr r1, [pc, #140] @ (2e05ec ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #124] @ (2e05f0 ) │ │ │ │ movw r5, #1029 @ 0x405 │ │ │ │ ldr r2, [pc, #120] @ (2e05f4 ) │ │ │ │ mov.w r0, #768 @ 0x300 │ │ │ │ movt r0, #5549 @ 0x15ad │ │ │ │ add r1, pc │ │ │ │ @@ -297816,50 +297815,50 @@ │ │ │ │ str.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1029 @ 0x405 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #84] @ (2e05fc ) │ │ │ │ ldr r1, [pc, #84] @ (2e0600 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bls.n 2e0510 │ │ │ │ + bls.n 2e0530 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #848 @ 0x350 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r6, pc, #104 @ (adr r6, 2e066c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -297890,15 +297889,15 @@ │ │ │ │ ldr r1, [pc, #388] @ (2e07d0 ) │ │ │ │ add.w r4, sl, #36 @ 0x24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add.w fp, r0, #77824 @ 0x13000 │ │ │ │ vldr d7, [pc, #336] @ 2e07b8 │ │ │ │ add.w fp, fp, #184 @ 0xb8 │ │ │ │ ldr r7, [pc, #356] @ (2e07d4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -297932,15 +297931,15 @@ │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add.w sl, r5, #65536 @ 0x10000 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33aa30 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 33aa9c │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ @@ -298014,32 +298013,32 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2e0708 │ │ │ │ + bhi.n 2e0728 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ - orr.w r0, ip, lr, rrx │ │ │ │ + orrs.w r0, ip, lr, rrx │ │ │ │ add r2, sp, #32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r4, pc, #96 @ (adr r4, 2e083c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r1, #16] │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2e0938 ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 2e0978 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [pc, #208] @ (2e08c4 ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -298049,15 +298048,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #96] @ (2e0870 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r0, #69120 @ 0x10e00 │ │ │ │ add.w r1, r0, #65536 @ 0x10000 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #52] @ 2e0860 │ │ │ │ mov.w ip, #2 │ │ │ │ movt ip, #36864 @ 0x9000 │ │ │ │ strd r3, r3, [r2, #436] @ 0x1b4 │ │ │ │ @@ -298068,19 +298067,19 @@ │ │ │ │ str.w r3, [ip, #180] @ 0xb4 │ │ │ │ str.w r3, [r1, #4076] @ 0xfec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e5db4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bvs.n 2e0818 │ │ │ │ + bvs.n 2e0838 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ movs r7, r7 │ │ │ │ - stmia.w r6, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia.w r6, {r1, r2, r3, r4, r5} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w lr, [pc, #896] @ 2e0c04 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w ip, [pc, #892] @ 2e0c08 │ │ │ │ @@ -298191,15 +298190,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e08c0 │ │ │ │ ldr r0, [pc, #664] @ (2e0c28 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e08c0 │ │ │ │ ldr.w r2, [r5, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e096e │ │ │ │ ldr.w r2, [r4, #2296] @ 0x8f8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -298234,15 +298233,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.w 2e08c0 │ │ │ │ ldr r0, [pc, #560] @ (2e0c30 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e08c0 │ │ │ │ ldr.w r1, [r4, #2296] @ 0x8f8 │ │ │ │ add r0, sp, #20 │ │ │ │ bl 260ac4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -298314,15 +298313,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #360] @ (2e0c3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #2 │ │ │ │ bl 338c00 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e09cc │ │ │ │ ldr.w r2, [r4, #2484] @ 0x9b4 │ │ │ │ @@ -298334,15 +298333,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #320] @ (2e0c48 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #1 │ │ │ │ bl 338c00 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e09cc │ │ │ │ ldr.w r2, [r4, #2272] @ 0x8e0 │ │ │ │ @@ -298388,29 +298387,29 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 2e08c0 │ │ │ │ ldr r0, [pc, #184] @ (2e0c50 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e08c0 │ │ │ │ ldr r3, [pc, #128] @ (2e0c24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #2048 @ 0x800 │ │ │ │ beq.n 2e0b30 │ │ │ │ ldr r3, [pc, #164] @ (2e0c54 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #164] @ (2e0c58 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r3 │ │ │ │ b.n 2e09cc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21bf90 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -298439,49 +298438,49 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #16 @ (adr r2, 2e0c20 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r1, pc, #848 @ (adr r1, 2e0f64 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 2e0c08 │ │ │ │ + bvs.n 2e0c28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 2e0c68 │ │ │ │ + bmi.n 2e0c88 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2e0c10 │ │ │ │ + bcc.n 2e0c30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r6, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 2e0cb8 │ │ │ │ + bcc.n 2e0cd8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #692] @ (2e0f24 ) │ │ │ │ @@ -298555,15 +298554,15 @@ │ │ │ │ ldr r2, [pc, #556] @ (2e0f3c ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [pc, #556] @ (2e0f40 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #516] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e0ef6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -298590,15 +298589,15 @@ │ │ │ │ bpl.n 2e0d2e │ │ │ │ ldr r2, [pc, #488] @ (2e0f48 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #488] @ (2e0f4c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #436] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0d2e │ │ │ │ ldr r2, [pc, #468] @ (2e0f50 ) │ │ │ │ @@ -298612,15 +298611,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e0d2e │ │ │ │ ldr r2, [pc, #452] @ (2e0f54 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2e0f58 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #392] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0d2e │ │ │ │ ldr r2, [pc, #420] @ (2e0f50 ) │ │ │ │ @@ -298634,15 +298633,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e0d2e │ │ │ │ ldr r2, [pc, #412] @ (2e0f5c ) │ │ │ │ ldr r0, [pc, #416] @ (2e0f60 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 21c820 │ │ │ │ ldr r2, [pc, #336] @ (2e0f28 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -298668,15 +298667,15 @@ │ │ │ │ ldr r0, [pc, #356] @ (2e0f68 ) │ │ │ │ ldr r2, [pc, #356] @ (2e0f6c ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ ldr r0, [pc, #352] @ (2e0f70 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #268] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0d2e │ │ │ │ ldr r2, [pc, #288] @ (2e0f44 ) │ │ │ │ @@ -298693,15 +298692,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #312] @ (2e0f78 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #212] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d2e │ │ │ │ ldr r2, [pc, #228] @ (2e0f44 ) │ │ │ │ @@ -298717,15 +298716,15 @@ │ │ │ │ ldr r2, [pc, #260] @ (2e0f7c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #260] @ (2e0f80 ) │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #156] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d2e │ │ │ │ ldr r2, [pc, #184] @ (2e0f50 ) │ │ │ │ @@ -298740,15 +298739,15 @@ │ │ │ │ bpl.w 2e0d2e │ │ │ │ ldr r2, [pc, #212] @ (2e0f84 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #212] @ (2e0f88 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #100] @ (2e0f28 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d2e │ │ │ │ ldr r2, [pc, #128] @ (2e0f50 ) │ │ │ │ @@ -298763,15 +298762,15 @@ │ │ │ │ bpl.w 2e0d2e │ │ │ │ ldr r2, [pc, #164] @ (2e0f8c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #164] @ (2e0f90 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r2, [pc, #76] @ (2e0f44 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d2e │ │ │ │ ldr r2, [pc, #44] @ (2e0f30 ) │ │ │ │ @@ -298782,75 +298781,75 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e0f94 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #128] @ (2e0f98 ) │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e0d2e │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #584 @ 0x248 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r7, #32 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r3, #28 │ │ │ │ + lsrs r0, r5, #28 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r2, #27 │ │ │ │ + lsrs r0, r4, #27 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r6, #24 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r6, r4] │ │ │ │ + str r0, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #68 @ 0x44 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ add.w ip, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -298960,15 +298959,15 @@ │ │ │ │ blx 21c820 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 21ebfc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e1000 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #20480 @ 0x5000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -299959,43 +299958,43 @@ │ │ │ │ ldr r3, [pc, #272] @ (2e1d50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e1ad8 │ │ │ │ ldr r0, [pc, #264] @ (2e1d54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e1ad8 │ │ │ │ ldr r3, [pc, #244] @ (2e1d4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1afc │ │ │ │ ldr r3, [pc, #236] @ (2e1d50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e1afc │ │ │ │ ldr r0, [pc, #232] @ (2e1d58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e1afc │ │ │ │ ldr r3, [pc, #212] @ (2e1d4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1ab4 │ │ │ │ ldr r3, [pc, #204] @ (2e1d50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e1ab4 │ │ │ │ ldr r0, [pc, #204] @ (2e1d5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e1ab4 │ │ │ │ movs r2, #0 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ @@ -300039,50 +300038,50 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r0, #17 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #816] @ (2e2074 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r5, #4 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mcr2 0, 7, r0, cr8, cr14, {1} │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + mrc2 0, 7, r0, cr8, cr14, {1} │ │ │ │ + lsls r4, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [pc, #332] @ (2e1ecc ) │ │ │ │ @@ -300200,28 +300199,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1dfa │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2e1edc ) │ │ │ │ ldr.w r3, [r5, #2296] @ 0x8f8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r0, [r5, #2288] @ 0x8f0 │ │ │ │ ldr.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e1dfa │ │ │ │ nop │ │ │ │ ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u8 d16, d30, #6 │ │ │ │ + vshr.u16 d16, d30, #6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #1004] @ (2e22e0 ) │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -300276,15 +300275,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e1f0e │ │ │ │ ldr r0, [pc, #904] @ (2e22f8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #2276] @ 0x8e4 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.w 2e20fc │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e203a │ │ │ │ cmp r1, #32 │ │ │ │ @@ -300372,15 +300371,15 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #696] @ (2e2300 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e2258 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.n 2e2034 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e2034 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -300570,15 +300569,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e2060 │ │ │ │ ldr r0, [pc, #164] @ (2e2318 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e1f7c │ │ │ │ ldr r2, [pc, #152] @ (2e231c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e2026 │ │ │ │ @@ -300588,15 +300587,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e2026 │ │ │ │ ldr r0, [pc, #128] @ (2e2320 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e1f7c │ │ │ │ ldr.w r2, [r3, #2480] @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [r3, #2488] @ 0x9b8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2e5dc0 │ │ │ │ @@ -300608,48 +300607,48 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e2324 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e2328 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e219a │ │ │ │ ldrh r4, [r4, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ittt lt │ │ │ │ - lsllt r6, r1, #1 │ │ │ │ - lsllt r4, r1, #1 │ │ │ │ - movlt r7, r7 │ │ │ │ + itee gt │ │ │ │ + lslgt r6, r1, #1 │ │ │ │ + lslle r4, r3, #1 │ │ │ │ + movle r7, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 d16, d12, d30 │ │ │ │ - bkpt 0x009c │ │ │ │ + vqadd.u32 d16, d12, d30 │ │ │ │ + bkpt 0x00ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfbd2003e │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + @ instruction: 0xfbe2003e │ │ │ │ + pop {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stc2l 0, cr0, [ip], #248 @ 0xf8 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + ldc2l 0, cr0, [ip], #248 @ 0xf8 │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stc2l 0, cr0, [r8], #248 @ 0xf8 │ │ │ │ + ldc2l 0, cr0, [r8], #248 @ 0xf8 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4], {62} @ 0x3e │ │ │ │ + ldc2 0, cr0, [r4], {62} @ 0x3e │ │ │ │ ldr r4, [pc, #704] @ (2e25e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], {62} @ 0x3e │ │ │ │ - pop {r2, r4} │ │ │ │ + ldc2 0, cr0, [r2], {62} @ 0x3e │ │ │ │ + pop {r2, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-248 @ 0xffffff08 │ │ │ │ + stc2 0, cr0, [ip], {62} @ 0x3e │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 2e2364 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 2e2350 │ │ │ │ @@ -300717,15 +300716,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e23e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (2e2620 ) │ │ │ │ @@ -300949,25 +300948,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e26cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (2e26d0 ) │ │ │ │ ldr r1, [pc, #116] @ (2e26d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #100] @ (2e26d8 ) │ │ │ │ ldr r2, [pc, #104] @ (2e26dc ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (2e26e0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -300982,39 +300981,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r4, 2e26ec │ │ │ │ + cbnz r4, 2e26f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adcs r6, r5 │ │ │ │ + adcs r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [ip, #62] @ 0x3e │ │ │ │ + vst1.8 @ instruction: 0xf9cc003e │ │ │ │ ldrh r6, [r5, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -301028,46 +301027,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e2754 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #60] @ (2e2758 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2e275c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (2e2760 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5487b0 │ │ │ │ + bl 5487b8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + @ instruction: 0xb8ea │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r7, #8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + ands.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e277c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -301110,15 +301109,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (2e2a6c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -301153,15 +301152,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 260724 │ │ │ │ ldr r3, [pc, #520] @ (2e2a80 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -301240,24 +301239,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (2e2aa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #328] @ (2e2aa4 ) │ │ │ │ ldr r1, [pc, #332] @ (2e2aa8 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 3381c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e29f0 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -301271,15 +301270,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (2e2aac ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -301287,15 +301286,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (2e2ab0 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -301339,50 +301338,50 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb81c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr??.w r0, [lr, lr, lsl #3] │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + strb.w r0, [lr, #62] @ 0x3e │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r4, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r2, [r3, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [sl, lr, lsl #3] │ │ │ │ - @ instruction: 0xf2e6003e │ │ │ │ - @ instruction: 0xf2dc003e │ │ │ │ + str.w r0, [sl, lr, lsl #3] │ │ │ │ + @ instruction: 0xf2f6003e │ │ │ │ + @ instruction: 0xf2ec003e │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7e6003e │ │ │ │ - @ instruction: 0xb69e │ │ │ │ + @ instruction: 0xf7f6003e │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r6, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vshr.u32 d0, d29, #8 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + vshr.u8 d16, d29, #8 │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6f6003e │ │ │ │ - subw r0, r2, #2110 @ 0x83e │ │ │ │ - movw r0, #51262 @ 0xc83e │ │ │ │ - @ instruction: 0xf6da003e │ │ │ │ + @ instruction: 0xf706003e │ │ │ │ + @ instruction: 0xf6b2003e │ │ │ │ + @ instruction: 0xf65c003e │ │ │ │ + @ instruction: 0xf6ea003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e2b04 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -301390,29 +301389,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e2b0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sbcs.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + @ instruction: 0xf588003e │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e2b54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301420,28 +301419,28 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (2e2b5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf524003e │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xf534003e │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2e2b9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -301449,24 +301448,24 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (2e2ba4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2608d8 │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf4d4003e │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + @ instruction: 0xf4e4003e │ │ │ │ + stmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -301523,15 +301522,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 2e2cd4 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 2e2cf8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (2e2d0c ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (2e2d04 ) │ │ │ │ add r2, pc │ │ │ │ @@ -301556,32 +301555,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 2e2cf8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ b.n 2e2c82 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r0, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -301743,15 +301742,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - sxtb r0, r5 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldc2 0, cr0, [r8, #-428] @ 0xfffffe54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 2e2fea │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -301832,15 +301831,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cbz r2, 2e3022 │ │ │ │ + cbz r2, 2e3026 │ │ │ │ lsls r6, r1, #1 │ │ │ │ @ instruction: 0xfbfc006b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -301931,15 +301930,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #168 @ 0xa8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ @ instruction: 0xfad0006b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -302029,15 +302028,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ lsls r6, r1, #1 │ │ │ │ vst1.8 {d0[3]}, [r4], fp │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ add.w r6, r2, r4, lsl #2 │ │ │ │ @@ -302593,15 +302592,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e38d4 │ │ │ │ ldr r0, [pc, #224] @ (2e39e8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2e38d4 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -302670,15 +302669,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81c003e │ │ │ │ + @ instruction: 0xe82c003e │ │ │ │ │ │ │ │ 002e39ec : │ │ │ │ ldr r3, [pc, #152] @ (2e3a88 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ bhi.n 2e3a5c │ │ │ │ @@ -302710,15 +302709,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (2e3a9c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -302740,23 +302739,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 2e3a66 │ │ │ │ strb r6, [r4, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, pc, #344 @ (adr r6, 2e3be8 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 2e3c28 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #864] @ (2e3df8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e38bc │ │ │ │ + b.n 2e38dc │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3bb4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -302846,15 +302845,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 3e14a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 2e3ac4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -302910,21 +302909,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e3c54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2e38d0 │ │ │ │ + b.n 2e38f0 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #152 @ (adr r4, 2e3ce8 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 2e3d28 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2e36bc │ │ │ │ + b.n 2e36dc │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2e36e0 │ │ │ │ + b.n 2e3700 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -302937,22 +302936,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 2e3cc6 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -303120,15 +303119,15 @@ │ │ │ │ bls.n 2e3f46 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e3f50 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -303384,26 +303383,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2e40b0 │ │ │ │ ldr r0, [pc, #28] @ (2e41b4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e40b0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e41e8 │ │ │ │ + b.n 2e4208 │ │ │ │ movs r6, r7 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2e41e8 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -303618,15 +303617,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 2e4560 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -303804,32 +303803,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 2e4612 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 2e4384 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 25fafc │ │ │ │ b.n 2e4384 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b5d5c │ │ │ │ + bl 6b5d64 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 25faac │ │ │ │ b.n 2e44f6 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 2e444e │ │ │ │ @@ -303841,21 +303840,21 @@ │ │ │ │ b.n 2e4490 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r7, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - svc 102 @ 0x66 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ - svc 16 │ │ │ │ + svc 32 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 2e4788 │ │ │ │ + bgt.n 2e47a8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e46bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -304029,15 +304028,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e46f2 │ │ │ │ ldr r0, [pc, #188] @ (2e4968 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2e46f2 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 2e47e0 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -304086,23 +304085,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e3f68 │ │ │ │ nop │ │ │ │ str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2e4a2c │ │ │ │ + bls.n 2e4a4c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (2e4a70 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -304246,19 +304245,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 260ab4 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 260ab4 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2e4b38 │ │ │ │ @@ -304359,28 +304358,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e4b76 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 260ab4 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -304448,28 +304447,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 2e4b38 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 2e4b38 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -305353,23 +305352,23 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r0, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrsh r0, [r5, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r2, [r7, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r7, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -305538,21 +305537,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r5, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e58d8 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -305690,15 +305689,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e58f8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -305927,21 +305926,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.w 2e5a90 │ │ │ │ │ │ │ │ 002e5d5c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 2e5da4 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -306227,15 +306226,15 @@ │ │ │ │ bne.n 2e6154 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e61a0 │ │ │ │ mov r0, r9 │ │ │ │ bl 418434 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6abd94 │ │ │ │ + bl 6abd9c │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0eac │ │ │ │ ldr r3, [pc, #272] @ (2e61e0 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (2e61e4 ) │ │ │ │ @@ -306283,15 +306282,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 2e6046 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2e605c │ │ │ │ mov r0, r7 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e611e │ │ │ │ ldr r2, [pc, #152] @ (2e61f8 ) │ │ │ │ ldr r3, [pc, #152] @ (2e61fc ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -306310,95 +306309,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (2e6210 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2e615a │ │ │ │ ldr r3, [pc, #112] @ (2e6214 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (2e6218 ) │ │ │ │ ldr r1, [pc, #116] @ (2e621c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2e60ba │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #208] @ (2e6298 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #120] @ (2e624c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r3!, {r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 2e61ce │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vsra.u32 , q12, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #472] @ (2e63d0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ bge.n 2e61e2 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - @ instruction: 0xffff7ed6 │ │ │ │ + vqrdmlah.s , , d22[0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r0!, {r3, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - itt le │ │ │ │ - movle r6, r7 │ │ │ │ - ldrble r0, [r7, #26] │ │ │ │ + ite al │ │ │ │ + moval r6, r7 │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #416] @ (2e63c0 ) │ │ │ │ + ldr r4, [pc, #480] @ (2e6400 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002e6220 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r3, [pc, #128] @ (2e62c0 ) │ │ │ │ ldr r2, [pc, #132] @ (2e62c4 ) │ │ │ │ ldr r1, [pc, #132] @ (2e62c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #116] @ (2e62cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 2e62ac │ │ │ │ ldr r3, [pc, #112] @ (2e62d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (2e62d4 ) │ │ │ │ @@ -306431,30 +306430,30 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 2e6264 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r5, #11 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #232 @ (adr r6, 2e63b8 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 2e63f8 ) │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r7, [pc, #984] @ (2e66b0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ittt │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [pc, #712] @ (2e65a8 ) │ │ │ │ - lsl r6, r2, #1 │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ + movs r6, r7 │ │ │ │ + ldr r7, [pc, #712] @ (2e65a8 ) │ │ │ │ + lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002e62e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -306555,21 +306554,21 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blxns r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - itt cc │ │ │ │ - movcc r6, r7 │ │ │ │ - bxcc r6 │ │ │ │ + ite mi │ │ │ │ + movmi r6, r7 │ │ │ │ + bxpl r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bx r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2e648c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -306634,15 +306633,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.w 69358c │ │ │ │ + b.w 693594 │ │ │ │ │ │ │ │ 002e64ac : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 2e650a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -306808,19 +306807,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e6654 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldmia r3, {r2, r3, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r3, r6, r7} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e6658 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -306868,19 +306867,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldmia r2!, {r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e66e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -306941,15 +306940,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (2e6824 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e681a │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (2e6828 ) │ │ │ │ @@ -307002,21 +307001,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2910a8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e6798 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 2e6894 │ │ │ │ + cbnz r6, 2e6898 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2e6890 │ │ │ │ + cbnz r4, 2e6894 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 2e688c │ │ │ │ + cbnz r2, 2e6890 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -307094,15 +307093,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 2e688a │ │ │ │ b.n 2e6902 │ │ │ │ ldr r0, [pc, #4] @ (2e6928 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldr r3, [pc, #216] @ (2e6a04 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -307187,15 +307186,15 @@ │ │ │ │ bl 2e2d24 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4078 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e6b1a │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e2d24 │ │ │ │ @@ -307245,15 +307244,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 2e6a64 │ │ │ │ ldr r0, [pc, #92] @ (2e6b44 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 2e69c0 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 2e69c0 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -307265,26 +307264,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 2e2d24 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4078 │ │ │ │ b.n 2e6a52 │ │ │ │ nop │ │ │ │ adcs r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (2e6c54 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -307451,35 +307450,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (2e6dd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #128] @ (2e6dd8 ) │ │ │ │ ldr r1, [pc, #128] @ (2e6ddc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #112] @ (2e6de0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r1, [pc, #104] @ (2e6de4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (2e6de8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (2e6dec ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -307500,41 +307499,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfa72003c │ │ │ │ - lsrs r2, r1 │ │ │ │ + @ instruction: 0xfa82003c │ │ │ │ + lsrs r2, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 2e6e56 │ │ │ │ + cbnz r2, 2e6e5a │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #600] @ (2e7040 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r5, r6, r7, lr} │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (2e6e00 ) │ │ │ │ ldr r1, [pc, #12] @ (2e6e04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 548d68 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + b.w 548d70 │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e6e50 │ │ │ │ sub sp, #8 │ │ │ │ @@ -307542,29 +307541,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (2e6e58 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2608d8 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r5, r7, lr} │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (2e7120 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -307574,15 +307573,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (2e712c ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2e6ec6 │ │ │ │ @@ -307597,15 +307596,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e7102 │ │ │ │ ldr r0, [pc, #632] @ (2e7138 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -307651,15 +307650,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (2e7144 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 260724 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -307679,63 +307678,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #448] @ (2e715c ) │ │ │ │ add r1, pc │ │ │ │ bl 2ead08 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 2eca08 │ │ │ │ ldr r0, [pc, #428] @ (2e7160 ) │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r2, [pc, #424] @ (2e7164 ) │ │ │ │ ldr r1, [pc, #424] @ (2e7168 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2ead88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #388] @ (2e716c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #364] @ (2e7170 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ vldr d7, [pc, #236] @ 2e7108 │ │ │ │ ldr r2, [pc, #340] @ (2e7174 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (2e7178 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -307776,43 +307775,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2e6efa │ │ │ │ ldr r0, [pc, #196] @ (2e7184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 2e6efa │ │ │ │ ldr r3, [pc, #184] @ (2e7188 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (2e718c ) │ │ │ │ ldr r1, [pc, #184] @ (2e7190 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -307823,66 +307822,66 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr??.w r0, [r6, ip, lsl #3] │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + strb.w r0, [r6, #60] @ 0x3c │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strb r0, [r3, #9] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh.w r0, [sl, ip, lsl #3] │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + str.w r0, [sl, ip, lsl #3] │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #656 @ (adr r3, 2e73f4 ) │ │ │ │ + add r3, pc, #720 @ (adr r3, 2e7434 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #632 @ (adr r3, 2e73e0 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 2e7420 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #712 @ (adr r3, 2e7434 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 2e7474 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf694003e │ │ │ │ + subw r0, r4, #2110 @ 0x83e │ │ │ │ ldr r2, [pc, #0] @ (2e7174 ) │ │ │ │ movs r0, r0 │ │ │ │ add r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r3, r5, r6} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2e71f4 │ │ │ │ + cbz r0, 2e71f8 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r0, #4] │ │ │ │ + strb r2, [r2, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r0, 2e71e6 │ │ │ │ + cbz r0, 2e71ea │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 2e71e2 │ │ │ │ + cbz r6, 2e71e6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (2e7204 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -307890,19 +307889,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (2e720c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -307916,34 +307915,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + strb r4, [r7, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - sxth r2, r3 │ │ │ │ + sxth r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -308065,15 +308064,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 2e8058 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e73fc │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 2e7ea6 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -308618,15 +308617,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 2e8054 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e7356 │ │ │ │ ldr.w r0, [pc, #1644] @ 2e805c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e7356 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 2e797c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -309146,27 +309145,27 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #752] @ (2e8344 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2e806e │ │ │ │ + cbz r0, 2e8072 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r4, #36] @ 0x24 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r7, #16 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r1, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + subs r5, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r5, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -310489,15 +310488,15 @@ │ │ │ │ bpl.w 2e80f0 │ │ │ │ ldr.w r0, [pc, #1248] @ 2e960c │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 2e80f0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 2e80b8 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -310525,15 +310524,15 @@ │ │ │ │ bl 2e46bc │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 2e86f6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 2e8cc6 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -310827,15 +310826,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e80b8 │ │ │ │ ldr r0, [pc, #164] @ (2e9610 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 2e80b8 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -310881,27 +310880,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #992] @ (2e99f8 ) │ │ │ │ + ldr r4, [pc, #32] @ (2e9638 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #904] @ (2e99a8 ) │ │ │ │ + ldr r3, [pc, #968] @ (2e99e8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e9628 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -310974,15 +310973,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 2e972e │ │ │ │ ldr.w r0, [pc, #1368] @ 2e9c60 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r3, [pc, #1348] @ 2e9c5c │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 2e976a │ │ │ │ ldr.w r0, [pc, #1340] @ 2e9c64 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -311007,15 +311006,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 2e972e │ │ │ │ ldr.w r0, [pc, #1284] @ 2e9c68 │ │ │ │ add r0, pc │ │ │ │ b.n 2e970c │ │ │ │ ldr.w r0, [pc, #1280] @ 2e9c6c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2e9724 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -311038,15 +311037,15 @@ │ │ │ │ bpl.n 2e972e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 2e9c70 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r3, [pc, #1160] @ 2e9c5c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 2e9724 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e97ae │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -311448,41 +311447,41 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 2e9976 │ │ │ │ nop │ │ │ │ asrs r2, r0, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #816] @ (2e9f8c ) │ │ │ │ + ldr r3, [pc, #880] @ (2e9fcc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r6, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrh r0, [r2, #26] │ │ │ │ movs r6, r7 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e9c80 : │ │ │ │ ldr r0, [pc, #4] @ (2e9c88 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ @@ -311602,15 +311601,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e9df8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ asrs r2, r2, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -311632,15 +311631,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 2e9e22 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 2e9e58 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 69bb30 │ │ │ │ + bl 69bb38 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -311704,25 +311703,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2e9f28 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e9eec │ │ │ │ ldr r0, [pc, #24] @ (2e9f2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2e9eec │ │ │ │ lsrs r6, r6, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #308] @ (2ea068 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ @@ -311820,35 +311819,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ea070 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (2ea074 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r0, [pc, #36] @ (2ea078 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2ea07c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 21e2f4 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r4, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r6 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #816] @ (2ea3ac ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (2ea1b4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -311857,26 +311856,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (2ea1bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #272] @ (2ea1c0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (2ea1c4 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (2ea1c8 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -311950,47 +311949,47 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - rors r2, r4 │ │ │ │ + rors r2, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vshr.s16 d0, d29, #12 │ │ │ │ - vqadd.s64 d0, d10, d29 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + vshr.s32 d0, d29, #28 │ │ │ │ + vqadd.s8 d16, d10, d29 │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ asrs r2, r7, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r7, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (2ea298 ) │ │ │ │ @@ -312000,42 +311999,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (2ea2a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #140] @ (2ea2a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (2ea2a8 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #124] @ (2ea2ac ) │ │ │ │ ldr r1, [pc, #128] @ (2ea2b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #116] @ (2ea2b4 ) │ │ │ │ ldr r1, [pc, #116] @ (2ea2b8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #100] @ (2ea2bc ) │ │ │ │ ldr r3, [pc, #104] @ (2ea2c0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (2ea2c4 ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (2ea2c8 ) │ │ │ │ @@ -312056,22 +312055,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eors r0, r7 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mrc 0, 0, r0, cr6, cr13, {1} │ │ │ │ - mcr 0, 1, r0, cr10, cr13, {1} │ │ │ │ + mcr 0, 1, r0, cr6, cr13, {1} │ │ │ │ + mrc 0, 1, r0, cr10, cr13, {1} │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r7, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -312128,21 +312127,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r3, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2ea688 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2ea3c0 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -312173,21 +312172,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r3, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2ea6fc ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2ea434 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -312218,21 +312217,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r6, #164 @ 0xa4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r5, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2ea770 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ea4b8 │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -312269,21 +312268,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r6, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2ea7f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2ea51c │ │ │ │ sub sp, #8 │ │ │ │ @@ -312292,33 +312291,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2ea524 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea578 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312326,33 +312325,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (2ea580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 2ea56e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69c51c │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + b.w 69c524 │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 2ea5dc │ │ │ │ sub sp, #8 │ │ │ │ @@ -312363,34 +312362,34 @@ │ │ │ │ ldr r2, [pc, #64] @ (2ea5e4 ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2ea634 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312399,30 +312398,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (2ea63c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e9dfc │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r2, #4] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea690 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312431,30 +312430,30 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ea698 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e9dfc │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ea700 │ │ │ │ sub sp, #20 │ │ │ │ @@ -312462,15 +312461,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (2ea708 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 2ea6f8 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -312482,19 +312481,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r3, #31] │ │ │ │ + ldrb r4, [r5, #31] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -312506,15 +312505,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2ea7a8 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -312568,19 +312567,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r3, #84 @ 0x54 │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -312592,15 +312591,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r3, r7, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2ea898 │ │ │ │ ldrb.w r2, [r0, #138] @ 0x8a │ │ │ │ @@ -312654,19 +312653,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ea8e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -312687,194 +312686,194 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 2eaa98 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 2eaa9c │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r3, [pc, #376] @ (2eaaa0 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 2eaaa4 │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r3, [pc, #340] @ (2eaaa8 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eaa28 │ │ │ │ ldr r1, [pc, #324] @ (2eaaac ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #312] @ (2eaab0 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r3, [pc, #304] @ (2eaab4 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 300698 │ │ │ │ mov r0, sl │ │ │ │ bl 30058c │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (2eaab8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (2eaabc ) │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #232] @ (2eaac0 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 300698 │ │ │ │ ldr r6, [pc, #212] @ (2eaac4 ) │ │ │ │ ldr r1, [pc, #216] @ (2eaac8 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 300308 │ │ │ │ ldr r1, [pc, #160] @ (2eaacc ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #152] @ (2eaad0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r3, [pc, #112] @ (2eaab4 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 300698 │ │ │ │ mov r0, sl │ │ │ │ bl 30058c │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ea9c8 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r1, #23] │ │ │ │ movs r6, r7 │ │ │ │ lsls r6, r2, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00a4 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stc2l 0, cr0, [r2], {64} @ 0x40 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldc2l 0, cr0, [r2], {64} @ 0x40 │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #22] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #22] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2ea778 │ │ │ │ + b.n 2ea798 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eaad4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -312883,28 +312882,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2eab14 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (2eab18 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 2eab36 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 2eab3e │ │ │ │ @@ -312931,24 +312930,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2eabd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #8 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #88] @ (2eabd4 ) │ │ │ │ ldr r1, [pc, #92] @ (2eabd8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 2eabb2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -312967,35 +312966,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2eac00 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ lsrs r4, r2, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2eac7c ) │ │ │ │ @@ -313005,62 +313004,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (2eac84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #88] @ (2eac88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2eac8c ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2eac90 ) │ │ │ │ ldr r0, [pc, #72] @ (2eac94 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #52] @ (2eac98 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r7, #4 │ │ │ │ + adds r7, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbnz r2, 2eacea │ │ │ │ + cbnz r2, 2eacee │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, #112] @ 0x70 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r0, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ movs r6, r7 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -313108,24 +313107,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2ead78 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 53eb50 │ │ │ │ + bl 53eb58 │ │ │ │ ldr.w ip, [pc, #84] @ 2ead7c │ │ │ │ ldr r2, [pc, #84] @ (2ead80 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2ead84 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -313140,19 +313139,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + str r2, [r7, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r2, r6, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002ead88 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -313193,23 +313192,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (2eae50 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -313231,19 +313230,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eae54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313300,15 +313299,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2eaecc │ │ │ │ nop │ │ │ │ │ │ │ │ 002eaef0 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -313339,15 +313338,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2eaf26 │ │ │ │ │ │ │ │ 002eaf48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -313366,20 +313365,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (2eb018 ) │ │ │ │ cbz r2, 2eafa4 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2eafd8 │ │ │ │ movs r1, #3 │ │ │ │ @@ -313418,33 +313417,33 @@ │ │ │ │ bpl.n 2eaf9e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (2eb024 ) │ │ │ │ ldr r0, [pc, #48] @ (2eb028 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2eaf9e │ │ │ │ @ instruction: 0xfb36005d │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r3, #194 @ 0xc2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 4, cr0, cr10, cr7, {2} │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + cdp 0, 5, cr0, cr10, cr7, {2} │ │ │ │ + strb r4, [r7, #31] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 2eb12c │ │ │ │ sub sp, #28 │ │ │ │ @@ -313482,20 +313481,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eb100 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2eb0e8 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (2eb144 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eb090 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -313511,15 +313510,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 2eb080 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (2eb150 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2eb080 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313542,31 +313541,31 @@ │ │ │ │ ldr.w r4, [fp, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eb05a │ │ │ │ movs r5, #1 │ │ │ │ b.n 2eb0ea │ │ │ │ @ instruction: 0xfa52005d │ │ │ │ - add r2, pc, #64 @ (adr r2, 2eb174 ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 2eb1b4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb154 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 2eb02c │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -313614,20 +313613,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2eb1e2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (2eb250 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2eb19e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -313656,63 +313655,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb1a6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (2eb25c ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2eb1a6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrsb.w r0, [r8, sp, lsl #1] │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r3, #28] │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb260 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (2eb2ec ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #108] @ (2eb2f0 ) │ │ │ │ ldr r2, [pc, #112] @ (2eb2f4 ) │ │ │ │ ldr r1, [pc, #112] @ (2eb2f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2eb2e4 │ │ │ │ ldr r2, [pc, #96] @ (2eb2fc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2eb2bc │ │ │ │ mov r0, r5 │ │ │ │ @@ -313737,34 +313736,34 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb2a2 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (2eb308 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 2eb2a2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2eb2aa │ │ │ │ nop │ │ │ │ strh.w r0, [r0, sp, lsl #1] │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb30c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -313782,25 +313781,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #92] @ (2eb3a4 ) │ │ │ │ ldr r2, [pc, #92] @ (2eb3a8 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (2eb3ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eb32c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -313821,32 +313820,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eb32e │ │ │ │ ldr r0, [pc, #44] @ (2eb3bc ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2eb32e │ │ │ │ nop │ │ │ │ @ instruction: 0xf77a005d │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb3c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -313859,20 +313858,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 2eb464 │ │ │ │ ldr r7, [pc, #132] @ (2eb468 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (2eb46c ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2eb414 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -313900,48 +313899,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb410 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2eb478 ) │ │ │ │ ldr r0, [pc, #48] @ (2eb47c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 2eb410 │ │ │ │ nop │ │ │ │ movt r0, #2141 @ 0x85d │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb480 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2eb4e4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 2eb496 │ │ │ │ ldr r1, [pc, #92] @ (2eb4e8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2eb4a4 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (2eb4ec ) │ │ │ │ @@ -313958,132 +313957,132 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2eb4f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ nop │ │ │ │ @ instruction: 0xf614005d │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #15] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb4f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #60] @ (2eb54c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eb550 │ │ │ │ ldr r2, [pc, #52] @ (2eb554 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (2eb558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r2, #-264] @ 0xfffffef8 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + stc 0, cr0, [r2, #-264]! @ 0xfffffef8 │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r4, [r6, r0] │ │ │ │ + ldrsh r4, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb55c : │ │ │ │ - b.w 541384 │ │ │ │ + b.w 54138c │ │ │ │ │ │ │ │ 002eb560 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (2eb5c8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #76] @ (2eb5cc ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ ldr r1, [pc, #68] @ (2eb5d0 ) │ │ │ │ ldr r2, [pc, #68] @ (2eb5d4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (2eb5d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #56] @ (2eb5dc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ adds.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ - stc 0, cr0, [r2], #264 @ 0x108 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + ldc 0, cr0, [r2], #264 @ 0x108 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r3, r7] │ │ │ │ + ldrb r4, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #0] @ (2eb5e0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2eb5e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ lsls r6, r5, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -314091,15 +314090,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2eb640 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (2eb644 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #48] @ (2eb648 ) │ │ │ │ ldr r2, [pc, #52] @ (2eb64c ) │ │ │ │ ldr r3, [pc, #52] @ (2eb650 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -314109,19 +314108,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -314141,32 +314140,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2eb6ae │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2eb6d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r2, [pc, #68] @ (2eb6fc ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (2eb700 ) │ │ │ │ @@ -314182,24 +314181,24 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r5, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ bic.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r7, #9] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #816] @ (2eba30 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2eb7cc │ │ │ │ sub sp, #20 │ │ │ │ @@ -314209,15 +314208,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (2eb7d8 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2eb75e │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 2eb798 │ │ │ │ @@ -314230,15 +314229,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r1, [pc, #116] @ (2eb7dc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -314254,15 +314253,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2eb7dc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (2eb7e4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -314274,44 +314273,44 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r7, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ movs r6, r7 │ │ │ │ bfi r0, r4, #1, #29 │ │ │ │ ldr r0, [pc, #816] @ (2ebb10 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #7] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #68] @ 2eb844 │ │ │ │ ldr r2, [pc, #68] @ (2eb848 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (2eb84c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 2eb82e │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -314321,19 +314320,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #104 @ 0x68 │ │ │ │ + cmp r3, #120 @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r1, #3] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 2eb9e4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -314344,29 +314343,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (2eb9f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 2eb936 │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2eb97e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2eb8ea │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r2, [pc, #336] @ (2eb9f4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (2eb9f8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -314408,15 +314407,15 @@ │ │ │ │ beq.n 2eb978 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2eb998 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2eb974 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r2, [pc, #220] @ (2eb9f4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (2eb9fc ) │ │ │ │ @@ -314435,15 +314434,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2eb9ac │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 2eb8d6 │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r1, [pc, #152] @ (2eb9f4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (2eba00 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -314455,79 +314454,79 @@ │ │ │ │ bl 2eb7e8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 2eb8ea │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 2eb8ea │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r2, [pc, #104] @ (2eb9f4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (2eba04 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2eb8ae │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ ldr r2, [pc, #84] @ (2eb9f4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2eba08 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2eb8ae │ │ │ │ bl 2eb7e8 │ │ │ │ b.n 2eb8d6 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #84] @ (2eba0c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (2eba10 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2eba14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eb8d6 │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 2eb8d6 │ │ │ │ nop │ │ │ │ - cmp r3, #8 │ │ │ │ + cmp r3, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf21e005d │ │ │ │ ldr r0, [pc, #816] @ (2ebd28 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r1, #7] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r5, #2] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + strb r6, [r3, #3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eba18 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -315007,15 +315006,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ebddc │ │ │ │ ldr r0, [pc, #252] @ (2ebffc ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ebddc │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ebc18 │ │ │ │ @@ -315088,15 +315087,15 @@ │ │ │ │ ldcl 0, cr0, [sl], {93} @ 0x5d │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (2ec2b4 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -315241,15 +315240,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ec028 │ │ │ │ ldr r0, [pc, #300] @ (2ec2c4 ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ec028 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -315337,15 +315336,15 @@ │ │ │ │ eor.w r0, r2, sp, lsr #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (2ec42c ) │ │ │ │ @@ -315407,15 +315406,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ec30c │ │ │ │ ldr r0, [pc, #220] @ (2ec43c ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ec30c │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ec408 │ │ │ │ mov r4, r5 │ │ │ │ @@ -315484,49 +315483,49 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ec440 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5417c4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5417cc │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #48] @ 2ec48c │ │ │ │ ldr r2, [pc, #48] @ (2ec490 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ec494 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r0, [r0, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r0, #5 │ │ │ │ + subs r6, r2, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 2ec534 ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 2ec574 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002ec498 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315569,17 +315568,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r4, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf2860055 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (2ec584 ) │ │ │ │ @@ -315610,27 +315609,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2ec594 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (2ec598 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ec546 │ │ │ │ nop │ │ │ │ b.n 2ec03c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf26e0055 │ │ │ │ - str r6, [r0, #104] @ 0x68 │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ec600 │ │ │ │ mov r4, r0 │ │ │ │ @@ -315661,31 +315660,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ec5c2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (2ec610 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 2ec5c2 │ │ │ │ b.n 2ebfcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #96] @ 0x60 │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (2ec620 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ nop │ │ │ │ rsb r0, r6, #85 @ 0x55 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315693,15 +315692,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ec674 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ec678 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #44] @ (2ec67c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -315709,21 +315708,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r1, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, pc, #496 @ (adr r1, 2ec868 ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 2ec8a8 ) │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2ec620 │ │ │ │ + b.n 2ec640 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2ec6f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -315732,26 +315731,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (2ec700 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #88] @ (2ec704 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (2ec708 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #72] @ (2ec70c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2ead08 │ │ │ │ ldr r1, [pc, #64] @ (2ec710 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -315763,25 +315762,25 @@ │ │ │ │ bl 2b3cd8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3dfc │ │ │ │ - adds r4, r4, #4 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, pc, #120 @ (adr r1, 2ec778 ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 2ec7b8 ) │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2ec5f0 │ │ │ │ + b.n 2ec610 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ec714 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316015,15 +316014,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ec860 │ │ │ │ ldr r0, [pc, #116] @ (2ec9b0 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 2ec860 │ │ │ │ ldr r2, [pc, #100] @ (2ec9b4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -316034,15 +316033,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2ec878 │ │ │ │ ldr r0, [pc, #84] @ (2ec9b8 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 2ec878 │ │ │ │ ldr r2, [pc, #68] @ (2ec9bc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316052,36 +316051,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 2ec8e0 │ │ │ │ ldr r0, [pc, #52] @ (2ec9c0 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 2ec8e0 │ │ │ │ blx 21e3a0 │ │ │ │ b.n 2ed080 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #52] @ 0x34 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -316096,49 +316095,49 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ │ │ │ │ 002eca08 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (2eca28 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ mcr 0, 2, r0, cr0, cr5, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5417c4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5417cc │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #88] @ 2ecaa0 │ │ │ │ ldr r2, [pc, #88] @ (2ecaa4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (2ecaa8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 2eca80 │ │ │ │ ldrb.w r0, [r2, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -316156,19 +316155,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, r2, r6 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #816 @ (adr r2, 2ecddc ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 2ece1c ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (2ecb2c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316177,33 +316176,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ecb34 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #96] @ (2ecb38 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (2ecb3c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #80] @ (2ecb40 ) │ │ │ │ ldr r1, [pc, #84] @ (2ecb44 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #72] @ (2ecb48 ) │ │ │ │ ldr r1, [pc, #72] @ (2ecb4c ) │ │ │ │ ldr r2, [pc, #76] @ (2ecb50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -316215,23 +316214,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r5, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2ed1cc │ │ │ │ + b.n 2ed1ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, r7] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [ip, #-340] @ 0xfffffeac │ │ │ │ lsls r7, r1, #3 │ │ │ │ @@ -316250,15 +316249,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2ecbd0 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2ecbd4 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 2ecbb8 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -316279,19 +316278,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r0, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2ecc30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -316299,15 +316298,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (2ecc38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -316316,19 +316315,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2ecc90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -316336,15 +316335,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (2ecc98 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 21cef8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -316352,19 +316351,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r0, [r7, #28] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (2ecd3c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -316376,22 +316375,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 21cef8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -316408,31 +316407,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (2ecd48 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r1, #24] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #28 │ │ │ │ + asrs r0, r7, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r3, #24] │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ecd4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -316440,51 +316439,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (2ecdb4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #68] @ (2ecdb8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ ldr r3, [pc, #60] @ (2ecdbc ) │ │ │ │ ldr r2, [pc, #60] @ (2ecdc0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (2ecdc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 541384 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + b.w 54138c │ │ │ │ + str r4, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ ble.n 2ecdf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2ecd18 │ │ │ │ + bmi.n 2ecd38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r4, #8] │ │ │ │ + str r6, [r6, #8] │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 002ecdc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316532,19 +316531,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ece50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + str r4, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r6, #0] │ │ │ │ + str r4, [r0, #4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ece54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316734,35 +316733,35 @@ │ │ │ │ ldr r0, [pc, #52] @ (2ed07c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r5, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrsh r4, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r4, r1] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrb r0, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r4, r1] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -316810,26 +316809,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (2ed128 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ed0d0 │ │ │ │ nop │ │ │ │ bls.n 2ed0ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r7] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2ed18c │ │ │ │ mov r4, r1 │ │ │ │ @@ -316857,25 +316856,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed14e │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (2ed19c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ed14e │ │ │ │ bls.n 2ed238 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316909,15 +316908,15 @@ │ │ │ │ cbz r2, 2ed200 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2ed25c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r3, [pc, #188] @ (2ed2cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed2a6 │ │ │ │ ldr r3, [pc, #180] @ (2ed2d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -316925,15 +316924,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed2a6 │ │ │ │ ldr r0, [pc, #176] @ (2ed2d4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed2b2 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 2ed2b2 │ │ │ │ @@ -316946,19 +316945,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2ed25c │ │ │ │ ldr r0, [pc, #136] @ (2ed2dc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r3, [pc, #92] @ (2ed2c8 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed200 │ │ │ │ ldr r3, [pc, #84] @ (2ed2cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -316978,45 +316977,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ed200 │ │ │ │ ldr r0, [pc, #72] @ (2ed2e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ed200 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed286 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2ed286 │ │ │ │ b.n 2ed240 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ed286 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ bhi.n 2ed278 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (2ed6c0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r5] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, lr │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [pc, #256] @ (2ed3e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -317069,19 +317068,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21bf54 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 2ed578 │ │ │ │ mov r4, r0 │ │ │ │ @@ -317212,15 +317211,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (2ed59c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ed444 │ │ │ │ ldr r3, [pc, #136] @ (2ed5a0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ed3f2 │ │ │ │ ldr r3, [pc, #116] @ (2ed598 ) │ │ │ │ @@ -317229,15 +317228,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ed3f2 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (2ed5a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2ed3f2 │ │ │ │ ldr r3, [pc, #96] @ (2ed5a8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed496 │ │ │ │ @@ -317249,44 +317248,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (2ed5ac ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ed496 │ │ │ │ nop │ │ │ │ bvs.n 2ed550 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #608] @ (2ed7f8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ add r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrh r4, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -317319,20 +317318,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (2ed61c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ bmi.n 2ed560 │ │ │ │ lsls r5, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r5] │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 2ed6a0 │ │ │ │ @@ -317371,28 +317370,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (2ed6b4 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ed652 │ │ │ │ bmi.n 2ed75c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2edb3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317539,15 +317538,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed916 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 2ed8b0 │ │ │ │ - bl 5957e0 │ │ │ │ + bl 5957e8 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 2ed8c8 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -317605,25 +317604,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ed840 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (2ed960 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ed840 │ │ │ │ bcs.n 2eda24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (2edb3c ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -317690,17 +317689,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (2edb40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2edb10 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 3d76c4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -317714,24 +317713,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 596028 │ │ │ │ + bl 596030 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2edabc │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2edae8 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 596090 │ │ │ │ + bl 596098 │ │ │ │ b.n 2ed992 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -317775,27 +317774,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eda3c │ │ │ │ ldr r0, [pc, #36] @ (2edb4c ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2eda3c │ │ │ │ nop │ │ │ │ bne.n 2edb78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r3] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (2edc1c ) │ │ │ │ @@ -317979,29 +317978,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 2edc8a │ │ │ │ ldr r0, [pc, #172] @ (2ede20 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (2ede24 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2edd86 │ │ │ │ ldr r2, [pc, #116] @ (2ede28 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2edc60 │ │ │ │ ldr r2, [pc, #108] @ (2ede2c ) │ │ │ │ @@ -318014,15 +318013,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2edc60 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (2ede34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2edc60 │ │ │ │ ldr r3, [pc, #64] @ (2ede28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2edc8a │ │ │ │ ldr r3, [pc, #68] @ (2ede38 ) │ │ │ │ @@ -318035,34 +318034,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2edc8a │ │ │ │ ldr r0, [pc, #48] @ (2ede3c ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2edc8a │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (2ee18c ) │ │ │ │ @@ -318091,15 +318090,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #768] @ (2ee1a4 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -318287,15 +318286,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2edf68 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (2ee1b4 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2edf6c │ │ │ │ ldr r3, [pc, #256] @ (2ee1b8 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -318307,15 +318306,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 2ee0d6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2edec0 │ │ │ │ b.n 2ee0f6 │ │ │ │ ldr r0, [pc, #228] @ (2ee1bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2edec0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -318347,15 +318346,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (2ee1c8 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2edf6c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee10a │ │ │ │ ldr r3, [pc, #120] @ (2ee1cc ) │ │ │ │ @@ -318370,60 +318369,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ee10a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (2ee1d0 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee10a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (2ee1d4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee10a │ │ │ │ nop │ │ │ │ ldmia r4!, {r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r1, #10] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r4] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -318466,15 +318465,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ee226 │ │ │ │ ldr r0, [pc, #68] @ (2ee294 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 2ee226 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee226 │ │ │ │ ldr r3, [pc, #48] @ (2ee298 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -318484,29 +318483,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (2ee290 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ee226 │ │ │ │ ldr r0, [pc, #32] @ (2ee29c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee226 │ │ │ │ ldmia r0!, {r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -318664,15 +318663,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (2ee550 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee3da │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2ed620 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -318734,57 +318733,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2ee3da │ │ │ │ ldr r1, [pc, #92] @ (2ee584 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ee47a │ │ │ │ stmia r7!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + adds r6, r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0 │ │ │ │ + asrs r4, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsls r0, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r3 │ │ │ │ + lsls r0, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - eors r0, r4 │ │ │ │ + eors r0, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r5, r2 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, r1] │ │ │ │ + str r4, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + str r2, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #100 @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -318870,25 +318869,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ee61a │ │ │ │ ldr r0, [pc, #32] @ (2ee6a0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee61a │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #160] @ (2ee744 ) │ │ │ │ + ldr r7, [pc, #224] @ (2ee784 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (2ee768 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -318940,39 +318939,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ee6c0 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (2ee778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee6c0 │ │ │ │ ldr r2, [pc, #52] @ (2ee77c ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (2ee780 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ nop │ │ │ │ stmia r3!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #616] @ (2ee9e4 ) │ │ │ │ + ldr r6, [pc, #680] @ (2eea24 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #704] @ (2eea40 ) │ │ │ │ + ldr r6, [pc, #768] @ (2eea80 ) │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -319148,15 +319147,15 @@ │ │ │ │ bpl.n 2ee8de │ │ │ │ ldr.w r1, [pc, #1932] @ 2ef100 │ │ │ │ ldr.w r0, [pc, #1932] @ 2ef104 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee8de │ │ │ │ ldr.w r3, [pc, #1900] @ 2ef0f8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ee822 │ │ │ │ ldr.w r3, [pc, #1900] @ 2ef108 │ │ │ │ @@ -319169,15 +319168,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2ee822 │ │ │ │ ldr.w r0, [pc, #1872] @ 2ef10c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee822 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 2ed620 │ │ │ │ ldr.w r3, [pc, #1824] @ 2ef0f8 │ │ │ │ @@ -319198,15 +319197,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 2ef114 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee8de │ │ │ │ ldr.w r3, [pc, #1756] @ 2ef0f8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ee822 │ │ │ │ ldr.w r3, [pc, #1772] @ 2ef118 │ │ │ │ @@ -319219,15 +319218,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2ee822 │ │ │ │ ldr.w r0, [pc, #1744] @ 2ef11c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee822 │ │ │ │ ldr.w r3, [pc, #1692] @ 2ef0f8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ee822 │ │ │ │ ldr.w r3, [pc, #1716] @ 2ef120 │ │ │ │ @@ -319240,15 +319239,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ee822 │ │ │ │ ldr.w r0, [pc, #1688] @ 2ef124 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee822 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eec94 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2ee8de │ │ │ │ @@ -319274,15 +319273,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ee822 │ │ │ │ ldr.w r0, [pc, #1592] @ 2ef12c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee822 │ │ │ │ ldr.w r3, [pc, #1580] @ 2ef130 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2eec66 │ │ │ │ @@ -319302,15 +319301,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ee8de │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 2ef138 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee8de │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 2ee946 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -319370,15 +319369,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ee8de │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ee8de │ │ │ │ ldr.w r2, [pc, #1288] @ 2ef144 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -319582,15 +319581,15 @@ │ │ │ │ b.n 2ee8de │ │ │ │ ldr r0, [pc, #708] @ (2ef150 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eedb8 │ │ │ │ b.n 2eedca │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -319601,15 +319600,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (2ef154 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eee82 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -319635,15 +319634,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (2ef15c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2eee82 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -319663,15 +319662,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eedfe │ │ │ │ ldr r0, [pc, #504] @ (2ef164 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2eedfe │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eedfe │ │ │ │ ldr r3, [pc, #480] @ (2ef168 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -319696,23 +319695,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2eec78 │ │ │ │ ldr r0, [pc, #424] @ (2ef16c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 2eec78 │ │ │ │ ldr r0, [pc, #412] @ (2ef170 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -319787,111 +319786,111 @@ │ │ │ │ b.n 2eeefc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (2ef184 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2eedf4 │ │ │ │ ldr r0, [pc, #180] @ (2ef188 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2eedea │ │ │ │ ... │ │ │ │ stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb02004d │ │ │ │ - ldr r6, [pc, #784] @ (2ef418 ) │ │ │ │ + @ instruction: 0xfb12004d │ │ │ │ + ldr r6, [pc, #848] @ (2ef458 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #336] @ (2ef260 ) │ │ │ │ + ldr r4, [pc, #400] @ (2ef2a0 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #8] @ (2ef120 ) │ │ │ │ + ldr r5, [pc, #72] @ (2ef160 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #232] @ (2ef208 ) │ │ │ │ + ldr r4, [pc, #296] @ (2ef248 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #696] @ (2ef3e0 ) │ │ │ │ + ldr r3, [pc, #760] @ (2ef420 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #848] @ (2ef480 ) │ │ │ │ + ldr r3, [pc, #912] @ (2ef4c0 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r8, pc │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #432] @ (2ef2f4 ) │ │ │ │ + ldr r3, [pc, #496] @ (2ef334 ) │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #512] @ (2ef34c ) │ │ │ │ + ldr r3, [pc, #576] @ (2ef38c ) │ │ │ │ movs r6, r7 │ │ │ │ bxns fp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #824] @ (2ef48c ) │ │ │ │ + ldr r1, [pc, #888] @ (2ef4cc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #912] @ (2ef4e8 ) │ │ │ │ + ldr r3, [pc, #976] @ (2ef528 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #144] @ (2ef1ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #952] @ (2ef518 ) │ │ │ │ + ldr r3, [pc, #1016] @ (2ef558 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #488] @ (2ef350 ) │ │ │ │ + ldr r2, [pc, #552] @ (2ef390 ) │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #464] @ (2ef344 ) │ │ │ │ + ldr r2, [pc, #528] @ (2ef384 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #768] @ (2ef488 ) │ │ │ │ + ldr r0, [pc, #832] @ (2ef4c8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #304] @ (2ef2bc ) │ │ │ │ + ldr r0, [pc, #368] @ (2ef2fc ) │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #60] @ (2ef1cc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2eedd4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eed1c │ │ │ │ ldr r2, [pc, #40] @ (2ef1d0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -319899,25 +319898,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2eed1c │ │ │ │ ldr r0, [pc, #28] @ (2ef1d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 2eed1c │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - bxns r6 │ │ │ │ + bxns r8 │ │ │ │ movs r6, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #664] @ (2ef470 ) │ │ │ │ + ldr r1, [pc, #728] @ (2ef4b0 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef388 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320055,39 +320054,39 @@ │ │ │ │ b.n 2ef32e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ee784 │ │ │ │ b.n 2ef314 │ │ │ │ ldr r0, [pc, #40] @ (2ef3a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2ef32e │ │ │ │ ldr r0, [pc, #36] @ (2ef3a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 2ef32e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r0, [pc, #760] @ (2ef69c ) │ │ │ │ + ldr r0, [pc, #824] @ (2ef6dc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #400] @ (2ef538 ) │ │ │ │ + ldr r0, [pc, #464] @ (2ef578 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ee784 │ │ │ │ nop │ │ │ │ @@ -320189,15 +320188,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ef44e │ │ │ │ ldr r0, [pc, #484] @ (2ef6c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2ef44e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2ef4ac │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -320239,15 +320238,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ef4c8 │ │ │ │ ldr r0, [pc, #384] @ (2ef6d0 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ef4c8 │ │ │ │ b.n 2ef44e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -320319,38 +320318,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2ef4c8 │ │ │ │ ldr r0, [pc, #188] @ (2ef6d8 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ef55e │ │ │ │ ldr r0, [pc, #172] @ (2ef6dc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ef55e │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2ef53a │ │ │ │ ldr r0, [pc, #144] @ (2ef6e0 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ef5c8 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2ef44c │ │ │ │ ldr r3, [pc, #112] @ (2ef6e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -320363,15 +320362,15 @@ │ │ │ │ beq.w 2ef524 │ │ │ │ ldr r0, [pc, #96] @ (2ef6e8 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 2ef4ac │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2ef4b4 │ │ │ │ @ instruction: 0xb6a6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -320383,33 +320382,33 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #128] @ (2ef744 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #40] @ (2ef6f0 ) │ │ │ │ + ldr r1, [pc, #104] @ (2ef730 ) │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #112] @ (2ef744 ) │ │ │ │ + ldr r0, [pc, #176] @ (2ef784 ) │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r7 │ │ │ │ + mov ip, r9 │ │ │ │ movs r6, r7 │ │ │ │ - bxns pc │ │ │ │ + blxns r1 │ │ │ │ movs r6, r7 │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, fp │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, lr │ │ │ │ + mov r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -320482,15 +320481,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ef748 │ │ │ │ ldr r3, [pc, #44] @ (2ef7f4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (2ef7f8 ) │ │ │ │ ldr r1, [pc, #44] @ (2ef7fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -320504,20 +320503,20 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, r2 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [lr], #308 @ 0x134 │ │ │ │ - mov r0, fp │ │ │ │ + ldc 0, cr0, [lr], #308 @ 0x134 │ │ │ │ + mov r0, sp │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #86 @ 0x56 │ │ │ │ + subs r0, #102 @ 0x66 │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -320588,17 +320587,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp ip, sp │ │ │ │ + cmp ip, pc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ef8c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -320637,15 +320636,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 2ef922 │ │ │ │ ldr r0, [pc, #152] @ (2ef9d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 542b00 │ │ │ │ + bl 542b08 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2ef9b2 │ │ │ │ ldr.w r9, [pc, #140] @ 2ef9d8 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -320690,18 +320689,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bgt.n 2ef93a │ │ │ │ vcvt.u32.f32 , q8, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xeab4004d │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + pkhbt r0, r4, sp, lsl #1 │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ef9e8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -320715,15 +320714,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 2f4dc0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 2f4dc0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2efa02 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ nop │ │ │ │ @@ -320778,26 +320777,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2efa56 │ │ │ │ ldr r0, [pc, #28] @ (2efadc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efa56 │ │ │ │ nop │ │ │ │ add sp, #296 @ 0x128 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #336] @ (2efc28 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r1 │ │ │ │ + mvns r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 2eff90 │ │ │ │ mov r6, r3 │ │ │ │ @@ -320853,15 +320852,15 @@ │ │ │ │ bpl.n 2efb5a │ │ │ │ ldr.w r0, [pc, #1056] @ 2eff9c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r2, [pc, #1040] @ 2effa0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320880,15 +320879,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efb5a │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 2efb42 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -320976,15 +320975,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2efb16 │ │ │ │ ldr r0, [pc, #768] @ (2effbc ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efb16 │ │ │ │ mov r0, r8 │ │ │ │ bl 2efa38 │ │ │ │ b.n 2efc9a │ │ │ │ ldr r3, [pc, #744] @ (2effc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321113,15 +321112,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [pc, #332] @ (2eff98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (2effc8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321132,22 +321131,22 @@ │ │ │ │ bpl.n 2efe26 │ │ │ │ ldr r0, [pc, #360] @ (2effcc ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efe26 │ │ │ │ ldr r0, [pc, #344] @ (2effd0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efb52 │ │ │ │ ldr r3, [pc, #332] @ (2effd4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2efb5a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -321157,29 +321156,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (2effd8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efb5a │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 2efdd8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed810 │ │ │ │ b.n 2efdd8 │ │ │ │ ldr r0, [pc, #276] @ (2effdc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 2eff2a │ │ │ │ add r3, pc, #8 @ (adr r3, 2efee8 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -321217,15 +321216,15 @@ │ │ │ │ bpl.n 2eff5e │ │ │ │ ldr r0, [pc, #148] @ (2effe4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2efb5a │ │ │ │ ldr r3, [pc, #128] @ (2effe8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321236,63 +321235,63 @@ │ │ │ │ bpl.w 2efb5a │ │ │ │ ldr r0, [pc, #108] @ (2effec ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2efb9c │ │ │ │ add r7, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r5 │ │ │ │ + muls r0, r7 │ │ │ │ movs r6, r7 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r7 │ │ │ │ + add r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ pop {r1, r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + tst r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #960] @ (2f037c ) │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r5 │ │ │ │ + rors r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r4 │ │ │ │ + negs r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r3 │ │ │ │ + rors r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ - negs r6, r6 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6 │ │ │ │ + adcs r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ cbnz r6, 2f0006 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #232 @ 0xe8 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -321347,15 +321346,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f008c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ hlt 0x0012 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -321366,27 +321365,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (2f01a0 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #224] @ (2f01a4 ) │ │ │ │ ldr r1, [pc, #228] @ (2f01a8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2ef8c4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -321447,27 +321446,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (2f01b0 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2ef9cc │ │ │ │ + b.n 2ef9ec │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, r7 │ │ │ │ + add r2, r9 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sl │ │ │ │ + add r0, ip │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + bics r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2f0248 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -321476,27 +321475,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2f0250 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (2f0254 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2f0258 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (2f025c ) │ │ │ │ ldr r0, [pc, #92] @ (2f0260 ) │ │ │ │ ldr r3, [pc, #96] @ (2f0264 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -321507,35 +321506,35 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2f0844 │ │ │ │ + b.n 2f0864 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r7, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #98 @ 0x62 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ cbnz r2, 2f0268 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -321577,25 +321576,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f02f4 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2f02f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2efa38 │ │ │ │ nop │ │ │ │ - b.n 2f06e0 │ │ │ │ + b.n 2f0700 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r5 │ │ │ │ movs r6, r7 │ │ │ │ - tst r6, r5 │ │ │ │ + tst r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2f033c │ │ │ │ @@ -321603,27 +321602,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (2f0344 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3351a4 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ef9e8 │ │ │ │ - b.n 2f06a4 │ │ │ │ + b.n 2f06c4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rors r4, r2 │ │ │ │ + rors r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - rors r4, r5 │ │ │ │ + rors r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (2f03b8 ) │ │ │ │ @@ -321631,58 +321630,58 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (2f03c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #84] @ (2f03c4 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5429c0 │ │ │ │ + bl 5429c8 │ │ │ │ ldr r2, [pc, #68] @ (2f03c8 ) │ │ │ │ ldr r1, [pc, #68] @ (2f03cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2ef840 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - b.n 2f068c │ │ │ │ + b.n 2f06ac │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sbcs r2, r1 │ │ │ │ + sbcs r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ - sbcs r2, r4 │ │ │ │ + sbcs r2, r6 │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f03d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ @ instruction: 0xb7b6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -321690,33 +321689,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f042c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (2f0430 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 2f0414 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3f2c1c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2f0670 │ │ │ │ + b.n 2f0690 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + adcs r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - adcs r6, r1 │ │ │ │ + adcs r6, r3 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f04b8 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -321764,15 +321763,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #304 @ (adr r6, 2f05ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3 │ │ │ │ + lsrs r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ add r6, pc, #32 @ (adr r6, 2f04e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321782,15 +321781,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f0520 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #44] @ (2f0524 ) │ │ │ │ ldr r3, [pc, #44] @ (2f0528 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -321798,19 +321797,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0584 │ │ │ │ + b.n 2f05a4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r5, #24] │ │ │ │ movs r6, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 002f052c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -321820,29 +321819,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (2f0570 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ands r4, r0 │ │ │ │ + ands r4, r2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0574 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321853,56 +321852,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 2f05de │ │ │ │ ldr r0, [pc, #84] @ (2f05e8 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #76] @ (2f05ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 594a9c │ │ │ │ + bl 594aa4 │ │ │ │ ldr r3, [pc, #64] @ (2f05f0 ) │ │ │ │ ldr r1, [pc, #64] @ (2f05f4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2c09d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f05f8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f0596 │ │ │ │ add r5, pc, #56 @ (adr r5, 2f0620 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f05fc : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 2f062c │ │ │ │ @@ -321937,15 +321936,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2f065c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ push {r1, r2, r5, r6, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 2f6c60 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -321957,25 +321956,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2f06d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #68] @ (2f06d4 ) │ │ │ │ ldr r1, [pc, #68] @ (2f06d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #52] @ (2f06dc ) │ │ │ │ ldr r2, [pc, #56] @ (2f06e0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f06e4 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f06e8 ) │ │ │ │ @@ -321983,29 +321982,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ - udf #172 @ 0xac │ │ │ │ + b.w 540414 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #584 @ (adr r7, 2f091c ) │ │ │ │ + add r7, pc, #648 @ (adr r7, 2f095c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ stmia r7!, {r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -322131,22 +322130,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 69b388 │ │ │ │ + bl 69b390 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 595540 │ │ │ │ + b.w 595548 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -322160,15 +322159,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322207,25 +322206,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f092c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 2f092c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 699884 │ │ │ │ + bl 69988c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2f0918 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 6a5b84 │ │ │ │ + bl 6a5b8c │ │ │ │ b.n 2f08ca │ │ │ │ ldr r3, [pc, #36] @ (2f0940 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (2f0944 ) │ │ │ │ ldr r0, [pc, #36] @ (2f0948 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322236,25 +322235,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f0950 ) │ │ │ │ ldr r0, [pc, #32] @ (2f0954 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bgt.n 2f09a0 │ │ │ │ + bgt.n 2f09c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 2f0988 │ │ │ │ + bgt.n 2f09a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #14 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #18 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0958 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -322302,15 +322301,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f099e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f0a1c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f099e │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2f0986 │ │ │ │ mov r2, lr │ │ │ │ b.n 2f098c │ │ │ │ @@ -322319,15 +322318,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #144 @ 0x90 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 2f0a66 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322338,15 +322337,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 596204 │ │ │ │ + bl 59620c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -322379,15 +322378,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ ldr r1, [pc, #76] @ (2f0b14 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 43f6b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -322406,29 +322405,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f0a9a │ │ │ │ ldr r0, [pc, #32] @ (2f0b20 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f0a9a │ │ │ │ nop │ │ │ │ add r0, pc, #40 @ (adr r0, 2f0b38 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ cbz r1, 2f0b2c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 2f0b3a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322442,22 +322441,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (2f0b6c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f0b70 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ nop │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322538,17 +322537,17 @@ │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r0, [pc, #816] @ (2f0f68 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f0d28 │ │ │ │ + bls.n 2f0b48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0c40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -322642,15 +322641,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f0c70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f0d60 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f0c70 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ @@ -322664,15 +322663,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322705,15 +322704,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f0e04 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -322749,19 +322748,19 @@ │ │ │ │ nop │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2f0e94 │ │ │ │ + bvc.n 2f0eb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #124 @ 0x7c │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (2f0f68 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -322771,15 +322770,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f0f44 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 2f0e84 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5957e0 │ │ │ │ + bl 5957e8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 2f0e98 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -322851,28 +322850,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f0e70 │ │ │ │ ldr r0, [pc, #32] @ (2f0f7c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f0e70 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -322920,17 +322919,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2f111e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2f10e8 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 2f10f6 │ │ │ │ @@ -322951,49 +322950,49 @@ │ │ │ │ beq.n 2f1030 │ │ │ │ vldr d7, [pc, #260] @ 2f1158 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 2f1126 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 2f1126 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (2f1168 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 59587c │ │ │ │ + bl 595884 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (2f116c ) │ │ │ │ ldr r3, [pc, #156] @ (2f1164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323003,17 +323002,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f10c4 │ │ │ │ ldr r2, [pc, #108] @ (2f1170 ) │ │ │ │ @@ -323027,17 +323026,17 @@ │ │ │ │ bne.n 2f1150 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43f668 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 2f1016 │ │ │ │ b.n 2f10f4 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #5 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 2f10f6 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -323069,41 +323068,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 59551c │ │ │ │ + bl 595524 │ │ │ │ ldr r0, [pc, #100] @ (2f1208 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 597370 │ │ │ │ + bl 597378 │ │ │ │ ldr r3, [pc, #88] @ (2f120c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (2f1210 ) │ │ │ │ ldr r1, [pc, #92] @ (2f1214 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #72] @ (2f1218 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (2f121c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 2f0fd4 │ │ │ │ @@ -323113,21 +323112,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #280 @ 0x118 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 2f1140 │ │ │ │ + bcc.n 2f1160 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #8 │ │ │ │ + adds r6, #24 │ │ │ │ movs r6, r7 │ │ │ │ bl 12f21e │ │ │ │ │ │ │ │ 002f1220 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (2f125c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -323158,15 +323157,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -323180,15 +323179,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323206,15 +323205,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ │ │ │ │ 002f1304 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323304,15 +323303,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f133e │ │ │ │ ldr r0, [pc, #60] @ (2f1428 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2f133e │ │ │ │ blx 21e3a0 │ │ │ │ str r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @@ -323321,20 +323320,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 67f41e │ │ │ │ + bl 67f41e │ │ │ │ asrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #12 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f142c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323420,35 +323419,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f145c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f1538 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f145c │ │ │ │ str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 57152e │ │ │ │ + bl 57152e │ │ │ │ add ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (2f15d8 ) │ │ │ │ @@ -323461,15 +323460,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -323490,15 +323489,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f1598 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -323598,15 +323597,15 @@ │ │ │ │ bpl.n 2f1614 │ │ │ │ ldr r0, [pc, #96] @ (2f1728 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f1614 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -323634,15 +323633,15 @@ │ │ │ │ bl 3b171a │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #196 @ 0xc4 │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f172c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323706,15 +323705,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (2f18d4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f1784 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f184e │ │ │ │ cbz r3, 2f17ee │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -323784,15 +323783,15 @@ │ │ │ │ cbz r3, 2f189a │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f189e │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f177c │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f1892 │ │ │ │ mov r3, r1 │ │ │ │ b.n 2f189e │ │ │ │ @@ -323802,15 +323801,15 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfab2005d │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -323891,15 +323890,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323942,15 +323941,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f1a30 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324113,15 +324112,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f1d4c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 2f1ce8 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -324135,35 +324134,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #240] @ (2f1d8c ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ ldr r2, [pc, #212] @ (2f1d90 ) │ │ │ │ ldr r3, [pc, #192] @ (2f1d80 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -324193,31 +324192,31 @@ │ │ │ │ cbz r3, 2f1d10 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f1d40 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [pc, #116] @ (2f1d98 ) │ │ │ │ ldr r3, [pc, #92] @ (2f1d80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f1d78 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 58f6ac │ │ │ │ + b.w 58f6b4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f1d18 │ │ │ │ ldr r3, [pc, #76] @ (2f1d9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1c28 │ │ │ │ ldr r3, [pc, #68] @ (2f1da0 ) │ │ │ │ @@ -324226,15 +324225,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f1c28 │ │ │ │ ldr r0, [pc, #56] @ (2f1da4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f1c28 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #52] @ 0x34 │ │ │ │ @@ -324248,15 +324247,15 @@ │ │ │ │ bl 1dd96 │ │ │ │ ldrh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f1da8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -324389,15 +324388,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 617f2a │ │ │ │ + bl 617f2a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -324473,24 +324472,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 55a03e │ │ │ │ + bl 55a03e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f205a │ │ │ │ @@ -324706,15 +324705,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 2f212c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324945,15 +324944,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 21cef8 │ │ │ │ b.n 2f23f4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f2446 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -325036,15 +325035,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 5961fc │ │ │ │ + bl 596204 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -325294,15 +325293,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f28d0 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -325677,15 +325676,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 2f2ad8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 2f2ad8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f2ce8 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2f2bec │ │ │ │ @@ -325725,18 +325724,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 2f2e7e │ │ │ │ b.n 2f2b72 │ │ │ │ b.n 2f2d5a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vtbl.8 d27, {d15-d16}, d12 │ │ │ │ + vqshrn.u64 d27, q6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 2f29c2 │ │ │ │ - vtbx.8 d27, {d15}, d10 │ │ │ │ + vqrshrun.s64 d27, q5, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 2f2716 │ │ │ │ Address 0x2f2eaa is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002f2eac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325769,22 +325768,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -325906,15 +325905,15 @@ │ │ │ │ blx 21c0bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 597124 │ │ │ │ + bl 59712c │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (2f3108 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -325928,15 +325927,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 2f30d2 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -325949,15 +325948,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 595560 │ │ │ │ + b.w 595568 │ │ │ │ nop │ │ │ │ bhi.n 2f312a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -325996,15 +325995,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2f32c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 2f3226 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -326019,23 +326018,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (2f3300 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -326075,28 +326074,28 @@ │ │ │ │ cbz r3, 2f324e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f32b8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [pc, #172] @ (2f330c ) │ │ │ │ ldr r3, [pc, #144] @ (2f32f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f32ec │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 58f6ac │ │ │ │ + b.w 58f6b4 │ │ │ │ ldr r3, [pc, #144] @ (2f3310 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -326114,15 +326113,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 2f32ec │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f3256 │ │ │ │ ldr r2, [pc, #80] @ (2f3318 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f3172 │ │ │ │ ldr r2, [pc, #72] @ (2f331c ) │ │ │ │ @@ -326131,15 +326130,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f3172 │ │ │ │ ldr r0, [pc, #64] @ (2f3320 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f3172 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r6, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #5] │ │ │ │ @@ -326156,15 +326155,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vqshl.u64 , q12, #63 @ 0x3f │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [pc, #224] @ (2f33fc ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f333c │ │ │ │ @@ -326344,15 +326343,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2f3536 │ │ │ │ ldr r3, [pc, #132] @ (2f35a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2f3568 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 595d90 │ │ │ │ + bl 595d98 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 2f3586 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -326369,30 +326368,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f3500 │ │ │ │ ldr r0, [pc, #84] @ (2f35b0 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 2f3500 │ │ │ │ ldr r3, [pc, #72] @ (2f35b4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3524 │ │ │ │ ldr r3, [pc, #56] @ (2f35ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f3524 │ │ │ │ ldr r0, [pc, #56] @ (2f35b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f3524 │ │ │ │ ldr r3, [pc, #52] @ (2f35bc ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (2f35c0 ) │ │ │ │ ldr r0, [pc, #52] @ (2f35c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -326404,25 +326403,25 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #544] @ (2f37cc ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #768 @ 0x300 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (2f3614 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -326508,15 +326507,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 2f36ac │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f36ac │ │ │ │ blt.n 2f36ca │ │ │ │ Address 0x2f36f6 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002f36f8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -326634,15 +326633,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ bge.n 2f38aa │ │ │ │ Address 0x2f383e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002f3840 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326651,25 +326650,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 596028 │ │ │ │ + bl 596030 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f3896 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2f38c0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 596090 │ │ │ │ + bl 596098 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -326688,17 +326687,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (2f393c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 2f3920 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 2f3928 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326717,45 +326716,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2f3870 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f3870 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f37b8 │ │ │ │ b.n 2f3870 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f64d0 │ │ │ │ b.n 2f3870 │ │ │ │ nop │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r0, #21 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ bls.n 2f39a2 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 2f39aa │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 2f3970 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 2f3986 │ │ │ │ @@ -326769,15 +326768,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 2f3840 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f395e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326807,26 +326806,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #40] @ (2f3a54 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5958c4 │ │ │ │ + bl 5958cc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -326951,29 +326950,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 596204 │ │ │ │ + bl 59620c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 2f3b02 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 2f3ad8 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 2f3b02 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 596204 │ │ │ │ + bl 59620c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 2f39c8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -327052,17 +327051,17 @@ │ │ │ │ cbz r1, 2f3ca2 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 2f3840 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f3d2e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -327100,15 +327099,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2f3d2e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327128,21 +327127,21 @@ │ │ │ │ beq.n 2f3d00 │ │ │ │ blx r3 │ │ │ │ b.n 2f3d00 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -327280,15 +327279,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2f40c6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 2f4060 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -327391,38 +327390,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f4138 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f37b8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ b.n 2f3fc8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f37b8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [pc, #300] @ (2f419c ) │ │ │ │ ldr r3, [pc, #252] @ (2f4170 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f4138 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 58f6ac │ │ │ │ + b.w 58f6b4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2f3fc0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2f3e96 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (2f41a0 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -327455,15 +327454,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (2f41b0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 2f3f0c │ │ │ │ ldr r2, [pc, #144] @ (2f41a4 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f3f0c │ │ │ │ @@ -327502,15 +327501,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #376 @ (adr r6, 2f42fc ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 2f433c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 2f4182 │ │ │ │ vtbl.8 d22, {d15-d18}, d14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -327520,31 +327519,31 @@ │ │ │ │ ldr r6, [r4, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #5 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ movs r6, r7 │ │ │ │ bne.n 2f424c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #40 @ (adr r4, 2f41e4 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 2f4224 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r6, #18 │ │ │ │ + lsls r0, r0, #19 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #968 @ (adr r3, 2f4590 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 2f41d0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r3, #18 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -327554,17 +327553,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 2f41fe │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 2f3840 │ │ │ │ cbnz r0, 2f4256 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 2f1b4c │ │ │ │ @@ -327593,15 +327592,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 002f427c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327657,22 +327656,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #100] @ (2f43a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f427c │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -327741,15 +327740,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (2f44e4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 2f446c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -327815,19 +327814,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ blx 21e3a0 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #504 @ (adr r0, 2f46e8 ) │ │ │ │ + add r0, pc, #568 @ (adr r0, 2f4728 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -327894,22 +327893,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #100] @ (2f4648 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f427c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328043,30 +328042,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 2f46b8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r1, [pc, #92] @ (2f47c0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f4686 │ │ │ │ ldr r1, [pc, #84] @ (2f47c4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 2f4686 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2f47c8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2f4686 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 2f46ea │ │ │ │ ldr r3, [pc, #56] @ (2f47cc ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (2f47d0 ) │ │ │ │ @@ -328084,20 +328083,20 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vabal.u , d15, d4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r2, #14 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc2 0, 2, r0, cr12, cr13, {1} │ │ │ │ - lsls r6, r3, #14 │ │ │ │ + mcr2 0, 3, r0, cr12, cr13, {1} │ │ │ │ + lsls r6, r5, #14 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f47d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328146,15 +328145,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f4650 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -328219,29 +328218,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (2f4994 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f4814 │ │ │ │ nop │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4998 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328251,15 +328250,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 2f49c8 │ │ │ │ ldr r2, [pc, #124] @ (2f4a34 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2f4a0a │ │ │ │ - bl 5957e0 │ │ │ │ + bl 5957e8 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 2f0e50 │ │ │ │ @@ -328288,28 +328287,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f4a3c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f49bc │ │ │ │ ldr r0, [pc, #32] @ (2f4a40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 2f49bc │ │ │ │ nop │ │ │ │ str r0, [r5, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #6 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4a44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -328328,15 +328327,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -328353,47 +328352,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 2f4b94 │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f4bf8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 596184 │ │ │ │ + bl 59618c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f4c1a │ │ │ │ ldr r1, [pc, #344] @ (2f4c44 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 594f1c │ │ │ │ + bl 594f24 │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f4baa │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 2f4b64 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 2f4b8c │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f0e50 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 595218 │ │ │ │ + bl 595220 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (2f4c48 ) │ │ │ │ ldr r3, [pc, #252] @ (2f4c40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328418,22 +328417,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f4b24 │ │ │ │ - bl 6848cc │ │ │ │ + bl 6848d4 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f4b24 │ │ │ │ ldr r1, [pc, #184] @ (2f4c50 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 594f1c │ │ │ │ + bl 594f24 │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f4b04 │ │ │ │ ldr r3, [pc, #168] @ (2f4c54 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -328466,56 +328465,56 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f4c68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f4b3e │ │ │ │ ldr r3, [pc, #80] @ (2f4c6c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (2f4c70 ) │ │ │ │ ldr r1, [pc, #80] @ (2f4c74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2f4c14 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r6, [r7, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrsh r6, [r2, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r4, #3 │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r3, #1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + lsls r4, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.u16 d16, d29, #14 │ │ │ │ - vld1.8 @ instruction: 0xf9ee003d │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + vshr.u32 d16, d29, #30 │ │ │ │ + ldr??.w r0, [lr, #61] @ 0x3d │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.u16 d16, d29, #8 │ │ │ │ - vst1.8 @ instruction: 0xf9cc003d │ │ │ │ + vshr.u32 d16, d29, #24 │ │ │ │ + ldr??.w r0, [ip, #61] @ 0x3d │ │ │ │ │ │ │ │ 002f4c78 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2f4cb6 │ │ │ │ push {lr} │ │ │ │ @@ -328568,37 +328567,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 699820 │ │ │ │ + bl 699828 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 21dfb4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 597124 │ │ │ │ + bl 59712c │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 21dfb4 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #84] @ (2f4d98 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 2f0e50 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -328629,51 +328628,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ │ │ │ │ 002f4dc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 2f4de4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 699884 │ │ │ │ + bl 69988c │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 699884 │ │ │ │ + b.w 69988c │ │ │ │ nop │ │ │ │ │ │ │ │ 002f4dfc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 2f4e24 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 56ec6c │ │ │ │ + bl 56ec74 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 2f4e12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -328823,17 +328822,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 2f4da0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 2f5048 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f3740 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -328866,17 +328865,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2f4f40 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ b.n 2f4fe6 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2f4e30 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -328893,28 +328892,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4f50 │ │ │ │ ldr r0, [pc, #40] @ (2f50b4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f4f50 │ │ │ │ ldrh r2, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r7, [sp, #384] @ 0x180 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 3, r0, cr0, cr13, {1} │ │ │ │ + mcr2 0, 4, r0, cr0, cr13, {1} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328958,15 +328957,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5f9a1c │ │ │ │ + bl 5f9a24 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -329041,26 +329040,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f51f4 │ │ │ │ ldr r0, [pc, #32] @ (2f5264 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f51f4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [lr], #244 @ 0xf4 │ │ │ │ + stc2 0, cr0, [lr, #-244] @ 0xffffff0c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr.w ip, [r1, #2] │ │ │ │ @@ -329122,15 +329121,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f4da0 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f52fa │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5f9b98 │ │ │ │ + bl 5f9ba0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 2f52fa │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -329139,15 +329138,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 2f5314 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f532e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -329181,45 +329180,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 2f5460 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f56a2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f55e2 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 2f5586 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 2f553e │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #1 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f51cc │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 2f4e30 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329304,21 +329303,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 5f9e88 │ │ │ │ + bl 5f9e90 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 2f5434 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 2f5424 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 2f5428 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -329327,15 +329326,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 5f9e88 │ │ │ │ + bl 5f9e90 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f556a │ │ │ │ b.n 2f5440 │ │ │ │ ldr r3, [pc, #568] @ (2f57ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329347,30 +329346,30 @@ │ │ │ │ bpl.w 2f53c2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (2f57f4 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f53c2 │ │ │ │ ldr r3, [pc, #532] @ (2f57f8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5402 │ │ │ │ ldr r3, [pc, #508] @ (2f57f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f5402 │ │ │ │ ldr r0, [pc, #508] @ (2f57fc ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f5402 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f5758 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329396,15 +329395,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2f5538 │ │ │ │ ldr r0, [pc, #416] @ (2f5804 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 2f5538 │ │ │ │ ldr r3, [pc, #400] @ (2f5808 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f54f8 │ │ │ │ @@ -329413,15 +329412,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f54f8 │ │ │ │ ldr r0, [pc, #376] @ (2f580c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 2f54f8 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 2f5744 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -329436,21 +329435,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f5784 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (2f5810 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -329470,17 +329469,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #1 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 2f5428 │ │ │ │ ldr r3, [pc, #184] @ (2f5814 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329490,29 +329489,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f5612 │ │ │ │ ldr r0, [pc, #160] @ (2f5818 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f5612 │ │ │ │ ldr r3, [pc, #148] @ (2f581c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f56e0 │ │ │ │ ldr r3, [pc, #92] @ (2f57f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f56e0 │ │ │ │ ldr r0, [pc, #128] @ (2f5820 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f56e0 │ │ │ │ ldr r3, [pc, #124] @ (2f5824 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (2f5828 ) │ │ │ │ ldr r0, [pc, #124] @ (2f582c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -329539,40 +329538,40 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9a6003d │ │ │ │ + ldrsh.w r0, [r6, #61] @ 0x3d │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e8003d │ │ │ │ + ldr??.w r0, [r8, #61] @ 0x3d │ │ │ │ adds r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #61] @ 0x3d │ │ │ │ + vld1.8 @ instruction: 0xf9ee003d │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r0, sp, lsl #3] │ │ │ │ + vst1.8 @ instruction: 0xf980003d │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, sp, lsl #3] │ │ │ │ + vst1.8 @ instruction: 0xf98c003d │ │ │ │ movs r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r6, sp, lsl #3] │ │ │ │ - ldrh r4, [r6, #60] @ 0x3c │ │ │ │ + str.w r0, [r6, sp, lsl #3] │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str??.w r0, [r6, #61] @ 0x3d │ │ │ │ - ldr??.w r0, [r2, #61] @ 0x3d │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldr??.w r0, [r6, #61] @ 0x3d │ │ │ │ + vst4.8 {d0-d3}, [r2 :256]! │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr.w r0, [r0, #61] @ 0x3d │ │ │ │ - ldr??.w r0, [ip, #61] @ 0x3d │ │ │ │ + str??.w r0, [r0, #61] @ 0x3d │ │ │ │ + vst4.8 {d0-d3}, [ip :256]! │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 2f5988 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #312] @ (2f598c ) │ │ │ │ @@ -329601,21 +329600,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #216] @ (2f5990 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -329668,15 +329667,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (2f59a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (2f59a4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f58ce │ │ │ │ b.n 2f586c │ │ │ │ ldr r3, [pc, #72] @ (2f59a8 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (2f59ac ) │ │ │ │ @@ -329700,27 +329699,27 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bl e7992 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r2, #188 @ 0xbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r7, #30 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf7f4003d │ │ │ │ - ldrh r6, [r7, #46] @ 0x2e │ │ │ │ + strb.w r0, [r4, sp, lsl #3] │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf730003d │ │ │ │ - ldrb.w r0, [r4, sp, lsl #3] │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + @ instruction: 0xf740003d │ │ │ │ + strh.w r0, [r4, sp, lsl #3] │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf71a003d │ │ │ │ - @ instruction: 0xf7fe003d │ │ │ │ + @ instruction: 0xf72a003d │ │ │ │ + strb.w r0, [lr, sp, lsl #3] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ @@ -329869,36 +329868,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 2f5bbc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #40] @ (2f5bd0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f427c │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f5384 │ │ │ │ - bl 5f7bd2 │ │ │ │ + bl 5f7bd2 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -330161,15 +330160,15 @@ │ │ │ │ b.n 2f5e9a │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 2f51cc │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2f5efa │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 2f5f06 │ │ │ │ mov r1, r5 │ │ │ │ @@ -330508,18 +330507,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 2f60d0 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xeaf8003d │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add.w r0, r8, sp, rrx │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -330554,17 +330553,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6372 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2f633c │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 2f6364 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -330572,17 +330571,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f5384 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -330604,26 +330603,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f62fa │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (2f63ac ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2f62fa │ │ │ │ blxns r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 0, r0, cr6, cr13, {1} │ │ │ │ + mcr 0, 1, r0, cr6, cr13, {1} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -330640,21 +330639,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 2f6426 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #40] @ (2f643c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -330689,21 +330688,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 2f64b6 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #40] @ (2f64cc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -330764,26 +330763,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f64f2 │ │ │ │ ldr r0, [pc, #32] @ (2f656c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f64f2 │ │ │ │ cmp ip, r8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6, #244]! @ 0xf4 │ │ │ │ + and.w r0, r6, sp, rrx │ │ │ │ │ │ │ │ 002f6570 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (2f6754 ) │ │ │ │ @@ -330826,15 +330825,15 @@ │ │ │ │ bne.n 2f65c0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 2f65c0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f65c0 │ │ │ │ ldr r2, [pc, #356] @ (2f6760 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 2f6616 │ │ │ │ @@ -330862,15 +330861,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f4da0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f65d2 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f65d2 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -330914,27 +330913,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f659c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6a46b4 │ │ │ │ + bl 6a46bc │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 2f6730 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 21bf58 │ │ │ │ b.n 2f659c │ │ │ │ ldr r0, [pc, #132] @ (2f6770 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f66ba │ │ │ │ b.n 2f659c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -330951,15 +330950,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f662e │ │ │ │ ldr r0, [pc, #80] @ (2f6778 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f662e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f66de │ │ │ │ ldr r3, [pc, #44] @ (2f6768 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -330967,15 +330966,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f66de │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (2f677c ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f66de │ │ │ │ cmp r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -330983,19 +330982,19 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeade003d │ │ │ │ + @ instruction: 0xeaee003d │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, ip, sp, rrx │ │ │ │ - @ instruction: 0xeaac003d │ │ │ │ + adds.w r0, ip, sp, rrx │ │ │ │ + @ instruction: 0xeabc003d │ │ │ │ │ │ │ │ 002f6780 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -331012,20 +331011,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2f67d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -331037,22 +331036,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2f686a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 2f68a2 │ │ │ │ @@ -331064,15 +331063,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (2f6920 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331108,15 +331107,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331128,49 +331127,49 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6938 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2f6856 │ │ │ │ ldr r3, [pc, #72] @ (2f693c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (2f6940 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (2f6944 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2f6856 │ │ │ │ - ble.n 2f69fc │ │ │ │ + ble.n 2f681c │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r1, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 2f6830 │ │ │ │ + ble.n 2f6850 │ │ │ │ movs r5, r7 │ │ │ │ - orns r0, ip, sp, rrx │ │ │ │ - ands.w r0, r4, sp, rrx │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + eor.w r0, ip, sp, rrx │ │ │ │ + bic.w r0, r4, sp, rrx │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strd r0, r0, [r6, #244] @ 0xf4 │ │ │ │ - @ instruction: 0xe9ae003d │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrd r0, r0, [r6, #244] @ 0xf4 │ │ │ │ + @ instruction: 0xe9be003d │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strd r0, r0, [ip, #244] @ 0xf4 │ │ │ │ - ldrd r0, r0, [ip, #-244]! @ 0xf4 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrd r0, r0, [ip, #244] @ 0xf4 │ │ │ │ + @ instruction: 0xe98c003d │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe9ae003d │ │ │ │ - ldrd r0, r0, [lr, #-244] @ 0xf4 │ │ │ │ + @ instruction: 0xe9be003d │ │ │ │ + strd r0, r0, [lr, #-244]! @ 0xf4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (2f69a0 ) │ │ │ │ ldr r1, [pc, #72] @ (2f69a4 ) │ │ │ │ @@ -331181,36 +331180,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (2f69ac ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5464f8 │ │ │ │ + bl 546500 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546d98 │ │ │ │ + bl 546da0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #-244]! @ 0xf4 │ │ │ │ + @ instruction: 0xe984003d │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (2f6a14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331219,25 +331218,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (2f6a1c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #68] @ (2f6a20 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (2f6a24 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #52] @ (2f6a28 ) │ │ │ │ ldr r2, [pc, #56] @ (2f6a2c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f6a30 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f6a34 ) │ │ │ │ @@ -331245,29 +331244,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + b.w 540414 │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [lr, #236]! @ 0xec │ │ │ │ - add r6, r8 │ │ │ │ + ldc2l 0, cr0, [lr, #236]! @ 0xec │ │ │ │ + add r6, sl │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 2f6930 │ │ │ │ + blt.n 2f6950 │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 2f6964 │ │ │ │ + blt.n 2f6984 │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strd r0, r0, [r6], #244 @ 0xf4 │ │ │ │ + ldrd r0, r0, [r6], #244 @ 0xf4 │ │ │ │ strb r0, [r0, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -331278,28 +331277,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (2f6a84 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 67abfc │ │ │ │ + b.w 67ac04 │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 2f6ad8 │ │ │ │ + blt.n 2f6af8 │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 2f6aa0 │ │ │ │ + blt.n 2f6ac0 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f6ae0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -331307,15 +331306,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2f6ae8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #52] @ (2f6aec ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (2f6af0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 2f6af4 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -331323,24 +331322,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + b.w 540414 │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4, #-236] @ 0xffffff14 │ │ │ │ - muls r2, r5 │ │ │ │ + stc2 0, cr0, [r4, #-236]! @ 0xffffff14 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r2, [r1, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - bge.n 2f69fc │ │ │ │ + bge.n 2f6a1c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2f6b60 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331349,57 +331348,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6b68 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #72] @ (2f6b6c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2f6b70 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (2f6b74 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #60] @ (2f6b78 ) │ │ │ │ ldr r1, [pc, #60] @ (2f6b7c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (2f6b80 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + b.w 540414 │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [r6], #236 @ 0xec │ │ │ │ - cmn r6, r7 │ │ │ │ + ldc2 0, cr0, [r6], #236 @ 0xec │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 2f6bec │ │ │ │ + bge.n 2f6c0c │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 2f6c20 │ │ │ │ + bge.n 2f6c40 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r2, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f6ad8 │ │ │ │ + b.n 2f6af8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 2f6c40 │ │ │ │ @@ -331416,23 +331415,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 67abfc │ │ │ │ + bl 67ac04 │ │ │ │ cbnz r0, 2f6c06 │ │ │ │ ldr r2, [pc, #112] @ (2f6c54 ) │ │ │ │ ldr r3, [pc, #96] @ (2f6c48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -331448,15 +331447,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3d331c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2f6c1a │ │ │ │ mov r0, r4 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2f6be2 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 2f6c12 │ │ │ │ cbz r3, 2f6c34 │ │ │ │ @@ -331467,29 +331466,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2f6c12 │ │ │ │ ldr r2, [pc, #36] @ (2f6c5c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f6c2a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r6, #242 @ 0xf2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f6bf0 │ │ │ │ + bls.n 2f6c10 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 2f6bb0 │ │ │ │ + bls.n 2f6bd0 │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2f6a24 │ │ │ │ + b.n 2f6a44 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f6a1c │ │ │ │ + b.n 2f6a3c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f6c60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -331558,33 +331557,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (2f6e50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 594d74 │ │ │ │ + bl 594d7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6c86 │ │ │ │ ldr r3, [pc, #252] @ (2f6e54 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (2f6e58 ) │ │ │ │ ldr r0, [pc, #252] @ (2f6e5c ) │ │ │ │ add r3, pc │ │ │ │ @@ -331633,15 +331632,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (2f6e70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331652,15 +331651,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (2f6e7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331675,44 +331674,44 @@ │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 2f6d96 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 2f6d8e │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f6a60 │ │ │ │ + b.n 2f6a80 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f68e4 │ │ │ │ + b.n 2f6904 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f685c │ │ │ │ + b.n 2f687c │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf7ac003c │ │ │ │ - b.n 2f694c │ │ │ │ + @ instruction: 0xf7bc003c │ │ │ │ + b.n 2f696c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f6920 │ │ │ │ + b.n 2f6940 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f6930 │ │ │ │ + b.n 2f6950 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f678c │ │ │ │ + b.n 2f67ac │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f6930 │ │ │ │ + b.n 2f6950 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f673c │ │ │ │ + b.n 2f675c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f6858 │ │ │ │ + b.n 2f6878 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f6860 │ │ │ │ + b.n 2f6880 │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 2f6c60 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2f6c60 │ │ │ │ @@ -331837,26 +331836,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f6f8a │ │ │ │ ldr r0, [pc, #32] @ (2f6fe8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2f6f8a │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f77a0 │ │ │ │ + b.n 2f77c0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2f7058 │ │ │ │ sub sp, #8 │ │ │ │ @@ -331891,26 +331890,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f7020 │ │ │ │ ldr r0, [pc, #28] @ (2f7068 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2f7020 │ │ │ │ subs r2, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f7760 │ │ │ │ + b.n 2f7780 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (2f70d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -331946,30 +331945,30 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2f708a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (2f70e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f708a │ │ │ │ subs r2, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #144] @ (2f7170 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f772c │ │ │ │ + b.n 2f774c │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (2f70f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -332045,17 +332044,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2f71e2 │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 2f7200 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -332121,42 +332120,42 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (2f72f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #52] @ (2f72f4 ) │ │ │ │ ldr r1, [pc, #52] @ (2f72f8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #40] @ (2f72fc ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b3d08 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f75f4 │ │ │ │ + b.n 2f7614 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f761c │ │ │ │ + b.n 2f763c │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf4f8003b │ │ │ │ - subs r3, #80 @ 0x50 │ │ │ │ + add.w r0, r8, #12255232 @ 0xbb0000 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2f75f0 │ │ │ │ + b.n 2f7610 │ │ │ │ movs r5, r7 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -332210,15 +332209,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (2f7510 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (2f7514 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (2f7518 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -332227,15 +332226,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 3d760c │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -332344,22 +332343,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #54 @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf3fe003b │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + and.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #234 @ 0xea │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -332389,15 +332388,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (2f7768 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -332565,19 +332564,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 2f77dc │ │ │ │ + cbz r2, 2f77e0 │ │ │ │ movs r4, r7 │ │ │ │ adds r3, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -332621,15 +332620,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 2f77ac │ │ │ │ bl 21ef28 │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f7804 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332640,15 +332639,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (2f79d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (2f79dc ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 2f78ce │ │ │ │ @@ -332783,33 +332782,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 33aa9c │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 3d86b8 │ │ │ │ b.n 2f78e0 │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r2, #14 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 2f79e0 │ │ │ │ + cbz r2, 2f79e4 │ │ │ │ movs r4, r7 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f7a70 │ │ │ │ + bge.n 2f7a90 │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f7a00 │ │ │ │ + bge.n 2f7a20 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 2f79b0 │ │ │ │ + bls.n 2f79d0 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 2f7950 │ │ │ │ + bls.n 2f7970 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f79f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -332889,28 +332888,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 2f7a20 │ │ │ │ ldr r0, [pc, #36] @ (2f7af8 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2f7a20 │ │ │ │ bl 21ef28 │ │ │ │ nop │ │ │ │ adds r0, #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f7a08 │ │ │ │ + bls.n 2f7a28 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f7afc : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -332949,15 +332948,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -332989,23 +332988,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r7, #76 @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2f7ba8 │ │ │ │ + bhi.n 2f7bc8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f7bcc │ │ │ │ + bls.n 2f7bec │ │ │ │ movs r5, r7 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002f7bec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -333024,15 +333023,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (2f7c48 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 542b30 │ │ │ │ + bl 542b38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -333048,18 +333047,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f7c74 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strb r4, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -333073,15 +333072,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #432] @ (2f7e50 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #428] @ (2f7e54 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r9, #100] @ 0x64 │ │ │ │ add.w fp, r0, #6656 @ 0x1a00 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w fp, fp, #24 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, #9] │ │ │ │ mov r1, r0 │ │ │ │ @@ -333154,15 +333153,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #240] @ (2f7e70 ) │ │ │ │ ldr r1, [pc, #244] @ (2f7e74 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ bl 2f052c │ │ │ │ @@ -333198,29 +333197,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r6, #8 │ │ │ │ b.n 2f7cf6 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ negs r4, r2 │ │ │ │ ldr r2, [pc, #108] @ (2f7e78 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #104] @ (2f7e7c ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333228,40 +333227,40 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 2f7d7c │ │ │ │ + bvc.n 2f7d9c │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 2f7da4 │ │ │ │ + bvc.n 2f7dc4 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2f7d90 │ │ │ │ + bhi.n 2f7db0 │ │ │ │ movs r5, r7 │ │ │ │ strh r6, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f7d7c │ │ │ │ + bhi.n 2f7d9c │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 2f7f54 │ │ │ │ + bvc.n 2f7d74 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bics.w r0, ip, fp, rrx │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + orr.w r0, ip, fp, rrx │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 2f7d94 │ │ │ │ + bvc.n 2f7db4 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 2f7f60 │ │ │ │ + bvc.n 2f7d80 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #120] @ 2f7f0c │ │ │ │ @@ -333306,27 +333305,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f7ebc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (2f7f1c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2f7ebc │ │ │ │ nop │ │ │ │ cmp r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f7e90 │ │ │ │ + bvs.n 2f7eb0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 2f7fc4 │ │ │ │ @@ -333371,15 +333370,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f7f5e │ │ │ │ ldr r0, [pc, #48] @ (2f7fd4 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2f7f5e │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 2f7f7c │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -333390,15 +333389,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f805c │ │ │ │ + bvs.n 2f807c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2f8070 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -333407,32 +333406,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2f8078 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (2f807c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2f8080 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2f8084 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #108] @ (2f8088 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #96] @ (2f808c ) │ │ │ │ ldr r2, [pc, #100] @ (2f8090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f8094 ) │ │ │ │ add r3, pc │ │ │ │ @@ -333452,23 +333451,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r3, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f8004 │ │ │ │ + b.n 2f8024 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r7, #14 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333486,32 +333485,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2f8138 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (2f813c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2f8140 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2f8144 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #108] @ (2f8148 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #96] @ (2f814c ) │ │ │ │ ldr r2, [pc, #100] @ (2f8150 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f8154 ) │ │ │ │ add r3, pc │ │ │ │ @@ -333531,23 +333530,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f7f44 │ │ │ │ + b.n 2f7f64 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333563,15 +333562,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2f81bc ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (2f81c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3e14a4 │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -333584,19 +333583,19 @@ │ │ │ │ bl 3e14a4 │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e14a4 │ │ │ │ nop │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r3, #112] @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 2f8144 │ │ │ │ + bcs.n 2f8164 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2f8170 │ │ │ │ + bcs.n 2f8190 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (2f8230 ) │ │ │ │ @@ -333604,23 +333603,23 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #92] @ (2f8238 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #80] @ (2f823c ) │ │ │ │ ldr r1, [pc, #80] @ (2f8240 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 2f4998 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 2f4998 │ │ │ │ mov.w r2, #41943040 @ 0x2800000 │ │ │ │ @@ -333632,23 +333631,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 2f82e4 │ │ │ │ + bcs.n 2f8304 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2f8310 │ │ │ │ + bcs.n 2f8330 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r3, #7 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #288 @ (adr r7, 2f8364 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 2f83a4 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002f8244 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -333698,15 +333697,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f82a8 │ │ │ │ + beq.n 2f82c8 │ │ │ │ movs r5, r7 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ @@ -333918,24 +333917,24 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (2f8508 ) │ │ │ │ ldr r0, [pc, #24] @ (2f850c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 2f857c │ │ │ │ - movs r5, r7 │ │ │ │ bne.n 2f859c │ │ │ │ movs r5, r7 │ │ │ │ + bne.n 2f85bc │ │ │ │ + movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -334006,15 +334005,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (2f85f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8588 │ │ │ │ ldr r0, [pc, #40] @ (2f85f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f8588 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ movs r5, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -334023,15 +334022,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f8508 │ │ │ │ + beq.n 2f8528 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f85f8 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 2f8606 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334048,55 +334047,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2f864e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 2f863e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 2f8680 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69efa4 │ │ │ │ + b.w 69efac │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #28] @ (2f86a4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 2f8670 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -334480,15 +334479,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f89c0 │ │ │ │ ldr r0, [pc, #200] @ (2f8b6c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 2f89c0 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 2f8af2 │ │ │ │ @@ -334547,29 +334546,29 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 2f8a12 │ │ │ │ nop │ │ │ │ movs r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3!, {r1, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f8b7c : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2f8bbe │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -334624,15 +334623,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 2f8c32 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334656,15 +334655,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2634b8 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 2f8c86 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334808,32 +334807,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f8e00 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ mvns r4, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 2f8e44 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 69f234 │ │ │ │ + bl 69f23c │ │ │ │ cbz r0, 2f8e32 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -334864,19 +334863,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (2f8f24 ) │ │ │ │ @@ -334884,35 +334883,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2f8f2c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (2f8f30 ) │ │ │ │ ldr r1, [pc, #104] @ (2f8f34 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #88] @ (2f8f38 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #80] @ (2f8f3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #72] @ (2f8f40 ) │ │ │ │ ldr r1, [pc, #76] @ (2f8f44 ) │ │ │ │ ldr r2, [pc, #76] @ (2f8f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -334926,22 +334925,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 2f8f30 │ │ │ │ + bls.n 2f8f50 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r3, #5 │ │ │ │ + subs r2, r5, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rsbs r0, r8, ip, rrx │ │ │ │ - subs.w r0, ip, ip, rrx │ │ │ │ + @ instruction: 0xebe8003c │ │ │ │ + rsb r0, ip, ip, rrx │ │ │ │ ldrsh r0, [r3, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmn r6, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r1, #18 │ │ │ │ @@ -335024,49 +335023,49 @@ │ │ │ │ ldr r2, [pc, #88] @ (2f9064 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2f9068 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #76] @ (2f906c ) │ │ │ │ ldr r1, [pc, #80] @ (2f9070 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #68] @ (2f9074 ) │ │ │ │ ldr r1, [pc, #72] @ (2f9078 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 2f8fbc │ │ │ │ + bvc.n 2f8fdc │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -335098,15 +335097,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 2f90cc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f234 │ │ │ │ + bl 69f23c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 2f90de │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 2f90ee │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -335144,15 +335143,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (2f9170 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 2f9156 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335160,19 +335159,19 @@ │ │ │ │ b.n 2f90a4 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f90a4 │ │ │ │ nop │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + ldr r6, [r5, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2f91d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335181,15 +335180,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (2f91d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 2f91be │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335197,19 +335196,19 @@ │ │ │ │ b.n 2f90a4 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f90a4 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r2} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #92] @ (2f923c ) │ │ │ │ ldr r3, [pc, #96] @ (2f9240 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -335234,15 +335233,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (2f924c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -335252,15 +335251,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2f92b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335268,42 +335267,42 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (2f92c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 2f8e50 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 2f92a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f931c │ │ │ │ sub sp, #8 │ │ │ │ @@ -335312,34 +335311,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (2f9324 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 2f930c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f90a4 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f90a4 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r4, #24] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f9380 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335348,34 +335347,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (2f9388 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 2f9370 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f90a4 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f90a4 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r5, #16] │ │ │ │ + str r4, [r7, #16] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r6} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2f93f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335383,43 +335382,43 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (2f93fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 2f8e50 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 2f93de │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r3, #12] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -335449,33 +335448,33 @@ │ │ │ │ bl 2f8e50 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 2f94c0 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 2f9474 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ ldr r0, [pc, #168] @ (2f9520 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (2f9524 ) │ │ │ │ ldr r1, [pc, #172] @ (2f9528 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 2fb8bc │ │ │ │ ldr r3, [pc, #136] @ (2f951c ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335488,15 +335487,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (2f9530 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f9428 │ │ │ │ ldr r0, [pc, #124] @ (2f9534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 2f9428 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f94e6 │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 2f941c │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -335518,46 +335517,46 @@ │ │ │ │ ldr r1, [pc, #80] @ (2f9540 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 2fb8bc │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 2f941e │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2f8f74 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 2f941e │ │ │ │ asrs r2, r0, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r2, r5] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {} │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -335596,26 +335595,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f9576 │ │ │ │ ldr r0, [pc, #28] @ (2f95cc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f9576 │ │ │ │ asrs r6, r6, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 2f9714 │ │ │ │ sub sp, #12 │ │ │ │ @@ -335625,15 +335624,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov sl, r0 │ │ │ │ bl 293220 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -335729,33 +335728,33 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2910a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2910a8 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r5, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r2, r2] │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #230 @ 0xe6 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #190 @ 0xbe │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2f9756 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -335806,69 +335805,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (2f9888 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #188] @ (2f988c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (2f9890 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (2f9894 ) │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ ldr r6, [pc, #164] @ (2f9898 ) │ │ │ │ ldr r3, [pc, #168] @ (2f989c ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (2f98a0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2b3dfc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #108] @ (2f98a4 ) │ │ │ │ ldr r1, [pc, #108] @ (2f98a8 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3c18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #84] @ (2f98ac ) │ │ │ │ ldr r1, [pc, #84] @ (2f98b0 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3c18 │ │ │ │ @@ -335877,36 +335876,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r1, r2] │ │ │ │ + strh r2, [r3, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - nop {12} │ │ │ │ + nop {13} │ │ │ │ movs r5, r7 │ │ │ │ - it le │ │ │ │ - movle r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + it al │ │ │ │ + moval r5, r7 │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + asrs r0, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {r5} │ │ │ │ movs r5, r7 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - stmia r0!, {r2} │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (2f99f0 ) │ │ │ │ @@ -335917,15 +335916,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (2f99fc ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #284] @ (2f9a00 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -335951,66 +335950,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (2f9a14 ) │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ ldr r2, [pc, #208] @ (2f9a18 ) │ │ │ │ ldr r1, [pc, #212] @ (2f9a1c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #176] @ (2f9a20 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2b3d08 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2b3dfc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #124] @ (2f9a24 ) │ │ │ │ ldr r1, [pc, #124] @ (2f9a28 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3c18 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #100] @ (2f9a2c ) │ │ │ │ ldr r1, [pc, #100] @ (2f9a30 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3c18 │ │ │ │ @@ -336019,44 +336018,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r0, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00ac │ │ │ │ + bkpt 0x00bc │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ittt vc │ │ │ │ + itee hi │ │ │ │ + movhi r5, r7 │ │ │ │ + ldmials r6!, {r2, r3, r5, r7} │ │ │ │ + movls r3, r7 │ │ │ │ + itet vc │ │ │ │ movvc r5, r7 │ │ │ │ - ldmiavc r6!, {r2, r3, r4, r7} │ │ │ │ - movvc r3, r7 │ │ │ │ - itte vs │ │ │ │ - movvs r5, r7 │ │ │ │ + ite eq @ unpredictable │ │ │ │ + moveq r5, r7 │ │ │ │ bkpt 0x00fc │ │ │ │ - movvc r5, r7 │ │ │ │ - bkpt 0x00ec │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bkpt 0x00f4 │ │ │ │ - movs r5, r7 │ │ │ │ - bkpt 0x00e0 │ │ │ │ + itt eq │ │ │ │ + moveq r5, r7 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r5, r7 │ │ │ │ - itet ne │ │ │ │ - movne r5, r7 │ │ │ │ - bkpt 0x00a0 │ │ │ │ - movne r5, r7 │ │ │ │ + itte cs │ │ │ │ + movcs r5, r7 │ │ │ │ + bkpt 0x00b0 │ │ │ │ + movcc r5, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00a4 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336069,15 +336068,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (2f9b6c ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (2f9b70 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #268] @ (2f9b74 ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (2f9b78 ) │ │ │ │ add.w r2, r2, #304 @ 0x130 │ │ │ │ @@ -336093,24 +336092,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 3dcb9c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2c194c │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c1bfc │ │ │ │ cbnz r0, 2f9ae4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336119,30 +336118,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c1bfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9ace │ │ │ │ ldr r7, [pc, #120] @ (2f9b7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (2f9b80 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #104] @ (2f9b84 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2b3e04 │ │ │ │ mov r1, fp │ │ │ │ @@ -336150,49 +336149,49 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2b3fbc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #68] @ (2f9b88 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2b3e04 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2b3fbc │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #992] @ (2f9f44 ) │ │ │ │ + str r0, [r1, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #226 @ 0xe2 │ │ │ │ + movs r4, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r3, r4, r5, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #6 │ │ │ │ movs r5, r7 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4, {r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r3, r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (2f9d74 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -336202,25 +336201,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #452] @ (2f9d80 ) │ │ │ │ ldr r1, [pc, #452] @ (2f9d84 ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 2f9d32 │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2f9d00 │ │ │ │ @@ -336248,15 +336247,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r8 │ │ │ │ bl 2c1bfc │ │ │ │ cbnz r0, 2f9c56 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336270,15 +336269,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #296] @ (2f9d98 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3e04 │ │ │ │ movs r1, #0 │ │ │ │ @@ -336287,25 +336286,25 @@ │ │ │ │ bl 2b3fbc │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r8 │ │ │ │ bl 2c1bfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9c40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #232] @ (2f9d9c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3e04 │ │ │ │ movs r1, #0 │ │ │ │ @@ -336326,27 +336325,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 2f9c40 │ │ │ │ ldr r2, [pc, #160] @ (2f9da4 ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (2f9da8 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -336356,59 +336355,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f9db0 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (2f9db4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 68f8d4 │ │ │ │ + b.w 68f8dc │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #632] @ (2f9ff0 ) │ │ │ │ + ldr r6, [pc, #696] @ (2fa030 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - eor.w r0, ip, #12320768 @ 0xbc0000 │ │ │ │ - bic.w r0, lr, #12320768 @ 0xbc0000 │ │ │ │ - cbnz r6, 2f9df2 │ │ │ │ + eors.w r0, ip, #12320768 @ 0xbc0000 │ │ │ │ + bics.w r0, lr, #12320768 @ 0xbc0000 │ │ │ │ + cbnz r6, 2f9df6 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r3, #98 @ 0x62 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r0, 2f9e12 │ │ │ │ + cbnz r0, 2f9e16 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 2f9e0a │ │ │ │ + cbnz r2, 2f9e0e │ │ │ │ movs r5, r7 │ │ │ │ - bl 68fda2 │ │ │ │ - cbnz r6, 2f9e16 │ │ │ │ + bl 68fda2 │ │ │ │ + cbnz r6, 2f9e1a │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 2f9e0a │ │ │ │ + cbnz r6, 2f9e0e │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 2f9e0a │ │ │ │ + cbnz r0, 2f9e0e │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 2f9e06 │ │ │ │ + cbnz r6, 2f9e0a │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 2f9e1a │ │ │ │ + cbnz r2, 2f9e1e │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (2f9f70 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -336521,51 +336520,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2f9dde │ │ │ │ ldr r0, [pc, #164] @ (2f9f80 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2f9dde │ │ │ │ ldr r0, [pc, #152] @ (2f9f84 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #152] @ (2f9f88 ) │ │ │ │ ldr r1, [pc, #152] @ (2f9f8c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fb6dc │ │ │ │ b.n 2f9e10 │ │ │ │ ldr r0, [pc, #128] @ (2f9f90 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (2f9f94 ) │ │ │ │ ldr r1, [pc, #132] @ (2f9f98 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fb6dc │ │ │ │ b.n 2f9e10 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 2f9f4e │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 2f9e10 │ │ │ │ movs r0, #7 │ │ │ │ bl 3f2f08 │ │ │ │ b.n 2f9e10 │ │ │ │ ldr r3, [pc, #76] @ (2f9f9c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -336576,42 +336575,42 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f9f32 │ │ │ │ ldr r0, [pc, #60] @ (2f9fa0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2f9f32 │ │ │ │ nop │ │ │ │ lsrs r2, r1, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev16 r0, r6 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #328] @ (2fa0d0 ) │ │ │ │ + ldr r3, [pc, #392] @ (2fa110 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8ec │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #192] @ (2fa054 ) │ │ │ │ + ldr r3, [pc, #256] @ (2fa094 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + @ instruction: 0xb8da │ │ │ │ movs r5, r7 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2f9fe2 │ │ │ │ + rev r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (2fa310 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -336642,25 +336641,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2fa034 │ │ │ │ ldr r0, [pc, #792] @ (2fa31c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2fa034 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3f2f08 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336801,15 +336800,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2f9fca │ │ │ │ ldr r0, [pc, #300] @ (2fa324 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f9fca │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 2fa23e │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -336822,15 +336821,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fb6dc │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 2f9ff6 │ │ │ │ @@ -336863,15 +336862,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2fa348 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2fa224 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 2fa034 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -336901,72 +336900,72 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (2fa354 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 2fa234 │ │ │ │ ldr r4, [pc, #100] @ (2fa358 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (2fa35c ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (2fa360 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 2fa234 │ │ │ │ nop │ │ │ │ lsrs r6, r3, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2fa346 │ │ │ │ + cbnz r6, 2fa34a │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #152] @ (2fa3c4 ) │ │ │ │ + ldr r0, [pc, #216] @ (2fa404 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + ldr r0, [pc, #8] @ (2fa340 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r3, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - blxns r8 │ │ │ │ + blxns sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r5, r7 │ │ │ │ - bx ip │ │ │ │ + bx lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r3, r5, r6, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - push {lr} │ │ │ │ + push {r4, lr} │ │ │ │ movs r5, r7 │ │ │ │ - bx r9 │ │ │ │ + bx fp │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ @@ -337009,50 +337008,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2fa40c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (2fa4c0 ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #148] @ (2fa4c4 ) │ │ │ │ ldr r1, [pc, #152] @ (2fa4c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #136] @ (2fa4cc ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (2fa4d0 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #124] @ (2fa4d4 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fa4a0 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -337085,33 +337084,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2fa462 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (2fa4e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fa462 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r8, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r6, 2fa52c │ │ │ │ + cbz r6, 2fa530 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 2fa536 │ │ │ │ + cbz r6, 2fa53a │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 2fa54c │ │ │ │ + push {r1, r2} │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r0, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2fa574 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -337120,72 +337119,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (2fa57c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (2fa580 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2fa584 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2fa588 ) │ │ │ │ ldr r1, [pc, #96] @ (2fa58c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #80] @ (2fa590 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (2fa594 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 542944 │ │ │ │ + bl 54294c │ │ │ │ ldr r3, [pc, #64] @ (2fa598 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp ip, r8 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - uxth r2, r3 │ │ │ │ + uxth r2, r5 │ │ │ │ movs r5, r7 │ │ │ │ - uxth r0, r6 │ │ │ │ + uxtb r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -337292,17 +337291,17 @@ │ │ │ │ b.n 2fa634 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 2fa62c │ │ │ │ nop │ │ │ │ - add r8, r7 │ │ │ │ + add r8, r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc │ │ │ │ + add ip, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -337321,45 +337320,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (2fa7a0 ) │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #144] @ (2fa7a4 ) │ │ │ │ ldr r1, [pc, #148] @ (2fa7a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #132] @ (2fa7ac ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (2fa7b0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #116] @ (2fa7b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2fa77e │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 2fa750 │ │ │ │ @@ -337391,34 +337390,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fa746 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (2fa7c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fa746 │ │ │ │ nop │ │ │ │ - bics r4, r5 │ │ │ │ + bics r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #264 @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ movs r5, r7 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 2fa7b2 │ │ │ │ movs r5, r7 │ │ │ │ lsls r2, r4, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r5 │ │ │ │ + uxtb r2, r7 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2fa82c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -337427,25 +337426,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fa834 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #72] @ (2fa838 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2fa83c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #56] @ (2fa840 ) │ │ │ │ ldr r3, [pc, #60] @ (2fa844 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -337454,26 +337453,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmn r4, r4 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itte le │ │ │ │ - movle r3, r7 │ │ │ │ - lslle r2, r6, #24 │ │ │ │ - lslgt r3, r0, #1 │ │ │ │ - ittt al │ │ │ │ + itet al │ │ │ │ moval r3, r7 │ │ │ │ - itte @ unpredictable │ │ │ │ + lsl r2, r0, #25 │ │ │ │ + lslal r3, r0, #1 │ │ │ │ + itee │ │ │ │ mov r3, r7 │ │ │ │ - lsl r5, r2, #9 │ │ │ │ - moval r0, r0 │ │ │ │ + stmiaal r0!, {r1, r3} │ │ │ │ + moval r3, r7 │ │ │ │ + lsls r5, r2, #9 │ │ │ │ + movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2fa8d8 ) │ │ │ │ @@ -337483,72 +337482,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (2fa8e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (2fa8e4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2fa8e8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2fa8ec ) │ │ │ │ ldr r1, [pc, #96] @ (2fa8f0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #80] @ (2fa8f4 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (2fa8f8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 542944 │ │ │ │ + bl 54294c │ │ │ │ ldr r3, [pc, #64] @ (2fa8fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - negs r0, r4 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itet pl │ │ │ │ - movpl r3, r7 │ │ │ │ - lslmi r6, r5, #22 │ │ │ │ - lslpl r3, r0, #1 │ │ │ │ - itte pl │ │ │ │ - movpl r3, r7 │ │ │ │ - noppl {7} │ │ │ │ - movmi r3, r7 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + itte vs │ │ │ │ + movvs r3, r7 │ │ │ │ + lslvs r6, r7, #22 │ │ │ │ + lslvc r3, r0, #1 │ │ │ │ + itet vs │ │ │ │ + movvs r3, r7 │ │ │ │ + nopvc {8} │ │ │ │ + movvs r3, r7 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -337560,31 +337559,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (2fa950 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - sbcs r6, r4 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2fa990 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337592,25 +337591,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (2fa998 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5429a4 │ │ │ │ - adcs r2, r2 │ │ │ │ + b.w 5429ac │ │ │ │ + adcs r2, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #336 @ 0x150 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 2faa54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337620,15 +337619,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (2faa5c ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -337673,19 +337672,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r1 │ │ │ │ + asrs r2, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2faac8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337693,15 +337692,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (2faad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #48] @ 2faac0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -337712,19 +337711,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - eors r6, r0 │ │ │ │ + eors r6, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (2fab28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -337733,40 +337732,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (2fab30 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #48] @ (2fab34 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (2fab38 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3dfc │ │ │ │ nop │ │ │ │ - subs r7, #212 @ 0xd4 │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #1008 @ 0x3f0 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2fac24 │ │ │ │ sub sp, #16 │ │ │ │ @@ -337776,15 +337775,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (2fac30 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #200] @ (2fac34 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2faba0 │ │ │ │ @@ -337827,21 +337826,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fab90 │ │ │ │ ldr r0, [pc, #96] @ (2fac44 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fab90 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (2fac48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337849,32 +337848,32 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2fabcc │ │ │ │ b.n 2fab90 │ │ │ │ nop │ │ │ │ - subs r7, #106 @ 0x6a │ │ │ │ + subs r7, #122 @ 0x7a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #592 @ 0x250 │ │ │ │ movs r5, r7 │ │ │ │ vqadd.u32 q0, q6, q6 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #856 @ 0x358 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 2facf8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337882,15 +337881,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2fad00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 2fac92 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -337932,19 +337931,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #536 @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 2fae34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337955,15 +337954,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (2fae40 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #268] @ (2fae44 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fae12 │ │ │ │ @@ -338011,15 +338010,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ adds r2, #1 │ │ │ │ bge.n 2fad7e │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -338034,15 +338033,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2fad78 │ │ │ │ ldr r3, [pc, #56] @ (2fae4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fad42 │ │ │ │ ldr r3, [pc, #48] @ (2fae50 ) │ │ │ │ @@ -338050,32 +338049,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fad42 │ │ │ │ ldr r0, [pc, #44] @ (2fae54 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fad42 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ stc2l 0, cr0, [r2, #-368]! @ 0xfffffe90 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #94 @ 0x5e │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #720 @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -338247,15 +338246,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (2fb37c ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 2faed8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338267,15 +338266,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2fae74 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fae74 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fad04 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338569,47 +338568,47 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r8], #-368 @ 0xfffffe90 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r4, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ mov ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #232 @ 0xe8 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #148 @ 0x94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 2fb668 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 2fb6a8 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #768 @ (adr r7, 2fb694 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 2fb6d4 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (2fb600 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -338619,15 +338618,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (2fb608 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (2fb60c ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -338725,15 +338724,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r1, [pc, #280] @ (2fb610 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2fb5cc │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -338817,32 +338816,32 @@ │ │ │ │ bpl.n 2fb500 │ │ │ │ ldr r0, [pc, #56] @ (2fb61c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2fb500 │ │ │ │ ... │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #72 @ (adr r4, 2fb650 ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 2fb690 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #176 @ (adr r4, 2fb6bc ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 2fb6fc ) │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf6d0005c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #928] @ (2fb9b8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #744 @ (adr r5, 2fb908 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 2fb948 ) │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 2fb68a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -338935,15 +338934,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ │ │ │ │ 002fb724 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -338972,15 +338971,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ │ │ │ │ 002fb78c : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -339019,15 +339018,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ │ │ │ │ 002fb814 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -339060,15 +339059,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 2fb872 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -339126,24 +339125,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fb8f2 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339159,26 +339158,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fb8dc │ │ │ │ ldr r0, [pc, #32] @ (2fb9a0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2fb8dc │ │ │ │ nop │ │ │ │ rsb r0, r6, #92 @ 0x5c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #336 @ (adr r2, 2fbaf4 ) │ │ │ │ + add r2, pc, #400 @ (adr r2, 2fbb34 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fb9a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339191,15 +339190,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (2fbc9c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #716] @ (2fbca0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339248,15 +339247,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -339319,15 +339318,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2fb9e4 │ │ │ │ ldr r0, [pc, #400] @ (2fbcb0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fb9e4 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 2fba42 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -339343,15 +339342,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 2fbb3a │ │ │ │ ldr r3, [pc, #312] @ (2fbcb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -339362,15 +339361,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fba32 │ │ │ │ ldr r0, [pc, #292] @ (2fbcb8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fba32 │ │ │ │ mov r0, r7 │ │ │ │ bl 2fab3c │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -339451,34 +339450,34 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 2fbc16 │ │ │ │ nop │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #168] @ 0xa8 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf0c4005c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + adds r0, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #800 @ (adr r0, 2fbfd4 ) │ │ │ │ + add r0, pc, #864 @ (adr r0, 2fc014 ) │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fbcbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339509,25 +339508,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fbce0 │ │ │ │ ldr r0, [pc, #28] @ (2fbd2c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fbce0 │ │ │ │ stcl 0, cr0, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fbd30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339548,15 +339547,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2fb620 │ │ │ │ ldr r3, [pc, #52] @ (2fbdb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339565,30 +339564,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fbd4e │ │ │ │ ldr r0, [pc, #40] @ (2fbdb8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fbd4e │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r2, #-368] @ 0xfffffe90 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf0b40042 │ │ │ │ + @ instruction: 0xf0c40042 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fbdbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339601,15 +339600,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 2fc238 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [pc, #1096] @ 2fc23c │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2fbf90 │ │ │ │ @@ -339656,15 +339655,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 2fbf60 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -339743,15 +339742,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbeac │ │ │ │ ldr r2, [pc, #684] @ (2fc240 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fbe04 │ │ │ │ @@ -339761,15 +339760,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2fbe04 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (2fc248 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbe04 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 2fbf4e │ │ │ │ @@ -339957,55 +339956,55 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2fc112 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 2fc188 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 2fc188 │ │ │ │ nop │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ stc 0, cr0, [r2], #368 @ 0x170 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fc264 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ asrs r6, r3, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340014,31 +340013,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2fc308 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #124] @ (2fc30c ) │ │ │ │ ldr r1, [pc, #124] @ (2fc310 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #108] @ (2fc314 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #100] @ (2fc318 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (2fc31c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -340064,21 +340063,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #28 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #232 @ (adr r5, 2fc3f0 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 2fc430 ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xeb920042 │ │ │ │ - orrs.w r0, r4, ip, rrx │ │ │ │ - orns r0, r0, ip, rrx │ │ │ │ + sub.w r0, r2, r2, lsl #1 │ │ │ │ + orn r0, r4, ip, rrx │ │ │ │ + eor.w r0, r0, ip, rrx │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r6, r0, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ @@ -340104,30 +340103,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 529960 │ │ │ │ + b.w 529968 │ │ │ │ nop │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2fc40c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340135,15 +340134,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (2fc414 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 2fc3fc │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 2fc3e4 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -340165,19 +340164,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ nop │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 2fc488 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340186,15 +340185,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2fc490 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 2fc478 │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 2fc45c │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 2fc478 │ │ │ │ @@ -340210,45 +340209,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21cef4 │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21dfb0 │ │ │ │ - cmp r0, #106 @ 0x6a │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (2fc508 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #92] @ (2fc50c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (2fc510 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 2fc4f4 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2fc4f4 │ │ │ │ add sp, #16 │ │ │ │ @@ -340258,47 +340257,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (2fc584 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #88] @ (2fc588 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (2fc58c ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #72] @ (2fc590 ) │ │ │ │ ldr r1, [pc, #76] @ (2fc594 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2fc570 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -340306,51 +340305,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r7, #110 @ 0x6e │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2fc4d0 │ │ │ │ + b.n 2fc4f0 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fc510 │ │ │ │ + b.n 2fc530 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (2fc60c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #92] @ (2fc610 ) │ │ │ │ ldr r1, [pc, #92] @ (2fc614 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 2fc5f8 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 2fc5f8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -340360,79 +340359,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r6, #230 @ 0xe6 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (2fc6a0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (2fc6a4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (2fc6a8 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2fc6ac ) │ │ │ │ ldr r1, [pc, #92] @ (2fc6b0 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2fc684 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 5295b8 │ │ │ │ + bl 5295c0 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 5295b8 │ │ │ │ + bl 5295c0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 529d1c │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + b.w 529d24 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fc3d8 │ │ │ │ + b.n 2fc3f8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fc418 │ │ │ │ + b.n 2fc438 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (2fc7b4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -340447,53 +340446,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 2fc74c │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 2fc73a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2fc77a │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fc720 │ │ │ │ @@ -340505,15 +340504,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 2fc72e │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ ldr r2, [pc, #64] @ (2fc7c8 ) │ │ │ │ ldr r3, [pc, #48] @ (2fc7b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -340529,19 +340528,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2fcf50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 2fcdec │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002fc7cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340579,26 +340578,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 2fc8d8 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 52b948 │ │ │ │ + bl 52b950 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc820 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 2fc860 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 528400 │ │ │ │ + bl 528408 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 2fc848 │ │ │ │ ldr r3, [pc, #252] @ (2fc960 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -340617,17 +340616,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (2fc96c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 5297e0 │ │ │ │ + bl 5297e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -340645,19 +340644,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc882 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 2fc90a │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 528aec │ │ │ │ + bl 528af4 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 2fc882 │ │ │ │ @@ -340690,30 +340689,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fc870 │ │ │ │ ldr r0, [pc, #40] @ (2fc978 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ b.n 2fcec8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fc22c │ │ │ │ + b.n 2fc24c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fc268 │ │ │ │ + b.n 2fc288 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #128] @ (2fc9f4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fc97c : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 2fc98a │ │ │ │ b.n 2fc996 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -340786,17 +340785,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 2fcbf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2fcd6c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (2fcb98 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -340811,38 +340810,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #284] @ (2fcbac ) │ │ │ │ ldr r1, [pc, #288] @ (2fcbb0 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 2fcace │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -340880,27 +340879,27 @@ │ │ │ │ bne.n 2fcb04 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 2fcb82 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 529d74 │ │ │ │ + bl 529d7c │ │ │ │ ldr r2, [pc, #140] @ (2fcbb8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 529540 │ │ │ │ + bl 529548 │ │ │ │ ldr r2, [pc, #132] @ (2fcbbc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 529540 │ │ │ │ + bl 529548 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (2fcbc0 ) │ │ │ │ ldr r3, [pc, #76] @ (2fcb9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -340912,15 +340911,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 2fcb4c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (2fcbc4 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (2fcbc8 ) │ │ │ │ ldr r0, [pc, #64] @ (2fcbcc ) │ │ │ │ add r3, pc │ │ │ │ @@ -340928,35 +340927,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ b.n 2fcc14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fd05c │ │ │ │ + b.n 2fd07c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fd09c │ │ │ │ + b.n 2fd0bc │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ movs r4, r7 │ │ │ │ bl 216bba │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ svc 72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fcbd0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341032,35 +341031,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ udf #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ movs r4, r7 │ │ │ │ udf #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (2fccd8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ lsrs r0, r7, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -341082,24 +341081,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (2fcf48 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #552] @ (2fcf4c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 2fcd70 │ │ │ │ @@ -341178,15 +341177,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (2fcf64 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [pc, #348] @ (2fcf68 ) │ │ │ │ ldr r2, [pc, #348] @ (2fcf6c ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341215,15 +341214,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 6797e4 │ │ │ │ + bl 6797ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (2fcf78 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341298,53 +341297,53 @@ │ │ │ │ b.n 2fcd70 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2fce80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ble.n 2fce74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #0] │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ble.n 2fcfa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #816] @ (2fd294 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r5, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #896] @ 0x380 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r0, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ add r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r6, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2fd008 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -341353,31 +341352,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (2fd010 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #88] @ (2fd014 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2fd018 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #76] @ (2fd01c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [pc, #64] @ (2fd020 ) │ │ │ │ ldr r1, [pc, #68] @ (2fd024 ) │ │ │ │ ldr r2, [pc, #68] @ (2fd028 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (2fd02c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -341388,23 +341387,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #222 @ 0xde │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -341422,28 +341421,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (2fd078 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #28] @ (2fd07c ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - adds r2, r4, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ - ble.n 2fd008 │ │ │ │ + ble.n 2fd028 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341453,28 +341452,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (2fd0c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #28] @ (2fd0cc ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - adds r2, r2, #2 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ - ble.n 2fd1b8 │ │ │ │ + ble.n 2fcfd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -341491,15 +341490,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2fd15c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 2fc7cc │ │ │ │ ldr r2, [pc, #60] @ (2fd160 ) │ │ │ │ ldr r3, [pc, #48] @ (2fd158 ) │ │ │ │ add r2, pc │ │ │ │ @@ -341514,23 +341513,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bls.n 2fd090 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r3, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ bls.n 2fd248 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341539,25 +341538,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (2fd1a0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (2fd1a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2634b8 │ │ │ │ nop │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r7, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341565,29 +341564,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (2fd1f4 ) │ │ │ │ ldr r1, [pc, #52] @ (2fd1f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 2fd1e6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 263424 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 263478 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (2fd264 ) │ │ │ │ @@ -341595,15 +341594,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (2fd26c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 2633b8 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -341620,19 +341619,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2634fc │ │ │ │ nop │ │ │ │ - subs r0, r3, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 2fd36c │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -341651,23 +341650,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (2fd380 ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #204] @ (2fd384 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #192] @ (2fd388 ) │ │ │ │ ldr r1, [pc, #192] @ (2fd38c ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -341726,25 +341725,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 2fd326 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bhi.n 2fd388 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r5, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ movs r5, r7 │ │ │ │ bvc.n 2fd36c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r7, #32] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r5, #26] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r3, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ eors r2, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ @@ -341763,15 +341762,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (2fd448 ) │ │ │ │ ldr r1, [pc, #148] @ (2fd44c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (2fd450 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 2fd41a │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 2fd3ec │ │ │ │ @@ -341813,25 +341812,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, #24] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ movs r5, r7 │ │ │ │ bvs.n 2fd3f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (2fd788 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (2fd55c ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -341848,23 +341847,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (2fd56c ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #216] @ (2fd570 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (2fd574 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -341926,29 +341925,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 2fd4c6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2fd5a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r0, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #12] │ │ │ │ + ldrh r6, [r2, #12] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r1, #12] │ │ │ │ + ldrh r4, [r3, #12] │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r1, r1 │ │ │ │ + adds r4, r3, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bpl.n 2fd664 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #198 @ 0xc6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341969,23 +341968,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (2fd698 ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #216] @ (2fd69c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (2fd6a0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342047,29 +342046,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 2fd5f2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 2fd67c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ + asrs r0, r6, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bmi.n 2fd738 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, #154 @ 0x9a │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342089,24 +342088,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (2fd82c ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #320] @ (2fd830 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #304] @ (2fd834 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -342205,33 +342204,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2fd7b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r6, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bcs.n 2fd78c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fd848 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ movs r6, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342240,33 +342239,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (2fd8cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (2fd8d0 ) │ │ │ │ ldr r1, [pc, #92] @ (2fd8d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #76] @ (2fd8d8 ) │ │ │ │ ldr r1, [pc, #80] @ (2fd8dc ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #68] @ (2fd8e0 ) │ │ │ │ ldr r2, [pc, #68] @ (2fd8e4 ) │ │ │ │ ldr r3, [pc, #72] @ (2fd8e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -342276,23 +342275,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r4, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - bpl.n 2fd810 │ │ │ │ + bpl.n 2fd830 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vshr.u16 q8, q2, #6 │ │ │ │ subs r2, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -342309,15 +342308,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (2fd954 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2fd934 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -342325,24 +342324,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21ce44 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 2fda14 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -342358,15 +342357,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -342407,29 +342406,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21dd18 │ │ │ │ b.n 2fd9d4 │ │ │ │ ldr r0, [pc, #36] @ (2fda30 ) │ │ │ │ add r0, pc │ │ │ │ blx 21dd18 │ │ │ │ b.n 2fd9d4 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r2, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ bne.n 2fda50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2fd9ac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2fda70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342437,26 +342436,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2fda78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #24] @ (2fda7c ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2fcbd0 │ │ │ │ nop │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r6, #28] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ movs r5, r7 │ │ │ │ ldrsb r6, [r2, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -342474,15 +342473,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2fdada │ │ │ │ @@ -342512,23 +342511,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r6, #26] │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ movs r5, r7 │ │ │ │ ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -342594,30 +342593,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 2fc9a0 │ │ │ │ b.n 2fdb9a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (2fdf74 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -342635,25 +342634,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #824] @ (2fdf88 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 21dfb4 │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -342739,15 +342738,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (2fdf94 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 2fc97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fdeb8 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -342815,15 +342814,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 2fc9a0 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 2fdea4 │ │ │ │ adds r7, #1 │ │ │ │ b.n 2fddc2 │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ @@ -342834,15 +342833,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 21ce48 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (2fdfac ) │ │ │ │ ldr r3, [pc, #248] @ (2fdf78 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342868,28 +342867,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 2fdd9a │ │ │ │ ldr r1, [pc, #244] @ (2fdfb0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ b.n 2fde7a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (2fdfb4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f158 │ │ │ │ + bl 68f160 │ │ │ │ b.n 2fde7a │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 21dfb4 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -342907,26 +342906,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (2fdfbc ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2fde7a │ │ │ │ ldr r2, [pc, #148] @ (2fdfc0 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (2fdfc4 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 2fde6a │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (2fdfc8 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -342934,105 +342933,105 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 2fde6a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r7, #4] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r1, #6] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r7, #32 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r3, #0] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ movs r5, r7 │ │ │ │ ldmia r4, {r1, r3, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ udiv pc, fp, pc │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, r6] │ │ │ │ + str r4, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r7, #8] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (2fdfd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldr??.w r0, [lr, #84] @ 0x54 │ │ │ │ ldr r0, [pc, #4] @ (2fdfe4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ vld4.16 {d0-d3}, [r6 :64], r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #52] @ 2fe034 │ │ │ │ ldr r2, [pc, #52] @ (2fe038 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2fe03c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2fe01e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsrs r0, r7, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r4, #6] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (2fe0c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343041,35 +343040,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (2fe0cc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #100] @ (2fe0d0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (2fe0d4 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #84] @ (2fe0d8 ) │ │ │ │ ldr r1, [pc, #88] @ (2fe0dc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #72] @ (2fe0e0 ) │ │ │ │ ldr r2, [pc, #72] @ (2fe0e4 ) │ │ │ │ ldr r3, [pc, #76] @ (2fe0e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -343081,22 +343080,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r5, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #240] @ 0xf0 │ │ │ │ - stc2 0, cr0, [lr, #240]! @ 0xf0 │ │ │ │ + stc2l 0, cr0, [r6, #240]! @ 0xf0 │ │ │ │ + ldc2 0, cr0, [lr, #240]! @ 0xf0 │ │ │ │ ldr??.w r0, [lr, r4, lsl #1] │ │ │ │ adds r0, r3, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343104,42 +343103,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #52] @ 2fe138 │ │ │ │ ldr r2, [pc, #52] @ (2fe13c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2fe140 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2fe122 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + ldrb r4, [r3, #31] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (2fe1c8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -343148,15 +343147,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (2fe1d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ bl 2fe0ec │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -343181,21 +343180,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r4, r2, #19 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2fe220 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343203,31 +343202,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2fe228 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r1, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2fe280 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343237,15 +343236,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2fe284 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (2fe288 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 2fe268 │ │ │ │ ldr r2, [pc, #40] @ (2fe28c ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -343254,19 +343253,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r5, #25] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ movs r5, r7 │ │ │ │ ldr r7, [pc, #376] @ (2fe408 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -343277,25 +343276,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (2fe30c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #84] @ (2fe310 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (2fe314 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 3003d4 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2fe2f2 │ │ │ │ @@ -343304,24 +343303,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3003d4 │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541274 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ + b.w 54127c │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ movs r5, r7 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002fe318 : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -343356,36 +343355,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (2fe400 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2fe3d8 │ │ │ │ ldr r1, [pc, #128] @ (2fe404 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #120] @ (2fe408 ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (2fe40c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53feb8 │ │ │ │ + bl 53fec0 │ │ │ │ ldr r1, [pc, #104] @ (2fe410 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr r3, [pc, #96] @ (2fe414 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 300698 │ │ │ │ @@ -343396,43 +343395,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (2fe418 ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #56] @ (2fe41c ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 2fe39c │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r2, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r7!, {r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r7, #20 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fe420 : │ │ │ │ ldr r3, [pc, #80] @ (2fe474 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ @@ -343474,15 +343473,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2fe49c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ adds.w r0, sl, #13893632 @ 0xd40000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2fe4fc ) │ │ │ │ @@ -343490,46 +343489,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (2fe504 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (2fe508 ) │ │ │ │ ldr r1, [pc, #64] @ (2fe50c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #48] @ (2fe510 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5417a4 │ │ │ │ + bl 5417ac │ │ │ │ ldr r1, [pc, #40] @ (2fe514 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ + b.w 541748 │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -343613,20 +343612,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2fe616 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r3, [pc, #60] @ (2fe654 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fe5fa │ │ │ │ ldr r3, [pc, #52] @ (2fe658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -343639,25 +343638,25 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (2fe65c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fe5fa │ │ │ │ stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 2fe68e │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 2fe69e │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 2fe68c │ │ │ │ @@ -343817,15 +343816,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (2fe8dc ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fe6d2 │ │ │ │ movs r3, #2 │ │ │ │ b.n 2fe7a0 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2fe6fe │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -343886,15 +343885,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ @@ -343965,25 +343964,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2fe9c4 ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fe910 │ │ │ │ stmia r1!, {r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ @@ -344032,15 +344031,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2feaa0 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fe9fc │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2fe518 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 2fea7a │ │ │ │ @@ -344066,15 +344065,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 2feaec │ │ │ │ sub sp, #20 │ │ │ │ @@ -344082,30 +344081,30 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2feaf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2fe318 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2fe5d4 │ │ │ │ nop │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2febb8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -344115,27 +344114,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #144] @ (2febc4 ) │ │ │ │ ldr r1, [pc, #148] @ (2febc8 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (2febcc ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ vldr d7, [pc, #100] @ 2feba8 │ │ │ │ ldr r3, [pc, #136] @ (2febd0 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -344173,28 +344172,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #14 │ │ │ │ + lsls r6, r2, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r6, #27] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ movs r5, r7 │ │ │ │ mcr 0, 3, r0, cr8, cr4, {2} │ │ │ │ - ldrb r6, [r4, #24] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r5, r7 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 002febdc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -344263,15 +344262,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 2fec1a │ │ │ │ ldr r0, [pc, #60] @ (2fecb8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fec1a │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 2fec12 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -344286,15 +344285,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r4, sl │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #272] @ (2fedc4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fecbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -344329,15 +344328,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2fede0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2b3fbc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -344354,15 +344353,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #140] @ (2fedf0 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (2fedf4 ) │ │ │ │ add r0, pc │ │ │ │ @@ -344370,15 +344369,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (2fedf8 ) │ │ │ │ ldr r1, [pc, #132] @ (2fedfc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2b3fbc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -344392,53 +344391,53 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (2fee08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #80] @ (2fee0c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r2, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ movs r3, r7 │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r1!, {r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ movs r5, r7 │ │ │ │ cmp r6, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ movs r3, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ movs r5, r7 │ │ │ │ add sl, r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002fee10 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -344469,27 +344468,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2fee6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fee30 │ │ │ │ ldr r0, [pc, #28] @ (2fee70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop │ │ │ │ add r2, lr │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fee74 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -344524,29 +344523,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (2feee4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fee9a │ │ │ │ ldr r0, [pc, #32] @ (2feee8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 2fee9a │ │ │ │ add r4, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mvns r6, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002feeec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -344573,56 +344572,56 @@ │ │ │ │ ldr r3, [pc, #36] @ (2fef4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fef0c │ │ │ │ ldr r0, [pc, #32] @ (2fef50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2fef0c │ │ │ │ nop │ │ │ │ cbnz r2, 2fefa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bics r2, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #16] │ │ │ │ + strb r0, [r1, #17] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2fef78 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ @ instruction: 0xeae00054 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2fefd4 │ │ │ │ ldr r2, [pc, #68] @ (2fefd8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fefdc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #56] @ (2fefe0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2fefe4 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (2fefe8 ) │ │ │ │ @@ -344632,24 +344631,24 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - vhadd.u8 q8, q1, q6 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + vhadd.u16 q8, q1, q6 │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ movs r3, r7 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x008a │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -344665,34 +344664,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r1, [pc, #156] @ (2ff0cc ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -344700,15 +344699,15 @@ │ │ │ │ ble.n 2ff090 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 542a04 │ │ │ │ + bl 542a0c │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (2ff0d0 ) │ │ │ │ @@ -344717,70 +344716,70 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (2ff0d8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bpl.n 2ff1bc │ │ │ │ + bpl.n 2fefdc │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 2feff4 │ │ │ │ + bpl.n 2ff014 │ │ │ │ movs r4, r7 │ │ │ │ - cdp2 0, 12, cr0, cr6, cr12, {2} │ │ │ │ - strb r4, [r4, #13] │ │ │ │ + cdp2 0, 13, cr0, cr6, cr12, {2} │ │ │ │ + strb r4, [r6, #13] │ │ │ │ movs r5, r7 │ │ │ │ - cdp2 0, 3, cr0, cr14, cr12, {2} │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + cdp2 0, 4, cr0, cr14, cr12, {2} │ │ │ │ + strb r0, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r3, #12] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #60] @ 2ff130 │ │ │ │ ldr r2, [pc, #60] @ (2ff134 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (2ff138 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2ff11c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldc2l 0, cr0, [ip, #304] @ 0x130 │ │ │ │ - bmi.n 2ff044 │ │ │ │ + stc2l 0, cr0, [ip, #304]! @ 0x130 │ │ │ │ + bmi.n 2ff064 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 2ff07c │ │ │ │ + bmi.n 2ff09c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002ff13c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344791,15 +344790,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ff1c8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 2ff1a8 │ │ │ │ ldr.w r8, [pc, #92] @ 2ff1cc │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (2ff1d0 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -344807,15 +344806,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2ff1a8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2ff17c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -344827,22 +344826,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2, #304] @ 0x130 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + ldc2 0, cr0, [r2, #304] @ 0x130 │ │ │ │ + strb r0, [r6, #25] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r7, #20] │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 2ff1f4 │ │ │ │ + bmi.n 2ff214 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 2ff22c │ │ │ │ + bmi.n 2ff24c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002ff1d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344850,28 +344849,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (2ff214 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 2ff252 │ │ │ │ ldr r1, [pc, #88] @ (2ff280 ) │ │ │ │ @@ -344906,15 +344905,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ff252 │ │ │ │ b.n 2ff24e │ │ │ │ - stc2 0, cr0, [sl, #-304] @ 0xfffffed0 │ │ │ │ + ldc2 0, cr0, [sl, #-304] @ 0xfffffed0 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 2ff2b0 │ │ │ │ movw r1, #273 @ 0x111 │ │ │ │ @@ -344931,15 +344930,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ff2c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ @ instruction: 0xe81e0054 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2ff35c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -344948,25 +344947,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (2ff364 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #112] @ (2ff368 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2ff36c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #96] @ (2ff370 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -344989,28 +344988,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mrrc2 0, 4, r0, r4, cr12 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + stc2l 0, cr0, [r4], #-304 @ 0xfffffed0 │ │ │ │ + strb r2, [r4, #19] │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r2, 2ff3b2 │ │ │ │ + cbnz r2, 2ff3b6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ff2cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 2ff3ca │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -345107,21 +345106,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 2ff438 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ff42e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -345137,25 +345136,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 2ff13c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ff554 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #200] @ (2ff5b0 ) │ │ │ │ ldr r2, [pc, #204] @ (2ff5b4 ) │ │ │ │ ldr r1, [pc, #204] @ (2ff5b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ff590 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2ff580 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -345216,21 +345215,21 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 2ff556 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2ff548 │ │ │ │ - @ instruction: 0xfa4e004c │ │ │ │ - beq.n 2ff4ec │ │ │ │ + @ instruction: 0xfa5e004c │ │ │ │ + beq.n 2ff50c │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 2ff520 │ │ │ │ + beq.n 2ff540 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 2ff798 │ │ │ │ @@ -345240,15 +345239,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (2ff7a0 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 2ff770 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (2ff7a4 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -345361,15 +345360,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (2ff7c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (2ff7c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 2ff1d4 │ │ │ │ @@ -345395,36 +345394,36 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, ip] │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ - movs r5, r7 │ │ │ │ + vld4.16 {d16-d19}, [ip], ip │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ + movs r5, r7 │ │ │ │ b.n 2ff114 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r4, #92] @ 0x5c │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + strb r2, [r2, #2] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -345438,49 +345437,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #344] @ (2ff95c ) │ │ │ │ ldr r1, [pc, #344] @ (2ff960 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #332] @ (2ff964 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (2ff968 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #316] @ (2ff96c ) │ │ │ │ ldr r1, [pc, #320] @ (2ff970 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r6, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #300] @ (2ff974 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 2ff940 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -345562,59 +345561,59 @@ │ │ │ │ b.w 339c14 │ │ │ │ ldr r0, [pc, #52] @ (2ff978 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf750004c │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xf760004c │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r1, #20 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 2ff13c │ │ │ │ cbz r0, 2ff9d2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #64] @ (2ff9e8 ) │ │ │ │ ldr r2, [pc, #64] @ (2ff9ec ) │ │ │ │ ldr r1, [pc, #68] @ (2ff9f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 2ff9d2 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -345624,42 +345623,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf58c004c │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf59c004c │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 2ff13c │ │ │ │ cbz r0, 2ffa52 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #72] @ (2ffa68 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (2ffa6c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (2ffa70 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 2ffa52 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -345673,18 +345672,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds.w r0, r6, #13369344 @ 0xcc0000 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xf526004c │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -345699,25 +345698,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 2ff13c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ffae0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #80] @ (2ffb08 ) │ │ │ │ ldr r2, [pc, #84] @ (2ffb0c ) │ │ │ │ ldr r1, [pc, #84] @ (2ffb10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 2ffae0 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -345735,18 +345734,18 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ffa9e │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 2ffa9e │ │ │ │ nop │ │ │ │ - orns r0, lr, #13369344 @ 0xcc0000 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + eor.w r0, lr, #13369344 @ 0xcc0000 │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -345759,25 +345758,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 2ff13c │ │ │ │ cbz r0, 2ffb72 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #76] @ (2ffb9c ) │ │ │ │ ldr r2, [pc, #76] @ (2ffba0 ) │ │ │ │ ldr r1, [pc, #80] @ (2ffba4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 2ffb72 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 2ffb74 │ │ │ │ movs r0, #0 │ │ │ │ @@ -345793,18 +345792,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf3e4004c │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + @ instruction: 0xf3f4004c │ │ │ │ + ldmia r2!, {r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -345820,26 +345819,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 2ff13c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ffc26 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #120] @ (2ffc64 ) │ │ │ │ ldr r2, [pc, #120] @ (2ffc68 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (2ffc6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 2ffc20 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 2ffc4c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2ffc26 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -345873,18 +345872,18 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - sbfx r0, r4, #1, #13 │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + @ instruction: 0xf354004c │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (2ffce4 ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ @@ -345924,27 +345923,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ffc96 │ │ │ │ ldr r0, [pc, #32] @ (2ffcf4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2ffc96 │ │ │ │ nop │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ movs r5, r7 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (2ffd60 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -345972,15 +345971,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (2ffd70 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -345990,15 +345989,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002ffd74 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346032,22 +346031,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r0, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ udf #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ffdec ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ udf #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346056,15 +346055,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2ffe44 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #60] @ (2ffe48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ str.w r2, [r0, #156] @ 0x9c │ │ │ │ @@ -346073,34 +346072,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1fe004c │ │ │ │ - str r4, [r5, #112] @ 0x70 │ │ │ │ + addw r0, lr, #76 @ 0x4c │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2ffe80 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ udf #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346108,15 +346107,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ffed4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ffed8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #44] @ (2ffedc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -346124,20 +346123,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sbcs.w r0, lr, #76 @ 0x4c │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + @ instruction: 0xf18e004c │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2fff28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346145,30 +346144,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (2fff30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #36] @ (2fff34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf120004c │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + @ instruction: 0xf130004c │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r0, #120] @ 0x78 │ │ │ │ + str r4, [r2, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -346187,15 +346186,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 21dfb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bea08 │ │ │ │ @@ -346231,61 +346230,61 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ b.n 2fff9e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf0cc004c │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + @ instruction: 0xf0dc004c │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ movs r4, r7 │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 300048 │ │ │ │ ldr r2, [pc, #48] @ (30004c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (300050 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #36] @ (300054 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - vext.8 q8, q7, q6, #0 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + and.w r0, lr, #76 @ 0x4c │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ + add r6, sp, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00300058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346302,65 +346301,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 3000bc │ │ │ │ ldr r5, [pc, #224] @ (300164 ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53eb50 │ │ │ │ + bl 53eb58 │ │ │ │ ldr r3, [pc, #216] @ (300168 ) │ │ │ │ ldr r2, [pc, #216] @ (30016c ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (300170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (300174 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53eb50 │ │ │ │ + bl 53eb58 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (300178 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (30017c ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 3000a8 │ │ │ │ ldr r2, [pc, #136] @ (300180 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (300184 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #124] @ (300188 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c98 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -346376,49 +346375,49 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (300194 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r2, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrh r2, [r3, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - vmla.i d0, d8, d0[3] │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + vmla.i16 d0, d8, d4[1] │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - vhadd.s8 q8, q0, q6 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + vhadd.s16 q8, q0, q6 │ │ │ │ + ldrh r2, [r4, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x005e │ │ │ │ + bkpt 0x006e │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x0082 │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr4, cr12, {2} │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + cdp 0, 15, cr0, cr4, cr12, {2} │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300198 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -346445,18 +346444,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21ef54 │ │ │ │ nop │ │ │ │ - cdp 0, 4, cr0, cr14, cr12, {2} │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + cdp 0, 5, cr0, cr14, cr12, {2} │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r1, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003001ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346468,24 +346467,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (30028c ) │ │ │ │ ldr r1, [pc, #136] @ (300290 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #116] @ (300294 ) │ │ │ │ ldr r1, [pc, #116] @ (300298 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #104] @ (30029c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 300276 │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 300262 │ │ │ │ @@ -346515,35 +346514,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (3002b0 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (3002b4 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - cdp 0, 1, cr0, cr4, cr12, {2} │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + cdp 0, 2, cr0, cr4, cr12, {2} │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldc 0, cr0, [r2, #304]! @ 0x130 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + stcl 0, cr0, [r2, #304] @ 0x130 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r7, #44] @ 0x2c │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003002b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346559,25 +346558,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (300304 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3fbc │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r4, #-304] @ 0xfffffed0 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + ldcl 0, cr0, [r4, #-304] @ 0xfffffed0 │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00300308 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346617,23 +346616,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (300380 ) │ │ │ │ ldr r0, [pc, #32] @ (300384 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - stcl 0, cr0, [ip], {76} @ 0x4c │ │ │ │ - str r2, [r5, #32] │ │ │ │ + ldcl 0, cr0, [ip], {76} @ 0x4c │ │ │ │ + str r2, [r7, #32] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - ldc 0, cr0, [r8], #304 @ 0x130 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + stcl 0, cr0, [r8], {76} @ 0x4c │ │ │ │ + str r6, [r4, #32] │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300388 : │ │ │ │ cbz r0, 3003a4 │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -346655,18 +346654,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3003d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r2], #-304 @ 0xfffffed0 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + ldcl 0, cr0, [r2], #-304 @ 0xfffffed0 │ │ │ │ + str r0, [r2, #28] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003003d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346695,24 +346694,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (300484 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #84] @ (300488 ) │ │ │ │ ldr r1, [pc, #88] @ (30048c ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 3e1484 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -346730,22 +346729,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ cmp r6, #162 @ 0xa2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stc 0, cr0, [r4], {76} @ 0x4c │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + ldc 0, cr0, [r4], {76} @ 0x4c │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00300490 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346790,23 +346789,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #112] @ (300578 ) │ │ │ │ ldr r1, [pc, #112] @ (30057c ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3d86b8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -346836,140 +346835,140 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xeb2e004c │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + @ instruction: 0xeb3e004c │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ movs r4, r7 │ │ │ │ - pkhbt r0, r0, ip, lsl #1 │ │ │ │ - str r6, [r3, #0] │ │ │ │ + @ instruction: 0xead0004c │ │ │ │ + str r6, [r5, #0] │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r1, #16] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030058c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr.w ip, [pc, #44] @ 3005d0 │ │ │ │ ldr r2, [pc, #44] @ (3005d4 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (3005d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orns r0, r2, ip, lsl #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + eor.w r0, r2, ip, lsl #1 │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003005dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5410c4 │ │ │ │ + bl 5410cc │ │ │ │ ldr.w ip, [pc, #44] @ 300620 │ │ │ │ ldr r2, [pc, #44] @ (300624 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (300628 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r2, ip, lsl #1 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + bics.w r0, r2, ip, lsl #1 │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030062c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (300684 ) │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #64] @ (300688 ) │ │ │ │ ldr r2, [pc, #64] @ (30068c ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (300690 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #52] @ (300694 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r4, pc, #296 @ (adr r4, 3007b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrd r0, r0, [r0, #304] @ 0x130 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + strd r0, r0, [r0, #304]! @ 0x130 │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 00300698 : │ │ │ │ - b.w 541384 │ │ │ │ + b.w 54138c │ │ │ │ │ │ │ │ 0030069c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (3006f0 ) │ │ │ │ @@ -346978,40 +346977,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3006f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #44] @ (3006fc ) │ │ │ │ ldr r1, [pc, #48] @ (300700 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [r8, #-304]! @ 0x130 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + ldrd r0, r0, [r8, #-304]! @ 0x130 │ │ │ │ + str r2, [r2, #16] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #352 @ (adr r7, 30085c ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 30089c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00300704 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347036,55 +347035,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (3007e8 ) │ │ │ │ ldr r0, [pc, #172] @ (3007ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (3007f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #140] @ (3007f4 ) │ │ │ │ ldr r2, [pc, #144] @ (3007f8 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (3007fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #132] @ (300800 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (300804 ) │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #92] @ (300808 ) │ │ │ │ ldr r2, [pc, #96] @ (30080c ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (300810 ) │ │ │ │ @@ -347092,53 +347091,52 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 300776 │ │ │ │ ldr r1, [pc, #84] @ (300814 ) │ │ │ │ ldr r0, [pc, #88] @ (300818 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 30074a │ │ │ │ ldr r1, [pc, #76] @ (30081c ) │ │ │ │ ldr r0, [pc, #80] @ (300820 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 30074a │ │ │ │ add r3, pc, #504 @ (adr r3, 3009d8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8dc004c │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + strd r0, r0, [ip], #304 @ 0x130 │ │ │ │ + ldrsh r6, [r7, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia.w r2!, {r2, r3, r6} │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + @ instruction: 0xe8c2004c │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r5, #2] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 300804 │ │ │ │ - movs r4, r7 │ │ │ │ - strd r0, r0, [lr], #-304 @ 0x130 │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + @ instruction: 0xe80e003c │ │ │ │ + ldrd r0, r0, [lr], #-304 @ 0x130 │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xe85c004c │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + strd r0, r0, [ip], #-304 @ 0x130 │ │ │ │ + ldrsh r2, [r4, r3] │ │ │ │ movs r5, r7 │ │ │ │ - strex r0, r0, [ip, #304] @ 0x130 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + @ instruction: 0xe85c004c │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300824 : │ │ │ │ cbnz r0, 30083a │ │ │ │ ldr r3, [pc, #108] @ (300894 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347158,44 +347156,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3008a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #56] @ (3008a4 ) │ │ │ │ ldr r1, [pc, #60] @ (3008a8 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 300830 │ │ │ │ + b.n 300850 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ movs r3, r7 │ │ │ │ - add r5, pc, #744 @ (adr r5, 300b8c ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 300bcc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r2, #62] @ 0x3e │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003008ac : │ │ │ │ cbnz r0, 3008c2 │ │ │ │ ldr r3, [pc, #108] @ (30091c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347215,48 +347213,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (300928 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #56] @ (30092c ) │ │ │ │ ldr r1, [pc, #60] @ (300930 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 3007a8 │ │ │ │ + b.n 3007c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - add r5, pc, #200 @ (adr r5, 3009f4 ) │ │ │ │ + add r5, pc, #264 @ (adr r5, 300a34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r6, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (30093c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ bmi.n 300a24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -347264,33 +347262,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (30098c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (300990 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #40] @ (300994 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 300880 │ │ │ │ + b.n 3008a0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ movs r3, r7 │ │ │ │ - add r4, pc, #728 @ (adr r4, 300c6c ) │ │ │ │ + add r4, pc, #792 @ (adr r4, 300cac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -347313,33 +347311,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 300f80 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r2, [pc, #1408] @ 300f84 │ │ │ │ ldr.w r1, [pc, #1408] @ 300f88 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r5, #0 │ │ │ │ bl 30069c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -347377,50 +347375,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 300fa0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #1288] @ 300fa4 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 300abe │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 300fa8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 300ad6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 300fac │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr.w r1, [pc, #1240] @ 300fb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c0aa8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr.w r3, [pc, #1216] @ 300fb4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 300698 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -347450,15 +347448,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 300a4c │ │ │ │ ldr.w r0, [pc, #1136] @ 300fbc │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300c76 │ │ │ │ ldr.w r3, [pc, #1116] @ 300fc0 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -347490,50 +347488,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 300fd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #1040] @ 300fd4 │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 300be6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (300fd8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 300bfe │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (300fdc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #992] @ (300fe0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c0aa8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r3, [pc, #920] @ (300fb4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 300698 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -347562,15 +347560,15 @@ │ │ │ │ bls.w 300ef0 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 300b7a │ │ │ │ ldr r0, [pc, #888] @ (300fe4 ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 300f56 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300d76 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 300c94 │ │ │ │ @@ -347588,53 +347586,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (300ff4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 300cce │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (300ff8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 300ce6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (300ffc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 56eac8 │ │ │ │ + bl 56ead0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 300cea │ │ │ │ ldr r1, [pc, #764] @ (301000 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r3, [pc, #672] @ (300fb4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 300698 │ │ │ │ mov r1, sl │ │ │ │ @@ -347667,27 +347665,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 300d7c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (30100c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 300d7c │ │ │ │ ldr r3, [pc, #572] @ (300fb4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 301010 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 30058c │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 300698 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347708,51 +347706,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (301020 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 300e0c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (301024 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 300e0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (301028 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 300e24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (30102c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r1, [pc, #520] @ (301030 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 300698 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -347794,26 +347792,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ ldr r1, [pc, #412] @ (30103c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 6041d4 │ │ │ │ + bl 6041dc │ │ │ │ mov r8, r0 │ │ │ │ b.n 300ba4 │ │ │ │ ldr r0, [pc, #400] @ (301040 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ ldr r1, [pc, #392] @ (301044 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 6041d4 │ │ │ │ + bl 6041dc │ │ │ │ mov r7, r0 │ │ │ │ b.n 300a7a │ │ │ │ ldr r3, [pc, #380] @ (301048 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300c54 │ │ │ │ @@ -347823,15 +347821,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 300c54 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (30104c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 300c54 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 300c76 │ │ │ │ ldr r3, [pc, #344] @ (301050 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347842,15 +347840,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 300b34 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (301054 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 300b34 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 300b5a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 300e60 │ │ │ │ ldr r2, [pc, #292] @ (301058 ) │ │ │ │ @@ -347863,15 +347861,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 300e6a │ │ │ │ ldr r0, [pc, #276] @ (30105c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 300e6a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (301060 ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ ldr r1, [pc, #264] @ (301064 ) │ │ │ │ ldr r0, [pc, #264] @ (301068 ) │ │ │ │ add r3, pc │ │ │ │ @@ -347880,135 +347878,135 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #912 @ (adr r0, 301300 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r5] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r1, r6] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 300d8c │ │ │ │ + b.n 300dac │ │ │ │ lsls r4, r1, #1 │ │ │ │ add r0, pc, #464 @ (adr r0, 301154 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #46] @ 0x2e │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ - b.n 300cbc │ │ │ │ + b.n 300cdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ - add r3, pc, #552 @ (adr r3, 3011cc ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 30120c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-264]! @ 0xfffffef8 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + ldc2l 0, cr0, [r4, #-264]! @ 0xfffffef8 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #544] @ (3011d0 ) │ │ │ │ + ldr r1, [pc, #608] @ (301210 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r5, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 300a94 │ │ │ │ + b.n 300ab4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #384 @ (adr r2, 301154 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 301194 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2 0, cr0, [sl], #-264 @ 0xfffffef8 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + mcrr2 0, 4, r0, sl, cr2 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #384] @ (301160 ) │ │ │ │ + ldr r0, [pc, #448] @ (3011a0 ) │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r1, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ movs r5, r7 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 300850 │ │ │ │ + b.n 300870 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #432 @ (adr r1, 3011a8 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 3011e8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r6, #24] │ │ │ │ movs r4, r7 │ │ │ │ - bx pc │ │ │ │ + blx r1 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r2] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 300e04 │ │ │ │ + b.n 300e24 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 301630 │ │ │ │ + b.n 301650 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r5, r7] │ │ │ │ + ldr r6, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ - add r0, pc, #280 @ (adr r0, 30113c ) │ │ │ │ + add r0, pc, #344 @ (adr r0, 30117c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r2, r9 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, r3] │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #256] @ (301140 ) │ │ │ │ + ldr r4, [pc, #320] @ (301180 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r0, r1] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #152] @ (3010e0 ) │ │ │ │ + ldr r4, [pc, #216] @ (301120 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #848] @ (3013a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r1, r4] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 301350 │ │ │ │ + b.n 301370 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldr r0, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ itee le │ │ │ │ movle r2, #0 │ │ │ │ @@ -348032,25 +348030,25 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3010d4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldmia r5, {r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #152] @ (301190 ) │ │ │ │ @@ -348058,88 +348056,88 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #156] @ (301198 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #140] @ (30119c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #136] @ (3011a0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #124] @ (3011a4 ) │ │ │ │ ldr r1, [pc, #128] @ (3011a8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #112] @ (3011ac ) │ │ │ │ ldr r1, [pc, #116] @ (3011b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #104] @ (3011b4 ) │ │ │ │ ldr r1, [pc, #104] @ (3011b8 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r0, [r5, #67] @ 0x43 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ strh.w r3, [r6, #108] @ 0x6c │ │ │ │ movw r3, #1537 @ 0x601 │ │ │ │ strh.w r3, [r6, #114] @ 0x72 │ │ │ │ strb.w r0, [r5, #66] @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #68] @ (3011bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - b.n 3011fc │ │ │ │ + b.n 30121c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, r3, r0 │ │ │ │ + adds r6, r5, r0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r1, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r4] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ movs r5, r7 │ │ │ │ mcr 0, 6, r0, cr12, cr10, {2} │ │ │ │ lsls r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bmi.n 3011de │ │ │ │ @@ -348163,25 +348161,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (301254 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #76] @ (301258 ) │ │ │ │ ldr r1, [pc, #76] @ (30125c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #60] @ (301260 ) │ │ │ │ ldr r2, [pc, #64] @ (301264 ) │ │ │ │ mov.w r1, #28672 @ 0x7000 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ @@ -348192,23 +348190,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r5, #28 │ │ │ │ + asrs r0, r7, #28 │ │ │ │ movs r4, r7 │ │ │ │ ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r3, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348220,25 +348218,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3012d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #76] @ (3012dc ) │ │ │ │ ldr r1, [pc, #76] @ (3012e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #60] @ (3012e4 ) │ │ │ │ ldr r2, [pc, #64] @ (3012e8 ) │ │ │ │ movw r1, #28944 @ 0x7110 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ @@ -348249,23 +348247,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, #4] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r4, #26 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ movs r4, r7 │ │ │ │ ldmia r3!, {r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r3, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348278,42 +348276,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (301354 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [pc, #60] @ 301358 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (30135c ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r0, r6] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - cmn r4, r5 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r5, r7 │ │ │ │ - ands r0, r5 │ │ │ │ + ands r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3013c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -348322,42 +348320,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (3013c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [pc, #60] @ 3013cc │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (3013d0 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ble.n 301330 │ │ │ │ + ble.n 301350 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r2 │ │ │ │ movs r5, r7 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #160] @ 301484 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348365,15 +348363,15 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #156] @ (30148c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add.w lr, r0, #1776 @ 0x6f0 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #128] @ 0x80 │ │ │ │ movs r1, #7 │ │ │ │ @@ -348408,19 +348406,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ble.n 30150c │ │ │ │ + ble.n 30152c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r3, r2] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r1 │ │ │ │ ldrb.w ip, [r3, #96] @ 0x60 │ │ │ │ cmp.w ip, #15 │ │ │ │ ble.n 3014ac │ │ │ │ movs r0, #0 │ │ │ │ @@ -348468,15 +348466,15 @@ │ │ │ │ orr.w r2, r2, lr │ │ │ │ ands r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #104] @ (3015c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -348489,24 +348487,24 @@ │ │ │ │ add.w r8, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #88] @ (3015c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #72] @ (3015cc ) │ │ │ │ ldr r1, [pc, #72] @ (3015d0 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 337bb8 │ │ │ │ cmp r4, #4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 30156c │ │ │ │ movs r0, #0 │ │ │ │ @@ -348514,23 +348512,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - blt.n 301568 │ │ │ │ + blt.n 301588 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (3016b0 ) │ │ │ │ add.w r5, r0, #1776 @ 0x6f0 │ │ │ │ @@ -348546,24 +348544,24 @@ │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r1, [pc, #176] @ (3016b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #160] @ (3016bc ) │ │ │ │ ldr r1, [pc, #160] @ (3016c0 ) │ │ │ │ add.w r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ bl 337bb8 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ add r3, r4 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -348598,23 +348596,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - blt.n 301734 │ │ │ │ + blt.n 301754 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r3, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #2 │ │ │ │ ittt eq │ │ │ │ addeq.w r3, r0, #16384 @ 0x4000 │ │ │ │ moveq r2, #0 │ │ │ │ strbeq.w r2, [r3, #2940] @ 0xb7c │ │ │ │ b.n 3015d4 │ │ │ │ @@ -348629,63 +348627,63 @@ │ │ │ │ ldr r1, [pc, #108] @ (301758 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #92] @ (30175c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #92] @ (301760 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #80] @ (301764 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #80] @ (301768 ) │ │ │ │ addw r1, r6, #1780 @ 0x6f4 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ bl 2b3d08 │ │ │ │ ldr r1, [pc, #68] @ (30176c ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add.w r2, r6, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bge.n 3017dc │ │ │ │ + bge.n 3017fc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r4, r6] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (301844 ) │ │ │ │ @@ -348700,18 +348698,18 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #180] @ (301850 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #172] @ (301854 ) │ │ │ │ add r1, pc │ │ │ │ - bl 541418 │ │ │ │ + bl 541420 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ bl 2919c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #156] @ (301858 ) │ │ │ │ movs r3, #4 │ │ │ │ @@ -348763,35 +348761,35 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2910a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 29027c │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 301788 │ │ │ │ + bls.n 3017a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r6, r0] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r6, r4] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r0, r4] │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r3, r4] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r0, r4] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r7, r3] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -348832,47 +348830,47 @@ │ │ │ │ add r2, pc │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r9, r4, #76 @ 0x4c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #376] @ (301a78 ) │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #368] @ (301a7c ) │ │ │ │ add r6, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 339e24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r8, r5, #1776 @ 0x6f0 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ movs r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ movs r6, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r8, #-8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -348918,15 +348916,15 @@ │ │ │ │ orr.w ip, ip, lr │ │ │ │ ands r3, r1 │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 301958 │ │ │ │ mov r4, r8 │ │ │ │ add.w r6, r5, #1840 @ 0x730 │ │ │ │ movs r7, #15 │ │ │ │ sub.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -348942,38 +348940,38 @@ │ │ │ │ lsl.w ip, r7, ip │ │ │ │ orr.w ip, ip, lr │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 301a0e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - bhi.n 301b24 │ │ │ │ + bhi.n 301b44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #648] @ (301cf4 ) │ │ │ │ + ldr r7, [pc, #712] @ (301d34 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #760] @ (301d68 ) │ │ │ │ + ldr r7, [pc, #824] @ (301da8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #880] @ (301de4 ) │ │ │ │ + ldr r6, [pc, #944] @ (301e24 ) │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r9, [pc, #1092] @ 301ed8 │ │ │ │ @@ -348993,38 +348991,38 @@ │ │ │ │ add.w r3, r9, #60 @ 0x3c │ │ │ │ ldr.w r1, [pc, #1068] @ 301eec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ add.w r8, r9, #76 @ 0x4c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr.w r2, [pc, #1032] @ 301ef0 │ │ │ │ ldr.w r1, [pc, #1032] @ 301ef4 │ │ │ │ add.w r3, r9, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33aa30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33aa9c │ │ │ │ mov r3, sl │ │ │ │ @@ -349080,40 +349078,40 @@ │ │ │ │ add.w r9, r8, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #836] @ (301f0c ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #812] @ (301f10 ) │ │ │ │ add.w r3, r8, #92 @ 0x5c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cbnz r0, 301c20 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -349123,58 +349121,58 @@ │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #752] @ (301f18 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ - bl 54723c │ │ │ │ + bl 547244 │ │ │ │ ldr r2, [pc, #740] @ (301f1c ) │ │ │ │ ldr r1, [pc, #744] @ (301f20 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r3, #14 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [pc, #720] @ 301f24 │ │ │ │ bl 3002b8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ add r8, pc │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 301c0a │ │ │ │ ldrb.w r3, [fp, #3115] @ 0xc2b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 301e6c │ │ │ │ ldrb.w r3, [fp, #3112] @ 0xc28 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349191,74 +349189,74 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #7008 @ 0x1b60 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ add.w sl, r7, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #568] @ (301f3c ) │ │ │ │ adds r2, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #548] @ (301f40 ) │ │ │ │ ldr.w r2, [fp, #2936] @ 0xb78 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #524] @ (301f44 ) │ │ │ │ ldrb.w r2, [fp, #3116] @ 0xc2c │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #500] @ (301f48 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 301c0a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ movs r1, #0 │ │ │ │ bl 2b3fbc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [pc, #436] @ (301f4c ) │ │ │ │ mov r2, r5 │ │ │ │ @@ -349280,20 +349278,20 @@ │ │ │ │ ldr r1, [pc, #416] @ (301f60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #400] @ (301f64 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ ldr r3, [pc, #308] @ (301f14 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ @@ -349307,15 +349305,15 @@ │ │ │ │ bl 2b3fbc │ │ │ │ b.n 301b94 │ │ │ │ ldr r0, [pc, #356] @ (301f68 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r5, #1776 @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 542b00 │ │ │ │ + bl 542b08 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 2fece0 │ │ │ │ mov r2, r7 │ │ │ │ subs r3, r0, #4 │ │ │ │ add.w ip, r0, #60 @ 0x3c │ │ │ │ ldr.w r1, [r3, #4]! │ │ │ │ @@ -349329,15 +349327,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (301f74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #300] @ (301f78 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ bl 2b3d08 │ │ │ │ addw r1, r5, #1780 @ 0x6f4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -349351,139 +349349,139 @@ │ │ │ │ adds r6, #32 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 547820 │ │ │ │ + bl 547828 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ mov r1, r8 │ │ │ │ adds r2, #2 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 301cb4 │ │ │ │ b.n 301c0a │ │ │ │ nop │ │ │ │ - bvs.n 301dfc │ │ │ │ + bvs.n 301e1c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #72] @ (301f28 ) │ │ │ │ + ldr r5, [pc, #136] @ (301f68 ) │ │ │ │ movs r3, r7 │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #768] @ (3021ec ) │ │ │ │ + ldr r5, [pc, #832] @ (30222c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #872] @ (302258 ) │ │ │ │ + ldr r5, [pc, #936] @ (302298 ) │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #792] @ (302218 ) │ │ │ │ + ldr r5, [pc, #856] @ (302258 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #104] @ (301f6c ) │ │ │ │ + ldr r4, [pc, #168] @ (301fac ) │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 301e1c │ │ │ │ + bpl.n 301e3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #368] @ (302080 ) │ │ │ │ + ldr r5, [pc, #432] @ (3020c0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #632] @ (30218c ) │ │ │ │ + ldr r2, [pc, #696] @ (3021cc ) │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r0, #16] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r5, #2] │ │ │ │ + strh r0, [r7, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r4, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, r3] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #928] @ (3022d4 ) │ │ │ │ + ldr r2, [pc, #992] @ (302314 ) │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 301fe4 │ │ │ │ + bmi.n 302004 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #192] @ (30200c ) │ │ │ │ + ldr r1, [pc, #256] @ (30204c ) │ │ │ │ movs r5, r7 │ │ │ │ bl 1f5f4e │ │ │ │ - bl 5c7f52 │ │ │ │ - ldr r3, [pc, #440] @ (302110 ) │ │ │ │ + bl 5c7f52 │ │ │ │ + ldr r3, [pc, #504] @ (302150 ) │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 30203c │ │ │ │ + bcc.n 301e5c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #992] @ (302340 ) │ │ │ │ + ldr r2, [pc, #32] @ (301f80 ) │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - bl 5cbf6a │ │ │ │ - bcs.n 301f5c │ │ │ │ + bl 5cbf6a │ │ │ │ + bcc.n 301f7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #504] @ (30216c ) │ │ │ │ + ldr r1, [pc, #568] @ (3021ac ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #752] @ (302270 ) │ │ │ │ + ldr r2, [pc, #816] @ (3022b0 ) │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (301f88 ) │ │ │ │ add r1, pc │ │ │ │ b.n 301a80 │ │ │ │ - ldr r1, [pc, #736] @ (30226c ) │ │ │ │ + ldr r1, [pc, #800] @ (3022ac ) │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (301f94 ) │ │ │ │ add r1, pc │ │ │ │ b.n 301a80 │ │ │ │ - ldr r1, [pc, #752] @ (302288 ) │ │ │ │ + ldr r1, [pc, #816] @ (3022c8 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00301f98 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00301f9c : │ │ │ │ @@ -349500,21 +349498,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (301fc4 ) │ │ │ │ ldr r1, [pc, #24] @ (301fc8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 68f040 │ │ │ │ + b.w 68f048 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #200] @ (30208c ) │ │ │ │ + ldr r2, [pc, #264] @ (3020cc ) │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 301f9c │ │ │ │ + bne.n 301fbc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #64] @ (30200c ) │ │ │ │ + ldr r2, [pc, #128] @ (30204c ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00301fcc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -349525,28 +349523,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (302014 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bne.n 301f7c │ │ │ │ + bne.n 301f9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #992] @ (3023f4 ) │ │ │ │ + ldr r2, [pc, #32] @ (302034 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #864] @ (302378 ) │ │ │ │ + ldr r1, [pc, #928] @ (3023b8 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00302018 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -349557,66 +349555,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (302060 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bne.n 302130 │ │ │ │ + bne.n 302150 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #688] @ (302310 ) │ │ │ │ + ldr r1, [pc, #752] @ (302350 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #560] @ (302294 ) │ │ │ │ + ldr r1, [pc, #624] @ (3022d4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00302064 : │ │ │ │ ldr r3, [pc, #24] @ (302080 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 302084 │ │ │ │ ldr r1, [pc, #24] @ (302088 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 68f040 │ │ │ │ - bne.n 3020e0 │ │ │ │ + b.w 68f048 │ │ │ │ + bne.n 302100 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #448] @ (302248 ) │ │ │ │ + ldr r1, [pc, #512] @ (302288 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #320] @ (3021cc ) │ │ │ │ + ldr r1, [pc, #384] @ (30220c ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030208c : │ │ │ │ ldr r3, [pc, #24] @ (3020a8 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 3020ac │ │ │ │ ldr r1, [pc, #24] @ (3020b0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 68f040 │ │ │ │ - bne.n 3020b8 │ │ │ │ + b.w 68f048 │ │ │ │ + bne.n 3020d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #288] @ (3021d0 ) │ │ │ │ + ldr r1, [pc, #352] @ (302210 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #160] @ (302154 ) │ │ │ │ + ldr r1, [pc, #224] @ (302194 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003020b4 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003020b8 : │ │ │ │ @@ -349677,15 +349675,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (302154 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ bkpt 0x000a │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -349825,25 +349823,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (302420 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #316] @ (302424 ) │ │ │ │ ldr r1, [pc, #320] @ (302428 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 300824 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (30242c ) │ │ │ │ @@ -349937,35 +349935,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ - bx r3 │ │ │ │ + bx r5 │ │ │ │ movs r5, r7 │ │ │ │ - bx r6 │ │ │ │ + bx r8 │ │ │ │ movs r5, r7 │ │ │ │ pop {r1, r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bx r0 │ │ │ │ + bx r2 │ │ │ │ movs r5, r7 │ │ │ │ - mov sl, pc │ │ │ │ + bx r1 │ │ │ │ movs r5, r7 │ │ │ │ - mov lr, lr │ │ │ │ + bx r0 │ │ │ │ movs r5, r7 │ │ │ │ - mov lr, sp │ │ │ │ + mov lr, pc │ │ │ │ movs r5, r7 │ │ │ │ - mov sl, ip │ │ │ │ + mov sl, lr │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 302494 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349973,15 +349971,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (30249c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #44] @ (3024a0 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -349989,19 +349987,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - muls r0, r3 │ │ │ │ + muls r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r0, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -350015,34 +350013,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (3024f8 ) │ │ │ │ ldr r2, [pc, #52] @ (3024fc ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r6 │ │ │ │ bl 3001ec │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (302508 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ cbnz r2, 30256a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 302598 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350131,15 +350129,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6879e4 │ │ │ │ + bl 6879ec │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3025e8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -350151,15 +350149,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (302880 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (302884 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -350234,15 +350232,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 302766 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6878f8 │ │ │ │ + bl 687900 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 302862 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 302836 │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -350359,49 +350357,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (3028b8 ) │ │ │ │ ldr r0, [pc, #80] @ (3028bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, sp │ │ │ │ + add r4, pc │ │ │ │ movs r5, r7 │ │ │ │ - add r8, r0 │ │ │ │ + add r8, r2 │ │ │ │ movs r5, r7 │ │ │ │ rev r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, ip │ │ │ │ + add r2, lr │ │ │ │ movs r5, r7 │ │ │ │ - add r4, fp │ │ │ │ + add r4, sp │ │ │ │ movs r5, r7 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, r8 │ │ │ │ movs r5, r7 │ │ │ │ - bics r6, r2 │ │ │ │ + bics r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, r4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ movs r6, r7 │ │ │ │ - mvns r0, r2 │ │ │ │ + mvns r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ cbnz r4, 3028b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r2 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r6, r6 │ │ │ │ + negs r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #250 @ 0xfa │ │ │ │ + adds r3, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (30294c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -350410,26 +350408,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (302954 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #108] @ (302958 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (30295c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (302960 ) │ │ │ │ ldr r3, [pc, #92] @ (302964 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -350442,36 +350440,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (30296c ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r1, [pc, #52] @ (302970 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54040c │ │ │ │ - ldmia r1!, {r2, r3, r7} │ │ │ │ + b.w 540414 │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ movs r4, r7 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - tst r2, r1 │ │ │ │ + tst r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 3028fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -350489,15 +350487,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 6879e4 │ │ │ │ + bl 6879ec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -350599,46 +350597,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (302b10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ bl 30250c │ │ │ │ b.n 302ad6 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 21c3e8 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 302afa │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 302aca │ │ │ │ adds r0, #4 │ │ │ │ - bl 687834 │ │ │ │ + bl 68783c │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 21c3e8 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 302ad6 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ movs r5, r7 │ │ │ │ - ands r2, r0 │ │ │ │ + ands r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -350709,15 +350707,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (302c50 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (302c54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 302c0a │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -350747,23 +350745,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3e1318 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 302c02 │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (302c60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ push {r1, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -350771,40 +350769,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (302cc0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (302cc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #56] @ (302cc8 ) │ │ │ │ ldr r1, [pc, #60] @ (302ccc ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #60 @ 0x3c │ │ │ │ + subs r3, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 302c6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350819,15 +350817,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (302d6c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #108] @ (302d70 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 302d1e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -350856,32 +350854,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (302d7c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 302d0a │ │ │ │ ... │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r6, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #110 @ 0x6e │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r2, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #46 @ 0x2e │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 302e08 │ │ │ │ sub sp, #24 │ │ │ │ @@ -350892,15 +350890,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (302e14 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #100] @ (302e18 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 302dce │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -350929,31 +350927,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 302dba │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ movs r5, r7 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r4, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 302ed0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -350962,15 +350960,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (302ed8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 302ea8 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (302edc ) │ │ │ │ @@ -350987,15 +350985,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (302ee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c194c │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 21e988 │ │ │ │ @@ -351010,29 +351008,29 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 302e60 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #32 │ │ │ │ movs r5, r7 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ uxth r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r2, r5} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #912] @ 0x390 │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #22 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00302ef0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -351051,65 +351049,65 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (302f98 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #104] @ (302f9c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (302fa0 ) │ │ │ │ - bl 53ffb8 │ │ │ │ + bl 53ffc0 │ │ │ │ ldr r3, [pc, #96] @ (302fa4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (302fa8 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #76] @ (302fac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c98 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2c17f4 │ │ │ │ ldrb r4, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ @@ -351159,27 +351157,27 @@ │ │ │ │ b.w 3f2ec0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3f3408 │ │ │ │ ldr r0, [pc, #28] @ (303050 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303002 │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r0, #11 │ │ │ │ lsls r2, r5, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + subs r3, #164 @ 0xa4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00303054 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -351199,24 +351197,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ cbz r0, 3030a2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (3030ac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 544e4c │ │ │ │ + b.w 544e54 │ │ │ │ nop │ │ │ │ cbz r4, 3030b6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -351247,15 +351245,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 5fbc94 │ │ │ │ + bl 5fbc9c │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 3031fe │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -351285,15 +351283,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 21c4e4 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 687824 │ │ │ │ + bl 68782c │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 303282 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -351320,15 +351318,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 3031ec │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 68788c │ │ │ │ + bl 687894 │ │ │ │ adds r6, #16 │ │ │ │ blx 21ce48 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 3031d6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -351388,15 +351386,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 3031b4 │ │ │ │ ldr r1, [pc, #164] @ (303328 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ b.n 303186 │ │ │ │ ldr r1, [pc, #148] @ (30332c ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30315e │ │ │ │ ldr r1, [pc, #140] @ (303330 ) │ │ │ │ @@ -351404,15 +351402,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30315e │ │ │ │ ldr r0, [pc, #132] @ (303334 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 30315e │ │ │ │ ldr r1, [pc, #120] @ (303338 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 303210 │ │ │ │ @@ -351421,29 +351419,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 303210 │ │ │ │ ldr r0, [pc, #104] @ (30333c ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 303210 │ │ │ │ ldr r3, [pc, #92] @ (303340 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30324c │ │ │ │ ldr r3, [pc, #68] @ (303330 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30324c │ │ │ │ ldr r0, [pc, #76] @ (303344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30324c │ │ │ │ ldr r3, [pc, #68] @ (303348 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (30334c ) │ │ │ │ ldr r0, [pc, #72] @ (303350 ) │ │ │ │ add r3, pc │ │ │ │ @@ -351451,41 +351449,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #160 @ 0xa0 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ - nop {13} │ │ │ │ + nop {14} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351502,35 +351500,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fba24 │ │ │ │ + bl 5fba2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3033b0 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 3033ba │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fba24 │ │ │ │ + bl 5fba2c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 303398 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 30338a │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3033ca │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fbc94 │ │ │ │ + bl 5fbc9c │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (303400 ) │ │ │ │ ldr r3, [pc, #44] @ (3033fc ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -351561,44 +351559,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (303478 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w ip, [pc, #72] @ 30347c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (303480 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bkpt 0x00ba │ │ │ │ + bkpt 0x00ca │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -351619,31 +351617,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (3034c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (303558 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 303542 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 6879e4 │ │ │ │ + bl 6879ec │ │ │ │ cbnz r0, 3034fe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351652,33 +351650,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 303522 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r3, [pc, #60] @ (303560 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30350a │ │ │ │ ldr r3, [pc, #52] @ (303564 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30350a │ │ │ │ ldr r0, [pc, #48] @ (303568 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30350a │ │ │ │ ldr r3, [pc, #40] @ (30356c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (303570 ) │ │ │ │ ldr r0, [pc, #40] @ (303574 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -351690,21 +351688,21 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 303798 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -351724,34 +351722,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (3037ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #496] @ (3037b0 ) │ │ │ │ ldr r1, [pc, #496] @ (3037b4 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 21dfb4 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 5fbf20 │ │ │ │ + bl 5fbf28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3036c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 303354 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -351797,27 +351795,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (3037c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 30369a │ │ │ │ ldr r3, [pc, #324] @ (3037c8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (3037cc ) │ │ │ │ ldr r1, [pc, #328] @ (3037d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #312] @ (3037d4 ) │ │ │ │ ldr r3, [pc, #260] @ (3037a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -351835,39 +351833,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (3037dc ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 30369a │ │ │ │ ldr r3, [pc, #256] @ (3037e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (3037e4 ) │ │ │ │ ldr r1, [pc, #256] @ (3037e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 30369a │ │ │ │ ldr r2, [pc, #240] @ (3037ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (3037f0 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5fc294 │ │ │ │ + bl 5fc29c │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (3037f4 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -351889,89 +351887,89 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 303620 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (303800 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 303620 │ │ │ │ ldr r1, [pc, #152] @ (303804 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 303656 │ │ │ │ ldr r1, [pc, #132] @ (3037fc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 303656 │ │ │ │ ldr r0, [pc, #132] @ (303808 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 303656 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r7, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + subs r0, #34 @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r5, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r4, r6} │ │ │ │ + pop {r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #242 @ 0xf2 │ │ │ │ + subs r0, #2 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #88 @ 0x58 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r7, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 303860 │ │ │ │ + pop {r1} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r5, #10 │ │ │ │ movs r5, r7 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (303a08 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352029,15 +352027,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3038be │ │ │ │ ldr r0, [pc, #356] @ (303a18 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 3038e2 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -352049,15 +352047,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 3038d4 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 687894 │ │ │ │ + b.w 68789c │ │ │ │ ldr r0, [pc, #296] @ (303a1c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 303904 │ │ │ │ ldr r0, [pc, #280] @ (303a14 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -352078,19 +352076,19 @@ │ │ │ │ bpl.n 303844 │ │ │ │ ldr r0, [pc, #256] @ (303a24 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r0, [pc, #244] @ (303a28 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 3039c4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 303844 │ │ │ │ @@ -352108,15 +352106,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 303844 │ │ │ │ ldr r0, [pc, #184] @ (303a30 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 30390c │ │ │ │ add r3, pc, #8 @ (adr r3, 303990 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -352156,27 +352154,27 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r7, #10 │ │ │ │ movs r5, r7 │ │ │ │ mov r0, pc │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (303ad0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352185,25 +352183,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (303ad8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #124] @ (303adc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (303ae0 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #80] @ 303ac8 │ │ │ │ ldr r2, [pc, #104] @ (303ae4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (303ae8 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -352231,27 +352229,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r1, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ movs r5, r7 │ │ │ │ add r7, pc, #248 @ (adr r7, 303be0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #20 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (303c84 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -352324,20 +352322,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303b18 │ │ │ │ ldr r0, [pc, #232] @ (303c98 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 303b18 │ │ │ │ ldr r0, [pc, #224] @ (303c9c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 303c42 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303b18 │ │ │ │ @@ -352373,15 +352371,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (303c90 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 303b18 │ │ │ │ ldr r0, [pc, #104] @ (303ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 303b18 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 303bce │ │ │ │ add r3, pc, #8 @ (adr r3, 303c50 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -352404,25 +352402,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (303cb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r5, pc, #488 @ (adr r5, 303e9c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352431,44 +352429,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (303d14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #60] @ (303d18 ) │ │ │ │ ldr r1, [pc, #60] @ (303d1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 303054 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3398d4 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ movs r5, r7 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (303db0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352477,31 +352475,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (303db8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #112] @ (303dbc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (303dc0 ) │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #96] @ (303dc4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #88] @ (303dc8 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -352519,31 +352517,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r4, ip │ │ │ │ + mov r4, lr │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xebe4003b │ │ │ │ + @ instruction: 0xebf4003b │ │ │ │ stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ add r4, pc, #592 @ (adr r4, 304020 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (303dd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ add r4, pc, #776 @ (adr r4, 3040e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -352610,25 +352608,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (303edc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #76] @ (303ee0 ) │ │ │ │ ldr r1, [pc, #76] @ (303ee4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #60] @ (303ee8 ) │ │ │ │ ldr r3, [pc, #64] @ (303eec ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (303ef0 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -352641,23 +352639,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 303e90 │ │ │ │ + bmi.n 303eb0 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 303ebc │ │ │ │ + bmi.n 303edc │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -352675,54 +352673,54 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #68] @ (303f74 ) │ │ │ │ ldr r1, [pc, #72] @ (303f78 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #60] @ (303f7c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (303f80 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #70 @ 0x46 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 303fd4 │ │ │ │ + bmi.n 303ff4 │ │ │ │ movs r4, r7 │ │ │ │ - stmia.w sl!, {r2, r3, r4, r5} │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + ldmia.w sl!, {r2, r3, r4, r5} │ │ │ │ + adds r2, #52 @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (304024 ) │ │ │ │ @@ -352733,27 +352731,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #124] @ (304030 ) │ │ │ │ ldr r1, [pc, #124] @ (304034 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (304038 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #108] @ (30403c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 304000 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -352781,36 +352779,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303fd4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (304048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 303fd4 │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5} │ │ │ │ + push {r1, r2, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + cmp r0, #12 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #106 @ 0x6a │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (3040ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -352819,15 +352817,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (3040f4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (3040f8 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 3040ae │ │ │ │ @@ -352836,15 +352834,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (304100 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #104] @ (304104 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3040c2 │ │ │ │ @@ -352867,39 +352865,39 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3040aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (304110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 3040aa │ │ │ │ nop │ │ │ │ - cbz r0, 30414c │ │ │ │ + cbz r0, 304150 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #226 @ 0xe2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #0 │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [r3, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #48 @ 0x30 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 30430c │ │ │ │ sub sp, #8 │ │ │ │ @@ -352911,15 +352909,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (304318 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 304282 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (304314 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -352929,15 +352927,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (304324 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #432] @ (304328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3042e2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3042ac │ │ │ │ @@ -352954,15 +352952,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (304334 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #368] @ (304328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 304182 │ │ │ │ ldr r3, [pc, #376] @ (304338 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -352975,29 +352973,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 304182 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (304340 ) │ │ │ │ ldr r0, [pc, #364] @ (304344 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 304182 │ │ │ │ ldr.w ip, [pc, #356] @ 304348 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (30434c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (304350 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #288] @ (304328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 304182 │ │ │ │ ldr r3, [pc, #296] @ (304338 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353010,29 +353008,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 304182 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (304354 ) │ │ │ │ ldr r0, [pc, #304] @ (304358 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 304182 │ │ │ │ ldr.w ip, [pc, #296] @ 30435c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (304360 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (304364 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #208] @ (304328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 304182 │ │ │ │ ldr r3, [pc, #216] @ (304338 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353045,27 +353043,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 304182 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (304368 ) │ │ │ │ ldr r0, [pc, #244] @ (30436c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 304182 │ │ │ │ ldr.w ip, [pc, #236] @ 304370 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (304374 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (304378 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #132] @ (304328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3042be │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353085,15 +353083,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3042a8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (30437c ) │ │ │ │ ldr r0, [pc, #168] @ (304380 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3042a8 │ │ │ │ ldr r3, [pc, #84] @ (304338 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 304182 │ │ │ │ ldr r3, [pc, #76] @ (30433c ) │ │ │ │ @@ -353102,80 +353100,80 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 304182 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (304384 ) │ │ │ │ ldr r0, [pc, #136] @ (304388 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 304182 │ │ │ │ nop │ │ │ │ - uxth r0, r5 │ │ │ │ + uxth r0, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + adds r0, #32 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #34 @ 0x22 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [r3, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r0, r6 │ │ │ │ + uxth r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxtb r4, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #20 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 304384 │ │ │ │ + cbz r6, 304388 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r6, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #180 @ 0xb4 │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 304384 │ │ │ │ + cbz r6, 304388 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 304384 │ │ │ │ + cbz r6, 304388 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #248 @ 0xf8 │ │ │ │ + cmp r7, #8 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353273,15 +353271,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 3045dc │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 304540 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (304704 ) │ │ │ │ @@ -353299,15 +353297,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 304424 │ │ │ │ ldr r0, [pc, #532] @ (304710 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 304424 │ │ │ │ ldr r1, [pc, #504] @ (304714 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -353318,15 +353316,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 304424 │ │ │ │ ldr r0, [pc, #484] @ (304718 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 304424 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 30469a │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -353494,19 +353492,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r5, #32 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 304b5c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -353601,15 +353599,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (304b70 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3048ce │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 304778 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -353622,15 +353620,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 304778 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -353650,15 +353648,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 304778 │ │ │ │ add r1, pc, #8 @ (adr r1, 3048ec ) │ │ │ │ @@ -353795,15 +353793,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30498c │ │ │ │ b.n 30497a │ │ │ │ ldr r0, [pc, #312] @ (304b74 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 304772 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 304808 │ │ │ │ @@ -353890,17 +353888,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #140 @ 0x8c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00304b78 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -354021,15 +354019,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -354090,15 +354088,15 @@ │ │ │ │ bne.n 304cea │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 304cea │ │ │ │ b.n 304c30 │ │ │ │ nop │ │ │ │ - add r6, pc, #976 @ (adr r6, 305174 ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 304db4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00304da4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354118,33 +354116,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (304df4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 42bea0 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 542bb8 │ │ │ │ + b.w 542bc0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (304eb4 ) │ │ │ │ @@ -354155,15 +354153,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (304ebc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 304da4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354173,15 +354171,15 @@ │ │ │ │ bl 339bc4 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 42b8ec │ │ │ │ mov r0, r5 │ │ │ │ bl 304b78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (304ec0 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -354189,19 +354187,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 42be1c │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 42b88c │ │ │ │ nop │ │ │ │ - add r5, pc, #880 @ (adr r5, 305228 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 305268 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r7, r5 │ │ │ │ + adds r0, r1, r6 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvs.n 304ed0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354212,27 +354210,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (304f60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #116] @ (304f64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (304f68 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #92] @ (304f6c ) │ │ │ │ ldr r2, [pc, #96] @ (304f70 ) │ │ │ │ ldr r3, [pc, #96] @ (304f74 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -354244,41 +354242,41 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #240 @ (adr r5, 30504c ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 30508c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r5, r3 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #210 @ 0xd2 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 304ff0 │ │ │ │ + bge.n 305010 │ │ │ │ movs r3, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ str r4, [sp, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r4, #16 │ │ │ │ movs r5, r7 │ │ │ │ cbnz r6, 304fbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354289,15 +354287,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (304fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #52] @ (304fe4 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (304fe8 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -354307,23 +354305,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, pc, #504 @ (adr r4, 3051d4 ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 305214 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r4, #40 @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 304f10 │ │ │ │ + bls.n 304f30 │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #134 @ 0x86 │ │ │ │ + movs r3, #150 @ 0x96 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r3, #12 │ │ │ │ + lsls r4, r5, #12 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -354358,15 +354356,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 305022 │ │ │ │ ldr r2, [pc, #68] @ (3050a8 ) │ │ │ │ ldr r3, [pc, #44] @ (305090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -354385,19 +354383,19 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 305070 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 3050e4 │ │ │ │ + bls.n 305104 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #128 @ 0x80 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -354409,24 +354407,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (305118 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #72] @ (30511c ) │ │ │ │ ldr r1, [pc, #72] @ (305120 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #60] @ (305124 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (305128 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -354436,27 +354434,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #560 @ (adr r3, 305344 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 305384 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #2 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 305200 │ │ │ │ + bhi.n 305020 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r4, #7 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (305188 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -354466,33 +354464,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (305190 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 41478c │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 21c3e8 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 334e20 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42bea0 │ │ │ │ - add r3, pc, #48 @ (adr r3, 3051bc ) │ │ │ │ + add r3, pc, #112 @ (adr r3, 3051fc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #14 │ │ │ │ + movs r2, #30 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354555,15 +354553,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21efb4 │ │ │ │ nop │ │ │ │ - add r2, pc, #176 @ (adr r2, 305318 ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 305358 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 305194 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -354755,21 +354753,21 @@ │ │ │ │ b.n 3053fc │ │ │ │ bl 21ef84 │ │ │ │ nop │ │ │ │ ldrsb r4, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (3057b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #14 │ │ │ │ + movs r0, #30 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #320 @ (adr r0, 3055c8 ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 305608 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + subs r4, r4, #7 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r1, #6 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (305578 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -354778,30 +354776,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (305580 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #196] @ (305584 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (305588 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (30558c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454e4 │ │ │ │ + bl 5454ec │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 3054f0 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -354814,15 +354812,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (305590 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (305594 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (305598 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -354848,29 +354846,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 21f014 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r4, r5] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r7, #2 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 305670 │ │ │ │ + bmi.n 305490 │ │ │ │ movs r3, r7 │ │ │ │ beq.n 3055c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r2, r3, r4, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r7, #4 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354885,15 +354883,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3055e2 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 305818 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -354908,15 +354906,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (305844 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 305620 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 305818 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -354953,15 +354951,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3057fc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 3056c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #432] @ (30584c ) │ │ │ │ ldr r3, [pc, #416] @ (30583c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355029,15 +355027,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 42b8ec │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 305194 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (305860 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -355067,15 +355065,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (30586c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (305870 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 414578 │ │ │ │ b.n 305698 │ │ │ │ @@ -355113,28 +355111,28 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r6!, {r1, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r1, #6 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r6, #5 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r2, #5 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r5!, {r1, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - ldr r4, [sp, #560] @ 0x230 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r5, r6 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -355966,21 +355964,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (30645c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [pc, #384] @ (3063f0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + asrs r0, r2, #22 │ │ │ │ movs r5, r7 │ │ │ │ ldr r1, [pc, #880] @ (3065ec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (3065b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #432] @ (306438 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #44] @ (3062b8 ) │ │ │ │ ldr r3, [pc, #48] @ (3062bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -356288,19 +356286,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (306940 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #4 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r7, #1 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -356614,19 +356612,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r2, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #816] @ (306d00 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (306be8 ) │ │ │ │ @@ -356824,21 +356822,21 @@ │ │ │ │ b.n 306aba │ │ │ │ bl 21efe4 │ │ │ │ blx 21e3a0 │ │ │ │ bl 21ef84 │ │ │ │ nop │ │ │ │ lsls r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #816] @ (306f24 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #13 │ │ │ │ + lsrs r4, r0, #14 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (306d90 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -356992,15 +356990,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (3070e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 307004 │ │ │ │ @@ -357215,33 +357213,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 306fd4 │ │ │ │ blx 21e3a0 │ │ │ │ bl 21efb4 │ │ │ │ nop │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #816] @ (307340 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r3, #16 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r4, #32 │ │ │ │ + lsrs r6, r6, #32 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (307030 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strb r6, [r2, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 3070ac │ │ │ │ @@ -357279,27 +357277,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 30705c │ │ │ │ ldr r0, [pc, #32] @ (3070bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30705c │ │ │ │ nop │ │ │ │ subs r2, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (3071d4 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -357392,15 +357390,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3070ec │ │ │ │ ldr r0, [pc, #48] @ (3071e4 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3070ec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 309970 │ │ │ │ @@ -357408,15 +357406,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #12 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (307288 ) │ │ │ │ @@ -357424,25 +357422,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (307290 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #132] @ (307294 ) │ │ │ │ ldr r1, [pc, #132] @ (307298 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #116] @ (30729c ) │ │ │ │ ldr r2, [pc, #120] @ (3072a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (3072a4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -357453,49 +357451,49 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #80] @ (3072ac ) │ │ │ │ ldr r1, [pc, #84] @ (3072b0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs.w r0, sl, #12189696 @ 0xba0000 │ │ │ │ - subs r4, #18 │ │ │ │ + rsb r0, sl, #12189696 @ 0xba0000 │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb734 │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #704 @ (adr r0, 307574 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -357580,15 +357578,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 307498 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 3074ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (3074b0 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -357646,49 +357644,49 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #68] @ (3074c8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 309b04 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r5, #5 │ │ │ │ - movs r5, r7 │ │ │ │ lsrs r6, r7, #5 │ │ │ │ movs r5, r7 │ │ │ │ + lsrs r6, r1, #6 │ │ │ │ + movs r5, r7 │ │ │ │ strb r0, [r0, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r6, #4 │ │ │ │ + lsrs r0, r0, #5 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - @ instruction: 0xf36e003a │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + @ instruction: 0xf37e003a │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ sxth r6, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -357699,25 +357697,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (307510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 309790 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsrs r6, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (307580 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357726,25 +357724,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (307588 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #76] @ (30758c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (307590 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #60] @ (307594 ) │ │ │ │ ldr r2, [pc, #64] @ (307598 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -357755,25 +357753,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ - movs r5, r7 │ │ │ │ lsls r6, r5, #31 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf276003a │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + lsls r6, r7, #31 │ │ │ │ + movs r5, r7 │ │ │ │ + @ instruction: 0xf286003a │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2l 0, cr0, [r2, #240]! @ 0xf0 │ │ │ │ - ble.n 30768c │ │ │ │ + ldc2l 0, cr0, [r2, #240]! @ 0xf0 │ │ │ │ + ble.n 3074ac │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 3075f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -357781,35 +357779,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (307600 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 542bb8 │ │ │ │ + bl 542bc0 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 3075ea │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42bea0 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r6, #29 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (3078fc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -357918,15 +357916,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30762c │ │ │ │ ldr r0, [pc, #484] @ (30790c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30762c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 309a0c │ │ │ │ movs r1, #0 │ │ │ │ b.n 3076ae │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -357948,15 +357946,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 307750 │ │ │ │ ldr r0, [pc, #424] @ (307914 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 307750 │ │ │ │ ldr r3, [pc, #400] @ (307910 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358013,15 +358011,15 @@ │ │ │ │ b.n 3077e2 │ │ │ │ ldr r0, [pc, #264] @ (307918 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 307676 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -358030,22 +358028,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 307676 │ │ │ │ ldr r0, [pc, #216] @ (30791c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 307676 │ │ │ │ ldr r0, [pc, #204] @ (307920 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3076fe │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358055,23 +358053,23 @@ │ │ │ │ beq.w 3076fe │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3076fe │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3076fe │ │ │ │ ldr r0, [pc, #140] @ (307924 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3076f2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358082,15 +358080,15 @@ │ │ │ │ beq.n 3077e2 │ │ │ │ b.n 3077da │ │ │ │ ldr r0, [pc, #96] @ (307928 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3076e6 │ │ │ │ @@ -358106,29 +358104,29 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #976] @ (307cd8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ movs r5, r7 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -358174,15 +358172,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3079ec │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -358207,15 +358205,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3079bc │ │ │ │ ldr r0, [pc, #100] @ (307a70 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3079bc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (307a64 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -358235,31 +358233,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 307a34 │ │ │ │ ldr r0, [pc, #40] @ (307a78 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 307a34 │ │ │ │ nop │ │ │ │ adds r1, #54 @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #64] @ (307ab8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (307b6c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -358329,26 +358327,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 307a9c │ │ │ │ ldr r0, [pc, #28] @ (307b7c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 307a9c │ │ │ │ adds r0, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (307c34 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -358406,22 +358404,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 307c26 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 307be6 │ │ │ │ ldr r0, [pc, #20] @ (307c3c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 307c20 │ │ │ │ cmp r6, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 307c80 │ │ │ │ bls.n 307c78 │ │ │ │ @@ -359419,15 +359417,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 3087aa │ │ │ │ mov r0, r5 │ │ │ │ bl 30793c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -359445,15 +359443,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 307e40 │ │ │ │ b.n 30877c │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -359464,15 +359462,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 30882e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -359485,15 +359483,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 308824 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -359914,15 +359912,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 308c88 │ │ │ │ ldr r0, [pc, #212] @ (308d8c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 308b96 │ │ │ │ @@ -359935,15 +359933,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 308b1a │ │ │ │ ldr r0, [pc, #160] @ (308d94 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 308b1a │ │ │ │ ldr r3, [pc, #148] @ (308d98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308bf8 │ │ │ │ @@ -359956,15 +359954,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 308bf8 │ │ │ │ ldr r1, [pc, #76] @ (308d84 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 308b88 │ │ │ │ ldr r1, [pc, #68] @ (308d88 ) │ │ │ │ @@ -359972,15 +359970,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 308b88 │ │ │ │ ldr r0, [pc, #76] @ (308da0 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 308b88 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ movs r2, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #18 │ │ │ │ @@ -359993,22 +359991,22 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf180003c │ │ │ │ + @ instruction: 0xf190003c │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf124003c │ │ │ │ + @ instruction: 0xf134003c │ │ │ │ asrs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf13e003c │ │ │ │ - @ instruction: 0xf0e4003c │ │ │ │ + adc.w r0, lr, #60 @ 0x3c │ │ │ │ + @ instruction: 0xf0f4003c │ │ │ │ │ │ │ │ 00308da4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -360845,21 +360843,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 309174 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r6, r3, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00309708 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -361250,21 +361248,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 42b8ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -361448,15 +361446,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r1, [pc, #528] @ (309f74 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (309dd0 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -361490,15 +361488,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #160] @ (309e74 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -361538,26 +361536,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 21dfb4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 309e54 │ │ │ │ ldr r2, [pc, #64] @ (309eb8 ) │ │ │ │ ldr r3, [pc, #52] @ (309eac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -361577,15 +361575,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r5, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov lr, r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 309ffc │ │ │ │ + b.n 30a01c │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -361636,19 +361634,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -361677,23 +361675,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ b.n 309f96 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361703,45 +361701,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (30a0dc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (30a0e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #184] @ (30a0e4 ) │ │ │ │ ldr r1, [pc, #184] @ (30a0e8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #168] @ (30a0ec ) │ │ │ │ ldr r1, [pc, #168] @ (30a0f0 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #152] @ (30a0f4 ) │ │ │ │ ldr r1, [pc, #152] @ (30a0f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #136] @ (30a0fc ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (30a100 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (30a104 ) │ │ │ │ add r4, pc │ │ │ │ @@ -361772,43 +361770,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r6, #23 │ │ │ │ + lsrs r4, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 30a7c8 │ │ │ │ + b.n 30a7e8 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ movs r3, r7 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #154 @ 0x9a │ │ │ │ movs r4, r7 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + udf #140 @ 0x8c │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + udf #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ add r6, ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -361968,15 +361966,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 30a2a8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 30a2a8 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361991,25 +361989,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 30a39a │ │ │ │ eors r3, r2 │ │ │ │ @@ -362101,26 +362099,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (30a66c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (30a670 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #500] @ (30a674 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (30a678 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -362190,33 +362188,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3398d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 42b8ec │ │ │ │ ldr r6, [pc, #312] @ (30a688 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #308] @ (30a68c ) │ │ │ │ ldr r1, [pc, #312] @ (30a690 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 30c2f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (30a694 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -362233,42 +362231,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #188] @ (30a69c ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #156] @ (30a6a0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ ldr r2, [pc, #132] @ (30a6a4 ) │ │ │ │ ldr r3, [pc, #64] @ (30a664 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362284,43 +362282,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r4, r2, #25 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #7 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 30a570 │ │ │ │ + bge.n 30a590 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 30a750 │ │ │ │ + bge.n 30a770 │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 30a5a4 │ │ │ │ + bge.n 30a5c4 │ │ │ │ movs r4, r7 │ │ │ │ eors r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 30a6b8 │ │ │ │ + bge.n 30a6d8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, r1] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #90 @ 0x5a │ │ │ │ + udf #106 @ 0x6a │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ movs r3, r7 │ │ │ │ strh r6, [r5, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362533,24 +362531,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (30a970 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #72] @ (30a974 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (30a978 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #60] @ (30a97c ) │ │ │ │ ldr r2, [pc, #64] @ (30a980 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -362561,27 +362559,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 30a91c │ │ │ │ + bpl.n 30a93c │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 30a8fc │ │ │ │ + bpl.n 30a91c │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x009c │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r6, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -362593,15 +362591,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3393fc │ │ │ │ cmp r5, #4 │ │ │ │ @@ -362627,64 +362625,64 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 42be1c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 42c2e8 │ │ │ │ - str r6, [r5, r0] │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 30aa88 │ │ │ │ - movs r4, r7 │ │ │ │ bpl.n 30aaa8 │ │ │ │ movs r4, r7 │ │ │ │ + bpl.n 30aac8 │ │ │ │ + movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 30aa8c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #96] @ (30aa90 ) │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (30aa94 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 30aa5a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 30aa6c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 30aa7e │ │ │ │ mov r0, r4 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42bea0 │ │ │ │ - ldr r7, [pc, #632] @ (30ad08 ) │ │ │ │ + ldr r7, [pc, #696] @ (30ad48 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 30aa04 │ │ │ │ + bmi.n 30aa24 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 30a9e8 │ │ │ │ + bmi.n 30aa08 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 30abac │ │ │ │ sub sp, #16 │ │ │ │ @@ -362694,15 +362692,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -362747,26 +362745,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 30aba4 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 69f204 │ │ │ │ + bl 69f20c │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 30aaf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30ab48 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 30ab48 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -362781,19 +362779,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 30ab48 │ │ │ │ - ldr r7, [pc, #112] @ (30ac20 ) │ │ │ │ + ldr r7, [pc, #176] @ (30ac60 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bhi.n 30abac │ │ │ │ + bls.n 30abcc │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r1, #26] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (30ac30 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -362830,25 +362828,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30abd4 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (30ac40 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30abd4 │ │ │ │ nop │ │ │ │ mcr2 0, 6, r0, cr12, cr11, {2} │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 30ac80 │ │ │ │ + bcc.n 30aca0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363031,17 +363029,17 @@ │ │ │ │ b.n 30adde │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 30adde │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #808] @ (30b1b0 ) │ │ │ │ + ldr r3, [pc, #872] @ (30b1f0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [pc, #544] @ (30b0ac ) │ │ │ │ + ldr r3, [pc, #608] @ (30b0ec ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -363079,33 +363077,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -363177,21 +363175,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 30b070 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #840] @ (30b3b0 ) │ │ │ │ + ldr r2, [pc, #904] @ (30b3f0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3, {r1, r3, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (30b408 ) │ │ │ │ @@ -363214,15 +363212,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (30b414 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (30b418 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -363297,15 +363295,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (30b428 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -363382,15 +363380,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (30b430 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 30b318 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -363509,31 +363507,31 @@ │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa0e005b │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #152] @ (30b4ac ) │ │ │ │ + ldr r1, [pc, #216] @ (30b4ec ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcc.n 30b418 │ │ │ │ + bcc.n 30b438 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #880] @ (30b790 ) │ │ │ │ + ldr r0, [pc, #944] @ (30b7d0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #816] @ (30b754 ) │ │ │ │ + ldr r0, [pc, #880] @ (30b794 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcs.n 30b368 │ │ │ │ + bcs.n 30b388 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r5, #30] │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 30b464 │ │ │ │ + bne.n 30b484 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xf742005b │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -363692,15 +363690,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 30b630 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 69f234 │ │ │ │ + bl 69f23c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363736,40 +363734,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 30bb60 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 21dfb4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 30bfe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30bad8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 69f234 │ │ │ │ + bl 69f23c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30ba6c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 30b756 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -363809,15 +363807,15 @@ │ │ │ │ b.n 30b700 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 30c088 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30b6fe │ │ │ │ @@ -364166,28 +364164,28 @@ │ │ │ │ b.n 30b7ce │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ b.n 30baa8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r4, #14352384 @ 0xdb0000 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r7, #10] │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xf390005b │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 21cf2c │ │ │ │ mov.w r9, #4 │ │ │ │ @@ -364285,25 +364283,25 @@ │ │ │ │ bpl.n 30bc46 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (30bc94 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30bc46 │ │ │ │ nop │ │ │ │ mcr 0, 4, r0, cr2, cr11, {2} │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bc98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364335,24 +364333,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30bcc4 │ │ │ │ ldr r0, [pc, #28] @ (30bd08 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30bcc4 │ │ │ │ stcl 0, cr0, [ip, #364]! @ 0x16c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bd0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364398,44 +364396,44 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30bd50 │ │ │ │ ldr r0, [pc, #60] @ (30bdc0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30bd50 │ │ │ │ ldr r3, [pc, #52] @ (30bdc4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30bd60 │ │ │ │ ldr r3, [pc, #32] @ (30bdbc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30bd60 │ │ │ │ ldr r0, [pc, #36] @ (30bdc8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30bd60 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r6, #-364]! @ 0xfffffe94 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ strb r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bdcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -364569,15 +364567,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30beda │ │ │ │ ldr r1, [pc, #148] @ (30bfd0 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30beae │ │ │ │ ldr r1, [pc, #128] @ (30bfc8 ) │ │ │ │ @@ -364590,15 +364588,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (30bfd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30beae │ │ │ │ ldr r3, [pc, #104] @ (30bfd8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30be80 │ │ │ │ ldr r3, [pc, #76] @ (30bfc8 ) │ │ │ │ @@ -364609,42 +364607,42 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (30bfdc ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 30be80 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r0], #364 @ 0x16c │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r2], #-364 @ 0xfffffe94 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xebe4005b │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [pc, #688] @ (30c28c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bfe0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364686,42 +364684,42 @@ │ │ │ │ ldr r2, [pc, #60] @ (30c078 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c018 │ │ │ │ ldr r0, [pc, #52] @ (30c07c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30c018 │ │ │ │ ldr r2, [pc, #48] @ (30c080 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 30c018 │ │ │ │ ldr r2, [pc, #28] @ (30c078 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30c018 │ │ │ │ ldr r0, [pc, #32] @ (30c084 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30c018 │ │ │ │ @ instruction: 0xeaa4005b │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ add ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c088 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364770,24 +364768,24 @@ │ │ │ │ ldr r2, [pc, #28] @ (30c120 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c0e8 │ │ │ │ ldr r0, [pc, #24] @ (30c124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30c0e8 │ │ │ │ ldrd r0, r0, [r4, #364]! @ 0x16c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c128 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364804,46 +364802,46 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30c186 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldr r3, [pc, #40] @ (30c1b0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30c160 │ │ │ │ ldr r3, [pc, #32] @ (30c1b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c160 │ │ │ │ ldr r0, [pc, #24] @ (30c1b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30c160 │ │ │ │ ldrd r0, r0, [r2, #-364] @ 0x16c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c1bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -364910,25 +364908,25 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (30c288 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30c232 │ │ │ │ nop │ │ │ │ ldmia.w r0!, {r0, r1, r3, r4, r6} │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c28c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 30c2e4 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -364957,25 +364955,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (30c2f0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c2b4 │ │ │ │ ldr r0, [pc, #24] @ (30c2f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop │ │ │ │ b.n 30c2e4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c2f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365201,15 +365199,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0030c538 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -365247,36 +365245,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -365292,15 +365290,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -365309,40 +365307,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -365601,25 +365599,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30c93c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ adds r6, r5, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.w 541400 │ │ │ │ + b.w 541408 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -366020,15 +366018,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 30ca18 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 30ca18 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -366095,49 +366093,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 30ce5c │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 30ce54 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 30ce82 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -366229,25 +366227,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30d058 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #132] @ (30d05c ) │ │ │ │ ldr r1, [pc, #132] @ (30d060 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #116] @ (30d064 ) │ │ │ │ ldr r2, [pc, #120] @ (30d068 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (30d06c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -366258,50 +366256,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #80] @ (30d074 ) │ │ │ │ ldr r1, [pc, #84] @ (30d078 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r6, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ movs r2, r7 │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 30d0d6 │ │ │ │ + cbz r2, 30d0da │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb8be │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r0, [r6, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -366317,25 +366315,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #316] @ (30d1ec ) │ │ │ │ ldr r1, [pc, #320] @ (30d1f0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (30d1f4 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -366379,15 +366377,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (30d1fc ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -366407,39 +366405,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r1, #12 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb832 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 30d2b0 │ │ │ │ + ble.n 30d2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r6, r2, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -366508,25 +366506,25 @@ │ │ │ │ bl 42be1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 42c384 │ │ │ │ b.n 30d27c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ mov r7, r0 │ │ │ │ blx 21e988 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 42be1c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 42c3bc │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ @@ -366554,25 +366552,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (30d384 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #76] @ (30d388 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (30d38c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #60] @ (30d390 ) │ │ │ │ ldr r2, [pc, #64] @ (30d394 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -366583,27 +366581,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r0, #2 │ │ │ │ + lsls r0, r2, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ - movs r4, r7 │ │ │ │ push {r1, r2, r5, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ + movs r4, r7 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 30d334 │ │ │ │ + bge.n 30d354 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 30d3f8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -366611,36 +366609,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (30d400 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 30d3e8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69ef1c │ │ │ │ + bl 69ef24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42bea0 │ │ │ │ nop │ │ │ │ - vmla.i q8, q3, d12[0] │ │ │ │ - push {r2, r3, lr} │ │ │ │ + movs r6, r0 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -366660,30 +366659,30 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 339c14 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 30d428 │ │ │ │ - vhadd.u q8, q3, q6 │ │ │ │ - add r7, sp, #472 @ 0x1d8 │ │ │ │ + vmla.i q0, q3, d0[3] │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r7, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 30d490 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366703,31 +366702,31 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (30d4ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339c14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30ce38 │ │ │ │ nop │ │ │ │ - vhadd.u8 q0, q0, q6 │ │ │ │ - add r7, sp, #8 │ │ │ │ + vhadd.u16 q0, q0, q6 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (30d678 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366735,15 +366734,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (30d680 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -366757,15 +366756,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -366835,22 +366834,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - cdp2 0, 9, cr0, cr14, cr12, {2} │ │ │ │ - cbz r4, 30d6ec │ │ │ │ + cdp2 0, 10, cr0, cr14, cr12, {2} │ │ │ │ + cbz r4, 30d6f0 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 30d6f4 │ │ │ │ + cbz r6, 30d6f8 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -366901,15 +366900,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -366942,15 +366941,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #10 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339c14 │ │ │ │ @@ -366960,18 +366959,18 @@ │ │ │ │ nop │ │ │ │ bcc.n 30d7a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 30d738 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0], {76} @ 0x4c │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + stc2 0, cr0, [r0], #304 @ 0x130 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r5, r0] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (30d990 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -366982,15 +366981,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (30d998 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 30d83a │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -367107,18 +367106,18 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3e9314 │ │ │ │ b.n 30d8c2 │ │ │ │ - @ instruction: 0xfba2004c │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + @ instruction: 0xfbb2004c │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r6, r4] │ │ │ │ + str r0, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2680] @ 30e428 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -367292,15 +367291,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [pc, #2304] @ 30e448 │ │ │ │ ldr.w r3, [pc, #2272] @ 30e42c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -367321,15 +367320,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 30e454 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 30dd52 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -367384,15 +367383,15 @@ │ │ │ │ ldr.w r1, [pc, #2072] @ 30e460 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 30dd58 │ │ │ │ @@ -367591,15 +367590,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -368009,15 +368008,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 6b5ac8 │ │ │ │ + bl 6b5ad0 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -368077,37 +368076,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 30e3ec │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 30e434 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh.w r0, [sl, #76] @ 0x4c │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + str.w r0, [sl, #76] @ 0x4c │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ movs r3, r7 │ │ │ │ - ldr??.w r0, [lr, ip] │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + strb.w r0, [lr, #76] @ 0x4c │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #0] @ (30e448 ) │ │ │ │ + ldr r6, [pc, #64] @ (30e488 ) │ │ │ │ movs r3, r7 │ │ │ │ ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh.w r0, [r0, ip] │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh.w r0, [r0, ip] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ - bcs.n 30e36c │ │ │ │ + bcs.n 30e38c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf75e004c │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + @ instruction: 0xf76e004c │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r2, r7 │ │ │ │ - bne.n 30e3f4 │ │ │ │ + bne.n 30e414 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r5, {r1, r2, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #312] @ (30e5a4 ) │ │ │ │ + ldr r2, [pc, #376] @ (30e5e4 ) │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ bmi.n 30e4d0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ tst.w r3, #196608 @ 0x30000 │ │ │ │ beq.w 30e1b8 │ │ │ │ @@ -368537,15 +368536,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 30f09c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -368980,15 +368979,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339c14 │ │ │ │ @@ -368996,15 +368995,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 30ce38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #628] @ (30f0ac ) │ │ │ │ ldr r3, [pc, #580] @ (30f080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369030,15 +369029,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (30f0b8 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #552] @ (30f0bc ) │ │ │ │ ldr r3, [pc, #492] @ (30f080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369092,15 +369091,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30ce38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 30e690 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (30f0c8 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (30f080 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -369197,32 +369196,32 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r4!, {} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r2!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds.w r0, r2, ip, lsl #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + @ instruction: 0xeb22004c │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r3 │ │ │ │ + lsls r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 30ec10 │ │ │ │ + b.n 30ec30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 30eb18 │ │ │ │ + b.n 30eb38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ movs r3, r7 │ │ │ │ pop {r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r6, 30f138 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r6, 30f126 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -369250,15 +369249,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1604] @ 30f750 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30f886 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 30f886 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -369619,15 +369618,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #468] @ (30f75c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339c14 │ │ │ │ @@ -369707,15 +369706,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #244] @ (30f76c ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 339c14 │ │ │ │ @@ -369732,15 +369731,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339c14 │ │ │ │ @@ -369781,39 +369780,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 30f76e │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30fcb4 │ │ │ │ + b.n 30fcd4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ movs r3, r7 │ │ │ │ push {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 30f7f8 │ │ │ │ + ble.n 30f818 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ movs r3, r7 │ │ │ │ - bgt.n 30f770 │ │ │ │ + ble.n 30f790 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #136 @ 0x88 │ │ │ │ + adds r2, #152 @ 0x98 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r7, #38] @ 0x26 │ │ │ │ + ldrh r4, [r1, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -369899,19 +369898,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 30f34e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 30f5d6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 30f8b0 │ │ │ │ + bgt.n 30f8d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 30f8b2 │ │ │ │ ldr r0, [pc, #664] @ (30fb44 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -370136,62 +370135,62 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (30fb84 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #312] @ 0x138 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (30fb90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ @ instruction: 0xebf60057 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 42bea0 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 542bb8 │ │ │ │ + bl 542bc0 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 334e20 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -370224,15 +370223,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (30fca0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 30fc6c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30fc0a │ │ │ │ @@ -370256,35 +370255,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30fc2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (30fcb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 30fc2c │ │ │ │ ldr r3, [pc, #32] @ (30fcb4 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 30fc22 │ │ │ │ add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (30fd58 ) │ │ │ │ @@ -370292,25 +370291,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30fd60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #132] @ (30fd64 ) │ │ │ │ ldr r1, [pc, #132] @ (30fd68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #116] @ (30fd6c ) │ │ │ │ ldr r2, [pc, #120] @ (30fd70 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (30fd74 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -370324,39 +370323,39 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r1, [pc, #72] @ (30fd7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 30fe0c │ │ │ │ + bvc.n 30fe2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 30fd74 │ │ │ │ + cbz r2, 30fd78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ orns r0, r6, r7, lsr #1 │ │ │ │ subs r5, #140 @ 0x8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -370373,15 +370372,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (30fde0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #52] @ (30fde4 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (30fde8 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -370391,23 +370390,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 30fcf8 │ │ │ │ + bvs.n 30fd18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, r4] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -370523,15 +370522,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3398d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 339bc4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (30ffa0 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -370542,20 +370541,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 42b88c │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 30fe9a │ │ │ │ nop │ │ │ │ - bpl.n 30ff88 │ │ │ │ + bvs.n 30ffa8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmia.w r8, {r0, r1, r2, r4, r6} │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370670,15 +370669,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (31012c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 310056 │ │ │ │ ldr r0, [pc, #80] @ (310130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 310056 │ │ │ │ ldr r3, [pc, #72] @ (310134 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 310096 │ │ │ │ ldr r3, [pc, #52] @ (31012c ) │ │ │ │ @@ -370687,37 +370686,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 310096 │ │ │ │ ldr r0, [pc, #52] @ (310138 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 310096 │ │ │ │ nop │ │ │ │ add r2, sp, #880 @ 0x370 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 310038 │ │ │ │ + bcc.n 310058 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ add ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (310250 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -370787,15 +370786,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (310260 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31017a │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -370814,30 +370813,30 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 3101b0 │ │ │ │ ldr r1, [pc, #36] @ (310264 ) │ │ │ │ ldr r0, [pc, #36] @ (310268 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31019c │ │ │ │ nop │ │ │ │ add r1, sp, #264 @ 0x108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ movs r4, r7 │ │ │ │ - bne.n 310234 │ │ │ │ + bne.n 310254 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #124] @ (3102ec ) │ │ │ │ ldr r3, [pc, #128] @ (3102f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 310286 │ │ │ │ @@ -370873,15 +370872,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (3102fc ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (310300 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -370890,17 +370889,17 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #24] │ │ │ │ + ldrh r2, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (3103f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370908,24 +370907,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #220] @ (3103f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #204] @ (3103fc ) │ │ │ │ ldr r1, [pc, #208] @ (310400 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (310404 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #196] @ (310408 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3103d2 │ │ │ │ @@ -370976,35 +370975,35 @@ │ │ │ │ ldr r2, [pc, #48] @ (310410 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 31034e │ │ │ │ ldr r0, [pc, #44] @ (310414 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31034e │ │ │ │ - bne.n 31040c │ │ │ │ + bne.n 31042c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ movs r4, r7 │ │ │ │ add r7, pc, #344 @ (adr r7, 310560 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #20] │ │ │ │ + ldrh r0, [r4, #20] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (3105b8 ) │ │ │ │ @@ -371122,30 +371121,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (3105d4 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 310516 │ │ │ │ ldr r3, [pc, #84] @ (3105d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 310466 │ │ │ │ ldr r3, [pc, #64] @ (3105d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 310466 │ │ │ │ ldr r0, [pc, #60] @ (3105dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 310466 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -371160,19 +371159,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #96 @ (adr r6, 31062c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #8] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -371915,15 +371914,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (310fb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 310c78 │ │ │ │ ldr r0, [pc, #88] @ (310fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 310c78 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 30fbc8 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -371940,23 +371939,23 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -372086,15 +372085,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (3113b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3110c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 310418 │ │ │ │ b.n 3110c0 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -372253,15 +372252,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (3113c4 ) │ │ │ │ ldr r1, [pc, #192] @ (3113c8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 311082 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 42be1c │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -372288,15 +372287,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (3113d0 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3110c0 │ │ │ │ ldr r2, [pc, #96] @ (3113d4 ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 311296 │ │ │ │ @@ -372305,15 +372304,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 311296 │ │ │ │ ldr r1, [pc, #80] @ (3113d8 ) │ │ │ │ ldr r0, [pc, #80] @ (3113dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 311296 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -372321,35 +372320,35 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r6, #23] │ │ │ │ movs r4, r7 │ │ │ │ str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r3, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r1, #14] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 311980 │ │ │ │ sub sp, #24 │ │ │ │ @@ -372555,15 +372554,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3116a2 │ │ │ │ ldr r1, [pc, #760] @ (311990 ) │ │ │ │ ldr r0, [pc, #760] @ (311994 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 310fe0 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -372694,15 +372693,15 @@ │ │ │ │ bl 30f8a0 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (31199c ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 311414 │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 311916 │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -372722,15 +372721,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (3119a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 31142a │ │ │ │ ldr r3, [pc, #196] @ (31198c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372742,30 +372741,30 @@ │ │ │ │ bpl.w 31142a │ │ │ │ ldr r1, [pc, #200] @ (3119a8 ) │ │ │ │ ldr r0, [pc, #200] @ (3119ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [pc, #188] @ (3119b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 311658 │ │ │ │ ldr r3, [pc, #136] @ (311988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 311658 │ │ │ │ ldr r1, [pc, #168] @ (3119b4 ) │ │ │ │ ldr r0, [pc, #172] @ (3119b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 311658 │ │ │ │ ldr r2, [pc, #152] @ (3119b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 311928 │ │ │ │ ldr r2, [pc, #104] @ (311988 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -372788,61 +372787,61 @@ │ │ │ │ ldr r3, [pc, #56] @ (311988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3116c4 │ │ │ │ ldr r0, [pc, #100] @ (3119c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3116c4 │ │ │ │ ldr r1, [pc, #92] @ (3119c4 ) │ │ │ │ ldr r0, [pc, #96] @ (3119c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 311670 │ │ │ │ nop │ │ │ │ str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ movs r4, r7 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 311a02 │ │ │ │ + cbnz r6, 311a06 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r4, r7 │ │ │ │ - ands.w r0, lr, #61 @ 0x3d │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + bic.w r0, lr, #61 @ 0x3d │ │ │ │ + strb r0, [r6, #24] │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r2, #26] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ movs r4, r7 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ - vshr.s16 d0, d29, #8 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + vshr.s32 d0, d29, #24 │ │ │ │ + strb r6, [r0, #25] │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372901,15 +372900,15 @@ │ │ │ │ bhi.n 311b0a │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 311af8 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -372936,15 +372935,15 @@ │ │ │ │ bhi.n 311b14 │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldr r2, [pc, #116] @ (311b40 ) │ │ │ │ ldr r3, [pc, #108] @ (311b38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -373314,26 +373313,26 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6f0 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ - movs r4, r7 │ │ │ │ strb r4, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ + strb r4, [r3, #8] │ │ │ │ + movs r4, r7 │ │ │ │ │ │ │ │ 00311eb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -373425,19 +373424,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (311fb4 ) │ │ │ │ ldr r0, [pc, #20] @ (311fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ movs r4, r7 │ │ │ │ - mov r6, pc │ │ │ │ + mov lr, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00311fbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -373510,15 +373509,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 312012 │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ b.n 312012 │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 42797c │ │ │ │ bl 425ad0 │ │ │ │ @@ -373538,19 +373537,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrh r0, [r1, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r5, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - cmp sl, r0 │ │ │ │ + cmp sl, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003120c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373573,15 +373572,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 312122 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 693464 │ │ │ │ + bl 69346c │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 31215e │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 31215e │ │ │ │ @@ -373590,15 +373589,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 312138 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 312100 │ │ │ │ ldr r2, [pc, #72] @ (312184 ) │ │ │ │ ldr r3, [pc, #68] @ (312180 ) │ │ │ │ add r2, pc │ │ │ │ @@ -373616,15 +373615,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 312138 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -373658,15 +373657,15 @@ │ │ │ │ cbz r1, 3121c0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 31222c │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 312206 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -373768,25 +373767,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 6a5338 │ │ │ │ + bl 6a5340 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 312208 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -373832,15 +373831,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 312386 │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 312322 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -373856,27 +373855,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 3122c4 │ │ │ │ b.n 312322 │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 3122a4 │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 3122c4 │ │ │ │ b.n 312322 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (312410 ) │ │ │ │ @@ -373890,19 +373889,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrh r4, [r7, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 31242c │ │ │ │ + cbz r0, 312430 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - tst r2, r5 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031241c : │ │ │ │ cbz r0, 31242a │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373918,19 +373917,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (312458 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 312458 │ │ │ │ + cbz r6, 31245c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - rors r0, r4 │ │ │ │ + rors r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031245c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -374019,15 +374018,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 3125a2 │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 312576 │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 312576 │ │ │ │ @@ -374106,29 +374105,29 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ strh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r0, #40] @ 0x28 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - ands r2, r2 │ │ │ │ + ands r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312648 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374156,19 +374155,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3126a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3126a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003126ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374222,19 +374221,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (312744 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312748 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374253,19 +374252,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31278c ) │ │ │ │ ldr r0, [pc, #20] @ (312790 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312794 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00312798 : │ │ │ │ @@ -374345,31 +374344,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (312884 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r6, #8] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00312888 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -374564,19 +374563,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (312a8c ) │ │ │ │ ldr r0, [pc, #20] @ (312a90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r2, sp, #952 @ 0x3b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r0, #96] @ 0x60 │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312a94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374642,15 +374641,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6a52a4 │ │ │ │ + bl 6a52ac │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (312c5c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374669,15 +374668,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 6a5338 │ │ │ │ + bl 6a5340 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -374707,15 +374706,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 312bfe │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a5338 │ │ │ │ + bl 6a5340 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 312b90 │ │ │ │ blx 21c3e8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 21e988 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -374745,25 +374744,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (312c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312bd0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (312ec4 ) │ │ │ │ @@ -374813,15 +374812,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312d42 │ │ │ │ ldr r0, [pc, #476] @ (312edc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312d42 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 312d96 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -374887,15 +374886,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (312ed8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 312d28 │ │ │ │ ldr r0, [pc, #300] @ (312ee8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312d28 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312cd6 │ │ │ │ ldr r3, [pc, #280] @ (312eec ) │ │ │ │ @@ -374906,29 +374905,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (312ed8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 312cd6 │ │ │ │ ldr r0, [pc, #256] @ (312ef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312cd6 │ │ │ │ ldr r2, [pc, #252] @ (312ef4 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 312cac │ │ │ │ ldr r2, [pc, #208] @ (312ed8 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 312cac │ │ │ │ ldr r0, [pc, #228] @ (312ef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 312cac │ │ │ │ ldr r3, [pc, #220] @ (312efc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312d6a │ │ │ │ @@ -374939,15 +374938,15 @@ │ │ │ │ bpl.n 312d6a │ │ │ │ ldr r0, [pc, #200] @ (312f00 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312d6a │ │ │ │ ldr r3, [pc, #136] @ (312ed4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312d42 │ │ │ │ ldr r3, [pc, #128] @ (312ed8 ) │ │ │ │ @@ -374955,43 +374954,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 312d42 │ │ │ │ ldr r0, [pc, #156] @ (312f04 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312d42 │ │ │ │ ldr r3, [pc, #148] @ (312f08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312cd6 │ │ │ │ ldr r3, [pc, #84] @ (312ed8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 312cd6 │ │ │ │ ldr r0, [pc, #124] @ (312f0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312cd6 │ │ │ │ ldr r3, [pc, #116] @ (312f10 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312d28 │ │ │ │ ldr r3, [pc, #48] @ (312ed8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 312d28 │ │ │ │ ldr r0, [pc, #92] @ (312f14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 312d28 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -374999,43 +374998,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r2, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00312f18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -375089,19 +375088,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (312fac ) │ │ │ │ ldr r0, [pc, #20] @ (312fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #144 @ (adr r7, 31303c ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 31307c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312fb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375175,19 +375174,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrb r2, [r1, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #368 @ (adr r6, 3131f0 ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 313230 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313088 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375259,19 +375258,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrb r6, [r6, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 31338c ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 3133cc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r5, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313154 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00313158 : │ │ │ │ @@ -375292,19 +375291,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (313190 ) │ │ │ │ ldr r0, [pc, #20] @ (313194 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r5, pc, #256 @ (adr r5, 313290 ) │ │ │ │ + add r5, pc, #320 @ (adr r5, 3132d0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r4, #28] │ │ │ │ + str r6, [r6, #28] │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313198 : │ │ │ │ cbz r0, 3131a8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375321,19 +375320,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3131d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #8 @ (adr r5, 3131d8 ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 313218 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003131d8 : │ │ │ │ cbz r0, 3131e8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375350,19 +375349,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (313214 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #776 @ (adr r4, 313518 ) │ │ │ │ + add r4, pc, #840 @ (adr r4, 313558 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r7, #20] │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313218 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375400,19 +375399,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (313290 ) │ │ │ │ ldr r0, [pc, #20] @ (313294 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - add r4, pc, #256 @ (adr r4, 313390 ) │ │ │ │ + add r4, pc, #320 @ (adr r4, 3133d0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313298 : │ │ │ │ cbz r0, 3132bc │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -375435,19 +375434,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3132e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #952 @ (adr r3, 31369c ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 3136dc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + str r4, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003132ec : │ │ │ │ cbz r0, 3132fc │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375464,19 +375463,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (313328 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #696 @ (adr r3, 3135dc ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 31361c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + str r4, [r4, #4] │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r3, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031332c : │ │ │ │ cbz r0, 31333c │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375493,19 +375492,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (313368 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #440 @ (adr r3, 31351c ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 31355c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r2, #0] │ │ │ │ + str r4, [r4, #0] │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031336c : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00313370 : │ │ │ │ @@ -375767,15 +375766,15 @@ │ │ │ │ bpl.w 3137d6 │ │ │ │ ldr.w r0, [pc, #2544] @ 314070 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137d8 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 314452 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -375930,88 +375929,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 31340c │ │ │ │ ldr.w r0, [pc, #2040] @ 314080 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313438 │ │ │ │ b.n 3137c6 │ │ │ │ ldr.w r0, [pc, #2008] @ 314084 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313430 │ │ │ │ b.n 3137aa │ │ │ │ ldr.w r0, [pc, #1976] @ 314088 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313428 │ │ │ │ b.n 31378e │ │ │ │ ldr.w r0, [pc, #1936] @ 31408c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3134e6 │ │ │ │ b.n 313756 │ │ │ │ ldr.w r0, [pc, #1900] @ 314090 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313498 │ │ │ │ b.n 3136dc │ │ │ │ ldr.w r0, [pc, #1876] @ 314094 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313438 │ │ │ │ b.n 31366a │ │ │ │ ldr.w r0, [pc, #1844] @ 314098 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313430 │ │ │ │ b.n 31364c │ │ │ │ ldr.w r3, [pc, #1812] @ 31409c │ │ │ │ @@ -376024,19 +376023,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31382c │ │ │ │ ldr.w r0, [pc, #1788] @ 3140a0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31382c │ │ │ │ ldr.w r0, [pc, #1776] @ 3140a4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3139ce │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376047,15 +376046,15 @@ │ │ │ │ beq.w 31340c │ │ │ │ b.n 3135e4 │ │ │ │ ldr.w r0, [pc, #1724] @ 3140a8 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 313a0c │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376125,23 +376124,23 @@ │ │ │ │ bpl.w 313580 │ │ │ │ ldr.w r0, [pc, #1492] @ 3140b0 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137d8 │ │ │ │ ldr.w r0, [pc, #1472] @ 3140b4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 313b5c │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -376149,15 +376148,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31357e │ │ │ │ b.n 313ac0 │ │ │ │ ldr.w r0, [pc, #1424] @ 3140b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 313b40 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376194,15 +376193,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 313580 │ │ │ │ ldr.w r0, [pc, #1300] @ 3140c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376230,15 +376229,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 3134b0 │ │ │ │ ldr.w r0, [pc, #1200] @ 3140c8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313498 │ │ │ │ b.n 313bec │ │ │ │ ldr.w r3, [pc, #1176] @ 3140cc │ │ │ │ @@ -376299,20 +376298,20 @@ │ │ │ │ bpl.w 3137d6 │ │ │ │ ldr r0, [pc, #1012] @ (3140d0 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137d8 │ │ │ │ ldr r0, [pc, #992] @ (3140d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376320,37 +376319,37 @@ │ │ │ │ beq.w 3134e6 │ │ │ │ b.n 313c58 │ │ │ │ ldr r0, [pc, #960] @ (3140d8 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313438 │ │ │ │ b.n 313cc4 │ │ │ │ ldr r0, [pc, #928] @ (3140dc ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313430 │ │ │ │ b.n 313ca8 │ │ │ │ ldr r0, [pc, #900] @ (3140e0 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -376439,44 +376438,44 @@ │ │ │ │ bpl.w 3137d6 │ │ │ │ ldr r0, [pc, #628] @ (3140ec ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137d8 │ │ │ │ ldr r0, [pc, #608] @ (3140f0 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313430 │ │ │ │ b.n 313e46 │ │ │ │ ldr r0, [pc, #576] @ (3140f4 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313438 │ │ │ │ b.n 313e62 │ │ │ │ ldr r0, [pc, #544] @ (3140f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 313eee │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376487,15 +376486,15 @@ │ │ │ │ beq.w 31340c │ │ │ │ b.n 313de6 │ │ │ │ ldr r0, [pc, #496] @ (3140fc ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 313f2a │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376554,47 +376553,47 @@ │ │ │ │ bpl.w 3134b0 │ │ │ │ ldr r0, [pc, #300] @ (314100 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137d8 │ │ │ │ ldr r0, [pc, #280] @ (314104 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31349e │ │ │ │ b.n 313f84 │ │ │ │ ldr r0, [pc, #248] @ (314108 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3134b0 │ │ │ │ b.n 313fbc │ │ │ │ ldr r0, [pc, #216] @ (31410c ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3134a6 │ │ │ │ b.n 313fa0 │ │ │ │ strb r0, [r1, #28] │ │ │ │ @@ -376607,93 +376606,93 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r4] │ │ │ │ + ldrb r6, [r7, r4] │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [pc, #256] @ (314178 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r5, r1] │ │ │ │ + ldrb r4, [r7, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r1, r1] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r3, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, r4] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #1000] @ (3144fc ) │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 31415c │ │ │ │ add.w ip, sp, #24 │ │ │ │ @@ -376710,22 +376709,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 313580 │ │ │ │ ldr r0, [pc, #952] @ (314500 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137d8 │ │ │ │ ldr r0, [pc, #932] @ (314504 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -376774,47 +376773,47 @@ │ │ │ │ bpl.w 3134b0 │ │ │ │ ldr r0, [pc, #776] @ (314508 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137d8 │ │ │ │ ldr r0, [pc, #752] @ (31450c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31349e │ │ │ │ b.n 3141b2 │ │ │ │ ldr r0, [pc, #724] @ (314510 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3134b0 │ │ │ │ b.n 3141ea │ │ │ │ ldr r0, [pc, #692] @ (314514 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3134a6 │ │ │ │ b.n 3141ce │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -376860,52 +376859,52 @@ │ │ │ │ bpl.w 313dac │ │ │ │ ldr r0, [pc, #548] @ (314518 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137d8 │ │ │ │ ldr r0, [pc, #524] @ (31451c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313dac │ │ │ │ b.n 3142de │ │ │ │ ldr r3, [pc, #460] @ (3144fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 313d90 │ │ │ │ ldr r0, [pc, #484] @ (314520 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 313d96 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 313466 │ │ │ │ ldr r0, [pc, #452] @ (314524 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137d8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #428] @ (314528 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #424] @ (31452c ) │ │ │ │ ldr r0, [pc, #428] @ (314530 ) │ │ │ │ @@ -377048,127 +377047,127 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r0, r7] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r6, r5] │ │ │ │ + str r4, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r2, r5] │ │ │ │ + str r0, [r4, r5] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r6, r2] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r3, r1] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r4, r1] │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #904] @ (3148b8 ) │ │ │ │ + ldr r7, [pc, #968] @ (3148f8 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + str r4, [r4, r7] │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #808] @ (314864 ) │ │ │ │ + ldr r7, [pc, #872] @ (3148a4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #864] @ (3148a0 ) │ │ │ │ + ldr r7, [pc, #928] @ (3148e0 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #712] @ (314810 ) │ │ │ │ + ldr r7, [pc, #776] @ (314850 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #608] @ (3147b4 ) │ │ │ │ + ldr r7, [pc, #672] @ (3147f4 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #520] @ (314764 ) │ │ │ │ + ldr r7, [pc, #584] @ (3147a4 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #424] @ (314710 ) │ │ │ │ + ldr r7, [pc, #488] @ (314750 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r3, r0] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #328] @ (3146bc ) │ │ │ │ + ldr r7, [pc, #392] @ (3146fc ) │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #232] @ (314668 ) │ │ │ │ + ldr r7, [pc, #296] @ (3146a8 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r2, r1] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #136] @ (314614 ) │ │ │ │ + ldr r7, [pc, #200] @ (314654 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r7, r0] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #40] @ (3145c0 ) │ │ │ │ + ldr r7, [pc, #104] @ (314600 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #96] @ (3145fc ) │ │ │ │ + ldr r7, [pc, #160] @ (31463c ) │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #968] @ (31496c ) │ │ │ │ + ldr r7, [pc, #8] @ (3145ac ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #576] @ (3147e8 ) │ │ │ │ + ldr r7, [pc, #640] @ (314828 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #872] @ (314918 ) │ │ │ │ + ldr r6, [pc, #936] @ (314958 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #896] @ (314934 ) │ │ │ │ + ldr r7, [pc, #960] @ (314974 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #776] @ (3148c4 ) │ │ │ │ + ldr r6, [pc, #840] @ (314904 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #832] @ (314900 ) │ │ │ │ + ldr r6, [pc, #896] @ (314940 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #680] @ (314870 ) │ │ │ │ + ldr r6, [pc, #744] @ (3148b0 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r4, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #584] @ (31481c ) │ │ │ │ + ldr r6, [pc, #648] @ (31485c ) │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #488] @ (3147c8 ) │ │ │ │ + ldr r6, [pc, #552] @ (314808 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #512] @ (3147e4 ) │ │ │ │ + ldr r7, [pc, #576] @ (314824 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003145e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377194,19 +377193,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (314638 ) │ │ │ │ ldr r0, [pc, #20] @ (31463c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #256] @ (31473c ) │ │ │ │ + ldr r5, [pc, #320] @ (31477c ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314640 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377228,19 +377227,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (314690 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #952] @ (314a48 ) │ │ │ │ + ldr r4, [pc, #1016] @ (314a88 ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, r7, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314694 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377261,19 +377260,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3146e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #632] @ (314958 ) │ │ │ │ + ldr r4, [pc, #696] @ (314998 ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r5, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003146e4 : │ │ │ │ cbz r0, 3146f4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -377290,19 +377289,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (314724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #360] @ (31488c ) │ │ │ │ + ldr r4, [pc, #424] @ (3148cc ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r2, #4 │ │ │ │ + subs r4, r4, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314728 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377325,19 +377324,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (314774 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #58] @ 0x3a │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #40] @ (31479c ) │ │ │ │ + ldr r4, [pc, #104] @ (3147dc ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314778 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377349,15 +377348,15 @@ │ │ │ │ cbz r2, 314798 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 3147ba │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377381,19 +377380,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3147f4 ) │ │ │ │ ldr r0, [pc, #20] @ (3147f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [pc, #528] @ (314a08 ) │ │ │ │ + ldr r3, [pc, #592] @ (314a48 ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r1, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003147fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377414,19 +377413,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (314844 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [pc, #232] @ (31492c ) │ │ │ │ + ldr r3, [pc, #296] @ (31496c ) │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r6, #7 │ │ │ │ + subs r4, r0, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314848 : │ │ │ │ cbz r0, 31485e │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -377445,19 +377444,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (314888 ) │ │ │ │ ldr r0, [pc, #20] @ (31488c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #960] @ (314c4c ) │ │ │ │ + ldr r3, [pc, #0] @ (31488c ) │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314890 : │ │ │ │ cbz r0, 3148a0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -377474,19 +377473,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3148d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #696] @ (314b88 ) │ │ │ │ + ldr r2, [pc, #760] @ (314bc8 ) │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r5, #5 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003148d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -377547,15 +377546,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (3149d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 314976 │ │ │ │ ldr r0, [pc, #112] @ (3149e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -377572,19 +377571,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (3149e8 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31492c │ │ │ │ ldr r0, [pc, #56] @ (3149ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 314900 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31495c │ │ │ │ b.n 314976 │ │ │ │ @@ -377595,21 +377594,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #288] @ (314b04 ) │ │ │ │ + ldr r5, [pc, #352] @ (314b44 ) │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #280] @ (314b04 ) │ │ │ │ + ldr r5, [pc, #344] @ (314b44 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #768] @ (314cf0 ) │ │ │ │ + ldr r4, [pc, #832] @ (314d30 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003149f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -377689,15 +377688,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 314bfa │ │ │ │ movs r5, #0 │ │ │ │ b.n 314ae4 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 314c46 │ │ │ │ @@ -377724,26 +377723,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (314cc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 314a50 │ │ │ │ ldr r0, [pc, #432] @ (314cc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314a50 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 314c72 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a5184 │ │ │ │ + bl 6a518c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 314ac4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 314ba2 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -377754,20 +377753,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 693434 │ │ │ │ + bl 69343c │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 693464 │ │ │ │ + bl 69346c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 314b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -377779,23 +377778,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ b.n 314ae4 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 314ac4 │ │ │ │ b.n 314b4c │ │ │ │ ldr r3, [pc, #268] @ (314cc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377803,55 +377802,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (314cc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 314a28 │ │ │ │ ldr r0, [pc, #248] @ (314ccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314a28 │ │ │ │ ldr r3, [pc, #244] @ (314cd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314af0 │ │ │ │ ldr r3, [pc, #216] @ (314cc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314af0 │ │ │ │ ldr r0, [pc, #228] @ (314cd4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314af0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 314b36 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 314ac4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 693434 │ │ │ │ + bl 69343c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 693464 │ │ │ │ + bl 69346c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 314b90 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -377865,15 +377864,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (314cc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 314a50 │ │ │ │ ldr r0, [pc, #112] @ (314cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314a50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 314b36 │ │ │ │ ldr r3, [pc, #100] @ (314ce0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -377883,15 +377882,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (314cc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 314a50 │ │ │ │ ldr r0, [pc, #80] @ (314ce4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314a50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 314ae4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -377903,31 +377902,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #664] @ (314f60 ) │ │ │ │ + ldr r4, [pc, #728] @ (314fa0 ) │ │ │ │ movs r4, r7 │ │ │ │ tst r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #648] @ (314f58 ) │ │ │ │ + ldr r3, [pc, #712] @ (314f98 ) │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #552] @ (314f00 ) │ │ │ │ + ldr r4, [pc, #616] @ (314f40 ) │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #536] @ (314ef8 ) │ │ │ │ + ldr r3, [pc, #600] @ (314f38 ) │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #688] @ (314f98 ) │ │ │ │ + ldr r3, [pc, #752] @ (314fd8 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00314ce8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -377974,15 +377973,15 @@ │ │ │ │ bhi.n 314d5c │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 314dce │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ mov r0, r4 │ │ │ │ bl 312c70 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -377993,15 +377992,15 @@ │ │ │ │ bhi.n 314d90 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 314dc8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6a50f4 │ │ │ │ + bl 6a50fc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 314e60 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (314f0c ) │ │ │ │ ldr r3, [pc, #352] @ (314f08 ) │ │ │ │ add r2, pc │ │ │ │ @@ -378050,24 +378049,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 314d36 │ │ │ │ ldr r0, [pc, #264] @ (314f1c ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314d36 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 314eca │ │ │ │ movs r0, #0 │ │ │ │ b.n 314da4 │ │ │ │ ldr r0, [pc, #244] @ (314f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 314e86 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 314ee8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -378080,15 +378079,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (314f14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 314e24 │ │ │ │ ldr r0, [pc, #208] @ (314f28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314e24 │ │ │ │ ldr r3, [pc, #200] @ (314f2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314da2 │ │ │ │ ldr r3, [pc, #168] @ (314f14 ) │ │ │ │ @@ -378097,30 +378096,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314da2 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (314f30 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314da2 │ │ │ │ cbz r2, 314ea4 │ │ │ │ ldr r3, [pc, #168] @ (314f34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 314ea4 │ │ │ │ ldr r3, [pc, #128] @ (314f14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 314ea4 │ │ │ │ ldr r0, [pc, #156] @ (314f38 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movs r7, #16 │ │ │ │ b.n 314d38 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 314e24 │ │ │ │ ldr r3, [pc, #140] @ (314f3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -378129,29 +378128,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (314f14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 314e24 │ │ │ │ ldr r0, [pc, #124] @ (314f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314e24 │ │ │ │ ldr r3, [pc, #120] @ (314f44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314e24 │ │ │ │ ldr r3, [pc, #60] @ (314f14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 314e24 │ │ │ │ ldr r0, [pc, #104] @ (314f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 314e24 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314ea8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 314dfe │ │ │ │ b.n 314d36 │ │ │ │ @@ -378169,37 +378168,37 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #376] @ (315098 ) │ │ │ │ + ldr r3, [pc, #440] @ (3150d8 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #552] @ (31514c ) │ │ │ │ + ldr r2, [pc, #616] @ (31518c ) │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #320] @ (31506c ) │ │ │ │ + ldr r3, [pc, #384] @ (3150ac ) │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #584] @ (31517c ) │ │ │ │ + ldr r3, [pc, #648] @ (3151bc ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #48] @ (314f68 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #344] @ (315094 ) │ │ │ │ + ldr r2, [pc, #408] @ (3150d4 ) │ │ │ │ movs r4, r7 │ │ │ │ movs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #408] @ (3150dc ) │ │ │ │ + ldr r2, [pc, #472] @ (31511c ) │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1008] @ (31533c ) │ │ │ │ + ldr r3, [pc, #48] @ (314f7c ) │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -378225,15 +378224,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (314fa0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -378281,27 +378280,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (315044 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 315014 │ │ │ │ ldr r0, [pc, #24] @ (315048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 315014 │ │ │ │ ldr r0, [pc, #20] @ (31504c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 315014 │ │ │ │ ldrh r0, [r6, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #152] @ (3150e4 ) │ │ │ │ + ldr r2, [pc, #216] @ (315124 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #256] @ (315150 ) │ │ │ │ + ldr r2, [pc, #320] @ (315190 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (315104 ) │ │ │ │ @@ -378309,25 +378308,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (31510c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #152] @ (315110 ) │ │ │ │ ldr r1, [pc, #152] @ (315114 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #136] @ (315118 ) │ │ │ │ ldr r3, [pc, #140] @ (31511c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (315120 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -378344,53 +378343,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #88] @ (31512c ) │ │ │ │ ldr r1, [pc, #88] @ (315130 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #4] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r3, #74 @ 0x4a │ │ │ │ movs r3, r7 │ │ │ │ - bhi.n 31508c │ │ │ │ + bhi.n 3150ac │ │ │ │ movs r2, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #0] @ (315124 ) │ │ │ │ + ldr r2, [pc, #64] @ (315164 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #16] @ (315138 ) │ │ │ │ + ldr r2, [pc, #80] @ (315178 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stcl 0, cr0, [lr, #-356]! @ 0xfffffe9c │ │ │ │ push {r4, lr} │ │ │ │ @@ -378442,19 +378441,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3151c4 ) │ │ │ │ add r0, pc │ │ │ │ bl 3d3c98 │ │ │ │ ldr r0, [pc, #16] @ (3151c8 ) │ │ │ │ add r0, pc │ │ │ │ bl 3d3c98 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #160] @ (315264 ) │ │ │ │ + ldr r1, [pc, #224] @ (3152a4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #128] @ (315248 ) │ │ │ │ + ldr r1, [pc, #192] @ (315288 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #96] @ (31522c ) │ │ │ │ + ldr r1, [pc, #160] @ (31526c ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (315258 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -378463,26 +378462,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (315260 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (315264 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (315268 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #88] @ (31526c ) │ │ │ │ ldr r2, [pc, #92] @ (315270 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -378491,43 +378490,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (315274 ) │ │ │ │ ldr r1, [pc, #76] @ (315278 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #8] @ (315268 ) │ │ │ │ + ldr r1, [pc, #72] @ (3152a8 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #88] @ (3152bc ) │ │ │ │ + ldr r1, [pc, #152] @ (3152fc ) │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 315294 │ │ │ │ + bvc.n 3152b4 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (315334 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -378535,23 +378534,23 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (31533c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #152] @ (315340 ) │ │ │ │ ldr r1, [pc, #156] @ (315344 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 31531a │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -378586,23 +378585,23 @@ │ │ │ │ bl 311f1c │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 312f48 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 3152c2 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r1, #30 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - bvs.n 315280 │ │ │ │ + bvs.n 3152a0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #248] @ (31543c ) │ │ │ │ + ldr r0, [pc, #312] @ (31547c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #336] @ (315498 ) │ │ │ │ + ldr r0, [pc, #400] @ (3154d8 ) │ │ │ │ movs r4, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 315360 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -378621,15 +378620,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3153d4 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 334fcc │ │ │ │ cbz r0, 3153a8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -378646,19 +378645,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #68 @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ - bpl.n 315340 │ │ │ │ + bpl.n 315360 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #248] @ (3154e0 ) │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -378675,15 +378674,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ movs r6, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r5, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r6, [sp, #56] @ 0x38 │ │ │ │ @@ -378745,23 +378744,23 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrsb r0, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31556c │ │ │ │ + bpl.n 31558c │ │ │ │ movs r2, r7 │ │ │ │ ldrsb r0, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378797,30 +378796,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (315588 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 336774 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31556a │ │ │ │ b.n 31552c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31553c │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #108 @ 0x6c │ │ │ │ movs r3, r7 │ │ │ │ - bcc.n 315544 │ │ │ │ + bcc.n 315564 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #348] @ (315700 ) │ │ │ │ @@ -378839,15 +378838,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -378935,23 +378934,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r1, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r4, [r4, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r6, #16 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 315810 │ │ │ │ + bcc.n 315630 │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378961,15 +378960,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (3157f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 21c3e8 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 3157a4 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -378981,75 +378980,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 3157bc │ │ │ │ ldr r4, [pc, #124] @ (315800 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #124] @ (315804 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (315808 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3351a4 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 311f1c │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 312f48 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 315752 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 3367c8 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 3157ca │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 335c4c │ │ │ │ b.n 315782 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bics r2, r7 │ │ │ │ + mvns r2, r1 │ │ │ │ movs r4, r7 │ │ │ │ - mvns r6, r1 │ │ │ │ + mvns r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r2, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 3157a8 │ │ │ │ + bne.n 3157c8 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 315760 │ │ │ │ + bne.n 315780 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (3159c8 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -379069,15 +379068,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379189,29 +379188,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (3159e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 21e220 <__printf_chk@plt+0x4> │ │ │ │ b.n 3159a6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strh r0, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 3159cc │ │ │ │ + bne.n 3159ec │ │ │ │ movs r2, r7 │ │ │ │ str r6, [r3, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adcs r2, r1 │ │ │ │ + adcs r2, r3 │ │ │ │ movs r4, r7 │ │ │ │ - adcs r0, r2 │ │ │ │ + adcs r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (315d10 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -379221,15 +379220,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (315d1c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #776] @ (315d20 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #104 @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -379314,15 +379313,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -379334,15 +379333,15 @@ │ │ │ │ blt.n 315c26 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 336774 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 315b54 │ │ │ │ @@ -379355,15 +379354,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (315d40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 42b8ec │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -379371,15 +379370,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (315d44 ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -379435,23 +379434,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #232] @ (315d60 ) │ │ │ │ ldr r1, [pc, #236] @ (315d64 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 3381c8 │ │ │ │ cbnz r0, 315cee │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -379488,63 +379487,63 @@ │ │ │ │ ldr r0, [pc, #108] @ (315d70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r5 │ │ │ │ + lsrs r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r7 │ │ │ │ + asrs r4, r1 │ │ │ │ movs r4, r7 │ │ │ │ ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + asrs r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r0 │ │ │ │ + asrs r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r2 │ │ │ │ + lsrs r4, r4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6, {r6} │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r7, #21] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r0, #17 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r6, #15] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #72 @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -379578,15 +379577,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (315eb8 ) │ │ │ │ ldr r1, [pc, #236] @ (315ebc ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 315df4 │ │ │ │ bl 335dac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 315ea0 │ │ │ │ @@ -379615,15 +379614,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (315ec8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 315e50 │ │ │ │ bl 335dac │ │ │ │ cbnz r0, 315e80 │ │ │ │ mov r0, r8 │ │ │ │ @@ -379661,35 +379660,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (315ed8 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (315edc ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r5, #244 @ 0xf4 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r4, #220 @ 0xdc │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #94 @ 0x5e │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 315f7c │ │ │ │ sub sp, #8 │ │ │ │ @@ -379700,15 +379699,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -379741,19 +379740,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 315d74 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (3160e8 ) │ │ │ │ @@ -379786,15 +379785,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -379865,19 +379864,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #976] @ (3164bc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - movs r3, #204 @ 0xcc │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #928] @ (3164a0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -379966,15 +379965,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -380014,15 +380013,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [pc, #1420] @ 316830 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 312798 │ │ │ │ @@ -380091,15 +380090,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 3167e0 │ │ │ │ ldr.w r0, [pc, #1236] @ 31684c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -380153,15 +380152,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 316850 │ │ │ │ ldr.w r1, [pc, #1048] @ 316854 │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3128c8 │ │ │ │ cbnz r0, 316460 │ │ │ │ @@ -380311,15 +380310,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -380397,15 +380396,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #268] @ (316830 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -380495,61 +380494,61 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #448] @ (3169dc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #112] @ (316890 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r1, #29] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r5, #28] │ │ │ │ + strb r6, [r7, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [pc, #720] @ (316b04 ) │ │ │ │ movs r0, r0 │ │ │ │ blxns fp │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #218 @ 0xda │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ movs r4, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ bx r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r1, #6 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r0, #7 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + stmia r3!, {r6} │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r7, #2 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + strb r2, [r1, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 31689e │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3168ac │ │ │ │ @@ -380688,19 +380687,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 3168f6 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 316920 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r2, #6 │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #140 @ 0x8c │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3316] @ 317714 │ │ │ │ @@ -380835,15 +380834,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #10 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 3146e4 │ │ │ │ @@ -380902,15 +380901,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -381032,15 +381031,15 @@ │ │ │ │ b.n 316e76 │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -381079,15 +381078,15 @@ │ │ │ │ beq.w 316fca │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -381414,15 +381413,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -381463,15 +381462,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -381500,15 +381499,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 316ef6 │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -381606,15 +381605,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 317142 │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -381810,53 +381809,53 @@ │ │ │ │ strd r3, r2, [sp, #80] @ 0x50 │ │ │ │ b.n 3171bc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ eors r0, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + adds r4, r6, r0 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r0, 3177a0 │ │ │ │ + cbnz r0, 3177a4 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r7, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r6, #3 │ │ │ │ movs r3, r7 │ │ │ │ - cpsie │ │ │ │ + cpsid │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r6, #28] │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #44] @ (31779c ) │ │ │ │ movw r2, #2003 @ 0x7d3 │ │ │ │ ldr r1, [pc, #44] @ (3177a0 ) │ │ │ │ ldr r0, [pc, #44] @ (3177a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -381868,23 +381867,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (3177ac ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r4, #16 │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r3, #250 @ 0xfa │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 317bf8 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -381990,15 +381989,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -382079,15 +382078,15 @@ │ │ │ │ bne.w 318bd4 │ │ │ │ ldr r1, [pc, #536] @ (317c1c ) │ │ │ │ ldr r0, [pc, #540] @ (317c20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 42be1c │ │ │ │ ldr r2, [pc, #504] @ (317c24 ) │ │ │ │ @@ -382201,15 +382200,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (317c34 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -382256,37 +382255,37 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #188 @ 0xbc │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, #158 @ 0x9e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ movs r3, r7 │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ movs r2, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #0 │ │ │ │ + movs r1, #16 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #246 @ 0xf6 │ │ │ │ + movs r4, #6 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r7, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r6, #1 │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #202 @ 0xca │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 318280 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r2, [pc, #1600] @ 318284 │ │ │ │ movs r6, #0 │ │ │ │ @@ -382299,15 +382298,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -382427,15 +382426,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -382474,15 +382473,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 31558c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -382512,15 +382511,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -382620,15 +382619,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (3182a8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -382709,15 +382708,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (3182b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3177f2 │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3181b0 │ │ │ │ @@ -382839,47 +382838,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (3182c0 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 21e21c <__printf_chk@plt> │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r5, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ movs r3, r7 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #218 @ 0xda │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, #5 │ │ │ │ + adds r2, r1, #6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r5, r3] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r5, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r2, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -383669,33 +383668,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (318c3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #30 │ │ │ │ + lsrs r6, r4, #30 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #960] @ (318fec ) │ │ │ │ + ldr r5, [pc, #0] @ (318c2c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + lsrs r6, r1, #30 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #864] @ (318f98 ) │ │ │ │ + ldr r4, [pc, #928] @ (318fd8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r6, #29 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (318c48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrsh r6, [r4, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383704,36 +383703,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (318d10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (318d14 ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (318d18 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #140] @ (318d1c ) │ │ │ │ ldr r1, [pc, #144] @ (318d20 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 304da4 │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -383744,15 +383743,15 @@ │ │ │ │ bl 3001ec │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 42b8ec │ │ │ │ mov r0, r4 │ │ │ │ bl 304b78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (318d24 ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -383761,27 +383760,27 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 42be1c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 42b88c │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #368] @ (318e7c ) │ │ │ │ + ldr r6, [pc, #432] @ (318ebc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r6, #13 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 318d6c │ │ │ │ + blt.n 318d8c │ │ │ │ movs r1, r7 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -383791,23 +383790,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (318d94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #64] @ (318d98 ) │ │ │ │ ldr r1, [pc, #68] @ (318d9c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (318da0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -383816,19 +383815,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r5, [pc, #504] @ (318f88 ) │ │ │ │ + ldr r5, [pc, #568] @ (318fc8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bge.n 318e7c │ │ │ │ + bge.n 318c9c │ │ │ │ movs r1, r7 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ stmia r1!, {r1, r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r7, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -383845,37 +383844,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (318e08 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5464f8 │ │ │ │ + bl 546500 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546d98 │ │ │ │ + bl 546da0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31904c │ │ │ │ + b.n 31906c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 318e54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -383886,28 +383885,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (318e5c ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 67abfc │ │ │ │ - ldr r4, [pc, #616] @ (3190c0 ) │ │ │ │ + b.w 67ac04 │ │ │ │ + ldr r4, [pc, #680] @ (319100 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r4, #14 │ │ │ │ + asrs r6, r6, #14 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 318f08 │ │ │ │ sub sp, #28 │ │ │ │ @@ -383925,23 +383924,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 67abfc │ │ │ │ + bl 67ac04 │ │ │ │ cbnz r0, 318ee4 │ │ │ │ ldr r2, [pc, #88] @ (318f1c ) │ │ │ │ ldr r3, [pc, #76] @ (318f10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -383960,33 +383959,33 @@ │ │ │ │ bl 3d331c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 318efa │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 318ec0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #280] @ (319024 ) │ │ │ │ + ldr r4, [pc, #344] @ (319064 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r2, r2, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (318f28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrh r6, [r5, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -383995,25 +383994,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #164] @ (318fe8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #152] @ (318fec ) │ │ │ │ ldr r1, [pc, #152] @ (318ff0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #108] @ 318fd8 │ │ │ │ ldr r2, [pc, #132] @ (318ff4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #132] @ (318ff8 ) │ │ │ │ add.w r0, r0, #3808 @ 0xee0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384027,15 +384026,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c194c │ │ │ │ addw r1, r4, #3976 @ 0xf88 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c189c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #84] @ (318ffc ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #3984 @ 0xf90 │ │ │ │ @@ -384048,27 +384047,27 @@ │ │ │ │ b.w 42b88c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #688] @ (319294 ) │ │ │ │ + ldr r3, [pc, #752] @ (3192d4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #22 │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ - movs r4, r7 │ │ │ │ asrs r6, r5, #10 │ │ │ │ movs r4, r7 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ + movs r4, r7 │ │ │ │ ldrh r2, [r3, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r2, #10 │ │ │ │ + asrs r4, r4, #10 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -384083,40 +384082,40 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31903a │ │ │ │ ldr.w r0, [r4, #3976] @ 0xf88 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr r3, [pc, #44] @ (319068 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31902c │ │ │ │ ldr r3, [pc, #36] @ (31906c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31902c │ │ │ │ ldr r0, [pc, #28] @ (319070 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31902c │ │ │ │ subs r0, r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #412] @ (319220 ) │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ @@ -384209,15 +384208,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3190a0 │ │ │ │ ldr r0, [pc, #188] @ (319230 ) │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 3190a0 │ │ │ │ ldr.w ip, [r0, #764] @ 0x2fc │ │ │ │ mov r1, ip │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ b.n 319096 │ │ │ │ ldr.w ip, [r0, #756] @ 0x2f4 │ │ │ │ @@ -384273,15 +384272,15 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 31929c │ │ │ │ sub sp, #20 │ │ │ │ @@ -384289,47 +384288,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3192a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #68] @ (3192a8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w ip, [pc, #68] @ 3192ac │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (3192b0 ) │ │ │ │ orr.w r3, r3, #8 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #44] @ (3192b4 ) │ │ │ │ ldr r1, [pc, #44] @ (3192b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - ldr r0, [pc, #648] @ (319528 ) │ │ │ │ + b.w 540414 │ │ │ │ + ldr r0, [pc, #712] @ (319568 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 319374 │ │ │ │ + bpl.n 319394 │ │ │ │ movs r1, r7 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ pop {r1, r2, r3, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -384343,15 +384342,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #76] @ (319320 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ add.w r0, r4, #776 @ 0x308 │ │ │ │ @@ -384361,20 +384360,20 @@ │ │ │ │ blx 21dfb4 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2290 @ 0x8f2 │ │ │ │ movw r2, #1514 @ 0x5ea │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21dfb0 │ │ │ │ - ldr r0, [pc, #112] @ (31938c ) │ │ │ │ + ldr r0, [pc, #176] @ (3193cc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ - movs r4, r7 │ │ │ │ lsrs r2, r6, #28 │ │ │ │ movs r4, r7 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ + movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #192] @ (3193f8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ @@ -384443,25 +384442,25 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31934e │ │ │ │ ldr r0, [pc, #24] @ (319408 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31934e │ │ │ │ asrs r6, r2, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #432] @ (3195cc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -384575,15 +384574,15 @@ │ │ │ │ bpl.w 319436 │ │ │ │ ldr r0, [pc, #140] @ (3195dc ) │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ b.n 319436 │ │ │ │ and.w r5, r5, #2147483648 @ 0x80000000 │ │ │ │ orrs r5, r1 │ │ │ │ bne.n 319578 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ subs r3, #0 │ │ │ │ @@ -384613,29 +384612,29 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 319490 │ │ │ │ ldr r0, [pc, #32] @ (3195e4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 319490 │ │ │ │ asrs r6, r6, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #21 │ │ │ │ + lsrs r4, r5, #21 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384714,19 +384713,19 @@ │ │ │ │ nop │ │ │ │ asrs r2, r1, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc │ │ │ │ + add ip, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (31988c ) │ │ │ │ @@ -384739,33 +384738,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (319890 ) │ │ │ │ ldr r1, [pc, #424] @ (319894 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (319898 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #416] @ (31989c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r1, [pc, #388] @ (3198a0 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ bl 3dcb30 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 31987a │ │ │ │ ldr r5, [pc, #364] @ (3198a4 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 3198a8 │ │ │ │ @@ -384799,15 +384798,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3a2a58 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 319858 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -384853,24 +384852,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3a2b94 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 319810 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 52cbdc │ │ │ │ + bl 52cbe4 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 319842 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 3197d8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -384881,57 +384880,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (3198bc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r1, [pc, #84] @ (3198c0 ) │ │ │ │ ldr r0, [pc, #88] @ (3198c4 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3df67c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - add r0, r8 │ │ │ │ + add r0, sl │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r3, #17 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 31981c │ │ │ │ + beq.n 31983c │ │ │ │ movs r1, r7 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7!, {r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - mvns r2, r3 │ │ │ │ + mvns r2, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ movs r4, r7 │ │ │ │ - muls r6, r1 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r3, #14 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r0, #11 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003198c8 : │ │ │ │ ldr.w r1, [r0, #620] @ 0x26c │ │ │ │ b.w 3b02bc │ │ │ │ │ │ │ │ 003198d0 : │ │ │ │ @@ -385138,15 +385137,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 319a2c │ │ │ │ mov r3, r2 │ │ │ │ b.n 319a1a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ b.n 319ae0 │ │ │ │ ldr r3, [pc, #88] @ (319b58 ) │ │ │ │ ldr r2, [pc, #96] @ (319b60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ strd r0, r1, [sp] │ │ │ │ movs r1, #1 │ │ │ │ @@ -385180,21 +385179,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r5, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (319e8c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319b6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385212,52 +385211,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r1, [pc, #264] @ (319cb8 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 319cbc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #248] @ (319cc0 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 545278 │ │ │ │ + bl 5454dc │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #208] @ (319cc4 ) │ │ │ │ ldr r1, [pc, #212] @ (319cc8 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 319c56 │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 319c2a │ │ │ │ @@ -385317,41 +385316,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (319cdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4, {r2, r4, r5} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ movs r1, r7 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r7, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsls r2, r3, #31 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r2, #29 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r6, r6] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #816] @ (31a000 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r3, #26 │ │ │ │ + lsls r0, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x00cc │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00319ce0 : │ │ │ │ b.w 3af278 │ │ │ │ │ │ │ │ 00319ce4 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -385380,25 +385379,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (319d44 ) │ │ │ │ ldr r0, [pc, #32] @ (319d48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - subs r6, #10 │ │ │ │ + subs r6, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r3, #29 │ │ │ │ + lsls r0, r5, #29 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #244 @ 0xf4 │ │ │ │ + subs r6, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r3, #24 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r0, #30 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319d4c : │ │ │ │ b.w 3afbb0 │ │ │ │ │ │ │ │ 00319d50 : │ │ │ │ b.w 3afc24 │ │ │ │ @@ -385486,52 +385485,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr.w r8, [pc, #1304] @ 31a34c │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 31a350 │ │ │ │ ldr.w r7, [pc, #1304] @ 31a354 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 545270 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 545278 │ │ │ │ + bl 5454dc │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r2, [pc, #1244] @ 31a358 │ │ │ │ ldr.w r1, [pc, #1244] @ 31a35c │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 319ea4 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -385577,60 +385576,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 31a36c │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #1084] @ 31a370 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr.w r1, [pc, #1056] @ 31a374 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 319f6e │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 319fce │ │ │ │ mov r0, r5 │ │ │ │ - bl 52cb7c │ │ │ │ + bl 52cb84 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 319f68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (31a378 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ cbz r6, 319f98 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 52cbdc │ │ │ │ + bl 52cbe4 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 319f8c │ │ │ │ ldr r0, [pc, #992] @ (31a37c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r2, [pc, #988] @ (31a380 ) │ │ │ │ ldr r3, [pc, #912] @ (31a338 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -385681,15 +385680,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 31a09e │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3a2a58 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31a026 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -385699,15 +385698,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ bl 3df67c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af95c │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -385715,15 +385714,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3196c4 │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 319f98 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 52cbdc │ │ │ │ + bl 52cbe4 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 31a090 │ │ │ │ b.n 319f98 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 319fea │ │ │ │ @@ -385850,47 +385849,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (31a3a8 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #460] @ (31a3ac ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r1, [pc, #436] @ (31a3b0 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 3dcb30 │ │ │ │ bl 3df67c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 31a23c │ │ │ │ ldr r0, [pc, #396] @ (31a3b4 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3196c4 │ │ │ │ b.n 319fa2 │ │ │ │ movs r4, #0 │ │ │ │ @@ -385920,15 +385919,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a300 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 529f78 │ │ │ │ + bl 529f80 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31a274 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b0ad4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31a274 │ │ │ │ @@ -385941,25 +385940,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #616] @ 0x268 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 69c9e0 │ │ │ │ + bl 69c9e8 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #616] @ 0x268 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 31a2f8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 529f78 │ │ │ │ + bl 529f80 │ │ │ │ cbz r0, 31a2ea │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b0ad4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31a240 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -385973,15 +385972,15 @@ │ │ │ │ b.n 31a100 │ │ │ │ ldr.w r0, [r6, #636] @ 0x27c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 31a25a │ │ │ │ ldr r0, [pc, #184] @ (31a3c4 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 319fa2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #636] @ 0x27c │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -385989,83 +385988,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ lsrs r4, r4, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + asrs r0, r1, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r6, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r7, #20 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r2, r6} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r1, #21 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r5, r4] │ │ │ │ + str r0, [r7, r4] │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r5, #16 │ │ │ │ + lsls r0, r7, #16 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r3, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r3, r7} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r4, r5} │ │ │ │ + stmia r7!, {r6} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r6, #22 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r2, r6, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #66 @ 0x42 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r0, #14 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #816] @ (31a6c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #888] @ (31a720 ) │ │ │ │ + ldr r5, [pc, #952] @ (31a760 ) │ │ │ │ movs r3, r7 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r0, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a3c8 : │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 31a3d2 │ │ │ │ bx r3 │ │ │ │ @@ -386173,23 +386172,23 @@ │ │ │ │ udf #255 @ 0xff │ │ │ │ lsls r4, r4, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 4, r0, cr8, cr11, {1} │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + mcr2 0, 5, r0, cr8, cr11, {1} │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #120 @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 3, r0, cr14, cr11, {1} │ │ │ │ - lsls r2, r5, #3 │ │ │ │ + mcr2 0, 4, r0, cr14, cr11, {1} │ │ │ │ + lsls r2, r7, #3 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a4ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -386268,15 +386267,15 @@ │ │ │ │ bge.n 31a56c │ │ │ │ blx 21ca14 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #136] @ (31a63c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr.w r2, [r4, #636] @ 0x27c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 31a5da │ │ │ │ movs r2, #0 │ │ │ │ @@ -386322,23 +386321,24 @@ │ │ │ │ nop │ │ │ │ lsls r0, r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vshr.u32 d16, d27, #6 │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + movs r2, r1 │ │ │ │ + movs r4, r7 │ │ │ │ + adds r5, #50 @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-236]! @ 0xffffff14 │ │ │ │ - vshr.u16 d0, d27, #8 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + stc2l 0, cr0, [r8, #-236] @ 0xffffff14 │ │ │ │ + vshr.u32 d0, d27, #24 │ │ │ │ + adds r5, #10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-236] @ 0xffffff14 │ │ │ │ - vqadd.u64 d16, d12, d27 │ │ │ │ + stc2 0, cr0, [r0, #-236]! @ 0xffffff14 │ │ │ │ + vshr.u8 d0, d27, #4 │ │ │ │ │ │ │ │ 0031a658 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -386348,27 +386348,27 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (31a698 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (31a69c ) │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vmvn.i32 d0, #139 @ 0x0000008b │ │ │ │ - vqadd.u16 d16, d10, d27 │ │ │ │ + vshr.u16 d0, d27, #16 │ │ │ │ + vqadd.u32 d16, d10, d27 │ │ │ │ │ │ │ │ 0031a6a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -386379,28 +386379,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (31a6ec ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u64 d0, d4, d27 │ │ │ │ - vqadd.u8 d0, d12, d27 │ │ │ │ + vqadd.u8 d16, d4, d27 │ │ │ │ + vqadd.u16 d0, d12, d27 │ │ │ │ │ │ │ │ 0031a6f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (31a734 ) │ │ │ │ @@ -386411,27 +386411,27 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mcr2 0, 7, r0, cr10, cr11, {1} │ │ │ │ - mcr2 0, 6, r0, cr6, cr11, {1} │ │ │ │ + mrc2 0, 7, r0, cr10, cr11, {1} │ │ │ │ + mrc2 0, 6, r0, cr6, cr11, {1} │ │ │ │ │ │ │ │ 0031a740 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (31a784 ) │ │ │ │ @@ -386442,27 +386442,27 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r4, #180 @ 0xb4 │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 4, r0, cr10, cr11, {1} │ │ │ │ - mrc2 0, 3, r0, cr6, cr11, {1} │ │ │ │ + mcr2 0, 5, r0, cr10, cr11, {1} │ │ │ │ + mcr2 0, 4, r0, cr6, cr11, {1} │ │ │ │ │ │ │ │ 0031a790 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #140] @ (31a82c ) │ │ │ │ @@ -386473,41 +386473,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (31a834 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 31a658 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 421c50 │ │ │ │ cbnz r0, 31a7fe │ │ │ │ ldr r1, [pc, #100] @ (31a838 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #92] @ (31a83c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #80] @ (31a840 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66b238 │ │ │ │ + bl 66b240 │ │ │ │ ldr r2, [pc, #68] @ (31a844 ) │ │ │ │ ldr r3, [pc, #44] @ (31a830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -386523,19 +386523,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r6, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mrc2 0, 1, r0, cr0, cr11, {1} │ │ │ │ - mrc2 0, 1, r0, cr0, cr11, {1} │ │ │ │ - mcr2 0, 1, r0, cr14, cr11, {1} │ │ │ │ + mcr2 0, 2, r0, cr0, cr11, {1} │ │ │ │ + mcr2 0, 2, r0, cr0, cr11, {1} │ │ │ │ + mrc2 0, 1, r0, cr14, cr11, {1} │ │ │ │ lsls r6, r2, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0031a848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -386548,15 +386548,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (31a964 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 31a6a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -386578,19 +386578,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (31a96c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #172] @ (31a970 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 31a94e │ │ │ │ ldr.w r9, [pc, #164] @ 31a974 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 31a978 │ │ │ │ ldr r7, [pc, #160] @ (31a97c ) │ │ │ │ add r9, pc │ │ │ │ @@ -386604,15 +386604,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (31a984 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (31a988 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 31a94e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 31a93a │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -386642,41 +386642,41 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 31a91e │ │ │ │ ldr.w ip, [pc, #80] @ 31a998 │ │ │ │ add ip, pc │ │ │ │ b.n 31a924 │ │ │ │ mov r0, r6 │ │ │ │ - bl 66b2b0 │ │ │ │ + bl 66b2b8 │ │ │ │ b.n 31a88c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r1, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #236] @ 0xec │ │ │ │ - stc2 0, cr0, [r8, #236]! @ 0xec │ │ │ │ - ldc2l 0, cr0, [r2, #-236] @ 0xffffff14 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldc2 0, cr0, [lr, #236] @ 0xec │ │ │ │ + ldc2 0, cr0, [r8, #236]! @ 0xec │ │ │ │ + stc2l 0, cr0, [r2, #-236]! @ 0xffffff14 │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 31aa58 │ │ │ │ + bgt.n 31aa78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-236] @ 0xffffff14 │ │ │ │ - ldc2 0, cr0, [r8, #236] @ 0xec │ │ │ │ - ldc2 0, cr0, [r6, #-236] @ 0xffffff14 │ │ │ │ - stc2 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ - stc2 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ - stc2l 0, cr0, [sl], #236 @ 0xec │ │ │ │ + stc2l 0, cr0, [r4, #-236]! @ 0xffffff14 │ │ │ │ + stc2 0, cr0, [r8, #236]! @ 0xec │ │ │ │ + stc2 0, cr0, [r6, #-236]! @ 0xffffff14 │ │ │ │ + ldc2 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ + ldc2 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ + ldc2l 0, cr0, [sl], #236 @ 0xec │ │ │ │ │ │ │ │ 0031a99c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #976] @ (31ad80 ) │ │ │ │ @@ -386688,22 +386688,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #956] @ (31ad8c ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -386730,15 +386730,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (31ad94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 31ad2c │ │ │ │ ldr r3, [pc, #856] @ (31ad98 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 31ad9c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -386747,15 +386747,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31abba │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31abe2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31ac08 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -386772,15 +386772,15 @@ │ │ │ │ beq.w 31ad4c │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 31ad40 │ │ │ │ ldr r1, [pc, #772] @ (31ada4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 31aaf0 │ │ │ │ ldr.w r9, [pc, #756] @ 31ada8 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386793,21 +386793,21 @@ │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31ad70 │ │ │ │ ldr r1, [pc, #724] @ (31adac ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 31aaf0 │ │ │ │ ldr r1, [pc, #712] @ (31adb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 31ab38 │ │ │ │ ldr.w r9, [pc, #696] @ 31adb4 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386820,131 +386820,131 @@ │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31ad64 │ │ │ │ ldr r1, [pc, #664] @ (31adb8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 31ab38 │ │ │ │ ldr r1, [pc, #652] @ (31adbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31ac8e │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31acba │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 31ab5a │ │ │ │ ldr r1, [pc, #620] @ (31adc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 31ab66 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 31ab66 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 31aba4 │ │ │ │ ldr r1, [pc, #604] @ (31adc4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 31ab84 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (31adc8 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 31ab94 │ │ │ │ ldr r1, [pc, #576] @ (31adcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 31aba4 │ │ │ │ ldr r1, [pc, #564] @ (31add0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #556] @ (31add4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 31ad2a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 31aa54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa68 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa68 │ │ │ │ ldr r1, [pc, #480] @ (31add8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa70 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (31addc ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa70 │ │ │ │ ldr r1, [pc, #444] @ (31ade0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa78 │ │ │ │ ldr r1, [pc, #428] @ (31ade4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa78 │ │ │ │ ldr r1, [pc, #412] @ (31ade8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aa78 │ │ │ │ ldr r1, [pc, #404] @ (31adec ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31ab1e │ │ │ │ @@ -386954,47 +386954,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31ab1e │ │ │ │ ldr r1, [pc, #372] @ (31adf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab42 │ │ │ │ ldr r1, [pc, #356] @ (31adf4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab42 │ │ │ │ ldr r1, [pc, #336] @ (31adf8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab4c │ │ │ │ ldr r1, [pc, #320] @ (31adfc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab4c │ │ │ │ ldr r1, [pc, #300] @ (31ae00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31ab4c │ │ │ │ ldr r1, [pc, #292] @ (31ae04 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31aad6 │ │ │ │ @@ -387004,112 +387004,112 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31aad6 │ │ │ │ ldr r1, [pc, #260] @ (31ae08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaf0 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 31ad58 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 31ad40 │ │ │ │ ldr r1, [pc, #236] @ (31ae0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaa8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 66b3dc │ │ │ │ + bl 66b3e4 │ │ │ │ b.n 31aa00 │ │ │ │ ldr r1, [pc, #216] @ (31ae10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaa8 │ │ │ │ ldr r1, [pc, #208] @ (31ae14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaa8 │ │ │ │ ldr r1, [pc, #200] @ (31ae18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaa8 │ │ │ │ ldr r1, [pc, #192] @ (31ae1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaa8 │ │ │ │ ldr r1, [pc, #184] @ (31ae20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31ab38 │ │ │ │ ldr r1, [pc, #176] @ (31ae24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31aaf0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r4, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r2], {59} @ 0x3b │ │ │ │ + stc2l 0, cr0, [r2], #236 @ 0xec │ │ │ │ lsls r4, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ - stc2 0, cr0, [ip], #236 @ 0xec │ │ │ │ - ldc2 0, cr0, [r2], {59} @ 0x3b │ │ │ │ - mrc2 0, 6, r0, cr10, cr11, {1} │ │ │ │ - ldc2l 0, cr0, [r2], #-236 @ 0xffffff14 │ │ │ │ - ldc2 0, cr0, [r0], {59} @ 0x3b │ │ │ │ - stc2l 0, cr0, [r0], {59} @ 0x3b │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + ldc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ + ldc2 0, cr0, [ip], #236 @ 0xec │ │ │ │ + stc2 0, cr0, [r2], #236 @ 0xec │ │ │ │ + mcr2 0, 7, r0, cr10, cr11, {1} │ │ │ │ + stc2 0, cr0, [r2], {59} @ 0x3b │ │ │ │ + stc2 0, cr0, [r0], #236 @ 0xec │ │ │ │ + ldc2l 0, cr0, [r0], {59} @ 0x3b │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mcrr2 0, 3, r0, r8, cr11 │ │ │ │ - stc2 0, cr0, [ip], #236 @ 0xec │ │ │ │ - stmia r2!, {r1, r4, r6, r7} │ │ │ │ + mrrc2 0, 3, r0, r8, cr11 │ │ │ │ + ldc2 0, cr0, [ip], #236 @ 0xec │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-236 @ 0xffffff14 │ │ │ │ - stc2 0, cr0, [r2], {59} @ 0x3b │ │ │ │ - ldc2l 0, cr0, [r8], #-236 @ 0xffffff14 │ │ │ │ - ldc2l 0, cr0, [sl], #-236 @ 0xffffff14 │ │ │ │ - ldc2l 0, cr0, [lr], #-236 @ 0xffffff14 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + stc2 0, cr0, [ip], {59} @ 0x3b │ │ │ │ + ldc2 0, cr0, [r2], {59} @ 0x3b │ │ │ │ + stc2 0, cr0, [r8], {59} @ 0x3b │ │ │ │ + stc2 0, cr0, [sl], {59} @ 0x3b │ │ │ │ + stc2 0, cr0, [lr], {59} @ 0x3b │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb06003b │ │ │ │ - ldc2l 0, cr0, [sl], {59} @ 0x3b │ │ │ │ - @ instruction: 0xfada003b │ │ │ │ - @ instruction: 0xface003b │ │ │ │ - @ instruction: 0xfab2003b │ │ │ │ - smlatt r0, sl, fp, r0 │ │ │ │ - @ instruction: 0xfb3e003b │ │ │ │ - @ instruction: 0xfb42003b │ │ │ │ - @ instruction: 0xfa56003b │ │ │ │ - @ instruction: 0xfb22003b │ │ │ │ - @ instruction: 0xfa2a003b │ │ │ │ + smlatt r0, r6, fp, r0 │ │ │ │ + stc2l 0, cr0, [sl], #236 @ 0xec │ │ │ │ + @ instruction: 0xfaea003b │ │ │ │ + @ instruction: 0xfade003b │ │ │ │ + @ instruction: 0xfac2003b │ │ │ │ + @ instruction: 0xfb2a003b │ │ │ │ + @ instruction: 0xfb4e003b │ │ │ │ + @ instruction: 0xfb52003b │ │ │ │ + @ instruction: 0xfa66003b │ │ │ │ + @ instruction: 0xfb32003b │ │ │ │ + @ instruction: 0xfa3a003b │ │ │ │ + @ instruction: 0xfaa2003b │ │ │ │ @ instruction: 0xfa92003b │ │ │ │ - @ instruction: 0xfa82003b │ │ │ │ - @ instruction: 0xfa0a003b │ │ │ │ - vld1.8 @ instruction: 0xf9e4003b │ │ │ │ - ldr??.w r0, [r0, #59] @ 0x3b │ │ │ │ - add r6, pc, #912 @ (adr r6, 31b1ac ) │ │ │ │ - movs r2, r7 │ │ │ │ - vst1.8 @ instruction: 0xf9c8003b │ │ │ │ - @ instruction: 0xfa3c003b │ │ │ │ - vld1.8 @ instruction: 0xf9e8003b │ │ │ │ + @ instruction: 0xfa1a003b │ │ │ │ + ldr??.w r0, [r4, #59] @ 0x3b │ │ │ │ + @ instruction: 0xfa00003b │ │ │ │ + add r6, pc, #976 @ (adr r6, 31b1ec ) │ │ │ │ + movs r2, r7 │ │ │ │ + ldr??.w r0, [r8, #59] @ 0x3b │ │ │ │ + @ instruction: 0xfa4c003b │ │ │ │ + ldr??.w r0, [r8, #59] @ 0x3b │ │ │ │ │ │ │ │ 0031ae28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #648] @ (31b0c4 ) │ │ │ │ @@ -387121,22 +387121,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ ldr r1, [pc, #628] @ (31b0d0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -387163,27 +387163,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (31b0d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31afaa │ │ │ │ ldr.w r8, [pc, #528] @ 31b0dc │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (31b0e0 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31afdc │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 31b0bc │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -387192,51 +387192,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (31b0e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (31b0e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31afe2 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31aff4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b006 │ │ │ │ ldr r1, [pc, #464] @ (31b0ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 31af32 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31b088 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b066 │ │ │ │ ldr r1, [pc, #436] @ (31b0f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (31b0f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 31af5e │ │ │ │ ldr r1, [pc, #416] @ (31b0f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 31af6e │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31b07c │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 31af7c │ │ │ │ @@ -387253,20 +387253,20 @@ │ │ │ │ bne.n 31b014 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b028 │ │ │ │ ldr r1, [pc, #352] @ (31b0fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 31aed4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 66b454 │ │ │ │ + bl 66b45c │ │ │ │ b.n 31ae8c │ │ │ │ ldr r2, [pc, #332] @ (31b100 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aefe │ │ │ │ ldr r2, [pc, #328] @ (31b104 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aefe │ │ │ │ @@ -387288,148 +387288,148 @@ │ │ │ │ ldr r2, [pc, #316] @ (31b11c ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aefe │ │ │ │ ldr r1, [pc, #316] @ (31b120 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31af14 │ │ │ │ ldr r1, [pc, #300] @ (31b124 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31af1a │ │ │ │ ldr r1, [pc, #288] @ (31b128 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31af1a │ │ │ │ ldr r1, [pc, #276] @ (31b12c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31af9a │ │ │ │ ldr r1, [pc, #260] @ (31b130 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 31b05a │ │ │ │ ldr.w sl, [pc, #252] @ 31b134 │ │ │ │ add sl, pc │ │ │ │ b.n 31b04a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 31b05a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b03e │ │ │ │ ldr r1, [pc, #220] @ (31b138 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31af9a │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31af5e │ │ │ │ ldr r1, [pc, #204] @ (31b13c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 31af54 │ │ │ │ ldr r1, [pc, #192] @ (31b140 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31af6e │ │ │ │ ldr r1, [pc, #184] @ (31b144 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31af46 │ │ │ │ b.n 31af50 │ │ │ │ ldr r1, [pc, #164] @ (31b148 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31af7c │ │ │ │ ldr r1, [pc, #156] @ (31b14c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 31af8c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (31b150 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aefe │ │ │ │ nop │ │ │ │ mrrc2 0, 5, r0, r8, cr10 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r2, #22 │ │ │ │ movs r5, r7 │ │ │ │ stc2 0, cr0, [r8], {90} @ 0x5a │ │ │ │ - vld1.8 @ instruction: 0xf9e8003b │ │ │ │ - ldr??.w r0, [r0, #59] @ 0x3b │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + ldr??.w r0, [r8, #59] @ 0x3b │ │ │ │ + @ instruction: 0xfa00003b │ │ │ │ + add r5, sp, #776 @ 0x308 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh.w r0, [r0, fp, lsl #3] │ │ │ │ - vst1.8 @ instruction: 0xf9c6003b │ │ │ │ - vst1.8 @ instruction: 0xf9c2003b │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + vst4.8 {d16-d19}, [r0 :256], fp │ │ │ │ + ldr??.w r0, [r6, #59] @ 0x3b │ │ │ │ + ldr??.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldr.w r0, [r2, fp, lsl #3] │ │ │ │ - ldr??.w r0, [r8, fp, lsl #3] │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - ldrh.w r0, [ip, #59] @ 0x3b │ │ │ │ - str.w r0, [r2, #59] @ 0x3b │ │ │ │ - strh.w r0, [r0, #59] @ 0x3b │ │ │ │ - ldrh.w r0, [lr, #59] @ 0x3b │ │ │ │ + str??.w r0, [r2, fp, lsl #3] │ │ │ │ strb.w r0, [r8, #59] @ 0x3b │ │ │ │ - str.w r0, [r2, #59] @ 0x3b │ │ │ │ - ldr??.w r0, [r0, fp, lsl #3] │ │ │ │ - ldr.w r0, [sl, fp, lsl #3] │ │ │ │ - vst4.8 {d0-d3}, [r4 :256], fp │ │ │ │ - vld4.8 {d0-d3}, [lr :256], fp │ │ │ │ - str.w r0, [r8, #59] @ 0x3b │ │ │ │ - vst4.8 {d0-d3}, [sl :256], fp │ │ │ │ - vst4.8 {d0-d3}, [r8 :256], fp │ │ │ │ - strb.w r0, [r6, #59] @ 0x3b │ │ │ │ - adds r6, r5, #3 │ │ │ │ + strh r2, [r7, #46] @ 0x2e │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + str.w r0, [ip, #59] @ 0x3b │ │ │ │ + ldr.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldrh.w r0, [r0, #59] @ 0x3b │ │ │ │ + str.w r0, [lr, #59] @ 0x3b │ │ │ │ + ldrb.w r0, [r8, #59] @ 0x3b │ │ │ │ + ldr.w r0, [r2, #59] @ 0x3b │ │ │ │ + strb.w r0, [r0, #59] @ 0x3b │ │ │ │ + str??.w r0, [sl, fp, lsl #3] │ │ │ │ + ldrsb.w r0, [r4, fp, lsl #3] │ │ │ │ + ldrsh.w r0, [lr, fp, lsl #3] │ │ │ │ + ldr.w r0, [r8, #59] @ 0x3b │ │ │ │ + ldrsb.w r0, [sl, fp, lsl #3] │ │ │ │ + ldrsb.w r0, [r8, fp, lsl #3] │ │ │ │ + ldrb.w r0, [r6, #59] @ 0x3b │ │ │ │ + adds r6, r7, #3 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + ldr r6, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldr??.w r0, [r8, fp, lsl #3] │ │ │ │ - ldr.w r0, [r8, fp, lsl #3] │ │ │ │ - str??.w r0, [r0, fp, lsl #3] │ │ │ │ + strb.w r0, [r8, #59] @ 0x3b │ │ │ │ str??.w r0, [r8, fp, lsl #3] │ │ │ │ - strh r6, [r7, #40] @ 0x28 │ │ │ │ + ldr??.w r0, [r0, fp, lsl #3] │ │ │ │ + ldr??.w r0, [r8, fp, lsl #3] │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -387481,29 +387481,29 @@ │ │ │ │ blt.n 31b204 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 31b20c │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 31b1e8 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -387602,15 +387602,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 31b4cc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 31b75c │ │ │ │ ldr r3, [pc, #1008] @ (31b750 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -387731,15 +387731,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 31b350 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r2, #1 │ │ │ │ b.n 31b358 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -387747,30 +387747,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 31b534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31b358 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 31b500 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31b358 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -387976,15 +387976,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ │ │ │ │ 0031b798 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -388201,15 +388201,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 31b9f0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31b7ec │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 31bac4 │ │ │ │ cbnz r4, 31ba20 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -388348,15 +388348,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 31bc22 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31b98a │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -388402,21 +388402,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 31bc2c │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31ba38 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31b98a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31ba38 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -388446,28 +388446,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31b9c2 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ b.n 31ba7e │ │ │ │ mov r4, r2 │ │ │ │ b.n 31bb38 │ │ │ │ mov r4, r2 │ │ │ │ b.n 31bbd8 │ │ │ │ mov r4, r2 │ │ │ │ b.n 31bc64 │ │ │ │ @@ -388675,15 +388675,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 31beca │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31bd12 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 31bd12 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 31bd12 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -388750,27 +388750,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -388785,15 +388785,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31bfd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (31c108 ) │ │ │ │ @@ -388804,24 +388804,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (31c110 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (31c114 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 542b30 │ │ │ │ + bl 542b38 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 31bf64 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 31bf14 │ │ │ │ @@ -388880,15 +388880,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (31c128 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -388897,26 +388897,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr, #236]! @ 0xec │ │ │ │ - adds r6, r6, #1 │ │ │ │ + and.w r0, lr, fp, rrx │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ands.w r0, r6, fp, rrx │ │ │ │ + bic.w r0, r6, fp, rrx │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strd r0, r0, [r4, #236]! @ 0xec │ │ │ │ - ldrd r0, r0, [ip, #236] @ 0xec │ │ │ │ - strd r0, r0, [lr, #236] @ 0xec │ │ │ │ - strd r0, r0, [r8, #-236] @ 0xec │ │ │ │ + ldrd r0, r0, [r4, #236]! @ 0xec │ │ │ │ + strd r0, r0, [ip, #236]! @ 0xec │ │ │ │ + ldrd r0, r0, [lr, #236] @ 0xec │ │ │ │ + ldrd r0, r0, [r8, #-236] @ 0xec │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31c142 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -388960,26 +388960,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (31c22c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (31c230 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31c234 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #100] @ (31c238 ) │ │ │ │ ldr r2, [pc, #104] @ (31c23c ) │ │ │ │ ldr r3, [pc, #104] @ (31c240 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -388993,41 +388993,41 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 31c274 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 31c2b4 ) │ │ │ │ movs r1, r7 │ │ │ │ - stcl 0, cr0, [sl], #-256 @ 0xffffff00 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldcl 0, cr0, [sl], #-256 @ 0xffffff00 │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia.w r0, {r0, r1, r3, r4, r5} │ │ │ │ + ldmia.w r0, {r0, r1, r3, r4, r5} │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 31c25e │ │ │ │ @@ -389093,52 +389093,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (31c318 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (31c31c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 31b770 │ │ │ │ nop │ │ │ │ - adds r2, r0, r6 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31c11c │ │ │ │ + b.n 31c13c │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c14c │ │ │ │ + b.n 31c16c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 31c360 │ │ │ │ ldr r2, [pc, #44] @ (31c364 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (31c368 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 31bf5c │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 542bb8 │ │ │ │ - adds r6, r7, r4 │ │ │ │ + b.w 542bc0 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31c0e0 │ │ │ │ + b.n 31c100 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c110 │ │ │ │ + b.n 31c130 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (31c3c8 ) │ │ │ │ @@ -389147,56 +389147,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (31c3d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (31c3d4 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #64] @ (31c3d8 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (31c3dc ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (31c3e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31c0b4 │ │ │ │ + b.n 31c0d4 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c0e8 │ │ │ │ + b.n 31c108 │ │ │ │ movs r3, r7 │ │ │ │ b.n 31c1dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31c1a4 │ │ │ │ + b.n 31c1c4 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c1ac │ │ │ │ + b.n 31c1cc │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31c3f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ cmp r0, #230 @ 0xe6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389207,15 +389207,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (31c508 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 339bc4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389275,45 +389275,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (31c520 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r7, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31c248 │ │ │ │ + b.n 31c268 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c284 │ │ │ │ + b.n 31c2a4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #90 @ 0x5a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 31c1d4 │ │ │ │ + b.n 31c1f4 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c1c4 │ │ │ │ + b.n 31c1e4 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31bfb8 │ │ │ │ + b.n 31bfd8 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31c0dc │ │ │ │ + b.n 31c0fc │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31c53a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389370,26 +389370,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (31c644 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (31c648 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31c64c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (31c650 ) │ │ │ │ ldr r3, [pc, #104] @ (31c654 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389411,31 +389411,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ + b.w 541748 │ │ │ │ nop │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r2, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 31ca2c ) │ │ │ │ + add r2, pc, #40 @ (adr r2, 31c66c ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xe8520040 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + strd r0, r0, [r2], #-256 @ 0x100 │ │ │ │ + pop {r1, r4, r5, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #182 @ 0xb6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 31c030 │ │ │ │ + b.n 31c050 │ │ │ │ movs r3, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389444,56 +389444,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (31c6a8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (31c6ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31b770 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31b770 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31bf14 │ │ │ │ + b.n 31bf34 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31bf4c │ │ │ │ + b.n 31bf6c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (31c6f4 ) │ │ │ │ ldr r2, [pc, #52] @ (31c6f8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (31c6fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31bf5c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 31bf5c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 542bb8 │ │ │ │ - asrs r0, r7, #23 │ │ │ │ + b.w 542bc0 │ │ │ │ + asrs r0, r1, #24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31ced0 │ │ │ │ + b.n 31cef0 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31bf0c │ │ │ │ + b.n 31bf2c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (31c778 ) │ │ │ │ @@ -389502,15 +389502,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (31c780 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (31c784 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #92] @ (31c788 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (31c78c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (31c790 ) │ │ │ │ @@ -389518,52 +389518,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ ldr r1, [pc, #68] @ (31c794 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31ceb4 │ │ │ │ + b.n 31ced4 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cef0 │ │ │ │ + b.n 31cf10 │ │ │ │ movs r3, r7 │ │ │ │ b.n 31ce64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31ce30 │ │ │ │ + b.n 31ce50 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cf54 │ │ │ │ + b.n 31cf74 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cf30 │ │ │ │ + b.n 31cf50 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #4] @ (31c7a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ movs r6, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389574,15 +389574,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (31c8b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 339bc4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389642,45 +389642,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (31c8d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31cfe8 │ │ │ │ + b.n 31d008 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31d024 │ │ │ │ + b.n 31d044 │ │ │ │ movs r3, r7 │ │ │ │ movs r5, #122 @ 0x7a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 31cf7c │ │ │ │ + b.n 31cf9c │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cf6c │ │ │ │ + b.n 31cf8c │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31cc08 │ │ │ │ + b.n 31cc28 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31ce7c │ │ │ │ + b.n 31ce9c │ │ │ │ movs r3, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 31c8ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -389749,26 +389749,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (31ca14 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (31ca18 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31ca1c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (31ca20 ) │ │ │ │ ldr r3, [pc, #104] @ (31ca24 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389790,32 +389790,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ + b.w 541748 │ │ │ │ nop │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 31c31c │ │ │ │ + b.n 31c33c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rev r2, r2 │ │ │ │ + rev r2, r4 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r4, r6] │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #182 @ 0xb6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 31cdb8 │ │ │ │ + b.n 31cdd8 │ │ │ │ movs r3, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389824,56 +389824,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (31ca78 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (31ca7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31b770 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31b770 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31cc94 │ │ │ │ + b.n 31ccb4 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cccc │ │ │ │ + b.n 31ccec │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (31cac4 ) │ │ │ │ ldr r2, [pc, #52] @ (31cac8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (31cacc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31bf5c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 31bf5c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 542bb8 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + b.w 542bc0 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31cc50 │ │ │ │ + b.n 31cc70 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cc8c │ │ │ │ + b.n 31ccac │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (31cb48 ) │ │ │ │ @@ -389882,15 +389882,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (31cb50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (31cb54 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #92] @ (31cb58 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (31cb5c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (31cb60 ) │ │ │ │ @@ -389898,48 +389898,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ ldr r1, [pc, #68] @ (31cb64 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31cc34 │ │ │ │ + b.n 31cc54 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cc70 │ │ │ │ + b.n 31cc90 │ │ │ │ movs r3, r7 │ │ │ │ svc 158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31cb84 │ │ │ │ + b.n 31cba4 │ │ │ │ movs r3, r7 │ │ │ │ - svc 252 @ 0xfc │ │ │ │ + b.n 31cb80 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0031cb68 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -389960,17 +389960,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31cbac │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ │ │ │ │ 0031cbb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -390155,15 +390155,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -390185,15 +390185,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ nop │ │ │ │ │ │ │ │ 0031ce48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -390605,21 +390605,21 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31d284 │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 31d208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mcr 0, 4, r0, cr12, cr10, {1} │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + mrc 0, 4, r0, cr12, cr10, {1} │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xeae4003a │ │ │ │ - @ instruction: 0xeaf8003a │ │ │ │ + @ instruction: 0xeaf4003a │ │ │ │ + add.w r0, r8, sl, rrx │ │ │ │ │ │ │ │ 0031d2dc : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 31d3dc │ │ │ │ bic.w r1, r2, #3 │ │ │ │ @@ -390940,15 +390940,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ mov r0, r4 │ │ │ │ bl 31ce04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -390956,15 +390956,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31d6bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ adds r2, r4, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -390975,15 +390975,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (31d7e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 339bc4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -391047,45 +391047,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (31d7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvc.n 31d6e8 │ │ │ │ + bvc.n 31d708 │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 31d714 │ │ │ │ + bvc.n 31d734 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r2, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 31d894 │ │ │ │ + bvc.n 31d8b4 │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 31d87c │ │ │ │ + bvc.n 31d89c │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 31d7b0 │ │ │ │ + bvs.n 31d7d0 │ │ │ │ movs r3, r7 │ │ │ │ - bvs.n 31d764 │ │ │ │ + bvs.n 31d784 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 31d81c │ │ │ │ @@ -391134,25 +391134,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (31d90c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (31d910 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31d914 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #104] @ (31d918 ) │ │ │ │ ldr r3, [pc, #108] @ (31d91c ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -391175,32 +391175,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ + b.w 541748 │ │ │ │ nop │ │ │ │ - lsls r4, r6, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 31d824 │ │ │ │ + bpl.n 31d844 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r5, r2] │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #23 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 31d8f8 │ │ │ │ + bpl.n 31d918 │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -391232,61 +391232,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (31d9b0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (31d9b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31ce04 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31ce04 │ │ │ │ nop │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 31d974 │ │ │ │ + bmi.n 31d994 │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 31d99c │ │ │ │ + bpl.n 31d9bc │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (31da04 ) │ │ │ │ ldr r2, [pc, #60] @ (31da08 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (31da0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31d668 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 31d668 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 542bb8 │ │ │ │ + b.w 542bc0 │ │ │ │ nop │ │ │ │ - lsls r0, r5, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 31d930 │ │ │ │ + bmi.n 31d950 │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 31d95c │ │ │ │ + bmi.n 31d97c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (31da8c ) │ │ │ │ @@ -391295,15 +391295,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (31da94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (31da98 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #96] @ (31da9c ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (31daa0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (31daa4 ) │ │ │ │ @@ -391312,49 +391312,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ ldr r1, [pc, #72] @ (31daa8 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 547a0c │ │ │ │ + bl 547a14 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 31db08 │ │ │ │ + bmi.n 31db28 │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 31db34 │ │ │ │ + bmi.n 31db54 │ │ │ │ movs r3, r7 │ │ │ │ beq.n 31db58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31db24 │ │ │ │ + beq.n 31db44 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 31da48 │ │ │ │ + beq.n 31da68 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 31da1c │ │ │ │ + beq.n 31da3c │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 31daf2 │ │ │ │ @@ -391608,44 +391608,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31dd0e │ │ │ │ ldr r0, [pc, #60] @ (31dd90 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31dd0e │ │ │ │ ldr r3, [pc, #52] @ (31dd94 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31dd28 │ │ │ │ ldr r3, [pc, #32] @ (31dd8c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31dd28 │ │ │ │ ldr r0, [pc, #32] @ (31dd98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31dd28 │ │ │ │ nop │ │ │ │ ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31dce4 │ │ │ │ + bne.n 31dd04 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31dd30 │ │ │ │ + bne.n 31dd50 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391789,15 +391789,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 31dea6 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ b.n 31dea6 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 31dec4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #200] @ 0xc8 │ │ │ │ @@ -391807,19 +391807,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31df5c ) │ │ │ │ ldr r0, [pc, #20] @ (31df60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp2 0, 7, cr0, cr4, cr11, {2} │ │ │ │ - beq.n 31dfc4 │ │ │ │ - movs r3, r7 │ │ │ │ + cdp2 0, 8, cr0, cr4, cr11, {2} │ │ │ │ beq.n 31dfe4 │ │ │ │ movs r3, r7 │ │ │ │ + beq.n 31e004 │ │ │ │ + movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [pc, #204] @ (31e044 ) │ │ │ │ @@ -391855,15 +391855,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 31dfb0 │ │ │ │ ldr r1, [pc, #108] @ (31e04c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -391876,15 +391876,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (31e054 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 31df92 │ │ │ │ ldr r1, [pc, #80] @ (31e058 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31dfa6 │ │ │ │ @@ -391894,15 +391894,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31dfa6 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (31e05c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31dfa6 │ │ │ │ ldr r3, [pc, #48] @ (31e060 ) │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ ldr r1, [pc, #48] @ (31e064 ) │ │ │ │ ldr r0, [pc, #48] @ (31e068 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -391914,24 +391914,24 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n 31e068 │ │ │ │ movs r3, r7 │ │ │ │ - stc2 0, cr0, [sl, #300] @ 0x12c │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldc2 0, cr0, [sl, #300] @ 0x12c │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7, {r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 31e1f4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -392019,15 +392019,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (31e200 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31e126 │ │ │ │ ldr r0, [pc, #144] @ (31e204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e126 │ │ │ │ ldr r3, [pc, #140] @ (31e208 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e11e │ │ │ │ ldr r3, [pc, #120] @ (31e200 ) │ │ │ │ @@ -392036,15 +392036,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e11e │ │ │ │ ldr r0, [pc, #120] @ (31e20c ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e11e │ │ │ │ ldr r3, [pc, #108] @ (31e210 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31e094 │ │ │ │ ldr r3, [pc, #76] @ (31e200 ) │ │ │ │ @@ -392052,51 +392052,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31e098 │ │ │ │ ldr r0, [pc, #80] @ (31e214 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e098 │ │ │ │ ldr r3, [pc, #68] @ (31e218 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e13a │ │ │ │ ldr r3, [pc, #32] @ (31e200 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31e13a │ │ │ │ ldr r0, [pc, #48] @ (31e21c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldmia r2, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #976] @ (31e5dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (31e314 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392145,15 +392145,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (31e320 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31e2dc │ │ │ │ ldr r0, [pc, #120] @ (31e324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 31e25c │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -392181,41 +392181,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e2ca │ │ │ │ ldr r0, [pc, #36] @ (31e32c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop │ │ │ │ ldmia r0!, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #640] @ (31e5a0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (31e354 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ lsrs r0, r5, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -392223,15 +392223,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3068] @ 0xbfc │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 31e3a8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 21c3e8 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 31e3e8 │ │ │ │ @@ -392254,17 +392254,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 3e1318 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69ca54 │ │ │ │ + bl 69ca5c │ │ │ │ mov r0, r7 │ │ │ │ - bl 687834 │ │ │ │ + bl 68783c │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 21c3e8 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e394 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -392370,21 +392370,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 6878f8 │ │ │ │ + bl 687900 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31e540 │ │ │ │ ldr r1, [pc, #80] @ (31e560 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69ca54 │ │ │ │ + bl 69ca5c │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 31e558 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -392414,21 +392414,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 6878f8 │ │ │ │ + bl 687900 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31e5ba │ │ │ │ ldr r1, [pc, #76] @ (31e5d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69ca54 │ │ │ │ + bl 69ca5c │ │ │ │ vldr d7, [pc, #56] @ 31e5d0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -392590,15 +392590,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31e728 │ │ │ │ ldr r0, [pc, #252] @ (31e85c ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e728 │ │ │ │ ldr r1, [pc, #216] @ (31e848 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31e6a8 │ │ │ │ ldr r1, [pc, #228] @ (31e860 ) │ │ │ │ @@ -392611,15 +392611,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 31e6a8 │ │ │ │ ldr r0, [pc, #208] @ (31e864 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e6a8 │ │ │ │ ldr r3, [pc, #192] @ (31e868 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e6ea │ │ │ │ ldr r3, [pc, #164] @ (31e858 ) │ │ │ │ @@ -392627,15 +392627,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31e6ea │ │ │ │ ldr r0, [pc, #172] @ (31e86c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e6ea │ │ │ │ ldr r3, [pc, #164] @ (31e870 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e70a │ │ │ │ ldr r3, [pc, #128] @ (31e858 ) │ │ │ │ @@ -392643,15 +392643,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31e70a │ │ │ │ ldr r0, [pc, #144] @ (31e874 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e70a │ │ │ │ ldr r3, [pc, #132] @ (31e878 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31e6ca │ │ │ │ ldr r3, [pc, #88] @ (31e858 ) │ │ │ │ @@ -392659,76 +392659,76 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31e6ca │ │ │ │ ldr r0, [pc, #108] @ (31e87c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e6ca │ │ │ │ ldr r1, [pc, #100] @ (31e880 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 31e6a8 │ │ │ │ ldr r1, [pc, #44] @ (31e858 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 31e6a8 │ │ │ │ ldr r0, [pc, #76] @ (31e884 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31e6a8 │ │ │ │ stmia r4!, {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf688004b │ │ │ │ - ldmia r0!, {r2, r6} │ │ │ │ + @ instruction: 0xf698004b │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {} │ │ │ │ movs r3, r7 │ │ │ │ bics r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mvn.w r3, #124 @ 0x7c │ │ │ │ str r3, [r0, #28] │ │ │ │ cbz r2, 31e8c2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392750,15 +392750,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392780,15 +392780,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392812,15 +392812,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392841,15 +392841,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392897,15 +392897,15 @@ │ │ │ │ cbnz r3, 31ea84 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (31eab4 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5958c4 │ │ │ │ + bl 5958cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392922,27 +392922,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31ea5c │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (31eac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31ea5c │ │ │ │ stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ orrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -392976,15 +392976,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69b388 │ │ │ │ + b.w 69b390 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31eb18 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31ea08 │ │ │ │ @@ -393011,15 +393011,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ ldrb.w r3, [r6, #202] @ 0xca │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -393047,15 +393047,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5f72e8 │ │ │ │ + bl 5f72f0 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 31ec40 │ │ │ │ ldr r0, [pc, #144] @ (31ec80 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -393075,15 +393075,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (31ec8c ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 31ebb2 │ │ │ │ movs r1, #1 │ │ │ │ b.n 31ec42 │ │ │ │ mov r1, r8 │ │ │ │ @@ -393115,15 +393115,15 @@ │ │ │ │ lslne r2, r3, #1 │ │ │ │ cmpne r3, #172 @ 0xac │ │ │ │ moveq r0, r0 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ bkpt 0x0052 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393170,30 +393170,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31ed3c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1754 @ 0x6da │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ movs r0, #6 │ │ │ │ b.n 31ecd4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ pop {r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf0ba004b │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + @ instruction: 0xf0ca004b │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r4, r5, r6} │ │ │ │ + stmia r2!, {r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 31ee84 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -393261,15 +393261,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -393294,15 +393294,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (31ee98 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #324] @ 0x144 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 31edaa │ │ │ │ ldr r3, [pc, #44] @ (31ee9c ) │ │ │ │ movw r2, #6927 @ 0x1b0f │ │ │ │ ldr r1, [pc, #40] @ (31eea0 ) │ │ │ │ ldr r0, [pc, #44] @ (31eea4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -393315,20 +393315,20 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2} │ │ │ │ movs r3, r7 │ │ │ │ - vhadd.s8 q8, q4, │ │ │ │ - stmia r1!, {r1, r2} │ │ │ │ + vhadd.s16 q8, q4, │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #72 @ (adr r7, 31eef0 ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 31ef30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -393361,15 +393361,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 31eee0 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 69b388 │ │ │ │ + b.w 69b390 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31eefe │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #385] @ 0x181 │ │ │ │ cbnz r1, 31ef66 │ │ │ │ ldrb.w ip, [r2, #225] @ 0xe1 │ │ │ │ @@ -393414,25 +393414,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (31f014 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #120] @ (31f018 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (31f01c ) │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #104] @ (31f020 ) │ │ │ │ ldr r1, [pc, #108] @ (31f024 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (31f028 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (31f02c ) │ │ │ │ @@ -393450,44 +393450,44 @@ │ │ │ │ ldr r0, [pc, #80] @ (31f034 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #64] @ (31f038 ) │ │ │ │ ldr r1, [pc, #68] @ (31f03c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541740 │ │ │ │ - cdp 0, 3, cr0, cr4, cr11, {2} │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + b.w 541748 │ │ │ │ + cdp 0, 4, cr0, cr4, cr11, {2} │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ movs r1, r7 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x0092 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ movs r2, r7 │ │ │ │ adds r3, #177 @ 0xb1 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #135 @ 0x87 │ │ │ │ movs r0, r0 │ │ │ │ bl fff5b02a <__bss_end__@@Base+0xff593522> │ │ │ │ adds r4, #91 @ 0x5b │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r5, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ vshr.u32 q0, q3, #18 │ │ │ │ adds r1, #143 @ 0x8f │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -393508,23 +393508,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9110 @ 0x2396 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 67a6d8 │ │ │ │ + bl 67a6e0 │ │ │ │ ldr r2, [pc, #60] @ (31f0dc ) │ │ │ │ ldr r3, [pc, #48] @ (31f0d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -393535,22 +393535,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - stcl 0, cr0, [r8, #-300]! @ 0xfffffed4 │ │ │ │ + ldcl 0, cr0, [r8, #-300]! @ 0xfffffed4 │ │ │ │ rev r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ movs r3, r7 │ │ │ │ - yield │ │ │ │ + wfe │ │ │ │ movs r3, r7 │ │ │ │ cbnz r0, 31f11e │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -393566,15 +393566,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 31f14a │ │ │ │ ldrb.w r4, [r2, #202] @ 0xca │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 31f146 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -393629,18 +393629,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (31f1cc ) │ │ │ │ ldr r0, [pc, #20] @ (31f1d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - stc 0, cr0, [r4], {75} @ 0x4b │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + ldc 0, cr0, [r4], {75} @ 0x4b │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (31f1fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393648,16 +393648,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ - rsbs r0, r6, fp, lsl #1 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + @ instruction: 0xebe6004b │ │ │ │ + ldmia r4, {r2, r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (31f22c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393665,16 +393665,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ - sub.w r0, r6, fp, lsl #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + subs.w r0, r6, fp, lsl #1 │ │ │ │ + ldmia r4!, {r2, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 31f2be │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -393796,15 +393796,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69b388 │ │ │ │ + b.w 69b390 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 31f38a │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 31f33c │ │ │ │ b.n 31f35e │ │ │ │ @@ -393824,15 +393824,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ lsls r2, r5 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -393885,15 +393885,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31f39a │ │ │ │ ldr r0, [pc, #100] @ (31f4bc ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 31f39a │ │ │ │ ldr r3, [pc, #88] @ (31f4c0 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (31f4c4 ) │ │ │ │ ldr r0, [pc, #88] @ (31f4c8 ) │ │ │ │ @@ -393926,33 +393926,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldrd r0, r0, [r0, #-300] @ 0x12c │ │ │ │ - itet cc │ │ │ │ - movcc r3, r7 │ │ │ │ - stmiacs r0!, {r1, r3, r4, r6} │ │ │ │ - movcc r3, r7 │ │ │ │ - ldmdb sl!, {r0, r1, r3, r6} │ │ │ │ - wfe │ │ │ │ + strd r0, r0, [r0, #-300]! @ 0x12c │ │ │ │ + itte mi │ │ │ │ + movmi r3, r7 │ │ │ │ + stmiami r0!, {r1, r3, r5, r6} │ │ │ │ + movpl r3, r7 │ │ │ │ + strd r0, r0, [sl, #-300] @ 0x12c │ │ │ │ + wfi │ │ │ │ movs r3, r7 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - stmdb r4!, {r0, r1, r3, r6} │ │ │ │ - itet eq │ │ │ │ + ldmdb r4!, {r0, r1, r3, r6} │ │ │ │ + itte ne │ │ │ │ + movne r3, r7 │ │ │ │ + stmiane r0!, {r1, r2, r3} │ │ │ │ moveq r3, r7 │ │ │ │ - ittt @ unpredictable │ │ │ │ - mov r3, r7 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 31f576 @ unpredictable > │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 31f576 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 31f576 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -393983,15 +393983,15 @@ │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ adc.w r3, r4, #0 │ │ │ │ ldr.w lr, [lr, r1] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394140,29 +394140,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 21dfb4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -394216,26 +394216,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31f776 │ │ │ │ ldr r0, [pc, #28] @ (31f7f0 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 31f776 │ │ │ │ push {r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r5, r6, pc} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (31f928 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394253,23 +394253,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9119 @ 0x239f │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 67a6d8 │ │ │ │ + bl 67a6e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f8cc │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -394340,38 +394340,38 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (31f948 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9133 @ 0x23ad │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 31f8cc │ │ │ │ movs r2, #0 │ │ │ │ b.n 31f8bc │ │ │ │ movs r2, #2 │ │ │ │ b.n 31f8bc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 31f494 │ │ │ │ + b.n 31f4b4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ uxth r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb98003a │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xfba8003a │ │ │ │ + @ instruction: 0xb76c │ │ │ │ movs r3, r7 │ │ │ │ cbz r0, 31f972 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 31f2c0 │ │ │ │ + b.n 31f2e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb682 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (31f9d8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394380,26 +394380,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (31f9e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #372 @ 0x174 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #104] @ (31f9e4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (31f9e8 ) │ │ │ │ add.w r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #88] @ (31f9ec ) │ │ │ │ ldr r2, [pc, #88] @ (31f9f0 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -394412,41 +394412,41 @@ │ │ │ │ ldr r2, [pc, #72] @ (31f9fc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (31fa00 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5464f8 │ │ │ │ + bl 546500 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 31f290 │ │ │ │ + b.n 31f2b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb624 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfa48003a │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfa58003a │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ - push {r1, r4, r7} │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 31fa6c │ │ │ │ + pop {r2} │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r7, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ movs r3, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ bl 1a99fa │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r2, 31fa7c │ │ │ │ + cbnz r2, 31fa80 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -394613,30 +394613,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fb86 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (31fbd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31fb86 │ │ │ │ nop │ │ │ │ add r7, sp, #344 @ 0x158 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 320064 │ │ │ │ + b.n 320084 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -394696,15 +394696,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ b.n 31fc14 │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ adc.w r1, r1, r0 │ │ │ │ @@ -394736,19 +394736,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31fd04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 31fea8 │ │ │ │ + b.n 31fec8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - uxth r2, r2 │ │ │ │ + uxth r2, r4 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -394852,22 +394852,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (31fee8 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #188] @ (31feec ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (31fef0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 31fe76 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -394920,29 +394920,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (31fef8 ) │ │ │ │ ldr r0, [pc, #40] @ (31fefc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ movs r1, r7 │ │ │ │ - add r7, sp, #968 @ 0x3c8 │ │ │ │ + add sp, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ movs r3, r7 │ │ │ │ stmia r2!, {r0, r1, r2, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #176 @ 0xb0 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb6fe │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #552] @ 32013c │ │ │ │ mov r7, r0 │ │ │ │ @@ -395061,22 +395061,22 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 320096 │ │ │ │ ldr r0, [pc, #244] @ (320150 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 320096 │ │ │ │ ldr r0, [pc, #236] @ (320154 ) │ │ │ │ strd r4, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r5, 32008e │ │ │ │ add.w lr, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [lr, #2296] @ 0x8f8 │ │ │ │ adds r1, r0, #1 │ │ │ │ cmp r1, r5 │ │ │ │ bhi.w 31ff54 │ │ │ │ @@ -395093,15 +395093,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (320148 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31fffa │ │ │ │ ldr r0, [pc, #164] @ (32015c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31fffa │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 320116 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 31ffc6 │ │ │ │ ldr r3, [pc, #148] @ (320160 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -395112,76 +395112,76 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 31ffde │ │ │ │ ldr r0, [pc, #124] @ (320164 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 31ffde │ │ │ │ ldr r3, [pc, #116] @ (320168 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320008 │ │ │ │ ldr r3, [pc, #72] @ (320148 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 320008 │ │ │ │ ldr r0, [pc, #96] @ (32016c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 320008 │ │ │ │ ldr r3, [pc, #88] @ (320170 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3200c4 │ │ │ │ ldr r3, [pc, #36] @ (320148 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3200c4 │ │ │ │ ldr r0, [pc, #68] @ (320174 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3200c4 │ │ │ │ nop │ │ │ │ add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb686 │ │ │ │ + @ instruction: 0xb696 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb66e │ │ │ │ movs r3, r7 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 3201a4 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 320194 │ │ │ │ @@ -395229,19 +395229,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (320210 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21f0a4 │ │ │ │ - blt.n 32019c │ │ │ │ + blt.n 3201bc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r6, 32023a │ │ │ │ + cbz r6, 32023e │ │ │ │ movs r3, r7 │ │ │ │ - uxth r2, r4 │ │ │ │ + uxth r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -395406,37 +395406,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bge.n 320480 │ │ │ │ + bge.n 3204a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r3, r7 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 320460 │ │ │ │ + bge.n 320480 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 3203fc │ │ │ │ + cbz r2, 320400 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 320440 │ │ │ │ + bge.n 320460 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #32 │ │ │ │ + add sp, #96 @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 32041c │ │ │ │ + bge.n 32043c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #0 │ │ │ │ movs r3, r7 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -395448,15 +395448,15 @@ │ │ │ │ ldr.w r2, [r3, #240] @ 0xf0 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 320472 │ │ │ │ ldrh.w r2, [r3, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 32045e │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -395536,15 +395536,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #202] @ 0xca │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 59587c │ │ │ │ + bl 595884 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395560,15 +395560,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69b388 │ │ │ │ + b.w 69b390 │ │ │ │ ldr r2, [pc, #272] @ (320688 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3205c6 │ │ │ │ ldr r2, [pc, #264] @ (32068c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -395576,15 +395576,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3205c6 │ │ │ │ ldr r0, [pc, #260] @ (320690 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 320642 │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -395623,15 +395623,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32063c │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 32063c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 32063c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -395639,15 +395639,15 @@ │ │ │ │ bpl.n 32063c │ │ │ │ vldr d7, [r9, #200] @ 0xc8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 320552 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32063c │ │ │ │ ldr r3, [pc, #76] @ (320698 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -395660,39 +395660,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32063c │ │ │ │ ldr r0, [pc, #56] @ (32069c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 320552 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 320558 │ │ │ │ add r5, pc, #1016 @ (adr r5, 320a74 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3206f2 │ │ │ │ + cbz r0, 3206f6 │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r0 │ │ │ │ + uxth r2, r2 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3206d6 │ │ │ │ + cbz r2, 3206da │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395747,15 +395747,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395812,15 +395812,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 3207f8 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 32081e │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6a5b84 │ │ │ │ + bl 6a5b8c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 320844 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #196] @ (3208c0 ) │ │ │ │ ldr r3, [pc, #184] @ (3208b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395835,15 +395835,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6a5b50 │ │ │ │ + bl 6a5b58 │ │ │ │ b.n 3207f2 │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -395863,29 +395863,29 @@ │ │ │ │ ldr r3, [pc, #108] @ (3208c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3207de │ │ │ │ ldr r0, [pc, #104] @ (3208cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3207de │ │ │ │ ldr r3, [pc, #84] @ (3208c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3207de │ │ │ │ ldr r3, [pc, #80] @ (3208c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3207de │ │ │ │ ldr r0, [pc, #76] @ (3208d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3207de │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (3208d4 ) │ │ │ │ movw r2, #1356 @ 0x54c │ │ │ │ ldr r1, [pc, #64] @ (3208d8 ) │ │ │ │ ldr r0, [pc, #68] @ (3208dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -395905,23 +395905,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #624 @ (adr r2, 320b34 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add sp, #464 @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ movs r3, r7 │ │ │ │ - bpl.n 320928 │ │ │ │ + bpl.n 320948 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 320c74 ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 320cb4 ) │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #960 @ (adr r6, 320ca0 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 3208e0 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 320958 │ │ │ │ sub sp, #8 │ │ │ │ @@ -395931,15 +395931,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 335dac │ │ │ │ cbnz r0, 320922 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 320936 │ │ │ │ @@ -395959,19 +395959,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339c14 │ │ │ │ - bmi.n 3208e8 │ │ │ │ + bmi.n 320908 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (320a18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -396018,15 +396018,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 32098c │ │ │ │ ldr r0, [pc, #76] @ (320a28 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 32098c │ │ │ │ ldr r2, [pc, #60] @ (320a2c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3209a8 │ │ │ │ @@ -396036,31 +396036,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3209a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (320a30 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3209a8 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 320984 │ │ │ │ add r1, pc, #120 @ (adr r1, 320a94 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #960] @ (320de4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -396150,31 +396150,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (320b50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 320ae8 │ │ │ │ + bcs.n 320b08 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 320aa8 │ │ │ │ + bcs.n 320ac8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #616 @ 0x268 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 320a88 │ │ │ │ + bcs.n 320aa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ b.n 320a34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -396188,22 +396188,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 69bb38 │ │ │ │ + bl 69bb40 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 320bcc │ │ │ │ mov r0, r8 │ │ │ │ bl 335dac │ │ │ │ cbz r0, 320bb2 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 320c10 │ │ │ │ @@ -396229,34 +396229,34 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 3e1318 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 69ca54 │ │ │ │ + bl 69ca5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 687834 │ │ │ │ + bl 68783c │ │ │ │ b.n 320ba6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 3367c8 │ │ │ │ b.n 320bb2 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bcs.n 320cc8 │ │ │ │ + bcs.n 320ce8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r2, #7 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396267,15 +396267,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (320d10 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (320d14 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396322,34 +396322,34 @@ │ │ │ │ bpl.n 320cc8 │ │ │ │ ldr r0, [pc, #52] @ (320d24 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 320dec │ │ │ │ + bne.n 320c0c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ ldr r6, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #464 @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396360,15 +396360,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (320e08 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (320e0c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396415,35 +396415,35 @@ │ │ │ │ bpl.n 320dbc │ │ │ │ ldr r0, [pc, #56] @ (320e1c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 320efc │ │ │ │ + beq.n 320d1c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + subs r4, r7, r7 │ │ │ │ movs r2, r7 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (320f50 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -396466,15 +396466,15 @@ │ │ │ │ bcs.n 320ec8 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cbnz r3, 320e96 │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #32] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 320f2e │ │ │ │ add sp, #28 │ │ │ │ @@ -396520,15 +396520,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 320eb6 │ │ │ │ ldr r0, [pc, #108] @ (320f60 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 320eb6 │ │ │ │ ldr r3, [pc, #100] @ (320f64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320ed0 │ │ │ │ ldr r3, [pc, #80] @ (320f5c ) │ │ │ │ @@ -396539,15 +396539,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 320f48 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (320f68 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 320ed0 │ │ │ │ ldr r3, [pc, #60] @ (320f6c ) │ │ │ │ mov.w r2, #3888 @ 0xf30 │ │ │ │ ldr r1, [pc, #56] @ (320f70 ) │ │ │ │ ldr r0, [pc, #60] @ (320f74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -396561,25 +396561,25 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #376 @ 0x178 │ │ │ │ + add r1, sp, #440 @ 0x1b8 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 32108c ) │ │ │ │ + add r0, pc, #344 @ (adr r0, 3210cc ) │ │ │ │ movs r3, r7 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -396597,15 +396597,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 335dac │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396661,22 +396661,22 @@ │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (3210c0 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #88] @ (3210c4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3210c8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69c904 │ │ │ │ + bl 69c90c │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396688,27 +396688,27 @@ │ │ │ │ bne.n 321042 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 321042 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 336774 │ │ │ │ b.n 320fd2 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r3, r6 │ │ │ │ + adds r4, r5, r6 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3210de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396729,15 +396729,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 335dac │ │ │ │ cbnz r0, 321140 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 321154 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -396762,33 +396762,33 @@ │ │ │ │ ldr r1, [pc, #28] @ (321174 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (321178 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldmia r4!, {r1, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + adds r4, r1, r1 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 6879e4 │ │ │ │ + bl 6879ec │ │ │ │ cbnz r0, 3211ae │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396800,28 +396800,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3211d0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3211e4 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3210cc │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (321394 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -396834,15 +396834,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (3213a0 ) │ │ │ │ @@ -396860,24 +396860,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321362 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3212f6 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldrb.w r3, [r7, #229] @ 0xe5 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3212de │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 21c3e8 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -396909,15 +396909,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 32fee0 │ │ │ │ cbz r0, 321336 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 32127c │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 21c77c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396933,15 +396933,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32127c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3213b0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32127c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -396971,15 +396971,15 @@ │ │ │ │ bpl.w 321264 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (3213b8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321264 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -396989,19 +396989,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 32179c ) │ │ │ │ + add r6, pc, #40 @ (adr r6, 3213dc ) │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #632 @ (adr r6, 321634 ) │ │ │ │ + add r6, pc, #696 @ (adr r6, 321674 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -397019,15 +397019,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #164] @ (3214ac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321482 │ │ │ │ cbnz r6, 321476 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -397038,29 +397038,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 21e988 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr r1, [pc, #104] @ (3214b0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -397081,26 +397081,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321412 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3214bc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321412 │ │ │ │ str r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #832 @ (adr r5, 321800 ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 321840 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003214c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -397116,32 +397116,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (3217c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #704] @ (3217c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321744 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3216c0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 32154c │ │ │ │ bls.w 3216e0 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -397167,17 +397167,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32168e │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -397200,15 +397200,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3216c6 │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr.w r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 3217a2 │ │ │ │ ldr.w r5, [r7, #244] @ 0xf4 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -397236,15 +397236,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 32168e │ │ │ │ ldrh.w r1, [r7, #226] @ 0xe2 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 32176a │ │ │ │ @@ -397282,15 +397282,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 31df64 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ b.n 321586 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -397312,15 +397312,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 321562 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (3217e4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321562 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -397348,15 +397348,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 321514 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (3217ec ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321514 │ │ │ │ ldr r1, [pc, #132] @ (3217f0 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32165e │ │ │ │ ldr r1, [pc, #104] @ (3217e0 ) │ │ │ │ @@ -397365,15 +397365,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 32165e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (3217f4 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 32165e │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @@ -397391,41 +397391,41 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #384 @ (adr r5, 321954 ) │ │ │ │ + add r5, pc, #448 @ (adr r5, 321994 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #112 @ (adr r2, 321858 ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 321898 ) │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #248 @ (adr r3, 3218e8 ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 321928 ) │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #312 @ (adr r3, 321930 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 321970 ) │ │ │ │ movs r3, r7 │ │ │ │ - stmia r6!, {r2, r4} │ │ │ │ + stmia r6!, {r2, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ movs r3, r7 │ │ │ │ - vst4.16 {d0-d3}, [r4], r4 │ │ │ │ + ldrsb.w r0, [r4, r4] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (321b98 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #896] @ (321b9c ) │ │ │ │ @@ -397465,15 +397465,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 321990 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 321a40 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -397493,15 +397493,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -397580,15 +397580,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321b2e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -397612,24 +397612,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 3e9314 │ │ │ │ mov r0, r5 │ │ │ │ bl 320c34 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 321874 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 321960 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 32191e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 321972 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 69bb34 │ │ │ │ + bl 69bb3c │ │ │ │ b.n 321972 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 321ade │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -397646,15 +397646,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (321bc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 321ad0 │ │ │ │ bl 335dac │ │ │ │ ldr r3, [pc, #312] @ (321bbc ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -397735,15 +397735,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3219ae │ │ │ │ ldr r0, [pc, #148] @ (321bdc ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3219ae │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321c6e │ │ │ │ ldr r2, [pc, #128] @ (321be0 ) │ │ │ │ ldr r3, [pc, #64] @ (321ba0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -397769,43 +397769,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r2, #3 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ movs r2, r7 │ │ │ │ ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + ldr r7, [sp, #848] @ 0x350 │ │ │ │ movs r3, r7 │ │ │ │ ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #236] @ (321cd4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397824,30 +397824,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 321cb6 │ │ │ │ ldr r0, [pc, #208] @ (321ce4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [pc, #200] @ (321ce8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 321c48 │ │ │ │ ldr r3, [pc, #176] @ (321cd8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 321b18 │ │ │ │ ldr r0, [pc, #180] @ (321cec ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b18 │ │ │ │ ldr r3, [pc, #164] @ (321cf0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -397857,29 +397857,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 321b18 │ │ │ │ ldr r0, [pc, #140] @ (321cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321b18 │ │ │ │ ldr r3, [pc, #136] @ (321cf8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b5c │ │ │ │ ldr r3, [pc, #92] @ (321cd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 321b5c │ │ │ │ ldr r0, [pc, #116] @ (321cfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 321b5c │ │ │ │ ldr r3, [pc, #108] @ (321d00 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397887,15 +397887,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (321cd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 321a92 │ │ │ │ ldr r0, [pc, #84] @ (321d04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321a92 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (321d08 ) │ │ │ │ movw r2, #682 @ 0x2aa │ │ │ │ ldr r1, [pc, #72] @ (321d0c ) │ │ │ │ ldr r0, [pc, #76] @ (321d10 ) │ │ │ │ add r3, pc │ │ │ │ @@ -397908,37 +397908,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ movs r3, r7 │ │ │ │ strb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ bx sp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #348] @ (321e84 ) │ │ │ │ ldr r3, [pc, #352] @ (321e88 ) │ │ │ │ @@ -397964,15 +397964,15 @@ │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cbz r3, 321d74 │ │ │ │ movs r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321e6a │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 5957e0 │ │ │ │ + bl 5957e8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321d60 │ │ │ │ ldr.w r3, [r7, #2296] @ 0x8f8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -398046,15 +398046,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 321d5a │ │ │ │ ldr r0, [pc, #92] @ (321e94 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ b.n 321d5a │ │ │ │ ldr r3, [pc, #76] @ (321e98 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398063,15 +398063,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321e10 │ │ │ │ ldr r0, [pc, #60] @ (321e9c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 321e10 │ │ │ │ ldr r3, [pc, #52] @ (321ea0 ) │ │ │ │ movw r2, #4828 @ 0x12dc │ │ │ │ ldr r1, [pc, #48] @ (321ea4 ) │ │ │ │ ldr r0, [pc, #52] @ (321ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -398083,25 +398083,25 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r7 │ │ │ │ - ite mi │ │ │ │ - lslmi r3, r1, #1 │ │ │ │ - strpl r1, [sp, #40] @ 0x28 │ │ │ │ + itt pl │ │ │ │ + lslpl r3, r1, #1 │ │ │ │ + strpl r1, [sp, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (322160 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -398113,15 +398113,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r4, r6, #22400 @ 0x5780 │ │ │ │ add.w r5, r6, #23424 @ 0x5b80 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 321ef2 │ │ │ │ bl 331c7c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -398201,15 +398201,15 @@ │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #636 @ 0x27c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (322174 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3220d8 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 33f214 │ │ │ │ @@ -398243,30 +398243,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (322180 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 322128 │ │ │ │ mov r0, r6 │ │ │ │ bl 33f25c │ │ │ │ ldr r3, [pc, #276] @ (322184 ) │ │ │ │ ldr r2, [pc, #280] @ (322188 ) │ │ │ │ ldr r1, [pc, #280] @ (32218c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32211c │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3796] @ 0xed4 │ │ │ │ bl 33f214 │ │ │ │ @@ -398334,37 +398334,37 @@ │ │ │ │ strh.w r0, [r3, #3864] @ 0xf18 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3866] @ 0xf1a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 321f9a │ │ │ │ - bkpt 0x00f8 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + it eq │ │ │ │ + lsleq r3, r1, #1 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ movs r3, r7 │ │ │ │ - bcc.n 32212c │ │ │ │ + bcc.n 32214c │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r3, r7 │ │ │ │ - bcc.n 322208 │ │ │ │ + bcc.n 322228 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (322208 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398372,24 +398372,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #104] @ (322210 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #88] @ (322214 ) │ │ │ │ ldr r1, [pc, #92] @ (322218 ) │ │ │ │ add.w r4, r4, #648 @ 0x288 │ │ │ │ mov.w r3, #9152 @ 0x23c0 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (32221c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #76] @ (322220 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3221e8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398405,36 +398405,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (322228 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3221dc │ │ │ │ ldr r0, [pc, #44] @ (32222c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3221dc │ │ │ │ nop │ │ │ │ - pop {r3, r4} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r3, #32] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 3221f8 │ │ │ │ + bne.n 322218 │ │ │ │ movs r2, r7 │ │ │ │ ldrh r6, [r0, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #632] @ 0x278 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (322354 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398445,15 +398445,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (32235c ) │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3792] @ 0xed0 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3222bc │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -398537,34 +398537,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (322368 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7172 @ 0x1c04 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ b.n 322296 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 321eac │ │ │ │ b.n 3222ac │ │ │ │ nop │ │ │ │ - cbnz r0, 3223b6 │ │ │ │ + cbnz r0, 3223ba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ - hlt 0x0012 │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32226c │ │ │ │ + beq.n 32228c │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398593,15 +398593,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (322420 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #684 @ 0x2ac │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f2d4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 3223f2 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -398624,19 +398624,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #1696 @ 0x6a0 │ │ │ │ bl 342f68 │ │ │ │ b.n 322396 │ │ │ │ - rev r0, r1 │ │ │ │ + rev r0, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 322434 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ (32253c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398645,15 +398645,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (322544 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 321eac │ │ │ │ add.w r3, r4, #22400 @ 0x5780 │ │ │ │ add.w r0, r4, #23424 @ 0x5b80 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ @@ -398724,19 +398724,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3224d0 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3224d0 │ │ │ │ b.n 32250e │ │ │ │ nop │ │ │ │ - cbnz r2, 322560 │ │ │ │ + cbnz r2, 322564 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrh r0, [r2, #26] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r3, [pc, #3416] @ 3232b4 │ │ │ │ @@ -398758,33 +398758,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #8962 @ 0x2302 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [pc, #3368] @ 3232cc │ │ │ │ ldr.w r1, [pc, #3368] @ 3232d0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33f25c │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #8965 @ 0x2305 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3226fa │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -398806,15 +398806,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 21e740 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3226e4 │ │ │ │ ldr.w r3, [r9, #1664] @ 0x680 │ │ │ │ cbz r3, 322652 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398860,19 +398860,19 @@ │ │ │ │ ldr.w r1, [pc, #3088] @ 3232dc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8335 @ 0x208f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 322730 │ │ │ │ ldr.w r0, [pc, #3064] @ 3232e0 │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 322644 │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3225e0 │ │ │ │ @@ -398885,15 +398885,15 @@ │ │ │ │ ldr.w r1, [pc, #3024] @ 3232ec │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8293 @ 0x2065 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr.w r2, [pc, #3004] @ 3232f0 │ │ │ │ ldr.w r3, [pc, #2952] @ 3232c0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -398913,28 +398913,28 @@ │ │ │ │ ldr.w r1, [pc, #2960] @ 3232fc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8324 @ 0x2084 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 322730 │ │ │ │ ldr.w r3, [pc, #2936] @ 323300 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2932] @ 323304 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2932] @ 323308 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8300 @ 0x206c │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 322730 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 3f7770 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 323024 │ │ │ │ @@ -398986,15 +398986,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr.w r7, [r9, #1564] @ 0x61c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 32312a │ │ │ │ add.w r3, r7, #8192 @ 0x2000 │ │ │ │ add.w r7, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r7, #3613] @ 0xe1d │ │ │ │ @@ -399025,15 +399025,15 @@ │ │ │ │ ldr.w r2, [pc, #2628] @ 323314 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2624] @ 323318 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323226 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f25c │ │ │ │ ldr.w r3, [pc, #2596] @ 32331c │ │ │ │ @@ -399041,15 +399041,15 @@ │ │ │ │ ldr.w r1, [pc, #2596] @ 323324 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32327a │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r7, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f214 │ │ │ │ @@ -399079,22 +399079,22 @@ │ │ │ │ blx 21c290 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r7, #3072] @ 0xc00 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3272] @ 0xcc8 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 21c290 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -399226,15 +399226,15 @@ │ │ │ │ ldr.w r1, [pc, #2052] @ 323334 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8698 @ 0x21fa │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3836] @ 0xefc │ │ │ │ ldrh.w r8, [r0, #3868] @ 0xf1c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 32324e │ │ │ │ @@ -399376,15 +399376,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ bl 3398d4 │ │ │ │ ldr.w r0, [r9, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 3e1628 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -399395,15 +399395,15 @@ │ │ │ │ ldr.w r1, [pc, #1572] @ 323350 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3235ec │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r8, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f214 │ │ │ │ @@ -399436,26 +399436,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1436] @ 323358 │ │ │ │ strh.w r3, [r7, #3274] @ 0xcca │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 684ac8 │ │ │ │ + bl 684ad0 │ │ │ │ ldr.w r2, [pc, #1424] @ 32335c │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #64 @ 0x40 │ │ │ │ - bl 684ac8 │ │ │ │ + bl 684ad0 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r8, #4 │ │ │ │ - bl 684ac8 │ │ │ │ + bl 684ad0 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r7, #3350] @ 0xd16 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r7, #3364] @ 0xd24 │ │ │ │ strb.w r3, [r7, #3366] @ 0xd26 │ │ │ │ strb.w r3, [r7, #3367] @ 0xd27 │ │ │ │ movs r3, #1 │ │ │ │ @@ -399528,15 +399528,15 @@ │ │ │ │ strh.w r3, [r7, #3784] @ 0xec8 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3235d0 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r8, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1229] @ 0x4cd │ │ │ │ mov.w r0, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1224] @ 0x4c8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1230] @ 0x4ce │ │ │ │ @@ -399606,51 +399606,51 @@ │ │ │ │ ldr r1, [pc, #892] @ (323368 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8307 @ 0x2073 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #868] @ (32336c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (323370 ) │ │ │ │ ldr r1, [pc, #872] @ (323374 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8318 @ 0x207e │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #848] @ (323378 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (32337c ) │ │ │ │ ldr r1, [pc, #852] @ (323380 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8343 @ 0x2097 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #828] @ (323384 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (323388 ) │ │ │ │ ldr r1, [pc, #832] @ (32338c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8354 @ 0x20a2 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldrh.w r8, [r4, #2116] @ 0x844 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 3237a0 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 322b1e │ │ │ │ @@ -399705,49 +399705,49 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #3808] @ 0xee0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #3812] @ 0xee4 │ │ │ │ b.n 322a5e │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ b.n 322ae8 │ │ │ │ ldr.w fp, [pc, #612] @ 323390 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #604] @ (323394 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53fff4 │ │ │ │ + bl 53fffc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 322730 │ │ │ │ ldr r3, [pc, #576] @ (323398 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #576] @ (32339c ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #8924 @ 0x22dc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ b.w 3228a6 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ bl 341b68 │ │ │ │ b.n 322b00 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.w 322730 │ │ │ │ ldr.w r3, [r8, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 322a1c │ │ │ │ ldrh.w r0, [r4, #2144] @ 0x860 │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ strb.w r3, [fp, #3871] @ 0xf1f │ │ │ │ @@ -399759,15 +399759,15 @@ │ │ │ │ strb.w r3, [fp, #3870] @ 0xf1e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 3231cc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3868] @ 0xf1c │ │ │ │ b.n 322a24 │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ b.n 322a8e │ │ │ │ @@ -399786,15 +399786,15 @@ │ │ │ │ strb.w r3, [fp, #3838] @ 0xefe │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 32321e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3836] @ 0xefc │ │ │ │ b.w 322a12 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3228f0 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -399842,126 +399842,126 @@ │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 322e18 │ │ │ │ nop │ │ │ │ strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + ldrh r6, [r3, #16] │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb84e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - tst r2, r2 │ │ │ │ + tst r2, r4 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r5, #2] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r4, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + cpsie i │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r0, [r3, #0] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb62a │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r2, {r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxth r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ stc2 0, cr0, [r0, #-360] @ 0xfffffe98 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #198 @ 0xc6 │ │ │ │ + cmp r0, #214 @ 0xd6 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #784 @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #592 @ 0x250 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #528 @ 0x210 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r5, #28] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 322c6c │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 322c6c │ │ │ │ @@ -400074,30 +400074,30 @@ │ │ │ │ orr.w r3, r3, #540 @ 0x21c │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #2164] @ 0x874 │ │ │ │ strb.w r2, [r9, #1476] @ 0x5c4 │ │ │ │ b.w 322cd2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 68edd0 │ │ │ │ + bl 68edd8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 322c62 │ │ │ │ ldr r3, [pc, #672] @ (3237c4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #672] @ (3237c8 ) │ │ │ │ ldr r1, [pc, #676] @ (3237cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8313 @ 0x2079 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 322b14 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ addw r3, r3, #513 @ 0x201 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -400155,27 +400155,27 @@ │ │ │ │ b.n 322f08 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 322d4c │ │ │ │ b.w 322d60 │ │ │ │ mov r0, r2 │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ ldr r3, [pc, #472] @ (3237dc ) │ │ │ │ ldr r2, [pc, #472] @ (3237e0 ) │ │ │ │ ldr r1, [pc, #476] @ (3237e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8329 @ 0x2089 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r7, #3800] @ 0xed8 │ │ │ │ strb.w r1, [r7, #3801] @ 0xed9 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 323112 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -400189,66 +400189,66 @@ │ │ │ │ ldr r1, [pc, #420] @ (3237f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8348 @ 0x209c │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #396] @ (3237f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #396] @ (3237f8 ) │ │ │ │ ldr r1, [pc, #400] @ (3237fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8370 @ 0x20b2 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 323564 │ │ │ │ ldr r3, [pc, #368] @ (323800 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #368] @ (323804 ) │ │ │ │ ldr r1, [pc, #372] @ (323808 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8375 @ 0x20b7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #348] @ (32380c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #348] @ (323810 ) │ │ │ │ ldr r1, [pc, #352] @ (323814 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8365 @ 0x20ad │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #328] @ (323818 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #328] @ (32381c ) │ │ │ │ ldr r1, [pc, #332] @ (323820 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8360 @ 0x20a8 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ adc.w r8, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 323416 │ │ │ │ ldr r3, [pc, #300] @ (323824 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -400256,163 +400256,163 @@ │ │ │ │ ldr r1, [pc, #300] @ (32382c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8381 @ 0x20bd │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #276] @ (323830 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #276] @ (323834 ) │ │ │ │ ldr r1, [pc, #280] @ (323838 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8387 @ 0x20c3 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #256] @ (32383c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #256] @ (323840 ) │ │ │ │ ldr r1, [pc, #260] @ (323844 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8399 @ 0x20cf │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #236] @ (323848 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #236] @ (32384c ) │ │ │ │ ldr r1, [pc, #240] @ (323850 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8393 @ 0x20c9 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #212] @ (323854 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #212] @ (323858 ) │ │ │ │ ldr r1, [pc, #212] @ (32385c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8415 @ 0x20df │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 322730 │ │ │ │ ldr r3, [pc, #188] @ (323860 ) │ │ │ │ movw r2, #8689 @ 0x21f1 │ │ │ │ ldr r1, [pc, #188] @ (323864 ) │ │ │ │ ldr r0, [pc, #188] @ (323868 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ite hi │ │ │ │ - movhi r2, r7 │ │ │ │ + itt ls │ │ │ │ + movls r2, r7 │ │ │ │ revshls r0, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r6, #2] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ movs r3, r7 │ │ │ │ rev r2, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x001e │ │ │ │ + bkpt 0x002e │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #736 @ (adr r7, 323ac0 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 323b00 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, r3] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #464 @ (adr r7, 3239bc ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 3239fc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #336 @ (adr r7, 323948 ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 323988 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r1, #4] │ │ │ │ + ldrb r2, [r3, #4] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #176 @ (adr r7, 3238b4 ) │ │ │ │ + add r7, pc, #240 @ (adr r7, 3238f4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #4] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #48 @ (adr r7, 323840 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 323880 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, #0] │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #944 @ (adr r6, 323bcc ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 323c0c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #0] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r6, #2] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #776 @ (adr r6, 323b30 ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 323b70 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #640 @ (adr r6, 323ab4 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 323af4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #512 @ (adr r6, 323a40 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 323a80 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #384 @ (adr r6, 3239cc ) │ │ │ │ + add r6, pc, #448 @ (adr r6, 323a0c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #232 @ (adr r6, 323940 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 323980 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #88 @ (adr r6, 3238bc ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 3238fc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (323b58 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -400444,30 +400444,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (323b68 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323998 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f25c │ │ │ │ ldr r3, [pc, #652] @ (323b6c ) │ │ │ │ ldr r2, [pc, #652] @ (323b70 ) │ │ │ │ ldr r1, [pc, #656] @ (323b74 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3239a2 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -400506,15 +400506,15 @@ │ │ │ │ bpl.n 323986 │ │ │ │ ldr r0, [pc, #544] @ (323b80 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 323986 │ │ │ │ ldr r3, [pc, #520] @ (323b7c ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 323b00 │ │ │ │ @@ -400609,37 +400609,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (323b88 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (323b8c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3238a8 │ │ │ │ ldr r3, [pc, #252] @ (323b7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3238a8 │ │ │ │ ldr r1, [pc, #260] @ (323b90 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (323b94 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3238a8 │ │ │ │ bl 31f204 │ │ │ │ ldr r0, [pc, #244] @ (323b98 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 323b4c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3238a8 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -400653,38 +400653,38 @@ │ │ │ │ beq.n 323a82 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 323a82 │ │ │ │ ldr r0, [pc, #196] @ (323ba0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 323a82 │ │ │ │ ldr r1, [pc, #184] @ (323ba4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (323ba8 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 323986 │ │ │ │ ldr r2, [pc, #168] @ (323bac ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 323980 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 323980 │ │ │ │ ldr r0, [pc, #156] @ (323bb0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 323980 │ │ │ │ ldr r3, [pc, #88] @ (323b7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (323bb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -400694,70 +400694,70 @@ │ │ │ │ beq.n 323a60 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 323a60 │ │ │ │ ldr r0, [pc, #124] @ (323bb8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 323a60 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323b28 │ │ │ │ b.n 323b46 │ │ │ │ nop │ │ │ │ strb r4, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #8 @ (adr r5, 323b6c ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 323bac ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #976] @ (323f38 ) │ │ │ │ + ldr r3, [pc, #16] @ (323b78 ) │ │ │ │ movs r2, r7 │ │ │ │ - orns r0, r4, #57 @ 0x39 │ │ │ │ - add r4, pc, #880 @ (adr r4, 323ee0 ) │ │ │ │ + eor.w r0, r4, #57 @ 0x39 │ │ │ │ + add r4, pc, #944 @ (adr r4, 323f20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r3, r7 │ │ │ │ - revsh r2, r1 │ │ │ │ + revsh r2, r3 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #18] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #328 @ (adr r3, 323cd4 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 323d14 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r1, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - add r3, pc, #192 @ (adr r3, 323c54 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 323c94 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #736] @ (323e80 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #824 @ (adr r2, 323ee0 ) │ │ │ │ + add r2, pc, #888 @ (adr r2, 323f20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r3, #2] │ │ │ │ + ldrh r4, [r5, #2] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + strh r4, [r5, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 324844 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -400785,30 +400785,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 32485c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323d42 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f25c │ │ │ │ ldr.w r3, [pc, #3108] @ 324860 │ │ │ │ ldr.w r2, [pc, #3108] @ 324864 │ │ │ │ ldr.w r1, [pc, #3108] @ 324868 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323e58 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -400827,15 +400827,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 324874 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -400877,15 +400877,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 323c32 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -400896,15 +400896,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 324890 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -400984,15 +400984,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 32489c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 324a58 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -401024,15 +401024,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 324bae │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 324bee │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 324afa │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 323f78 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -401106,30 +401106,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 3248ac │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r1, [pc, #2224] @ 3248b0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 323c08 │ │ │ │ ldr.w r1, [pc, #2152] @ 324878 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 323c08 │ │ │ │ ldr.w r0, [pc, #2200] @ 3248b4 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 323c08 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 323cea │ │ │ │ add r3, pc, #8 @ (adr r3, 324040 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -401277,15 +401277,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 325150 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69bb34 │ │ │ │ + b.w 69bb3c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 324878 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -401299,15 +401299,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 3248c0 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 323dbc │ │ │ │ ldr.w r3, [pc, #1552] @ 324878 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -401317,15 +401317,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 3248c4 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 3248c8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 323db4 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 3242aa │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -401391,15 +401391,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 3248d4 │ │ │ │ ldr.w r0, [pc, #1392] @ 3248d8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 323f80 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 323f80 │ │ │ │ ldr.w r3, [pc, #1260] @ 324878 │ │ │ │ @@ -401492,15 +401492,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 323cfc │ │ │ │ ldr.w r0, [pc, #1140] @ 324904 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 323cfc │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 323f80 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 323f80 │ │ │ │ @@ -401652,15 +401652,15 @@ │ │ │ │ bne.w 325150 │ │ │ │ ldr r0, [pc, #724] @ (324928 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 324618 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 324618 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 324618 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401724,15 +401724,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (324934 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323f80 │ │ │ │ ldr r3, [pc, #508] @ (324938 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401827,145 +401827,145 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3247dc │ │ │ │ ldr r0, [pc, #280] @ (32494c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3247dc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #680 @ (adr r1, 324b00 ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 324b40 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blxns r3 │ │ │ │ + blxns r5 │ │ │ │ movs r2, r7 │ │ │ │ - ldc 0, cr0, [ip, #-228] @ 0xffffff1c │ │ │ │ - add r1, pc, #496 @ (adr r1, 324a54 ) │ │ │ │ + stc 0, cr0, [ip, #-228]! @ 0xffffff1c │ │ │ │ + add r1, pc, #560 @ (adr r1, 324a94 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb77a │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #168 @ (adr r1, 324918 ) │ │ │ │ + add r1, pc, #232 @ (adr r1, 324958 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bxns r3 │ │ │ │ + bxns r5 │ │ │ │ movs r2, r7 │ │ │ │ - ldc 0, cr0, [ip], {57} @ 0x39 │ │ │ │ + stc 0, cr0, [ip], #228 @ 0xe4 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #608 @ (adr r0, 324ae4 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 324b24 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #264] @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, pc, #336 @ (adr r0, 3249dc ) │ │ │ │ + add r0, pc, #400 @ (adr r0, 324a1c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r6, sl │ │ │ │ movs r2, r7 │ │ │ │ - rsb r0, r8, r9, rrx │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + rsbs r0, r8, r9, rrx │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp r6, r9 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeabe0039 │ │ │ │ + @ instruction: 0xeace0039 │ │ │ │ ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ movs r3, r7 │ │ │ │ add r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r3, #30] │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ movs r3, r7 │ │ │ │ str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #328] @ 0x148 │ │ │ │ + str r1, [sp, #392] @ 0x188 │ │ │ │ movs r3, r7 │ │ │ │ str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ movs r3, r7 │ │ │ │ str r6, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ movs r3, r7 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r3, #10] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #176] @ (3249ec ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ movs r3, r7 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 323f80 │ │ │ │ @@ -401991,15 +401991,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 325150 │ │ │ │ ldr.w r0, [pc, #2924] @ 325514 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323f80 │ │ │ │ ldr.w r3, [pc, #2900] @ 325518 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402075,15 +402075,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 325538 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3247b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32531c │ │ │ │ ldr.w r2, [pc, #2688] @ 32553c │ │ │ │ ldr.w r3, [pc, #2640] @ 325510 │ │ │ │ @@ -402105,15 +402105,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3252d6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 32479c │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 69bb34 │ │ │ │ + bl 69bb3c │ │ │ │ b.w 323f12 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 3e1628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -402184,15 +402184,15 @@ │ │ │ │ ldr.w r1, [pc, #2440] @ 325550 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2440] @ 325554 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324b74 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 323f80 │ │ │ │ ldr.w r3, [pc, #2408] @ 325558 │ │ │ │ @@ -402205,15 +402205,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 323f02 │ │ │ │ ldr.w r0, [pc, #2384] @ 32555c │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 323f02 │ │ │ │ ldr.w r1, [pc, #2368] @ 325560 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32419a │ │ │ │ @@ -402223,45 +402223,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 32419a │ │ │ │ ldr.w r0, [pc, #2344] @ 325564 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32419a │ │ │ │ ldr.w r2, [pc, #2324] @ 325568 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 324242 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 324242 │ │ │ │ ldr.w r0, [pc, #2308] @ 32556c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 324242 │ │ │ │ ldr.w r2, [pc, #2288] @ 325570 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32427a │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32427a │ │ │ │ ldr.w r0, [pc, #2272] @ 325574 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32427a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3252fa │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -402308,15 +402308,15 @@ │ │ │ │ ldr.w r1, [pc, #2124] @ 325580 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3251ac │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f214 │ │ │ │ @@ -402327,15 +402327,15 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 32558c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3251b8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32573a │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -402408,19 +402408,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3254b2 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5630 @ 0x15fe │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 324eb4 │ │ │ │ ldr.w r6, [r2, #456] @ 0x1c8 │ │ │ │ @@ -402483,27 +402483,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 324340 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 324340 │ │ │ │ ldr.w r0, [pc, #1596] @ 325594 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 324340 │ │ │ │ ldr.w r2, [pc, #1584] @ 325598 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3245b4 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3245b4 │ │ │ │ ldr.w r0, [pc, #1568] @ 32559c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3245b4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32543e │ │ │ │ ldr.w r3, [pc, #1392] @ 325508 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -402513,15 +402513,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 32480a │ │ │ │ ldr.w r1, [pc, #1528] @ 3255a0 │ │ │ │ ldr.w r0, [pc, #1528] @ 3255a4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32480a │ │ │ │ ldr.w r3, [pc, #1512] @ 3255a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32467e │ │ │ │ ldr.w r3, [pc, #1340] @ 325508 │ │ │ │ @@ -402529,15 +402529,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32467e │ │ │ │ ldr.w r0, [pc, #1488] @ 3255ac │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32467e │ │ │ │ ldr.w r3, [pc, #1476] @ 3255b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3247dc │ │ │ │ ldr.w r3, [pc, #1292] @ 325508 │ │ │ │ @@ -402546,15 +402546,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3247dc │ │ │ │ ldr.w r0, [pc, #1452] @ 3255b4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 3247dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325462 │ │ │ │ ldr.w r3, [pc, #1248] @ 325508 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402563,38 +402563,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3247c6 │ │ │ │ ldr.w r1, [pc, #1404] @ 3255b8 │ │ │ │ ldr.w r0, [pc, #1404] @ 3255bc │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 3247c6 │ │ │ │ ldr.w r2, [pc, #1388] @ 3255c0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32457e │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32457e │ │ │ │ ldr.w r0, [pc, #1372] @ 3255c4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32457e │ │ │ │ ldr.w r2, [pc, #1360] @ 3255c8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32444c │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32444c │ │ │ │ ldr.w r0, [pc, #1344] @ 3255cc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32444c │ │ │ │ ldr.w r3, [pc, #1332] @ 3255d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324788 │ │ │ │ @@ -402603,38 +402603,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324788 │ │ │ │ ldr.w r0, [pc, #1308] @ 3255d4 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 324788 │ │ │ │ ldr.w r2, [pc, #1296] @ 3255d8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32439c │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32439c │ │ │ │ ldr.w r0, [pc, #1280] @ 3255dc │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32439c │ │ │ │ ldr.w r2, [pc, #1268] @ 3255e0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3243dc │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3243dc │ │ │ │ ldr.w r0, [pc, #1252] @ 3255e4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3243dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3256c6 │ │ │ │ ldr r3, [pc, #1008] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402671,15 +402671,15 @@ │ │ │ │ bpl.n 325124 │ │ │ │ ldr.w r1, [pc, #1152] @ 3255ec │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 3255f0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 325124 │ │ │ │ ldr.w r3, [pc, #1136] @ 3255f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324a5e │ │ │ │ ldr r3, [pc, #888] @ (325508 ) │ │ │ │ @@ -402688,15 +402688,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324a66 │ │ │ │ ldr.w r0, [pc, #1112] @ 3255f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324a66 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 324d52 │ │ │ │ b.n 324d64 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402711,15 +402711,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 324b2a │ │ │ │ ldr.w r0, [pc, #1052] @ 325600 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324b2a │ │ │ │ ldr.w r3, [pc, #1044] @ 325604 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324bb4 │ │ │ │ ldr r3, [pc, #780] @ (325508 ) │ │ │ │ @@ -402728,23 +402728,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 324bbc │ │ │ │ ldr r0, [pc, #1020] @ (325608 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324bbc │ │ │ │ ldr r1, [pc, #1012] @ (32560c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (325610 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324b74 │ │ │ │ ldr r1, [pc, #1000] @ (325614 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 324b62 │ │ │ │ ldr r1, [pc, #720] @ (325508 ) │ │ │ │ @@ -402754,15 +402754,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 324b6a │ │ │ │ ldr r0, [pc, #976] @ (325618 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 324b6a │ │ │ │ ldr r3, [pc, #964] @ (32561c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324a1e │ │ │ │ @@ -402770,15 +402770,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 324a26 │ │ │ │ ldr r0, [pc, #940] @ (325620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 324a26 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325718 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 3247b0 │ │ │ │ @@ -402792,15 +402792,15 @@ │ │ │ │ ldr r3, [pc, #616] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325286 │ │ │ │ ldr r0, [pc, #892] @ (325628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325286 │ │ │ │ ldr r3, [pc, #880] @ (32562c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402808,71 +402808,71 @@ │ │ │ │ ldr r3, [pc, #580] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325286 │ │ │ │ ldr r0, [pc, #864] @ (325630 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 325286 │ │ │ │ ldr r3, [pc, #860] @ (325634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324af0 │ │ │ │ ldr r3, [pc, #548] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 324af0 │ │ │ │ ldr r0, [pc, #840] @ (325638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 324af0 │ │ │ │ ldr r3, [pc, #832] @ (32563c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324cb2 │ │ │ │ ldr r3, [pc, #512] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 324cb2 │ │ │ │ ldr r0, [pc, #812] @ (325640 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324cb2 │ │ │ │ ldr r3, [pc, #804] @ (325644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324ab8 │ │ │ │ ldr r3, [pc, #476] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324ab8 │ │ │ │ ldr r0, [pc, #784] @ (325648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 324ab8 │ │ │ │ ldr r3, [pc, #776] @ (32564c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324f32 │ │ │ │ ldr r3, [pc, #440] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 324f32 │ │ │ │ ldr r0, [pc, #756] @ (325650 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324f32 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325286 │ │ │ │ ldr r3, [pc, #744] @ (325654 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402882,15 +402882,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 325286 │ │ │ │ ldr r0, [pc, #728] @ (325658 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #708] @ (32565c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402901,15 +402901,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #692] @ (325660 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #672] @ (325664 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402918,15 +402918,15 @@ │ │ │ │ ldr r3, [pc, #312] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #652] @ (325668 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #636] @ (32566c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402936,15 +402936,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #616] @ (325670 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #596] @ (325674 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402953,45 +402953,45 @@ │ │ │ │ ldr r3, [pc, #220] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #576] @ (325678 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr r3, [pc, #572] @ (32567c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324f94 │ │ │ │ ldr r3, [pc, #188] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324f9c │ │ │ │ ldr r0, [pc, #548] @ (325680 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324f9c │ │ │ │ ldr r3, [pc, #536] @ (32567c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325026 │ │ │ │ ldr r3, [pc, #152] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32502e │ │ │ │ ldr r0, [pc, #516] @ (325684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32502e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #500] @ (325688 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403000,15 +403000,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #480] @ (32568c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr r3, [pc, #476] @ (325690 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324e72 │ │ │ │ ldr r3, [pc, #72] @ (325508 ) │ │ │ │ @@ -403016,15 +403016,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 324e72 │ │ │ │ ldr r0, [pc, #456] @ (325694 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 324e72 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #436] @ (325698 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403033,221 +403033,221 @@ │ │ │ │ ldr r3, [pc, #24] @ (325508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #416] @ (32569c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #256] @ (32561c ) │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ movs r3, r7 │ │ │ │ ldrsh r0, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r7, #30] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #1] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + strb r6, [r3, #30] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #488 @ (adr r6, 32576c ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 3257ac ) │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #312] @ 0x138 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 325510 │ │ │ │ + blt.n 325530 │ │ │ │ movs r1, r7 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #0] @ (32559c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ movs r3, r7 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #26] │ │ │ │ + strb r4, [r0, #27] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #320] @ (325724 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r7, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ movs r3, r7 │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r1, #14] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r3, #23] │ │ │ │ movs r3, r7 │ │ │ │ ldr r5, [pc, #528] @ (325840 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #18] │ │ │ │ + strb r4, [r5, #18] │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #24] │ │ │ │ + strb r2, [r0, #25] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #592] @ (3258b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #26] │ │ │ │ + strb r4, [r0, #27] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #27] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #16] @ (325690 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r2, #4] │ │ │ │ movs r3, r7 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [pc, #976] @ (325a6c ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #208] @ (325774 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32515a │ │ │ │ ldr r3, [pc, #200] @ (325778 ) │ │ │ │ @@ -403255,15 +403255,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 325160 │ │ │ │ ldr r0, [pc, #192] @ (32577c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 325160 │ │ │ │ ldr r3, [pc, #184] @ (325780 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325114 │ │ │ │ ldr r3, [pc, #164] @ (325778 ) │ │ │ │ @@ -403271,23 +403271,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32511a │ │ │ │ ldr r0, [pc, #160] @ (325784 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32511a │ │ │ │ ldr r1, [pc, #152] @ (325788 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #152] @ (32578c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 325124 │ │ │ │ ldr r3, [pc, #140] @ (325790 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #140] @ (325794 ) │ │ │ │ movw r2, #6766 @ 0x1a6e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -403302,15 +403302,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (325778 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #104] @ (32579c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325286 │ │ │ │ ldr r3, [pc, #88] @ (3257a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403321,44 +403321,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 325286 │ │ │ │ ldr r0, [pc, #68] @ (3257a4 ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3252b0 │ │ │ │ bl 21f19c │ │ │ │ bl 21f074 │ │ │ │ nop │ │ │ │ subs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #12] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ movs r3, r7 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r6, r1] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -403414,15 +403414,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (325988 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -403509,19 +403509,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 21cef8 │ │ │ │ b.n 325940 │ │ │ │ bl 21f074 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ movs r2, r7 │ │ │ │ - beq.n 325950 │ │ │ │ + beq.n 325970 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -403699,15 +403699,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (325cd4 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -403829,25 +403829,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21f074 │ │ │ │ nop │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r1, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (326084 ) │ │ │ │ @@ -403984,15 +403984,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 325f1a │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ b.n 325cfe │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 325ee0 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -404100,15 +404100,15 @@ │ │ │ │ bl 3e0eac │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ b.n 325cfe │ │ │ │ ldr r3, [pc, #172] @ (326090 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325df6 │ │ │ │ ldr r3, [pc, #156] @ (32608c ) │ │ │ │ @@ -404121,15 +404121,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325df6 │ │ │ │ ldr r0, [pc, #128] @ (326098 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -404141,63 +404141,63 @@ │ │ │ │ bpl.w 325d26 │ │ │ │ ldr r0, [pc, #108] @ (32609c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325d26 │ │ │ │ movs r3, #0 │ │ │ │ b.n 325dce │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 325e14 │ │ │ │ ldr r1, [pc, #76] @ (3260a0 ) │ │ │ │ ldr r0, [pc, #80] @ (3260a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3976 @ 0xf88 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 325f42 │ │ │ │ ldr r2, [pc, #68] @ (3260a8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 325f3c │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 325f3c │ │ │ │ ldr r0, [pc, #52] @ (3260ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 325f3c │ │ │ │ bl 21f074 │ │ │ │ ldr r5, [pc, #640] @ (326308 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #9] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -404211,15 +404211,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 3264c8 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (3264cc ) │ │ │ │ @@ -404260,15 +404260,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 326184 │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 326212 │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 3261ca │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -404297,24 +404297,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (3264d8 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #756] @ (3264dc ) │ │ │ │ ldr r1, [pc, #756] @ (3264e0 ) │ │ │ │ add.w r3, r9, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 3d760c │ │ │ │ @@ -404424,15 +404424,15 @@ │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 326346 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 326366 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21dfb4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404481,15 +404481,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (3264ec ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 326114 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32644c │ │ │ │ movs r6, #4 │ │ │ │ b.n 326326 │ │ │ │ @@ -404518,29 +404518,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (3264e8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 326322 │ │ │ │ ldr r0, [pc, #212] @ (3264f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 326322 │ │ │ │ ldr r1, [pc, #200] @ (3264f0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 326322 │ │ │ │ ldr r1, [pc, #176] @ (3264e8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 326322 │ │ │ │ ldr r0, [pc, #180] @ (3264f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 326322 │ │ │ │ ldr r3, [pc, #172] @ (3264fc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3263d8 │ │ │ │ ldr r3, [pc, #140] @ (3264e8 ) │ │ │ │ @@ -404548,15 +404548,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3263d8 │ │ │ │ ldr r0, [pc, #152] @ (326500 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3263d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3263d8 │ │ │ │ ldr r1, [pc, #124] @ (3264fc ) │ │ │ │ @@ -404567,67 +404567,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (3264e8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3263d8 │ │ │ │ ldr r0, [pc, #108] @ (326504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3263d8 │ │ │ │ ldr r3, [pc, #100] @ (326508 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3263ee │ │ │ │ ldr r3, [pc, #56] @ (3264e8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3263ee │ │ │ │ ldr r0, [pc, #80] @ (32650c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3263ee │ │ │ │ bl 21f074 │ │ │ │ ldr r1, [pc, #616] @ (326734 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #152] @ (32657c ) │ │ │ │ + ldr r4, [pc, #216] @ (3265bc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r2, #30] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (3265f4 ) │ │ │ │ @@ -404706,27 +404706,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3265ec │ │ │ │ ldr r0, [pc, #32] @ (326604 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 326550 │ │ │ │ nop │ │ │ │ cmp r4, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ movs r3, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -404794,15 +404794,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 326730 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3267c4 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -404854,24 +404854,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (326a50 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #704] @ (326a54 ) │ │ │ │ ldr r1, [pc, #704] @ (326a58 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d760c │ │ │ │ movs r3, #3 │ │ │ │ @@ -405022,15 +405022,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 3267d8 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 32687e │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 326894 │ │ │ │ ldr r3, [pc, #256] @ (326a60 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405043,15 +405043,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (326a68 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32667a │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 3268a2 │ │ │ │ ldr r3, [pc, #212] @ (326a6c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405063,15 +405063,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32687c │ │ │ │ ldr r0, [pc, #188] @ (326a70 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32687c │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 3268a2 │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32687c │ │ │ │ @@ -405086,15 +405086,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32687c │ │ │ │ ldr r0, [pc, #136] @ (326a74 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32687c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -405119,37 +405119,37 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - movs r0, r4 │ │ │ │ + movs r0, r6 │ │ │ │ movs r1, r7 │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ rors r4, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (326c78 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -405196,15 +405196,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 326b64 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -405261,25 +405261,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (326c90 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (326c94 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 3d760c │ │ │ │ movs r3, #3 │ │ │ │ @@ -405324,33 +405324,33 @@ │ │ │ │ beq.w 326b38 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 326b38 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 326c22 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bl 21f074 │ │ │ │ nop │ │ │ │ ands r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r2, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r2, r0 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xfbec0038 │ │ │ │ - negs r4, r0 │ │ │ │ + @ instruction: 0xfbfc0038 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -405617,15 +405617,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (326f7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326ea8 │ │ │ │ ldr r0, [pc, #48] @ (326f80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 326eaa │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -405637,15 +405637,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (3270cc ) │ │ │ │ @@ -405895,15 +405895,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3270fe │ │ │ │ ldr r0, [pc, #132] @ (327294 ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3270fe │ │ │ │ cbnz r6, 32723a │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 32723a │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -405947,15 +405947,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -406014,41 +406014,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 327460 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69b388 │ │ │ │ + b.w 69b390 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 327522 │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -406101,18 +406101,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 327344 │ │ │ │ ldrb.w r3, [fp, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 32760e │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ b.n 32738e │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -406287,40 +406287,40 @@ │ │ │ │ ldr.w r3, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r1, [fp, #200] @ 0xc8 │ │ │ │ ldrh.w r0, [r6, #274] @ 0x112 │ │ │ │ add r1, r3 │ │ │ │ blx 21c6c8 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldrb.w r2, [fp, #202] @ 0xca │ │ │ │ ldr r1, [pc, #260] @ (3277d4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406360,15 +406360,15 @@ │ │ │ │ bpl.w 32761c │ │ │ │ ldr r0, [pc, #140] @ (3277e0 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 32761c │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 32760e │ │ │ │ @@ -406400,32 +406400,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (3277e8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32777c │ │ │ │ blx 21e3a0 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r1, #92] @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0 │ │ │ │ + lsrs r2, r2 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -406535,18 +406535,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -406556,15 +406556,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (327998 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406761,39 +406761,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldrb.w r3, [r8, #202] @ 0xca │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (327cfc ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 327b26 │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -406857,15 +406857,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 327a60 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (327d08 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 327a60 │ │ │ │ ldr r0, [pc, #92] @ (327d0c ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 327b14 │ │ │ │ ldr r0, [pc, #72] @ (327d04 ) │ │ │ │ @@ -406875,15 +406875,15 @@ │ │ │ │ bpl.w 327b14 │ │ │ │ ldr r0, [pc, #68] @ (327d10 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 327b14 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -406895,19 +406895,19 @@ │ │ │ │ cmp r7, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r2, [pc, #720] @ (327fd4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r3, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 327de4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 327de4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -406935,24 +406935,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldrb.w r0, [r5, #202] @ 0xca │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -406961,15 +406961,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (327dec ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -407055,15 +407055,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #696] @ (328164 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 327f98 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 327f74 │ │ │ │ @@ -407153,15 +407153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327eb6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (328174 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 327eb6 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 326a78 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407181,15 +407181,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (32817c ) │ │ │ │ ldr r3, [pc, #332] @ (32815c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -407200,15 +407200,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 327f1a │ │ │ │ ldr r1, [pc, #320] @ (328180 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -407241,15 +407241,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (328188 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32800a │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 328132 │ │ │ │ ldr r7, [pc, #220] @ (32818c ) │ │ │ │ ldr r2, [pc, #224] @ (328190 ) │ │ │ │ @@ -407257,24 +407257,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #208] @ (328198 ) │ │ │ │ ldr r1, [pc, #208] @ (32819c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3d760c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -407297,23 +407297,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32800a │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3280ee │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 327fd2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bl 21f134 │ │ │ │ bl 21f168 │ │ │ │ nop │ │ │ │ cmp r4, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -407325,31 +407325,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r6] │ │ │ │ + ldrb r6, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ str r4, [sp, #772] @ 0x304 │ │ │ │ vtbl.8 d18, {d31-, , #1 │ │ │ │ vraddhn.i d25, , │ │ │ │ - @ instruction: 0xffff5d0e │ │ │ │ + vcvt.u16.f16 d21, d14, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r0, #12 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 327f74 │ │ │ │ + b.n 327f94 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #620] @ 0x26c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (328568 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -407443,23 +407443,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #128] @ (328330 ) │ │ │ │ ldr r1, [pc, #132] @ (328334 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3d760c │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -407474,39 +407474,39 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 328308 │ │ │ │ bl 3d76c4 │ │ │ │ b.n 328234 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3282d0 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 328234 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #632 @ (adr r6, 3285a8 ) │ │ │ │ + add r6, pc, #696 @ (adr r6, 3285e8 ) │ │ │ │ movs r1, r7 │ │ │ │ - b.n 327d48 │ │ │ │ + b.n 327d68 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -407608,15 +407608,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3286ca │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr.w r3, [r9, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 328980 │ │ │ │ ldr.w r3, [r9, #244] @ 0xf4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -407694,17 +407694,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 3281a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3287a4 │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #2 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -407839,15 +407839,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -407896,32 +407896,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (3289d0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3283f8 │ │ │ │ ldr r2, [pc, #576] @ (3289d4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3283e6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 330284 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 32897c │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 328814 │ │ │ │ ldr r1, [pc, #524] @ (3289d8 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -407959,15 +407959,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ b.n 328700 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32892e │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -408031,15 +408031,15 @@ │ │ │ │ bpl.n 3288b0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (3289f0 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3288b0 │ │ │ │ ldr r3, [pc, #260] @ (3289f4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328750 │ │ │ │ ldr r3, [pc, #204] @ (3289cc ) │ │ │ │ @@ -408051,15 +408051,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (3289f8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 328750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32895a │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 328566 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -408074,100 +408074,100 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3288b0 │ │ │ │ ldr r0, [pc, #176] @ (328a00 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3288b0 │ │ │ │ ldr r3, [pc, #168] @ (328a04 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328928 │ │ │ │ ldr r3, [pc, #100] @ (3289cc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 328928 │ │ │ │ ldr r0, [pc, #148] @ (328a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 328928 │ │ │ │ bl 21f168 │ │ │ │ ldr r3, [pc, #136] @ (328a0c ) │ │ │ │ movw r2, #3759 @ 0xeaf │ │ │ │ ldr r1, [pc, #136] @ (328a10 ) │ │ │ │ ldr r0, [pc, #136] @ (328a14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3992 @ 0xf98 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ movs r7, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ movs r3, r7 │ │ │ │ bl 2aa9aa │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r4, r5] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r2, [r0, r2] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ bl 1c69da │ │ │ │ - ldrsb r0, [r5, r2] │ │ │ │ + ldrsb r0, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r3, r7 │ │ │ │ bl 1789e6 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ movs r3, r7 │ │ │ │ ldr r5, [pc, #240] @ (328af8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, r7] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #4 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -408371,15 +408371,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #216] @ 0xd8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 328c9a │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -408401,15 +408401,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 328a78 │ │ │ │ ldr r0, [pc, #124] @ (328d38 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 328a78 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 31e220 │ │ │ │ b.n 328ba6 │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -408448,25 +408448,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r1, r3] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3180] @ 3299d0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -408585,17 +408585,17 @@ │ │ │ │ bl 3281a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 329a46 │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #1 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ b.n 32903c │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2844] @ 3299d4 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -408684,39 +408684,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21e988 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2544] @ 3299d8 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 32903c │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -408815,39 +408815,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 21e988 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2188] @ 3299dc │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 329002 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 32903a │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 329486 │ │ │ │ @@ -408945,15 +408945,15 @@ │ │ │ │ ldr.w r2, [pc, #1876] @ 3299e4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ mov r3, r4 │ │ │ │ - bl 597370 │ │ │ │ + bl 597378 │ │ │ │ ldr.w r3, [pc, #1836] @ 3299d4 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -409004,15 +409004,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32968e │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 69b388 │ │ │ │ + bl 69b390 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -409110,15 +409110,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 329486 │ │ │ │ ldr.w r0, [pc, #1396] @ 3299f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -409241,15 +409241,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1052] @ 329a00 │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 597370 │ │ │ │ + bl 597378 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -409369,15 +409369,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 327298 │ │ │ │ @@ -409414,15 +409414,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #572] @ (329a08 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 329576 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 31fbd8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409444,15 +409444,15 @@ │ │ │ │ bpl.w 328ea0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #492] @ (329a10 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 328ea0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 31ec94 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409475,15 +409475,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #404] @ (329a18 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 328ee6 │ │ │ │ ldr r3, [pc, #392] @ (329a1c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3292ca │ │ │ │ @@ -409496,15 +409496,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (329a20 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3292ca │ │ │ │ ldr r2, [pc, #348] @ (329a24 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32908a │ │ │ │ ldr r2, [pc, #276] @ (3299ec ) │ │ │ │ @@ -409518,15 +409518,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (329a28 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32908a │ │ │ │ ldr r3, [pc, #292] @ (329a2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328e1c │ │ │ │ @@ -409542,15 +409542,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 328e1c │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 32943e │ │ │ │ ldr r3, [pc, #232] @ (329a34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -409561,15 +409561,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 329034 │ │ │ │ ldr r0, [pc, #208] @ (329a38 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 329034 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 32943e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -409594,15 +409594,15 @@ │ │ │ │ bl 3260b0 │ │ │ │ mov r6, r0 │ │ │ │ b.n 329406 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #32 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ b.n 3296ca │ │ │ │ nop │ │ │ │ adds r6, r5, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldrb r3, [r4, r5] │ │ │ │ @@ -409611,65 +409611,65 @@ │ │ │ │ vcvt.u16.f16 d21, d6, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r3, [r1, #27] │ │ │ │ vtbl.8 d17, {d15-d16}, d28 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #432] @ (329ba4 ) │ │ │ │ + ldr r2, [pc, #496] @ (329be4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #88] @ (329a50 ) │ │ │ │ + ldr r1, [pc, #152] @ (329a90 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r4, r3 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r0, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r6, #13] │ │ │ │ vsra.u32 d20, d24, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #112] @ (329a80 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r4 │ │ │ │ + blxns r6 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - blxns pc │ │ │ │ + ldr r0, [pc, #48] @ (329a54 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - blxns r0 │ │ │ │ + blxns r2 │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r0 │ │ │ │ + mov ip, r2 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, lr │ │ │ │ + bx r0 │ │ │ │ movs r3, r7 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 3295d2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 329c34 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 329b20 │ │ │ │ ldr r1, [pc, #452] @ (329c3c ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -409684,15 +409684,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 329002 │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 69b388 │ │ │ │ + bl 69b390 │ │ │ │ b.w 32903c │ │ │ │ movs r6, #2 │ │ │ │ b.n 329a9e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -409727,25 +409727,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 329680 │ │ │ │ ldr r0, [pc, #312] @ (329c48 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 32934e │ │ │ │ ldr r1, [pc, #296] @ (329c4c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 329002 │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 32934e │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329486 │ │ │ │ @@ -409758,15 +409758,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 329486 │ │ │ │ ldr r0, [pc, #232] @ (329c54 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 329486 │ │ │ │ movs r6, #2 │ │ │ │ b.n 3295d2 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -409789,15 +409789,15 @@ │ │ │ │ bpl.w 329576 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (329c5c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 329576 │ │ │ │ ldr r3, [pc, #128] @ (329c58 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329566 │ │ │ │ ldr r3, [pc, #92] @ (329c44 ) │ │ │ │ @@ -409809,52 +409809,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 329566 │ │ │ │ ldr r3, [pc, #64] @ (329c50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329556 │ │ │ │ ldr r3, [pc, #40] @ (329c44 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 329556 │ │ │ │ ldr r0, [pc, #56] @ (329c64 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 329556 │ │ │ │ bl 21f134 │ │ │ │ blx 21e3a0 │ │ │ │ b.n 32a41e │ │ │ │ vrsra.u32 , q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r9 │ │ │ │ + cmp ip, fp │ │ │ │ movs r3, r7 │ │ │ │ b.n 32a2de │ │ │ │ vtbl.8 d17, {d15-d16}, d28 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r7 │ │ │ │ + bics r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r0, #3 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r1, #2 │ │ │ │ movs r3, r7 │ │ │ │ - cmn r0, r0 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2960] @ 32a80c │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -410022,15 +410022,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 32a648 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #226] @ 0xe2 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32a006 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 320214 │ │ │ │ @@ -410208,15 +410208,15 @@ │ │ │ │ ldr.w r0, [pc, #2060] @ 32a854 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #2060] @ 32a858 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ - bl 69b338 │ │ │ │ + bl 69b340 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -410267,19 +410267,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1912] @ 32a864 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 32a036 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 69b388 │ │ │ │ + bl 69b390 │ │ │ │ b.n 329eb4 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 32a106 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -410328,15 +410328,15 @@ │ │ │ │ ldreq.w r3, [r9, #416] @ 0x1a0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 21c0bc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -410493,15 +410493,15 @@ │ │ │ │ ldr.w r3, [pc, #1304] @ 32a850 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a31a │ │ │ │ ldr.w r0, [pc, #1324] @ 32a870 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a31a │ │ │ │ ldr.w r3, [pc, #1228] @ 32a81c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329d12 │ │ │ │ ldr.w r2, [pc, #1304] @ 32a874 │ │ │ │ @@ -410657,15 +410657,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #932] @ (32a87c ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #276 @ 0x114 │ │ │ │ - bl 597370 │ │ │ │ + bl 597378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -410686,15 +410686,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 32a75a │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 32a754 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -410783,29 +410783,29 @@ │ │ │ │ bpl.w 32a006 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #624] @ (32a88c ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a006 │ │ │ │ ldr r3, [pc, #580] @ (32a86c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a31a │ │ │ │ ldr r3, [pc, #540] @ (32a850 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32a31a │ │ │ │ ldr r0, [pc, #592] @ (32a890 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a31a │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 329eb4 │ │ │ │ ldr.w r2, [r4, #416] @ 0x1a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -410849,15 +410849,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32a75a │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 32a754 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -410893,15 +410893,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (32a850 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32a006 │ │ │ │ ldr r0, [pc, #356] @ (32a898 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a006 │ │ │ │ mov r6, r8 │ │ │ │ b.w 329eb4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 32a216 │ │ │ │ movs r2, #15 │ │ │ │ @@ -410944,30 +410944,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32a3fa │ │ │ │ ldr r0, [pc, #248] @ (32a8a0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a3fa │ │ │ │ ldr r3, [pc, #232] @ (32a8a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a3e6 │ │ │ │ ldr r3, [pc, #136] @ (32a850 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32a3e6 │ │ │ │ ldr r0, [pc, #212] @ (32a8a8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a3e6 │ │ │ │ ldr r3, [pc, #204] @ (32a8ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a4d0 │ │ │ │ ldr r3, [pc, #100] @ (32a850 ) │ │ │ │ @@ -410978,96 +410978,96 @@ │ │ │ │ ldr r0, [pc, #184] @ (32a8b0 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a4d0 │ │ │ │ nop │ │ │ │ lsrs r4, r2, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6 │ │ │ │ + adcs r4, r0 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r3, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #124 @ 0x7c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #124 @ 0x7c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r6, #172 @ 0xac │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r6, r2, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #352] @ (32a9b8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ vtbx.8 d16, {d31-) │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ vsli.64 q11, , #63 @ 0x3f │ │ │ │ @ instruction: 0xffff5bd9 │ │ │ │ vdup.8 d20, d24[7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #68 @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #564] @ (32aaec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a492 │ │ │ │ ldr r3, [pc, #556] @ (32aaf0 ) │ │ │ │ @@ -411078,15 +411078,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #548] @ (32aaf4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a492 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 32a746 │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 329eb4 │ │ │ │ @@ -411102,15 +411102,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32a47a │ │ │ │ ldr r0, [pc, #488] @ (32aafc ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a47a │ │ │ │ ldr r3, [pc, #476] @ (32ab00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a68a │ │ │ │ ldr r3, [pc, #448] @ (32aaf0 ) │ │ │ │ @@ -411121,15 +411121,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #452] @ (32ab04 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a68a │ │ │ │ ldr r3, [pc, #428] @ (32ab00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a514 │ │ │ │ ldr r3, [pc, #400] @ (32aaf0 ) │ │ │ │ @@ -411140,15 +411140,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #412] @ (32ab08 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a514 │ │ │ │ ldr r3, [pc, #364] @ (32aaec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a8e2 │ │ │ │ ldr r3, [pc, #356] @ (32aaf0 ) │ │ │ │ @@ -411176,15 +411176,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #328] @ (32ab10 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a574 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 31dcb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32a3e8 │ │ │ │ @@ -411217,15 +411217,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 329eb4 │ │ │ │ ldr r0, [pc, #220] @ (32ab18 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 329eb4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #208] @ (32ab1c ) │ │ │ │ movw r2, #4720 @ 0x1270 │ │ │ │ ldr r1, [pc, #204] @ (32ab20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -411244,15 +411244,15 @@ │ │ │ │ bpl.w 32a594 │ │ │ │ ldr r0, [pc, #176] @ (32ab28 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 32a594 │ │ │ │ ldr r3, [pc, #156] @ (32ab2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a76c │ │ │ │ @@ -411261,26 +411261,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32a76c │ │ │ │ ldr r0, [pc, #136] @ (32ab30 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 329eb4 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 32a762 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ (32ab34 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32a994 │ │ │ │ ldr r3, [pc, #100] @ (32ab38 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #96] @ (32ab3c ) │ │ │ │ ldr r0, [pc, #100] @ (32ab40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -411288,53 +411288,53 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21f104 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #64 @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #134 @ 0x86 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #88 @ 0x58 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ movs r3, r7 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #4 │ │ │ │ + subs r0, #20 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #80 @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #228 @ 0xe4 │ │ │ │ + adds r2, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r1, #3 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (32ac08 ) │ │ │ │ @@ -411362,15 +411362,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 32abca │ │ │ │ ldr r2, [pc, #120] @ (32ac10 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 684ac8 │ │ │ │ + bl 684ad0 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -411402,15 +411402,15 @@ │ │ │ │ add.w r0, r7, #128 @ 0x80 │ │ │ │ bl 320758 │ │ │ │ b.n 32abca │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ vqadd.u64 q0, q6, │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ movs r3, r7 │ │ │ │ mcr2 0, 6, r0, cr10, cr9, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ @@ -411513,29 +411513,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32acbc │ │ │ │ ldr r0, [pc, #44] @ (32ad68 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32acbc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ mcr2 0, 3, r0, cr2, cr9, {2} │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 1, r0, cr12, cr9, {2} │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ ldr r4, [pc, #560] @ (32af94 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #8 │ │ │ │ + adds r7, #24 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -411665,29 +411665,29 @@ │ │ │ │ ldr r0, [pc, #56] @ (32af10 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32aeb8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r8, #-356] @ 0xfffffe9c │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [lr], {89} @ 0x59 │ │ │ │ stc2l 0, cr0, [r2], #-356 @ 0xfffffe9c │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ add ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #210 @ 0xd2 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -411773,30 +411773,30 @@ │ │ │ │ ldr r3, [pc, #48] @ (32b038 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32af68 │ │ │ │ ldr r0, [pc, #44] @ (32b03c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 32af68 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb680059 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb3e0059 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaea0059 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r4, #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -411922,29 +411922,29 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b09a │ │ │ │ ldr r0, [pc, #40] @ (32b1d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32b09a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa3a0059 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa140059 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ vst4.16 {d16-d19}, [r8 :64], r9 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #120 @ 0x78 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (32b2fc ) │ │ │ │ @@ -411979,15 +411979,15 @@ │ │ │ │ add.w r8, r8, #120 @ 0x78 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 32b264 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -412052,15 +412052,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 31dd9c │ │ │ │ b.n 32b286 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [ip, #89] @ 0x59 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xf7e00059 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #244] @ 32b410 │ │ │ │ @@ -412132,15 +412132,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 32b334 │ │ │ │ ldr r0, [pc, #76] @ (32b420 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32b334 │ │ │ │ cbz r2, 32b402 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 32b402 │ │ │ │ @@ -412157,15 +412157,15 @@ │ │ │ │ @ instruction: 0xf7740059 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -412308,29 +412308,29 @@ │ │ │ │ ldr r0, [pc, #56] @ (32b5e8 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32b594 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf6500059 │ │ │ │ @ instruction: 0xf63a0059 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r0, #14221312 @ 0xd90000 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ add ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -412446,15 +412446,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32b64a │ │ │ │ ldr r0, [pc, #52] @ (32b768 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32b64a │ │ │ │ movs r2, #0 │ │ │ │ b.n 32b6a4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eor.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -412463,15 +412463,15 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3d20059 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -412605,29 +412605,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b7c6 │ │ │ │ ldr r0, [pc, #44] @ (32b910 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32b7c6 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ssat r0, #26, lr, lsl #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2e80059 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ addw r0, lr, #89 @ 0x59 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r4, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 32ba20 │ │ │ │ mov r6, r0 │ │ │ │ @@ -412701,15 +412701,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 32b93c │ │ │ │ ldr r0, [pc, #76] @ (32ba30 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32b93c │ │ │ │ cbnz r2, 32ba10 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 32ba10 │ │ │ │ @@ -412726,15 +412726,15 @@ │ │ │ │ sbc.w r0, ip, #89 @ 0x59 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -412799,15 +412799,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 32bb30 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 32bb30 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -412835,32 +412835,32 @@ │ │ │ │ b.n 32bae8 │ │ │ │ add r3, pc, #160 @ (adr r3, 32bbe8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 32bbe8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 32bbe8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 32bbe8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -412958,15 +412958,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 32be1e │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 693558 │ │ │ │ + bl 693560 │ │ │ │ cbnz r0, 32bd00 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -413065,15 +413065,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32bc72 │ │ │ │ ldr r0, [pc, #48] @ (32be44 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32bc72 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 32bd4c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ mrc 0, 3, r0, cr14, cr9, {2} │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413081,15 +413081,15 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ subs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (32c090 ) │ │ │ │ @@ -413126,15 +413126,15 @@ │ │ │ │ bhi.w 32c086 │ │ │ │ add.w r4, r4, #5600 @ 0x15e0 │ │ │ │ adds r4, #30 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c086 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -413159,23 +413159,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -413185,29 +413185,29 @@ │ │ │ │ ldrh.w r1, [r2, #3272] @ 0xcc8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 32c008 │ │ │ │ ldrh.w r2, [r2, #3274] @ 0xcca │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 32c008 │ │ │ │ movs r0, #1 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32c07c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -413258,15 +413258,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 32c074 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -413434,15 +413434,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32c1c4 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 69bb34 │ │ │ │ + bl 69bb3c │ │ │ │ ldr.w r2, [pc, #2528] @ 32cc04 │ │ │ │ ldr.w r3, [pc, #2516] @ 32cbfc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3 │ │ │ │ @@ -413459,15 +413459,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 32c1b2 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr.w r2, [sl, #72] @ 0x48 │ │ │ │ str.w r1, [sl, #8] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldrd r3, r2, [r2, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c52a │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ @@ -413537,15 +413537,15 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 32cc14 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [sl] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r4, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [sl, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -413749,15 +413749,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, lr │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1712] @ 32cc30 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r4, r2, #31 │ │ │ │ bmi.w 32c438 │ │ │ │ @@ -413772,15 +413772,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32c5c8 │ │ │ │ ldr.w r0, [pc, #1656] @ 32cc38 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ b.n 32c512 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r0, r2, #31 │ │ │ │ @@ -413882,15 +413882,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32c50e │ │ │ │ ldr.w r0, [pc, #1420] @ 32cc7c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32c50e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh.w r6, [r3, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 32de18 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ @@ -413972,15 +413972,15 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 335dac │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -414297,15 +414297,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r1 │ │ │ │ ands r7, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ - bl 69b338 │ │ │ │ + bl 69b340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r8, [r0, #24] │ │ │ │ clz r2, r2 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ strd r8, r8, [r0, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -414356,101 +414356,101 @@ │ │ │ │ strd r0, r0, [r0, #356]! @ 0x164 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [lr, #356] @ 0x164 │ │ │ │ strd r0, r0, [lr], #-356 @ 0x164 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r3, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r1, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ - movs r3, r7 │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #182 @ 0xb6 │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ subs r2, r5, #7 │ │ │ │ movs r3, r7 │ │ │ │ + subs r2, r7, #7 │ │ │ │ + movs r3, r7 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r1, r0 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r3, #23 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 32ccfa │ │ │ │ + cbnz r2, 32ccfe │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r4, [r3, #20] │ │ │ │ movs r1, r7 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r3, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r6, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r4, #114 @ 0x72 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r6, #31 │ │ │ │ - @ instruction: 0xffff1bb8 │ │ │ │ + vtbx.8 d17, {d31- │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [pc, #3200] @ 32d92c │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3196] @ 32d930 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r5, #2240] @ 0x8c0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ @@ -414607,15 +414607,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 32d93c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c512 │ │ │ │ ldr.w r3, [pc, #2700] @ 32d940 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [pc, #2700] @ 32d944 │ │ │ │ movw r2, #7393 @ 0x1ce1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -414652,15 +414652,15 @@ │ │ │ │ lsls r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 69b388 │ │ │ │ + bl 69b390 │ │ │ │ b.w 32c512 │ │ │ │ uxtb r2, r4 │ │ │ │ cmp r2, #35 @ 0x23 │ │ │ │ bhi.w 32e7da │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32d022 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -414771,15 +414771,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32c50e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2300] @ 32d94c │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c50e │ │ │ │ ldr.w r3, [pc, #2288] @ 32d950 │ │ │ │ add r3, pc │ │ │ │ add r3, r2 │ │ │ │ ldr.w r5, [r3, #1324] @ 0x52c │ │ │ │ b.n 32cb0a │ │ │ │ mov r0, r4 │ │ │ │ @@ -414805,15 +414805,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 32d0bc │ │ │ │ ldr.w r0, [pc, #2212] @ 32d958 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 32c512 │ │ │ │ sub.w r9, r9, #4 │ │ │ │ cmp.w r9, #26 │ │ │ │ bhi.w 32cf9e │ │ │ │ add r3, pc, #8 @ (adr r3, 32d0dc ) │ │ │ │ ldr.w r1, [r3, r9, lsl #2] │ │ │ │ @@ -414856,30 +414856,30 @@ │ │ │ │ lsls r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32c512 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 595824 │ │ │ │ + bl 59582c │ │ │ │ b.w 32c512 │ │ │ │ ldr.w r3, [pc, #2044] @ 32d95c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 32d18e │ │ │ │ ldr.w r3, [pc, #1996] @ 32d938 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32cbea │ │ │ │ ldr.w r0, [pc, #2020] @ 32d960 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32cbea │ │ │ │ ldr.w r3, [pc, #2004] @ 32d964 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414887,15 +414887,15 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 32d938 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32cbea │ │ │ │ ldr.w r0, [pc, #1976] @ 32d968 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32cbea │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [r3, #3792] @ 0xed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32d454 │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -414984,15 +414984,15 @@ │ │ │ │ ldr.w r3, [pc, #1660] @ 32d938 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32d2d2 │ │ │ │ ldr.w r0, [pc, #1704] @ 32d974 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ movw r8, #261 @ 0x105 │ │ │ │ b.w 32c512 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ movs r2, #1 │ │ │ │ bl 322230 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415567,54 +415567,54 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3260b0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 32d75c │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 32d8f0 │ │ │ │ nop │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb710 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r0, r2] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 32dac4 │ │ │ │ + b.n 32dae4 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r3, r1 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r6, #8 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9be003a │ │ │ │ + strd r0, r0, [lr, #232] @ 0xe8 │ │ │ │ adds r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r1, #0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, #0 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 32d8f0 │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 32d8e2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -415657,15 +415657,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32c32c │ │ │ │ ldr.w r0, [pc, #3168] @ 32e660 │ │ │ │ ldrh.w r2, [sl, #12] │ │ │ │ ldrh.w r1, [sl, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c32c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c50e │ │ │ │ ldr.w r3, [pc, #3140] @ 32e664 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -415676,15 +415676,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32c50e │ │ │ │ ldr.w r0, [pc, #3112] @ 32e668 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c50e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32da8c │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 32c512 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -415700,30 +415700,30 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32da52 │ │ │ │ ldr.w r0, [pc, #3056] @ 32e670 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32da52 │ │ │ │ ldr.w r3, [pc, #3036] @ 32e66c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32da52 │ │ │ │ ldr.w r3, [pc, #3008] @ 32e65c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32da52 │ │ │ │ ldr.w r0, [pc, #3016] @ 32e674 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32da52 │ │ │ │ ldr.w r3, [pc, #3008] @ 32e678 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c4ae │ │ │ │ ldr.w r3, [pc, #2964] @ 32e65c │ │ │ │ @@ -415734,15 +415734,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #2976] @ 32e67c │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c4ae │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32db80 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 32c512 │ │ │ │ @@ -415758,15 +415758,15 @@ │ │ │ │ bpl.w 32c9b0 │ │ │ │ ldr.w r0, [pc, #2912] @ 32e684 │ │ │ │ mov r3, r7 │ │ │ │ ldrh r1, [r1, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 32c9cc │ │ │ │ b.w 32c9b6 │ │ │ │ ldr.w r3, [pc, #2884] @ 32e688 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415781,15 +415781,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2852] @ 32e690 │ │ │ │ ldrh r1, [r2, #32] │ │ │ │ add r0, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32ca9e │ │ │ │ ldr.w r3, [pc, #2832] @ 32e694 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32daf8 │ │ │ │ ldr.w r3, [pc, #2764] @ 32e65c │ │ │ │ @@ -415797,15 +415797,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32daf8 │ │ │ │ ldr.w r0, [pc, #2808] @ 32e698 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32daf8 │ │ │ │ ldr.w r3, [pc, #2776] @ 32e688 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32cef2 │ │ │ │ ldr.w r3, [pc, #2716] @ 32e65c │ │ │ │ @@ -415850,15 +415850,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32c746 │ │ │ │ ldr.w r0, [pc, #2664] @ 32e6a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c746 │ │ │ │ ldr.w r3, [pc, #2652] @ 32e6a8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c6aa │ │ │ │ ldr.w r3, [pc, #2560] @ 32e65c │ │ │ │ @@ -415870,15 +415870,15 @@ │ │ │ │ uxtb r2, r4 │ │ │ │ ldr.w r0, [pc, #2620] @ 32e6ac │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #8, #4 │ │ │ │ strd r6, r8, [sp, #8] │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c6aa │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ tst.w r6, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 32cb0a │ │ │ │ @@ -415993,15 +415993,15 @@ │ │ │ │ ldr.w r3, [pc, #2188] @ 32e65c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32dda8 │ │ │ │ ldr.w r0, [pc, #2268] @ 32e6b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32dda8 │ │ │ │ bic.w r1, r1, r0 │ │ │ │ b.n 32dd8a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ @@ -416048,15 +416048,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32de1e │ │ │ │ ldr.w r0, [pc, #2116] @ 32e6c0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32de1e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ uxth r5, r6 │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bcs.w 32c50e │ │ │ │ @@ -416083,15 +416083,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32cb0a │ │ │ │ ldr.w r0, [pc, #2024] @ 32e6c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32cb0a │ │ │ │ ldr.w r3, [pc, #2012] @ 32e6cc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 32df08 │ │ │ │ ldr.w r3, [pc, #1888] @ 32e65c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -416113,26 +416113,26 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32d088 │ │ │ │ ldr.w r0, [pc, #1948] @ 32e6d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32d088 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #1928] @ 32e6d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp r4, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 32c794 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416147,15 +416147,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32d0bc │ │ │ │ ldr.w r0, [pc, #1860] @ 32e6e0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32d0bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r5, r2, #128 @ 0x80 │ │ │ │ ldrb.w r3, [r2, #37] @ 0x25 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.w 32e56e │ │ │ │ cmp r3, #3 │ │ │ │ @@ -416241,19 +416241,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32e0fa │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r0, #1 │ │ │ │ add.w r5, r3, #6368 @ 0x18e0 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 32c512 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ str.w r6, [r3, #3276] @ 0xccc │ │ │ │ b.w 32c512 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -416285,15 +416285,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 32e092 │ │ │ │ ldr.w r0, [pc, #1488] @ 32e6e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32e092 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 32c512 │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 32c512 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r1, #8 │ │ │ │ @@ -416401,15 +416401,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1204] @ 32e6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 32e374 │ │ │ │ add r3, pc, #8 @ (adr r3, 32e258 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -416515,15 +416515,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ bl 320758 │ │ │ │ mov r8, r0 │ │ │ │ b.w 32c512 │ │ │ │ ldr r0, [pc, #940] @ (32e6f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32e2f6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -416547,15 +416547,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32c50e │ │ │ │ ldr r0, [pc, #868] @ (32e700 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c50e │ │ │ │ ldr.w r3, [r2, #3824] @ 0xef0 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 32e3d0 │ │ │ │ ldrh.w r2, [r2, #3828] @ 0xef4 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416570,15 +416570,15 @@ │ │ │ │ b.w 32c512 │ │ │ │ movw r8, #16673 @ 0x4121 │ │ │ │ b.w 32c512 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #800] @ (32e704 ) │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 32cac6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416611,28 +416611,28 @@ │ │ │ │ add.w r7, r3, #22400 @ 0x5780 │ │ │ │ add.w r9, r3, #23424 @ 0x5b80 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ add.w r9, r9, #120 @ 0x78 │ │ │ │ b.n 32e466 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ - bl 596204 │ │ │ │ + bl 59620c │ │ │ │ cmp r7, r9 │ │ │ │ beq.w 32c512 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 32e460 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 32e458 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5961fc │ │ │ │ + bl 596204 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32e458 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5fb204 │ │ │ │ + bl 5fb20c │ │ │ │ b.n 32e458 │ │ │ │ ldr r0, [pc, #640] @ (32e708 ) │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32e432 │ │ │ │ ldr r0, [pc, #456] @ (32e65c ) │ │ │ │ @@ -416641,15 +416641,15 @@ │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 32e432 │ │ │ │ ldr r0, [pc, #620] @ (32e70c ) │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 32e432 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 32c512 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 32e534 │ │ │ │ @@ -416795,100 +416795,100 @@ │ │ │ │ mov r8, r0 │ │ │ │ b.n 32e604 │ │ │ │ nop │ │ │ │ subs r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ movs r3, r7 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #5 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #17 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r5, #29 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ movs r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r2, sl, rrx │ │ │ │ + adcs.w r0, r2, sl, rrx │ │ │ │ add r4, ip │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r1, #7 │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r1, #5 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r3, [pc, #1300] @ 32ec28 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e5d4 │ │ │ │ ldr.w r3, [pc, #1288] @ 32ec2c │ │ │ │ @@ -416897,15 +416897,15 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32e5d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [pc, #1276] @ 32ec30 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3792] @ 0xed0 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32e5d4 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ movs r2, #1 │ │ │ │ bl 32b5ec │ │ │ │ mov r8, r0 │ │ │ │ b.w 32c512 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ @@ -416970,15 +416970,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32c50e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #1048] @ 32ec38 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32c50e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -417111,15 +417111,15 @@ │ │ │ │ b.n 32e98c │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 32e9d6 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e988 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5961fc │ │ │ │ + bl 596204 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32e988 │ │ │ │ ldr r1, [pc, #668] @ (32ec3c ) │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417133,15 +417133,15 @@ │ │ │ │ ldr r3, [pc, #620] @ (32ec2c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32cb0a │ │ │ │ ldr r0, [pc, #632] @ (32ec44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32cb0a │ │ │ │ ldr r1, [pc, #624] @ (32ec48 ) │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 32e9a4 │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs r3, r7, #0 │ │ │ │ @@ -417205,23 +417205,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 320758 │ │ │ │ mov r8, r0 │ │ │ │ b.w 32c512 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -417285,15 +417285,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32dc10 │ │ │ │ ldr r0, [pc, #220] @ (32ec50 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.w 32dc10 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3272] @ 0xcc8 │ │ │ │ b.w 32cb0a │ │ │ │ movs r5, #0 │ │ │ │ b.w 32cb0a │ │ │ │ @@ -417322,15 +417322,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32eae8 │ │ │ │ ldr r0, [pc, #132] @ (32ec58 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32eae8 │ │ │ │ ldr r3, [pc, #124] @ (32ec5c ) │ │ │ │ movw r2, #6232 @ 0x1858 │ │ │ │ ldr r1, [pc, #120] @ (32ec60 ) │ │ │ │ ldr r0, [pc, #124] @ (32ec64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -417356,59 +417356,59 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #1 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ movs r3, r7 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #784] @ (32ef54 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #17 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4, #232]! @ 0xe8 │ │ │ │ + ldc2 0, cr0, [r4, #232]! @ 0xe8 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #10 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6879e4 │ │ │ │ + bl 6879ec │ │ │ │ cbnz r0, 32eca4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -417477,15 +417477,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (32eee0 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r3, [pc, #348] @ (32eee4 ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32ee32 │ │ │ │ @@ -417508,19 +417508,19 @@ │ │ │ │ bne.n 32eeb4 │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32ee56 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ b.n 32edd6 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -417532,15 +417532,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 21c77c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417558,15 +417558,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32ed92 │ │ │ │ ldr r0, [pc, #168] @ (32eef0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32ed92 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #192] @ 0xc0 │ │ │ │ @@ -417578,28 +417578,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 21e988 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr r1, [pc, #92] @ (32eef4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 32ee02 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 32edd6 │ │ │ │ @@ -417614,31 +417614,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32ee2e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (32eefc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32ee2e │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r4, #5 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0032ef00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -417697,15 +417697,15 @@ │ │ │ │ bl 32598c │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ b.n 32ef3e │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (32f200 ) │ │ │ │ @@ -417733,15 +417733,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (32f20c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -417770,19 +417770,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32f0fe │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 32f072 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 21c3e8 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -417808,43 +417808,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 21c77c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f1d6 │ │ │ │ movs r7, #0 │ │ │ │ b.n 32f072 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ b.n 32f072 │ │ │ │ ldr r3, [pc, #264] @ (32f214 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f032 │ │ │ │ ldr r3, [pc, #260] @ (32f218 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f032 │ │ │ │ ldr r0, [pc, #252] @ (32f21c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f032 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -417925,15 +417925,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 32f0fa │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (32f224 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f0fa │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ revsh r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417943,18 +417943,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 32f24c │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 5, r0, cr4, cr10, {1} │ │ │ │ + mrc2 0, 5, r0, cr4, cr10, {1} │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0032f228 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -417986,25 +417986,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (32f2ec ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #88] @ (32f2f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f2ca │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 21c3e8 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c3e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418019,25 +418019,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f29e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (32f2fc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f29e │ │ │ │ @ instruction: 0xb80e │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr4, cr10, {1} │ │ │ │ + mrc2 0, 2, r0, cr4, cr10, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r9, [pc, #212] @ 32f3ec │ │ │ │ @@ -418054,15 +418054,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #164] @ (32f3f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f3c6 │ │ │ │ cbnz r6, 32f3ba │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -418073,29 +418073,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 21e988 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a5b04 │ │ │ │ + bl 6a5b0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldr r1, [pc, #104] @ (32f3f4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418116,27 +418116,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f356 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (32f400 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f356 │ │ │ │ @ instruction: 0xb778 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #-232]! @ 0xffffff18 │ │ │ │ + ldc2l 0, cr0, [r8, #-232]! @ 0xffffff18 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r8, [pc, #168] @ 32f4c4 │ │ │ │ @@ -418153,15 +418153,15 @@ │ │ │ │ ldrh.w r2, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ ldr r3, [pc, #124] @ (32f4c8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f49c │ │ │ │ cbnz r6, 32f490 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -418171,15 +418171,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418200,27 +418200,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f454 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (32f4d8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f454 │ │ │ │ nop │ │ │ │ cpsid ai │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ ldr r0, [pc, #464] @ (32f6a4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2], {58} @ 0x3a │ │ │ │ + ldc2l 0, cr0, [r2], {58} @ 0x3a │ │ │ │ │ │ │ │ 0032f4dc : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #229] @ 0xe5 │ │ │ │ ldrb.w ip, [ip, #220] @ 0xdc │ │ │ │ @@ -418508,15 +418508,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (32f868 ) │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f6ca │ │ │ │ ldr r1, [pc, #92] @ (32f86c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32f5b2 │ │ │ │ ldr r1, [pc, #72] @ (32f864 ) │ │ │ │ @@ -418528,37 +418528,37 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (32f870 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f5b2 │ │ │ │ blx 21e3a0 │ │ │ │ push {r1, r2, r3, r5, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9ae003a │ │ │ │ + ldrsh.w r0, [lr, #58] @ 0x3a │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, #58] @ 0x3a │ │ │ │ + vld1.8 @ instruction: 0xf9ec003a │ │ │ │ │ │ │ │ 0032f874 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -418864,15 +418864,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32fa50 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (32fea0 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 32fa50 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 32f978 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -418900,15 +418900,15 @@ │ │ │ │ bpl.w 32fa50 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (32fea8 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 32fa50 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -419009,15 +419009,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 32fa2e │ │ │ │ ldr r0, [pc, #364] @ (32feb0 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 32fa2e │ │ │ │ ldr r3, [pc, #336] @ (32feb4 ) │ │ │ │ @@ -419030,15 +419030,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32fb12 │ │ │ │ ldr r0, [pc, #316] @ (32feb8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 32fb12 │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -419056,15 +419056,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32fc5c │ │ │ │ ldr r0, [pc, #260] @ (32fec0 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 32fc5c │ │ │ │ ldr r3, [pc, #236] @ (32febc ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419074,15 +419074,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32fc8c │ │ │ │ ldr r0, [pc, #220] @ (32fec4 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 32fc8c │ │ │ │ ldr r3, [pc, #204] @ (32fec8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419092,15 +419092,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32fb32 │ │ │ │ ldr r0, [pc, #184] @ (32fecc ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 32fb32 │ │ │ │ ldr r3, [pc, #172] @ (32fed0 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419113,15 +419113,15 @@ │ │ │ │ bpl.w 32fca8 │ │ │ │ ldr r0, [pc, #148] @ (32fed4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32fca8 │ │ │ │ ldr r2, [pc, #132] @ (32fed8 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32f900 │ │ │ │ ldr r2, [pc, #60] @ (32fe9c ) │ │ │ │ @@ -419131,52 +419131,52 @@ │ │ │ │ bpl.w 32f900 │ │ │ │ ldr.w r2, [r6, #208] @ 0xd0 │ │ │ │ ldr r0, [pc, #108] @ (32fedc ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 32f900 │ │ │ │ blx 21e3a0 │ │ │ │ cbz r2, 32fec2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr0, cr10, {2} │ │ │ │ - cdp2 0, 5, cr0, cr14, cr10, {2} │ │ │ │ - cdp2 0, 1, cr0, cr0, cr10, {2} │ │ │ │ - ldc2 0, cr0, [r6, #-296]! @ 0xfffffed8 │ │ │ │ + cdp2 0, 15, cr0, cr0, cr10, {2} │ │ │ │ + cdp2 0, 6, cr0, cr14, cr10, {2} │ │ │ │ + cdp2 0, 2, cr0, cr0, cr10, {2} │ │ │ │ + stc2l 0, cr0, [r6, #-296] @ 0xfffffed8 │ │ │ │ cmp r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #59450 @ 0xe83a │ │ │ │ + @ instruction: 0xf6de003a │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf754003a │ │ │ │ + @ instruction: 0xf764003a │ │ │ │ cmp r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf686003a │ │ │ │ + @ instruction: 0xf696003a │ │ │ │ adds r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r6, #12189696 @ 0xba0000 │ │ │ │ + sbcs.w r0, r6, #12189696 @ 0xba0000 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, #12189696 @ 0xba0000 │ │ │ │ - @ instruction: 0xf52c003a │ │ │ │ + sbc.w r0, r8, #12189696 @ 0xba0000 │ │ │ │ + @ instruction: 0xf53c003a │ │ │ │ ldr r6, [pc, #800] @ (3301ec ) │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r2, #12189696 @ 0xba0000 │ │ │ │ + adcs.w r0, r2, #12189696 @ 0xba0000 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r6, #12189696 @ 0xba0000 │ │ │ │ + rsbs r0, r6, #12189696 @ 0xba0000 │ │ │ │ ldr r0, [pc, #176] @ (32ff8c ) │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, #12189696 @ 0xba0000 │ │ │ │ + ands.w r0, r6, #12189696 @ 0xba0000 │ │ │ │ │ │ │ │ 0032fee0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -419193,22 +419193,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #200] @ 0xc8 │ │ │ │ ldrb.w r7, [r6, #202] @ 0xca │ │ │ │ mov r1, sl │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldrb.w r3, [r4, #229] @ 0xe5 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -419250,15 +419250,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 5f72e8 │ │ │ │ + bl 5f72f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33009a │ │ │ │ ldr r3, [pc, #320] @ (330100 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -419335,32 +419335,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (33010c ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 32ffd2 │ │ │ │ ldr r3, [pc, #116] @ (330110 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (330114 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (330118 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (33011c ) │ │ │ │ ldr r3, [pc, #52] @ (3300fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -419386,20 +419386,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r4 │ │ │ │ + sxtb r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf74e004a │ │ │ │ - uxth r4, r0 │ │ │ │ + @ instruction: 0xf75e004a │ │ │ │ + uxth r4, r2 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf396003a │ │ │ │ + @ instruction: 0xf3a6003a │ │ │ │ add r1, sp, #840 @ 0x348 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #304] @ (330264 ) │ │ │ │ @@ -419518,15 +419518,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (330280 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 33018a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #384 @ 0x180 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -419536,15 +419536,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r4, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf214003a │ │ │ │ │ │ │ │ 00330284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -419619,19 +419619,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3304aa │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6a5aac │ │ │ │ + bl 6a5ab4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r1, [pc, #836] @ (3306c8 ) │ │ │ │ ldr r2, [pc, #820] @ (3306bc ) │ │ │ │ add r1, pc │ │ │ │ @@ -419673,18 +419673,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 21c0bc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldrb.w r1, [r9, #229] @ 0xe5 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 330420 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -419734,19 +419734,19 @@ │ │ │ │ b.n 33043e │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 21e988 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 330656 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -419771,19 +419771,19 @@ │ │ │ │ blx 21e988 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a55ec │ │ │ │ + bl 6a55f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 6a5654 │ │ │ │ + bl 6a565c │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 330542 │ │ │ │ ldrb.w r3, [r7, #220] @ 0xdc │ │ │ │ ldrh.w r2, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 330630 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -419826,43 +419826,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 32f874 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 330364 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #264] @ (3306cc ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ b.n 3305fa │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #228] @ (3306d0 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 330382 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 330562 │ │ │ │ ldr r1, [pc, #200] @ (3306d4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -419874,15 +419874,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 33032a │ │ │ │ ldr r0, [pc, #184] @ (3306dc ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33032a │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 330542 │ │ │ │ b.n 330560 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 330574 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -419893,31 +419893,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 32f54c │ │ │ │ b.n 3305aa │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #112] @ (3306e0 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ b.n 3305fa │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 330574 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -419945,15 +419945,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr7, cr15, {7} │ │ │ │ mrc 15, 0, APSR_nzcv, cr1, cr15, {7} │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 4, r0, cr0, cr10, {1} │ │ │ │ + mrc 0, 4, r0, cr0, cr10, {1} │ │ │ │ stc 15, cr15, [r9], {255} @ 0xff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ mov r5, r0 │ │ │ │ @@ -420048,15 +420048,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330780 │ │ │ │ ldr r0, [pc, #100] @ (33084c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 330780 │ │ │ │ ldr r0, [pc, #88] @ (330850 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33079a │ │ │ │ ldr r0, [pc, #68] @ (330848 ) │ │ │ │ @@ -420064,50 +420064,50 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33079a │ │ │ │ ldr r0, [pc, #68] @ (330854 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 33079a │ │ │ │ ldr r3, [pc, #56] @ (330858 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #56] @ (33085c ) │ │ │ │ ldr r0, [pc, #56] @ (330860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r3, pc, #536 @ (adr r3, 330a4c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfaa0004a │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfab0004a │ │ │ │ + add r4, sp, #296 @ 0x128 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], #232 @ 0xe8 │ │ │ │ + ldcl 0, cr0, [r4], #232 @ 0xe8 │ │ │ │ strb r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-232] @ 0xffffff18 │ │ │ │ - vld1.8 {d16[2]}, [r6], sl │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + ldc 0, cr0, [lr, #-232] @ 0xffffff18 │ │ │ │ + ldr??.w r0, [r6, #74] @ 0x4a │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #664 @ 0x298 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #4] @ (33086c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strd r0, r0, [lr], #-340 @ 0x154 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 3308e4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -420115,15 +420115,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (3308ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #80] @ (3308f0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 3308f4 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (3308f8 ) │ │ │ │ @@ -420132,42 +420132,42 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (330900 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - vst1.8 {d0[2]}, [r2], sl │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsb.w r0, [r2, #74] @ 0x4a │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ movs r0, r7 │ │ │ │ - add r5, pc, #520 @ (adr r5, 330af8 ) │ │ │ │ + add r5, pc, #584 @ (adr r5, 330b38 ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r1, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb872 │ │ │ │ movs r2, r7 │ │ │ │ asrs r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc 0, cr0, [r6], #232 @ 0xe8 │ │ │ │ + ldc 0, cr0, [r6], #232 @ 0xe8 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (330978 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #100] @ (33097c ) │ │ │ │ @@ -420175,15 +420175,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (330980 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #80] @ (330984 ) │ │ │ │ add.w r3, r7, #12288 @ 0x3000 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #324] @ 0x144 │ │ │ │ blx 21c13c │ │ │ │ @@ -420191,36 +420191,36 @@ │ │ │ │ ldr r1, [pc, #68] @ (33098c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #52] @ (330990 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ bl 3d3770 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ nop │ │ │ │ - str??.w r0, [lr, #74] @ 0x4a │ │ │ │ - stcl 0, cr0, [r8], #-232 @ 0xffffff18 │ │ │ │ - sbc.w r0, sl, r9, rrx │ │ │ │ - mrrc 0, 3, r0, lr, cr10 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldr??.w r0, [lr, #74] @ 0x4a │ │ │ │ + ldcl 0, cr0, [r8], #-232 @ 0xffffff18 │ │ │ │ + sbcs.w r0, sl, r9, rrx │ │ │ │ + stcl 0, cr0, [lr], #-232 @ 0xffffff18 │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #808 @ (adr r4, 330cb8 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 330cf8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #480] @ (330b74 ) │ │ │ │ + ldr r1, [pc, #544] @ (330bb4 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -420391,31 +420391,31 @@ │ │ │ │ ldr r0, [pc, #56] @ (330ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6e8004a │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + @ instruction: 0xf6f8004a │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf6d2004a │ │ │ │ - orr.w r0, ip, sl, rrx │ │ │ │ - orn r0, r8, sl, rrx │ │ │ │ - @ instruction: 0xf6bc004a │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + @ instruction: 0xf6e2004a │ │ │ │ + orrs.w r0, ip, sl, rrx │ │ │ │ + orns r0, r8, sl, rrx │ │ │ │ + movt r0, #51274 @ 0xc84a │ │ │ │ + add r0, sp, #408 @ 0x198 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ movs r2, r7 │ │ │ │ - subw r0, r6, #2122 @ 0x84a │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + @ instruction: 0xf6b6004a │ │ │ │ + add r0, sp, #320 @ 0x140 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #400 @ 0x190 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00330ba4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -420443,15 +420443,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ str.w r0, [r7, #200] @ 0xc8 │ │ │ │ ubfx r6, r0, #16, #8 │ │ │ │ lsls r2, r6 │ │ │ │ str.w r2, [r7, #208] @ 0xd0 │ │ │ │ uxtah r2, r2, r0 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #204] @ 0xcc │ │ │ │ str.w r1, [r4, #212] @ 0xd4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #200] @ 0xc8 │ │ │ │ @@ -420463,17 +420463,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #196] @ 0xc4 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 5948f4 │ │ │ │ + bl 5948fc │ │ │ │ mov r1, sp │ │ │ │ - bl 5f7afc │ │ │ │ + bl 5f7b04 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 330c5c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 330ca2 │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -420499,15 +420499,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ mov r6, r0 │ │ │ │ b.n 330c5c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -420579,42 +420579,42 @@ │ │ │ │ beq.n 330dd0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 331902 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 33142e │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 331544 │ │ │ │ cbz r6, 330dd0 │ │ │ │ ldr.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 331574 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2a9908 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33110a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5960fc │ │ │ │ + bl 596104 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2a9b4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420624,15 +420624,15 @@ │ │ │ │ bne.n 330e12 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5f9d14 │ │ │ │ + bl 5f9d1c │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ blt.w 3316c4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #212] @ 0xd4 │ │ │ │ strh.w r3, [r5, #214] @ 0xd6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -420812,21 +420812,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 684c6c │ │ │ │ + bl 684c74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33163c │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 684e60 │ │ │ │ + bl 684e68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 331622 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -420861,15 +420861,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 3319b4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 21cdfc │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 330fee │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -420890,15 +420890,15 @@ │ │ │ │ bcc.w 3317bc │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ movw r3, #12576 @ 0x3120 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [r4, r3] │ │ │ │ add.w r7, r4, #12544 @ 0x3100 │ │ │ │ adds r3, r4, r3 │ │ │ │ @@ -420906,20 +420906,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ strd lr, r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ mov r8, lr │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ ldrd r0, r1, [r4, #200] @ 0xc8 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ str r0, [sp, #32] │ │ │ │ str.w r0, [r5, #280] @ 0x118 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 331764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -421087,30 +421087,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #208] @ 0xd0 │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd fp, ip, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r9 │ │ │ │ strd ip, fp, [r4, #212] @ 0xd4 │ │ │ │ str.w ip, [r4, #220] @ 0xdc │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 331444 │ │ │ │ str.w r6, [r5, #240] @ 0xf0 │ │ │ │ b.n 330fd8 │ │ │ │ ldr.w r3, [pc, #1532] @ 3319b8 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1532] @ 3319bc │ │ │ │ ldr.w r1, [pc, #1532] @ 3319c0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 330fee │ │ │ │ cmp fp, r6 │ │ │ │ sbcs.w r3, r9, r7 │ │ │ │ bcc.w 33173e │ │ │ │ ldr.w r8, [r5, #208] @ 0xd0 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -421127,15 +421127,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ str.w r6, [r5, #412] @ 0x19c │ │ │ │ b.n 330d5c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9, #4] │ │ │ │ @@ -421145,30 +421145,30 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 330d14 │ │ │ │ ldr.w r0, [pc, #1416] @ 3319d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ ldrb.w r3, [r4, #224] @ 0xe0 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ b.n 3313b2 │ │ │ │ ldr.w r0, [r5, #280] @ 0x118 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 21c0bc │ │ │ │ str.w r0, [r5, #308] @ 0x134 │ │ │ │ ldr.w r0, [r5, #244] @ 0xf4 │ │ │ │ b.n 3311b6 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 684e60 │ │ │ │ + bl 684e68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3317a2 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 33109a │ │ │ │ ldr.w r3, [pc, #1340] @ 3319d4 │ │ │ │ mov r0, sl │ │ │ │ @@ -421212,29 +421212,29 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 3319e8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #435 @ 0x1b3 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ blx 21c3e8 │ │ │ │ b.n 33110a │ │ │ │ ldr.w r3, [pc, #1224] @ 3319ec │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1224] @ 3319f0 │ │ │ │ ldr.w r1, [pc, #1224] @ 3319f4 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #575 @ 0x23f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1196] @ 3319f8 │ │ │ │ ldr.w r1, [pc, #1196] @ 3319fc │ │ │ │ add r3, pc │ │ │ │ @@ -421244,29 +421244,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr.w r3, [pc, #1164] @ 331a04 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1164] @ 331a08 │ │ │ │ ldr.w r1, [pc, #1164] @ 331a0c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ movs r3, #0 │ │ │ │ b.n 3315a8 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ beq.w 33171a │ │ │ │ adds r3, #1 │ │ │ │ @@ -421353,15 +421353,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ b.n 33110a │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 331656 │ │ │ │ ldr r3, [pc, #900] @ (331a28 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -421370,64 +421370,64 @@ │ │ │ │ ldr r1, [pc, #896] @ (331a30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #876] @ (331a34 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #876] @ (331a38 ) │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ ldr r1, [pc, #876] @ (331a3c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #860] @ (331a40 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r4, [pc, #856] @ (331a44 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #856] @ (331a48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #844] @ (331a4c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #844] @ (331a50 ) │ │ │ │ ldr r1, [pc, #844] @ (331a54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #828] @ (331a58 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (331a5c ) │ │ │ │ ldr r1, [pc, #828] @ (331a60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ blx 21c3e8 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #804] @ (331a64 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #804] @ (331a68 ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ @@ -421437,41 +421437,41 @@ │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp, #20] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #776] @ (331a70 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #776] @ (331a74 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ ldr r1, [pc, #776] @ (331a78 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #756] @ (331a7c ) │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ ldr r4, [pc, #752] @ (331a80 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #752] @ (331a84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #740] @ (331a88 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #740] @ (331a8c ) │ │ │ │ ldr r1, [pc, #740] @ (331a90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -421488,15 +421488,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd fp, r9, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ bne.w 33169c │ │ │ │ movs r1, #2 │ │ │ │ blx 21c6c8 │ │ │ │ ldrh.w r3, [r5, #464] @ 0x1d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421560,15 +421560,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (331aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ b.n 33110a │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 331884 │ │ │ │ @@ -421578,233 +421578,233 @@ │ │ │ │ ldr r1, [pc, #488] @ (331ab4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ b.n 33110a │ │ │ │ ldr r3, [pc, #464] @ (331ab8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #464] @ (331abc ) │ │ │ │ ldr r1, [pc, #464] @ (331ac0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #613 @ 0x265 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33110a │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #444] @ (331ac4 ) │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [pc, #444] @ (331ac8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #444] @ (331acc ) │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 33110a │ │ │ │ ldr r3, [pc, #420] @ (331ad0 ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #420] @ (331ad4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #420] @ (331ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 33110a │ │ │ │ ldr r3, [pc, #404] @ (331adc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #404] @ (331ae0 ) │ │ │ │ ldr r1, [pc, #404] @ (331ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 33110a │ │ │ │ ldr r3, [pc, #380] @ (331ae8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #380] @ (331aec ) │ │ │ │ ldr r1, [pc, #384] @ (331af0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #505 @ 0x1f9 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, fp │ │ │ │ blx 21c3e8 │ │ │ │ b.w 33110a │ │ │ │ blx 21e3a0 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #154 @ 0x9a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf2da004a │ │ │ │ + @ instruction: 0xf2ea004a │ │ │ │ ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #824] @ (331ce4 ) │ │ │ │ + ldr r4, [pc, #888] @ (331d24 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf122004a │ │ │ │ - orrs.w r0, r0, sl, rrx │ │ │ │ - b.n 3312e0 │ │ │ │ + @ instruction: 0xf132004a │ │ │ │ + orn r0, r0, sl, rrx │ │ │ │ + b.n 331300 │ │ │ │ movs r2, r7 │ │ │ │ - cdp 0, 4, cr0, cr6, cr10, {2} │ │ │ │ - b.n 331e18 │ │ │ │ + cdp 0, 5, cr0, cr6, cr10, {2} │ │ │ │ + b.n 331e38 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331d38 │ │ │ │ + b.n 331d58 │ │ │ │ movs r2, r7 │ │ │ │ - ldcl 0, cr0, [ip, #296]! @ 0x128 │ │ │ │ - b.n 331448 │ │ │ │ + cdp 0, 0, cr0, cr12, cr10, {2} │ │ │ │ + b.n 331468 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331cb4 │ │ │ │ + b.n 331cd4 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3314dc │ │ │ │ + b.n 3314fc │ │ │ │ movs r2, r7 │ │ │ │ - stcl 0, cr0, [r8, #-296]! @ 0xfffffed8 │ │ │ │ - b.n 3316a8 │ │ │ │ + ldcl 0, cr0, [r8, #-296]! @ 0xfffffed8 │ │ │ │ + b.n 3316c8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331b94 │ │ │ │ + b.n 331bb4 │ │ │ │ movs r2, r7 │ │ │ │ - stc 0, cr0, [r8, #-296] @ 0xfffffed8 │ │ │ │ - b.n 3314cc │ │ │ │ + ldc 0, cr0, [r8, #-296] @ 0xfffffed8 │ │ │ │ + b.n 3314ec │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331ae0 │ │ │ │ + b.n 331b00 │ │ │ │ movs r2, r7 │ │ │ │ - ldcl 0, cr0, [lr], {74} @ 0x4a │ │ │ │ - b.n 331b9c │ │ │ │ + stcl 0, cr0, [lr], #296 @ 0x128 │ │ │ │ + b.n 331bbc │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331a98 │ │ │ │ + b.n 331ab8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331ec8 │ │ │ │ + b.n 331ee8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331a5c │ │ │ │ + b.n 331a7c │ │ │ │ movs r2, r7 │ │ │ │ - stc 0, cr0, [lr], #296 @ 0x128 │ │ │ │ - stc 0, cr0, [sl], {74} @ 0x4a │ │ │ │ - b.n 331f84 │ │ │ │ + ldc 0, cr0, [lr], #296 @ 0x128 │ │ │ │ + ldc 0, cr0, [sl], {74} @ 0x4a │ │ │ │ + b.n 331fa4 │ │ │ │ movs r2, r7 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + b.n 331a2c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xebe2004a │ │ │ │ - b.n 331380 │ │ │ │ + @ instruction: 0xebf2004a │ │ │ │ + b.n 3313a0 │ │ │ │ movs r2, r7 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 100 @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeb8e004a │ │ │ │ - b.n 3313d4 │ │ │ │ + @ instruction: 0xeb9e004a │ │ │ │ + b.n 3313f4 │ │ │ │ movs r2, r7 │ │ │ │ - svc 0 │ │ │ │ + svc 16 │ │ │ │ movs r2, r7 │ │ │ │ - adcs.w r0, lr, sl, lsl #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + sbc.w r0, lr, sl, lsl #1 │ │ │ │ + svc 172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeb3e004a │ │ │ │ - b.n 331e44 │ │ │ │ + adc.w r0, lr, sl, lsl #1 │ │ │ │ + b.n 331e64 │ │ │ │ movs r2, r7 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ movs r2, r7 │ │ │ │ - adds.w r0, lr, sl, lsl #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + @ instruction: 0xeb2e004a │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + udf #164 @ 0xa4 │ │ │ │ movs r2, r7 │ │ │ │ - add.w r0, r6, sl, lsl #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + adds.w r0, r6, sl, lsl #1 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #138 @ 0x8a │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeaea004a │ │ │ │ - b.n 3320c0 │ │ │ │ + @ instruction: 0xeafa004a │ │ │ │ + b.n 3320e0 │ │ │ │ movs r2, r7 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #108 @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331dbc │ │ │ │ + b.n 331ddc │ │ │ │ movs r2, r7 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + udf #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeaba004a │ │ │ │ - eors.w r0, lr, sl, lsl #1 │ │ │ │ - b.n 331ea8 │ │ │ │ + pkhbt r0, sl, sl, lsl #1 │ │ │ │ + @ instruction: 0xeaae004a │ │ │ │ + b.n 331ec8 │ │ │ │ movs r2, r7 │ │ │ │ - udf #20 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - orns r0, sl, sl, lsl #1 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + eor.w r0, sl, sl, lsl #1 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 331a68 │ │ │ │ + udf #0 │ │ │ │ movs r2, r7 │ │ │ │ - orn r0, r2, sl, lsl #1 │ │ │ │ - b.n 3320f8 │ │ │ │ + orns r0, r2, sl, lsl #1 │ │ │ │ + b.n 332118 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 331a3c │ │ │ │ + ble.n 331a5c │ │ │ │ movs r2, r7 │ │ │ │ - orr.w r0, r6, sl, lsl #1 │ │ │ │ - b.n 331d44 │ │ │ │ + orrs.w r0, r6, sl, lsl #1 │ │ │ │ + b.n 331d64 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 331a18 │ │ │ │ + ble.n 331a38 │ │ │ │ movs r2, r7 │ │ │ │ - strd r0, r0, [lr, #-296]! @ 0x128 │ │ │ │ - b.n 332188 │ │ │ │ + ldrd r0, r0, [lr, #-296]! @ 0x128 │ │ │ │ + b.n 3321a8 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 331a6c │ │ │ │ + bgt.n 331a8c │ │ │ │ movs r2, r7 │ │ │ │ - strd r0, r0, [r2, #-296] @ 0x128 │ │ │ │ - b.n 33207c │ │ │ │ + ldrd r0, r0, [r2, #-296] @ 0x128 │ │ │ │ + b.n 33209c │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 331a20 │ │ │ │ + bgt.n 331a40 │ │ │ │ movs r2, r7 │ │ │ │ - ldmdb lr, {r1, r3, r6} │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + stmdb lr!, {r1, r3, r6} │ │ │ │ + udf #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 3319e8 │ │ │ │ + bgt.n 331a08 │ │ │ │ movs r2, r7 │ │ │ │ - stmdb r0, {r1, r3, r6} │ │ │ │ - bgt.n 331bb8 │ │ │ │ + ldmdb r0, {r1, r3, r6} │ │ │ │ + bgt.n 3319d8 │ │ │ │ movs r2, r7 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #60 @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xe8d8004a │ │ │ │ - ble.n 331a24 │ │ │ │ + strd r0, r0, [r8], #296 @ 0x128 │ │ │ │ + ble.n 331a44 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 331b78 │ │ │ │ + bgt.n 331b98 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia.w lr!, {r1, r3, r6} │ │ │ │ - ble.n 331b94 │ │ │ │ + @ instruction: 0xe8ce004a │ │ │ │ + ble.n 331bb4 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 331b4c │ │ │ │ + bgt.n 331b6c │ │ │ │ movs r2, r7 │ │ │ │ - ldmia.w ip, {r1, r3, r6} │ │ │ │ - b.n 331f1c │ │ │ │ + stmia.w ip!, {r1, r3, r6} │ │ │ │ + b.n 331f3c │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 331b10 │ │ │ │ + bgt.n 331b30 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #336] @ (331c58 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -421815,37 +421815,37 @@ │ │ │ │ add sl, pc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movw r3, #723 @ 0x2d3 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, sl, #300 @ 0x12c │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w fp, r5, #12288 @ 0x3000 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r1, [pc, #300] @ (331c64 ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #725 @ 0x2d5 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r4, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [fp, #324] @ 0x144 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 331c44 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ - bl 540e64 │ │ │ │ + bl 540e6c │ │ │ │ cbnz r0, 331b7e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -421903,68 +421903,68 @@ │ │ │ │ ldr r1, [pc, #100] @ (331c70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #754 @ 0x2f2 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 331b68 │ │ │ │ str.w r3, [fp, #324] @ 0x144 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 331bb6 │ │ │ │ ldr r2, [pc, #72] @ (331c74 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 331b68 │ │ │ │ ldr r0, [pc, #48] @ (331c78 ) │ │ │ │ add.w r3, sl, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #730 @ 0x2da │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 331d4c │ │ │ │ + bge.n 331b6c │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331a54 │ │ │ │ + b.n 331a74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 331d58 │ │ │ │ + bls.n 331b78 │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 331d60 │ │ │ │ + bhi.n 331b80 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 331870 │ │ │ │ + b.n 331890 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 331cd0 │ │ │ │ + b.n 331cf0 │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 331d5c │ │ │ │ + bls.n 331b7c │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331cbc │ │ │ │ + b.n 331cdc │ │ │ │ movs r2, r7 │ │ │ │ - bcc.n 331bbc │ │ │ │ + bcc.n 331bdc │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00331c7c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 595d90 │ │ │ │ + b.w 595d98 │ │ │ │ nop │ │ │ │ │ │ │ │ 00331c84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 5fb204 │ │ │ │ + bl 5fb20c │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 331cb2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -422010,43 +422010,43 @@ │ │ │ │ movw r3, #714 @ 0x2ca │ │ │ │ ldr r1, [pc, #80] @ (331d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 595d90 │ │ │ │ + bl 595d98 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5fb204 │ │ │ │ + bl 5fb20c │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 331d64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331cbc │ │ │ │ mov r0, r4 │ │ │ │ bl 330994 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331cbc │ │ │ │ nop │ │ │ │ - b.n 331734 │ │ │ │ + b.n 331754 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 331e24 │ │ │ │ + bhi.n 331e44 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 331e34 │ │ │ │ + bvc.n 331e54 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #4] @ (331d8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ bcc.n 331c94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -422054,39 +422054,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (331de8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (331dec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w lr, [pc, #52] @ 331df0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 331df4 │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (331df8 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - b.n 33196c │ │ │ │ + b.w 540414 │ │ │ │ + b.n 33198c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #64] @ (331e2c ) │ │ │ │ + ldr r2, [pc, #128] @ (331e6c ) │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ strb r2, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -422126,20 +422126,20 @@ │ │ │ │ ldr r0, [pc, #20] @ (331e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 331884 │ │ │ │ + b.n 3318a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 36 @ 0x24 │ │ │ │ - movs r2, r7 │ │ │ │ svc 52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ + svc 68 @ 0x44 │ │ │ │ + movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (332038 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #424] @ (33203c ) │ │ │ │ @@ -422148,25 +422148,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (332040 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (332044 ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 331fb8 │ │ │ │ ldr r3, [pc, #380] @ (332048 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -422260,40 +422260,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (332054 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 331ee8 │ │ │ │ ldr r3, [pc, #128] @ (332058 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (33205c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (332060 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 331ee8 │ │ │ │ ldr r3, [pc, #112] @ (332064 ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (332068 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (33206c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 331ee8 │ │ │ │ movs r3, #0 │ │ │ │ b.n 331f4a │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (332070 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -422303,50 +422303,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 331ee8 │ │ │ │ nop │ │ │ │ - b.n 3319e8 │ │ │ │ + b.n 331a08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + udf #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #488 @ (adr r2, 33222c ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 33226c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #344 @ (adr r2, 3321a0 ) │ │ │ │ + add r2, pc, #408 @ (adr r2, 3321e0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #640 @ (adr r2, 3322cc ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 33230c ) │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33279c │ │ │ │ + b.n 3327bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #4 │ │ │ │ + udf #20 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 331fd8 │ │ │ │ + ble.n 331ff8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 332774 │ │ │ │ + b.n 332794 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #6 │ │ │ │ + udf #22 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 331fb0 │ │ │ │ + ble.n 331fd0 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33274c │ │ │ │ + b.n 33276c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #8 │ │ │ │ + udf #24 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 331f88 │ │ │ │ + ble.n 331fa8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33270c │ │ │ │ + b.n 33272c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #14 │ │ │ │ + udf #30 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 332144 │ │ │ │ + ble.n 332164 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033207c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -422361,15 +422361,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (332208 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 33210c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f214 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -422461,64 +422461,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 3320f6 │ │ │ │ ldr r3, [pc, #72] @ (332218 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (33221c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (332220 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3321c6 │ │ │ │ ldr r3, [pc, #60] @ (332224 ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (332228 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (33222c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3321c6 │ │ │ │ - b.n 332794 │ │ │ │ + b.n 3327b4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - bcc.n 332224 │ │ │ │ + bcc.n 332244 │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 332160 │ │ │ │ + bgt.n 332180 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 332580 │ │ │ │ + b.n 3325a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 3321bc │ │ │ │ + blt.n 3321dc │ │ │ │ movs r2, r7 │ │ │ │ - b.n 332548 │ │ │ │ + b.n 332568 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 332198 │ │ │ │ + bgt.n 3321b8 │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 332184 │ │ │ │ + blt.n 3321a4 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 332520 │ │ │ │ + b.n 332540 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 3321a8 │ │ │ │ + bgt.n 3321c8 │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 33215c │ │ │ │ + blt.n 33217c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00332230 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -422565,24 +422565,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ cbz r0, 33233a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #256] @ (3323dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 21de10 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -422612,15 +422612,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3323c2 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 53fda0 │ │ │ │ + bl 53fda8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #164] @ (3323e0 ) │ │ │ │ ldr r3, [pc, #152] @ (3323d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -422684,19 +422684,19 @@ │ │ │ │ bmi.n 332326 │ │ │ │ b.n 33237c │ │ │ │ nop │ │ │ │ strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ movs r1, r7 │ │ │ │ strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 332498 │ │ │ │ + blt.n 3324b8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (3324dc ) │ │ │ │ @@ -422706,15 +422706,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 53fd94 │ │ │ │ + bl 53fd9c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 21dfb4 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -422756,15 +422756,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67aeb4 │ │ │ │ + bl 67aebc │ │ │ │ ldr r2, [pc, #52] @ (3324e8 ) │ │ │ │ ldr r3, [pc, #40] @ (3324e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -422779,15 +422779,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 33259c │ │ │ │ + bge.n 3325bc │ │ │ │ movs r2, r7 │ │ │ │ strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003324ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -422806,15 +422806,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (332528 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldmia r4!, {r1, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -422952,39 +422952,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (3326a0 ) │ │ │ │ ldr r0, [pc, #28] @ (3326a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ble.n 332790 │ │ │ │ + ble.n 3325b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 3326b0 │ │ │ │ + bls.n 3326d0 │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 3326d8 │ │ │ │ + bls.n 3326f8 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 332774 │ │ │ │ + ble.n 332794 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 332694 │ │ │ │ + bls.n 3326b4 │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 33271c │ │ │ │ + bls.n 33273c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3326d4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -423024,15 +423024,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (3327ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423042,35 +423042,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (3327b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bgt.n 3326e8 │ │ │ │ + bgt.n 332708 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 3326d8 │ │ │ │ + bhi.n 3326f8 │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 332804 │ │ │ │ + bhi.n 332824 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 3328a0 │ │ │ │ + bgt.n 3326c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 3326d8 │ │ │ │ + bhi.n 3326f8 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 3327b4 │ │ │ │ + bhi.n 3327d4 │ │ │ │ movs r2, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (3327c8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d98 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -423084,35 +423084,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (332824 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #44] @ (332828 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (33282c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (332830 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - bgt.n 332834 │ │ │ │ + b.w 540414 │ │ │ │ + bgt.n 332854 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r4, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #760] @ (332b2c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -423126,27 +423126,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 21cbb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 332896 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 332896 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 332896 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -423190,25 +423190,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r4, [r2, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (332c30 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3329d4 │ │ │ │ + bvc.n 3329f4 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 332824 │ │ │ │ + bvc.n 332844 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54e3bc │ │ │ │ + bl 54e3c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -423252,19 +423252,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3329b0 ) │ │ │ │ ldr r0, [pc, #20] @ (3329b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bge.n 332a50 │ │ │ │ + bge.n 332a70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 332970 │ │ │ │ + bpl.n 332990 │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 332994 │ │ │ │ + bpl.n 3329b4 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (332a34 ) │ │ │ │ @@ -423305,19 +423305,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r3, r5] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r4, r3] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 332af0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -423385,19 +423385,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #0] @ (332b00 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 332b24 │ │ │ │ + bls.n 332b44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 332a44 │ │ │ │ + bmi.n 332a64 │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 332a68 │ │ │ │ + bpl.n 332a88 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -423465,25 +423465,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (332bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r1, r5] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldr r4, [r2, r0] │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 332c30 │ │ │ │ + bhi.n 332c50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 332b50 │ │ │ │ + bcc.n 332b70 │ │ │ │ movs r2, r7 │ │ │ │ - bmi.n 332bac │ │ │ │ + bmi.n 332bcc │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -423530,19 +423530,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (332c98 ) │ │ │ │ ldr r0, [pc, #20] @ (332c9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bvc.n 332d68 │ │ │ │ + bvc.n 332d88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 332cfc │ │ │ │ + bmi.n 332d1c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (332d80 ) │ │ │ │ @@ -423579,15 +423579,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 332d58 │ │ │ │ ldr r0, [pc, #148] @ (332d94 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 332d58 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -423619,37 +423619,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6abd60 │ │ │ │ + bl 6abd68 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 332d4a │ │ │ │ ldr r3, [pc, #32] @ (332d9c ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 332d4e │ │ │ │ ldrb r0, [r4, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #256] @ (332e90 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 332d6c │ │ │ │ + bcc.n 332d8c │ │ │ │ movs r2, r7 │ │ │ │ stmia r4!, {r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 332db2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -423670,30 +423670,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (332e0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #32] @ (332e10 ) │ │ │ │ ldr r3, [pc, #36] @ (332e14 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - bvs.n 332e34 │ │ │ │ + b.w 540414 │ │ │ │ + bvs.n 332e54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #220 @ 0xdc │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ add sl, fp │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423705,30 +423705,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (332e64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #32] @ (332e68 ) │ │ │ │ ldr r3, [pc, #36] @ (332e6c ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ - bpl.n 332ddc │ │ │ │ + b.w 540414 │ │ │ │ + bpl.n 332dfc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #148 @ 0x94 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ movs r7, r7 │ │ │ │ add sl, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423799,15 +423799,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 332f56 │ │ │ │ ldr r0, [pc, #88] @ (332f8c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 332f56 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 332f66 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (332f80 ) │ │ │ │ @@ -423835,21 +423835,21 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 332f9c │ │ │ │ + bcs.n 332fbc │ │ │ │ movs r2, r7 │ │ │ │ - bmi.n 332e94 │ │ │ │ + bmi.n 332eb4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 332fb4 │ │ │ │ + beq.n 332fd4 │ │ │ │ movs r2, r7 │ │ │ │ - bne.n 332ee8 │ │ │ │ + bne.n 332f08 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332fd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423857,25 +423857,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (332fdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 332ca0 │ │ │ │ nop │ │ │ │ - bmi.n 33304c │ │ │ │ + bmi.n 33306c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 333404 │ │ │ │ @@ -424226,15 +424226,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3332c0 │ │ │ │ ldr r0, [pc, #48] @ (333420 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3332c0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 333138 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r3, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -424245,15 +424245,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 333452 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -424351,39 +424351,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3334ce │ │ │ │ ldr r0, [pc, #64] @ (333568 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 3334ce │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6abd60 │ │ │ │ + bl 6abd68 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3334bc │ │ │ │ nop │ │ │ │ strb r2, [r6, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r5} │ │ │ │ + ldmia r4!, {r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033356c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -424435,33 +424435,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3335ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (333618 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3335ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 6abd60 │ │ │ │ + bl 6abd68 │ │ │ │ b.n 3335a2 │ │ │ │ nop │ │ │ │ strb r2, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r6 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033361c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -424539,34 +424539,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3336a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (333708 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3336a0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6abd60 │ │ │ │ + bl 6abd68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 333696 │ │ │ │ nop │ │ │ │ strb r4, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r4, 33373a │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q8, q4, │ │ │ │ + vhadd.u16 q8, q4, │ │ │ │ ldr r1, [pc, #32] @ (333724 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033370c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -424607,20 +424607,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (333790 ) │ │ │ │ ldr r0, [pc, #20] @ (333794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldmia r4, {r4, r5, r6} │ │ │ │ + ldmia r4!, {r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - movs r2, r7 │ │ │ │ ldmia r0!, {r1, r2, r3} │ │ │ │ movs r2, r7 │ │ │ │ + ldmia r0!, {r1, r2, r3, r4} │ │ │ │ + movs r2, r7 │ │ │ │ │ │ │ │ 00333798 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -424671,34 +424671,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3337dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (333844 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3337dc │ │ │ │ mov r0, r1 │ │ │ │ - bl 6abd60 │ │ │ │ + bl 6abd68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3337d2 │ │ │ │ nop │ │ │ │ strb r0, [r4, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 333868 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 0, cr0, cr12, cr3, {2} │ │ │ │ + cdp2 0, 1, cr0, cr12, cr3, {2} │ │ │ │ subs r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00333848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -424739,20 +424739,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (3338cc ) │ │ │ │ ldr r0, [pc, #20] @ (3338d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldmia r3!, {r2, r4, r5} │ │ │ │ + ldmia r3!, {r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r1, r6, r7} │ │ │ │ - movs r2, r7 │ │ │ │ stmia r6!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ + movs r2, r7 │ │ │ │ │ │ │ │ 003338d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -424808,34 +424808,34 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (333990 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 333922 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6abd60 │ │ │ │ + bl 6abd68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 333918 │ │ │ │ nop │ │ │ │ strb r6, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb88a │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6], {67} @ 0x43 │ │ │ │ + ldc2l 0, cr0, [r6], {67} @ 0x43 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00333994 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -424878,20 +424878,20 @@ │ │ │ │ ldr r0, [pc, #20] @ (333a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r4, r5, r6} │ │ │ │ - movs r2, r7 │ │ │ │ stmia r5!, {r7} │ │ │ │ movs r2, r7 │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ + movs r2, r7 │ │ │ │ │ │ │ │ 00333a28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -424998,15 +424998,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 333b9e │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 333b98 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -425083,21 +425083,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (333c8c ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 333bf0 │ │ │ │ ldr r0, [pc, #56] @ (333c90 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r3, [pc, #44] @ (333c94 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (333c98 ) │ │ │ │ ldr r0, [pc, #44] @ (333c9c ) │ │ │ │ add r3, pc │ │ │ │ @@ -425109,23 +425109,23 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (333f94 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -425143,38 +425143,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r2, [pc, #700] @ (333fa8 ) │ │ │ │ ldr r1, [pc, #700] @ (333fac ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (333fb0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (333fb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 333ef2 │ │ │ │ ldr r2, [pc, #656] @ (333fb8 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -425349,15 +425349,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (333fe4 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #216] @ (333fe8 ) │ │ │ │ ldr r3, [pc, #136] @ (333f98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -425370,98 +425370,98 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (333fec ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r8 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 333e3a │ │ │ │ ldr r0, [pc, #156] @ (333ff0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ b.n 333f4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (333ff4 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 21ca08 │ │ │ │ b.n 333f46 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (333ff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ ldr r0, [pc, #116] @ (333ffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ nop │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb722 │ │ │ │ movs r0, r7 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r0, r7 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ movs r0, r7 │ │ │ │ - bge.n 33409c │ │ │ │ + bge.n 333ebc │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [ip], {63} @ 0x3f │ │ │ │ + stc 0, cr0, [ip], #252 @ 0xfc │ │ │ │ ldr r0, [pc, #128] @ (334040 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r4, r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -425492,39 +425492,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #460] @ (334230 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (334234 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ bl 3326d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3340ca │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #408] @ (334238 ) │ │ │ │ ldr r3, [pc, #376] @ (33421c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -425540,15 +425540,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (33423c ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #292] @ 334200 │ │ │ │ ldr r2, [pc, #352] @ (334240 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -425583,15 +425583,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #244] @ (334250 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -425604,34 +425604,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2c194c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 3341a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 333ca0 │ │ │ │ b.n 334096 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #72] @ 334208 │ │ │ │ ldr r2, [pc, #144] @ (334254 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (334258 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425641,15 +425641,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 3dcb9c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2c194c │ │ │ │ b.n 334196 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -425664,43 +425664,43 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 33428c │ │ │ │ + cbz r6, 334290 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + uxth r4, r0 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ movs r1, r7 │ │ │ │ ldr r6, [r6, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ sub sp, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxth r0, r4 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 334268 │ │ │ │ + cbz r2, 33426c │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ add r7, sp, #816 @ 0x330 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -425732,27 +425732,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ bl 3326d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 334306 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #232] @ (3343c8 ) │ │ │ │ ldr r3, [pc, #212] @ (3343b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -425767,15 +425767,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #136] @ 3343a0 │ │ │ │ ldr r1, [pc, #176] @ (3343cc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (3343d0 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425786,35 +425786,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 3dcb9c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 334356 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 333ca0 │ │ │ │ b.n 3342d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (3343d4 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #432 @ 0x1b0 │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -425832,29 +425832,29 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3343ce │ │ │ │ + cbz r2, 3343d2 │ │ │ │ movs r0, r7 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #552 @ 0x228 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ movs r1, r7 │ │ │ │ str r0, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003343d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425965,27 +425965,27 @@ │ │ │ │ ldr r0, [pc, #36] @ (334514 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - it ne │ │ │ │ - lslne r2, r1, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + it cs │ │ │ │ + lslcs r2, r1, #1 │ │ │ │ + hlt 0x0036 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 334580 │ │ │ │ + cbnz r0, 334584 │ │ │ │ movs r2, r7 │ │ │ │ - nop │ │ │ │ + yield │ │ │ │ lsls r2, r1, #1 │ │ │ │ - hlt 0x000e │ │ │ │ + hlt 0x001e │ │ │ │ movs r2, r7 │ │ │ │ - ite pl │ │ │ │ - movpl r2, r7 │ │ │ │ - pushmi {r4, r5, lr} │ │ │ │ + itt vs │ │ │ │ + movvs r2, r7 │ │ │ │ + pushvs {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (33459c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #116] @ (3345a0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -426033,20 +426033,20 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ittt cs │ │ │ │ + itee cc │ │ │ │ + movcc r2, r7 │ │ │ │ + itte cs @ unpredictable │ │ │ │ movcs r2, r7 │ │ │ │ - itet ne @ unpredictable │ │ │ │ - movne r2, r7 │ │ │ │ - streq r6, [r4, #80] @ 0x50 │ │ │ │ - lslne r1, r3, #1 │ │ │ │ + strcs r6, [r4, #80] @ 0x50 │ │ │ │ + lslcc r1, r3, #1 │ │ │ │ │ │ │ │ 003345b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #288] @ (3346e4 ) │ │ │ │ @@ -426071,35 +426071,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 547e74 │ │ │ │ + bl 547e7c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33469e │ │ │ │ ldr r7, [pc, #240] @ (3346f4 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3346be │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #224] @ (3346f8 ) │ │ │ │ ldr r2, [pc, #228] @ (3346fc ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -426107,15 +426107,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 33467c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #172] @ (334700 ) │ │ │ │ ldr r3, [pc, #144] @ (3346e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426149,58 +426149,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (33470c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 334648 │ │ │ │ ldr r3, [pc, #80] @ (334710 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (334714 ) │ │ │ │ ldr r1, [pc, #80] @ (334718 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 334648 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ movs r0, r7 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #784 @ 0x310 │ │ │ │ movs r0, r7 │ │ │ │ str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r5, r6, r7, pc} │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8de │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033471c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426217,35 +426217,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (33482c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3347ea │ │ │ │ ldr r6, [pc, #208] @ (334830 ) │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r4, [pc, #204] @ (334834 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r2, [pc, #196] @ (334838 ) │ │ │ │ ldr r1, [pc, #196] @ (33483c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #180] @ (334840 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (334844 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c1c98 │ │ │ │ ldr r1, [pc, #176] @ (334848 ) │ │ │ │ @@ -426253,42 +426253,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 3e1484 │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3347f6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (33484c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ b.n 33475e │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -426300,33 +426300,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r7, pc, #880 @ (adr r7, 334b9c ) │ │ │ │ + add r7, pc, #944 @ (adr r7, 334bdc ) │ │ │ │ movs r1, r7 │ │ │ │ str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r2, r7} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + add r4, sp, #304 @ 0x130 │ │ │ │ movs r0, r7 │ │ │ │ - add r7, pc, #552 @ (adr r7, 334a74 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 334ab4 ) │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -426343,40 +426343,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #216] @ (33496c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 334924 │ │ │ │ ldr r5, [pc, #204] @ (334970 ) │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r4, [pc, #200] @ (334974 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ ldr r2, [pc, #192] @ (334978 ) │ │ │ │ ldr r1, [pc, #192] @ (33497c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #176] @ (334980 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c98 │ │ │ │ movs r1, #0 │ │ │ │ @@ -426389,15 +426389,15 @@ │ │ │ │ bl 2c1698 │ │ │ │ ldr r2, [pc, #140] @ (334984 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 334932 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -426405,15 +426405,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (334988 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ b.n 3348a2 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -426428,31 +426428,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ str r2, [r6, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #504 @ (adr r6, 334b64 ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 334ba4 ) │ │ │ │ movs r1, r7 │ │ │ │ - pop {r6} │ │ │ │ + pop {r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r0, 3349c8 │ │ │ │ + cbnz r0, 3349cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ movs r0, r7 │ │ │ │ - cbnz r2, 3349f4 │ │ │ │ + cbnz r2, 3349f8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033498c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -426483,38 +426483,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (334a24 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (334a28 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 548138 │ │ │ │ + bl 548140 │ │ │ │ ldr.w ip, [pc, #48] @ 334a2c │ │ │ │ ldr r2, [pc, #48] @ (334a30 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r0, 334a6c │ │ │ │ + rev r0, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00334a34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426580,24 +426580,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 334a84 │ │ │ │ b.n 334a6c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (334af8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ str r6, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r7, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev r4, r0 │ │ │ │ + rev r4, r2 │ │ │ │ movs r2, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -426624,25 +426624,25 @@ │ │ │ │ blx 21bdec │ │ │ │ movs r0, #0 │ │ │ │ blx 21e56c │ │ │ │ ldrsh r0, [r6, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (334e84 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 334bb4 │ │ │ │ + cbnz r0, 334bb8 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 334bc2 │ │ │ │ + cbnz r6, 334bc6 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54e03c │ │ │ │ + bl 54e044 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -426791,15 +426791,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 334bfa │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 334d46 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 334d4c │ │ │ │ @@ -426879,15 +426879,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (334e10 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -426905,27 +426905,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (334e18 ) │ │ │ │ ldr r0, [pc, #36] @ (334e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7d6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 334e22 │ │ │ │ + cbnz r0, 334e26 │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #188 @ 0xbc │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ movs r2, r7 │ │ │ │ add r6, pc, #336 @ (adr r6, 334f64 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r6, 334e1e │ │ │ │ + cbnz r6, 334e22 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 334e28 │ │ │ │ + cbnz r4, 334e2c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334e20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426936,29 +426936,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (334e70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #32] @ (334e74 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 41478c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ add r5, pc, #848 @ (adr r5, 3351c8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00334e78 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -427007,19 +427007,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (334f08 ) │ │ │ │ ldr r0, [pc, #16] @ (334f0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334f10 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -427225,15 +427225,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (33517c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 3350bc │ │ │ │ ldr r3, [pc, #80] @ (335180 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (335184 ) │ │ │ │ ldr r0, [pc, #80] @ (335188 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427259,37 +427259,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 33578c │ │ │ │ lsls r6, r4, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb69a │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cpsid │ │ │ │ + @ instruction: 0xb680 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6f4 │ │ │ │ + @ instruction: 0xb704 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + setend be │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003351a4 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3351ba │ │ │ │ movs r0, #0 │ │ │ │ @@ -427463,27 +427463,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6abd8c │ │ │ │ + bl 6abd94 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33534e │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 335324 │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6abd8c │ │ │ │ + bl 6abd94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33534e │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 33534a │ │ │ │ ldr r3, [pc, #28] @ (3353b4 ) │ │ │ │ @@ -427496,19 +427496,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3353f6 │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r3} │ │ │ │ + push {r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - push {r4, r5, r7} │ │ │ │ + push {r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003353c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -427603,25 +427603,25 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldrsb r4, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 3354c2 │ │ │ │ + cbz r6, 3354c6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r0, 33550a │ │ │ │ + cbz r0, 33550e │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 335510 │ │ │ │ + cbz r4, 335514 │ │ │ │ movs r2, r7 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + cbz r0, 3354ce │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 335510 │ │ │ │ + cbz r2, 335514 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 335546 │ │ │ │ + cbz r2, 33554a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003354d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427679,15 +427679,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427699,19 +427699,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 33552e │ │ │ │ nop │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + add sp, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 33560c │ │ │ │ + cbz r2, 335610 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxth r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003355c8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -427899,15 +427899,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5353c0 │ │ │ │ + bl 5353c8 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 3357a2 │ │ │ │ b.n 3356d8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ @@ -428009,15 +428009,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 6abd8c │ │ │ │ + bl 6abd94 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3358ae │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -428055,19 +428055,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (335968 ) │ │ │ │ ldr r0, [pc, #20] @ (33596c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (335a24 ) │ │ │ │ @@ -428097,59 +428097,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #96] @ (335a38 ) │ │ │ │ ldr r1, [pc, #100] @ (335a3c ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338548 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (335a40 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + add r4, sp, #304 @ 0x130 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r2, r1] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r7, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 335a5a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -428163,21 +428163,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54d8c4 │ │ │ │ + bl 54d8cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 54d8c4 │ │ │ │ + bl 54d8cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -428339,15 +428339,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 6abd8c │ │ │ │ + bl 6abd94 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335be2 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -428468,23 +428468,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54d8c4 │ │ │ │ + bl 54d8cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54d8c4 │ │ │ │ + b.w 54d8cc │ │ │ │ nop │ │ │ │ │ │ │ │ 00335da0 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -428584,19 +428584,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r4, [pc, #712] @ (336164 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #560] @ (3360d4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 336048 ) │ │ │ │ + add r7, pc, #480 @ (adr r7, 336088 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (335ffc ) │ │ │ │ @@ -428691,15 +428691,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 5353c0 │ │ │ │ + bl 5353c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 335eee │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (336014 ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (336000 ) │ │ │ │ add r2, pc │ │ │ │ @@ -428737,19 +428737,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #608] @ (336270 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #192] @ (3360d4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #864] @ (336378 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #16 @ (adr r6, 33602c ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 33606c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #840 @ 0x348 │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ - cmp sl, r4 │ │ │ │ + cmp sl, r6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00336024 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -428785,19 +428785,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336094 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #472 @ (adr r5, 336268 ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 3362a8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00336098 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428879,15 +428879,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3360f2 │ │ │ │ ldr r0, [pc, #72] @ (3361bc ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 33610e │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -428904,15 +428904,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -428946,19 +428946,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336234 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #856 @ (adr r3, 336588 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 3365c8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #656 @ (adr r6, 3364c4 ) │ │ │ │ + add r6, pc, #720 @ (adr r6, 336504 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #704 @ (adr r6, 3364f8 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 336538 ) │ │ │ │ movs r2, r7 │ │ │ │ cbz r1, 336290 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -429163,70 +429163,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 336448 │ │ │ │ ldr r3, [pc, #92] @ (3364dc ) │ │ │ │ ldr r2, [pc, #96] @ (3364e0 ) │ │ │ │ ldr r1, [pc, #96] @ (3364e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 336448 │ │ │ │ ldr r3, [pc, #72] @ (3364e8 ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (3364ec ) │ │ │ │ ldr r1, [pc, #72] @ (3364f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 336476 │ │ │ │ blx ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 3365f0 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 336630 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #176 @ (adr r6, 33657c ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 3365bc ) │ │ │ │ movs r2, r7 │ │ │ │ - bl 70a4ce <_IO_stdin_used@@Base+0x53e2e> │ │ │ │ - add r1, pc, #584 @ (adr r1, 33671c ) │ │ │ │ + bl 70a4ce <_IO_stdin_used@@Base+0x53e1e> │ │ │ │ + add r1, pc, #648 @ (adr r1, 33675c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #640 @ (adr r5, 336758 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 336798 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #360 @ (adr r4, 336644 ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 336684 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #456 @ (adr r1, 3366a8 ) │ │ │ │ + add r1, pc, #520 @ (adr r1, 3366e8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #152 @ (adr r5, 33657c ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 3365bc ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #240 @ (adr r4, 3365d8 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 336618 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #312 @ (adr r1, 336624 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 336664 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 3365c0 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 336600 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #96 @ (adr r4, 336554 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 336594 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003364f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -429298,15 +429298,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r2, r2 │ │ │ │ add.w r4, r2, #32 │ │ │ │ b.n 33653c │ │ │ │ nop │ │ │ │ - add r5, pc, #80 @ (adr r5, 336628 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 336668 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003365d8 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 3365ee │ │ │ │ movs r0, #0 │ │ │ │ @@ -429342,20 +429342,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 33660c │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 54de3c │ │ │ │ + bl 54de44 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 54de3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 336674 │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -429484,19 +429484,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3367c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3367c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #72 @ (adr r1, 33680c ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 33684c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #664 @ (adr r1, 336a60 ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 336aa0 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003367c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -429533,19 +429533,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #608 @ (adr r0, 336aa0 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 336ae0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #176 @ (adr r1, 3368f4 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 336934 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00336844 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33685a │ │ │ │ movs r0, #0 │ │ │ │ @@ -429705,19 +429705,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ rors r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #584 @ (adr r0, 336c38 ) │ │ │ │ + add r0, pc, #648 @ (adr r0, 336c78 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003369f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429769,19 +429769,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336a8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #48 @ (adr r0, 336ac0 ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 336b00 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -429814,46 +429814,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (336b9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #164] @ (336ba0 ) │ │ │ │ ldr r1, [pc, #164] @ (336ba4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #144] @ (336ba8 ) │ │ │ │ ldr r1, [pc, #148] @ (336bac ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #128] @ (336bb0 ) │ │ │ │ ldr r1, [pc, #132] @ (336bb4 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (336bb8 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #116] @ (336bbc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (336bc0 ) │ │ │ │ ldr r2, [pc, #120] @ (336bc4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -429881,27 +429881,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc2l 0, cr0, [lr], {55} @ 0x37 │ │ │ │ - @ instruction: 0xfb960039 │ │ │ │ - bkpt 0x0014 │ │ │ │ + ldc2l 0, cr0, [lr], {55} @ 0x37 │ │ │ │ + @ instruction: 0xfba60039 │ │ │ │ + bkpt 0x0024 │ │ │ │ movs r0, r7 │ │ │ │ - mvns r0, r2 │ │ │ │ + mvns r0, r4 │ │ │ │ movs r2, r7 │ │ │ │ - ldc2 0, cr0, [sl], #220 @ 0xdc │ │ │ │ - ldc2l 0, cr0, [r2], {55} @ 0x37 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + stc2l 0, cr0, [sl], {55} @ 0x37 │ │ │ │ + stc2l 0, cr0, [r2], #220 @ 0xdc │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ movs r0, r7 │ │ │ │ subs r7, #82 @ 0x52 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ @@ -429925,15 +429925,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 54e330 │ │ │ │ + bl 54e338 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 336bf4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -429957,15 +429957,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54e438 │ │ │ │ + bl 54e440 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 336cb8 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 336c52 │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -430016,15 +430016,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (33701c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 33f14c │ │ │ │ movs r0, #0 │ │ │ │ @@ -430123,41 +430123,41 @@ │ │ │ │ nop │ │ │ │ subs r5, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (336e6c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 336ed0 │ │ │ │ @@ -430167,66 +430167,66 @@ │ │ │ │ ldr r1, [pc, #76] @ (336ed8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #60] @ (336edc ) │ │ │ │ ldr r3, [pc, #60] @ (336ee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (336ee4 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (336ee8 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r2, [pc, #48] @ (336eec ) │ │ │ │ ldr r1, [pc, #48] @ (336ef0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 548ea4 │ │ │ │ + b.w 548eac │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vld4.8 {d0-d3}, [ip :256], r7 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + ldrsh.w r0, [ip, r7, lsl #3] │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0x479b │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands r6, r4 │ │ │ │ + ands r6, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 336f30 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 54d8c4 │ │ │ │ + bl 54d8cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -430236,71 +430236,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (336f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d8 │ │ │ │ + bl 5454e0 │ │ │ │ cbz r0, 336f7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (336fbc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ ldr r1, [pc, #56] @ (336fc0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ ldr r1, [pc, #48] @ (336fc4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 336f6a │ │ │ │ ldr r3, [pc, #32] @ (336fc8 ) │ │ │ │ movw r2, #2849 @ 0xb21 │ │ │ │ ldr r1, [pc, #28] @ (336fcc ) │ │ │ │ ldr r0, [pc, #32] @ (336fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ movs r1, r7 │ │ │ │ - cbz r0, 336fdc │ │ │ │ + cbz r0, 336fe0 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (3370b0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -430334,15 +430334,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 33701e │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 337048 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 337070 │ │ │ │ ldr r3, [pc, #120] @ (3370bc ) │ │ │ │ add r3, pc │ │ │ │ b.n 337074 │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -430389,20 +430389,20 @@ │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ subs r2, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #224 @ (adr r7, 3371a0 ) │ │ │ │ + add r7, pc, #288 @ (adr r7, 3371e0 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ - ldc 0, cr0, [r2], {56} @ 0x38 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + stc 0, cr0, [r2], #-224 @ 0xffffff20 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -430411,30 +430411,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (337114 ) │ │ │ │ ldr r1, [pc, #48] @ (337118 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #36] @ (33711c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf6d40037 │ │ │ │ - @ instruction: 0xf59c0039 │ │ │ │ + @ instruction: 0xf6e40037 │ │ │ │ + sub.w r0, ip, #12124160 @ 0xb90000 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 337170 │ │ │ │ @@ -430443,32 +430443,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (337178 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2bcd54 │ │ │ │ ldr r1, [pc, #32] @ (33717c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 41478c │ │ │ │ - str r5, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r3, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -430478,15 +430478,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (3371f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (3371fc ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2bcd10 │ │ │ │ @@ -430503,19 +430503,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb776 │ │ │ │ + @ instruction: 0xb786 │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #113 @ 0x71 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430534,15 +430534,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (3372d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cbz r0, 3372b6 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 3372b6 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r2, #68] @ 0x44 │ │ │ │ @@ -430581,23 +430581,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 337292 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #720] @ 0x2d0 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -430628,49 +430628,49 @@ │ │ │ │ ldr r6, [pc, #304] @ (337458 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #284] @ (33745c ) │ │ │ │ ldr r1, [pc, #284] @ (337460 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3373fe │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33730a │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #196] @ (337450 ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33731a │ │ │ │ ldr r3, [pc, #204] @ (337464 ) │ │ │ │ @@ -430685,15 +430685,15 @@ │ │ │ │ bpl.n 33731a │ │ │ │ ldr r0, [pc, #188] @ (33746c ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337320 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 33742c │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -430737,50 +430737,50 @@ │ │ │ │ ldr r0, [pc, #84] @ (33748c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf4c20037 │ │ │ │ + @ instruction: 0xf4d20037 │ │ │ │ adds r7, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #552] @ 0x228 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 33751c │ │ │ │ @@ -430832,25 +430832,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (337544 ) │ │ │ │ ldr r0, [pc, #32] @ (337548 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #856] @ 0x358 │ │ │ │ movs r2, r7 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (3375dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -430858,24 +430858,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3375e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #104] @ (3375e8 ) │ │ │ │ ldr r1, [pc, #108] @ (3375ec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3375a2 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 3375b4 │ │ │ │ mov r0, r3 │ │ │ │ @@ -430897,22 +430897,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 340a50 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 3375a2 │ │ │ │ nop │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf2520037 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xf2620037 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 337650 │ │ │ │ + cbz r4, 337654 │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (3376c4 ) │ │ │ │ @@ -430930,50 +430930,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #164] @ (3376d8 ) │ │ │ │ ldr r1, [pc, #168] @ (3376dc ) │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #148] @ (3376e0 ) │ │ │ │ ldr r1, [pc, #152] @ (3376e4 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 67a6d8 │ │ │ │ + bl 67a6e0 │ │ │ │ ldr r2, [pc, #80] @ (3376e8 ) │ │ │ │ ldr r3, [pc, #48] @ (3376c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -430989,26 +430989,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r6, 33771c │ │ │ │ + cbz r6, 337720 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r2, #22 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf1840037 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + @ instruction: 0xf1940037 │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r3 │ │ │ │ movs r0, r7 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ adds r4, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431019,24 +431019,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (3377a8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #144] @ (3377ac ) │ │ │ │ ldr r1, [pc, #144] @ (3377b0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (3377b4 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -431065,25 +431065,25 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 3e14a4 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e22f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5353c4 │ │ │ │ + bl 5353cc │ │ │ │ b.n 337764 │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf0b60037 │ │ │ │ - adds r7, #12 │ │ │ │ + @ instruction: 0xf0c60037 │ │ │ │ + adds r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 3377ec │ │ │ │ + sxth r6, r0 │ │ │ │ movs r0, r7 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ adds r3, #98 @ 0x62 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431105,15 +431105,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #212 @ 0xd4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 337180 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 337840 │ │ │ │ @@ -431140,42 +431140,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (337894 ) │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 337816 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 337810 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 337892 │ │ │ │ + cbz r2, 337896 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r7, #6 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r2, #126 @ 0x7e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vqadd.s64 d16, d4, d23 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + vmvn.i32 d0, #71 @ 0x00000047 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -431204,32 +431204,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (337a18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #288] @ (337a1c ) │ │ │ │ ldr r1, [pc, #288] @ (337a20 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -431260,100 +431260,100 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (337a30 ) │ │ │ │ ldr r1, [pc, #160] @ (337a34 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 337938 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5353c8 │ │ │ │ + bl 5353d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3378ce │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (337a38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mrc 0, 6, r0, cr6, cr7, {1} │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + mcr 0, 7, r0, cr6, cr7, {1} │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ movs r0, r7 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mcr 0, 2, r0, cr2, cr7, {1} │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + mrc 0, 2, r0, cr2, cr7, {1} │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ movs r0, r7 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337a3c : │ │ │ │ cbz r1, 337a7e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 547ad8 │ │ │ │ + bl 547ae0 │ │ │ │ ldr r3, [pc, #44] @ (337a8c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3345b0 │ │ │ │ @@ -431366,15 +431366,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337a90 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -431404,19 +431404,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (337aec ) │ │ │ │ ldr r0, [pc, #20] @ (337af0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1760] @ 0x6e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -431458,15 +431458,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 337b50 │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 337b4e │ │ │ │ @@ -431520,25 +431520,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (337c2c ) │ │ │ │ ldr r0, [pc, #32] @ (337c30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337c34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -431588,24 +431588,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (337d50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #140] @ (337d54 ) │ │ │ │ ldr r1, [pc, #140] @ (337d58 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 337d1e │ │ │ │ ldr r4, [pc, #124] @ (337d5c ) │ │ │ │ ldr r6, [pc, #124] @ (337d60 ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -431613,24 +431613,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 337d30 │ │ │ │ ldr r1, [pc, #112] @ (337d64 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #100] @ (337d68 ) │ │ │ │ ldr r1, [pc, #100] @ (337d6c ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 337cea │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -431642,37 +431642,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (337d74 ) │ │ │ │ ldr r0, [pc, #60] @ (337d78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add.w r0, sl, r7, rrx │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds.w r0, sl, r7, rrx │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ movs r0, r7 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #22 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r0, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xead80037 │ │ │ │ - adds r1, #32 │ │ │ │ + @ instruction: 0xeae80037 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337d7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -431686,22 +431686,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #380 @ 0x17c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 337df0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 337ddc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -431718,23 +431718,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (337e10 ) │ │ │ │ add.w r3, r4, #424 @ 0x1a8 │ │ │ │ ldr r0, [pc, #28] @ (337e14 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r7, #38] @ 0x26 │ │ │ │ + ldrh r4, [r1, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (337f6c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -431766,25 +431766,25 @@ │ │ │ │ add.w r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #268] @ (337f80 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r7, r8, #212 @ 0xd4 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #248] @ (337f84 ) │ │ │ │ ldr r1, [pc, #248] @ (337f88 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 337e70 │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -431814,23 +431814,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (337f94 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #136] @ (337f98 ) │ │ │ │ ldr r1, [pc, #140] @ (337f9c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 337eca │ │ │ │ ldr r2, [pc, #120] @ (337fa0 ) │ │ │ │ ldr r3, [pc, #72] @ (337f74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431855,35 +431855,35 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 21cef8 │ │ │ │ b.n 337f26 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #2] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrd r0, r0, [r2, #-220] @ 0xdc │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + strd r0, r0, [r2, #-220]! @ 0xdc │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ movs r0, r7 │ │ │ │ - adds r0, #66 @ 0x42 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xe8c40037 │ │ │ │ - cmp r7, #30 │ │ │ │ + @ instruction: 0xe8d40037 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00337fa4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431900,15 +431900,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #380 @ 0x17c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 338000 │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -431923,23 +431923,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (338020 ) │ │ │ │ add.w r3, r5, #444 @ 0x1bc │ │ │ │ ldr r0, [pc, #28] @ (338024 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #328] @ (338184 ) │ │ │ │ @@ -431951,24 +431951,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (33818c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #220 @ 0xdc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #300] @ (338190 ) │ │ │ │ ldr r1, [pc, #304] @ (338194 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33813a │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [pc, #284] @ 338198 │ │ │ │ ldr r6, [pc, #284] @ (33819c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -431981,29 +431981,29 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 3380dc │ │ │ │ ldr r1, [pc, #260] @ (3381a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #248] @ (3381a4 ) │ │ │ │ ldr r1, [pc, #248] @ (3381a8 ) │ │ │ │ add.w r3, fp, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #232] @ (3381ac ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 338124 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 33813a │ │ │ │ mov r4, r9 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338092 │ │ │ │ @@ -432068,82 +432068,82 @@ │ │ │ │ ldr r1, [pc, #76] @ (3381c0 ) │ │ │ │ ldr r0, [pc, #76] @ (3381c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 338078 │ │ │ │ + b.n 338098 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r6, #108 @ 0x6c │ │ │ │ + cmp r6, #124 @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 338004 │ │ │ │ + b.n 338024 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r7, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003381c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (3381f4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003381f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 33828a │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (338290 ) │ │ │ │ @@ -432158,15 +432158,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (338294 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (338298 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #64] @ (33829c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33826c │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -432180,19 +432180,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21f260 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, #2] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ movs r1, r7 │ │ │ │ sub sp, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sub sp, #168 @ 0xa8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 003382a4 : │ │ │ │ @@ -432205,24 +432205,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (338358 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 53eb50 │ │ │ │ + bl 53eb58 │ │ │ │ ldr r2, [pc, #140] @ (33835c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (338360 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 338352 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #380 @ 0x17c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -432234,15 +432234,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #80] @ 0x50 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #76] @ (33836c ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 338332 │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -432257,23 +432257,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 21f260 │ │ │ │ nop │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #264 @ (adr r6, 338468 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 3384a8 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r3, #254 @ 0xfe │ │ │ │ + cmp r4, #14 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, sp, #904 @ 0x388 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00338374 : │ │ │ │ @@ -432288,24 +432288,24 @@ │ │ │ │ ldr r1, [pc, #136] @ (338418 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #120] @ (33841c ) │ │ │ │ add.w r4, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #116] @ (338420 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 3383ca │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -432318,36 +432318,36 @@ │ │ │ │ ldr r1, [pc, #72] @ (33842c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53ebbc │ │ │ │ + b.w 53ebc4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 337c68 │ │ │ │ + b.n 337c88 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 338a00 │ │ │ │ + b.n 338a20 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r4, #12] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 338bd0 │ │ │ │ + b.n 338bf0 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 338964 │ │ │ │ + b.n 338984 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00338430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432456,74 +432456,74 @@ │ │ │ │ 00338548 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #44] @ 33858c │ │ │ │ ldr r2, [pc, #44] @ (338590 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (338594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #672 @ (adr r3, 338834 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 338874 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #128] @ (338638 ) │ │ │ │ ldr r2, [pc, #132] @ (33863c ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (338640 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (338644 ) │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 33861e │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 33861e │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -432541,58 +432541,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #336 @ (adr r3, 338790 ) │ │ │ │ + add r3, pc, #400 @ (adr r3, 3387d0 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r5, #0] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00338648 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #56] @ 338698 │ │ │ │ ldr r2, [pc, #56] @ (33869c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (3386a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #672 @ (adr r2, 338940 ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 338980 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003386a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432604,15 +432604,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w lr, [r2, #100] @ 0x64 │ │ │ │ add.w r1, ip, #1280 @ 0x500 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [lr, #6] │ │ │ │ bic.w ip, ip, #8 │ │ │ │ strb.w ip, [lr, #6] │ │ │ │ - bl 54cd70 │ │ │ │ + bl 54cd78 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 3386fc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -432645,15 +432645,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #1280 @ 0x500 │ │ │ │ ldr.w r3, [r2, #1432] @ 0x598 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54bd80 │ │ │ │ + bl 54bd88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 338762 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -432695,33 +432695,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (338898 ) │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #220] @ (33889c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -432737,32 +432737,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (3388a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #128] @ (3388ac ) │ │ │ │ ldr r1, [pc, #132] @ (3388b0 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -432771,39 +432771,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (3388b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 3388c0 │ │ │ │ + b.n 3388e0 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #336 @ (adr r1, 3389f0 ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 338a30 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #928 @ (adr r0, 338c50 ) │ │ │ │ + add r0, pc, #992 @ (adr r0, 338c90 ) │ │ │ │ movs r0, r7 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003388b8 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003388bc : │ │ │ │ @@ -432840,24 +432840,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #220 @ 0xdc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #276] @ (338a2c ) │ │ │ │ ldr r1, [pc, #280] @ (338a30 ) │ │ │ │ add.w r3, r8, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3389d0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3dd35c │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -432930,39 +432930,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (338a4c ) │ │ │ │ add.w r3, r8, #504 @ 0x1f8 │ │ │ │ ldr r0, [pc, #60] @ (338a50 ) │ │ │ │ movw r2, #1549 @ 0x60d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #202 @ 0xca │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ + add r0, pc, #48 @ (adr r0, 338a60 ) │ │ │ │ movs r0, r7 │ │ │ │ - movs r5, #184 @ 0xb8 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r0, #32] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #6] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r4, #32] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r6, #6] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r3, #30] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338a54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -432973,24 +432973,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (338ae4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #100] @ (338ae8 ) │ │ │ │ ldr r1, [pc, #100] @ (338aec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 338ac8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 3e14a4 │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -433005,23 +433005,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 338b80 │ │ │ │ + ble.n 338ba0 │ │ │ │ movs r7, r6 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ movs r0, r7 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (338bec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -433031,24 +433031,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r4, r4, #524 @ 0x20c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 338b5a │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -433109,19 +433109,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21e9a0 │ │ │ │ blx 21c430 │ │ │ │ ldr.w r1, [r5, #1752] @ 0x6d8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 338bca │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #280] @ 0x118 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh.w r0, [ip, #56] @ 0x38 │ │ │ │ + ldrh.w r0, [ip, #56] @ 0x38 │ │ │ │ add r7, pc, #336 @ (adr r7, 338d4c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ udf #191 @ 0xbf │ │ │ │ Address 0x338bfe is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00338c00 : │ │ │ │ @@ -433138,26 +433138,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 5417c4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5417cc │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #332] @ (338d84 ) │ │ │ │ ldr r2, [pc, #332] @ (338d88 ) │ │ │ │ ldr r1, [pc, #336] @ (338d8c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #548 @ 0x224 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 338cc6 │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 338ccc │ │ │ │ mov r2, r6 │ │ │ │ @@ -433259,19 +433259,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 338ccc │ │ │ │ b.n 338cfc │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 338e20 │ │ │ │ + blt.n 338e40 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 338f50 │ │ │ │ + b.n 338f70 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (339020 ) │ │ │ │ @@ -433328,32 +433328,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (339038 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #496] @ (33903c ) │ │ │ │ ldr r1, [pc, #496] @ (339040 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (339044 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433368,35 +433368,35 @@ │ │ │ │ beq.n 338f1e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (339048 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w fp, [pc, #396] @ 33904c │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (339044 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -433463,15 +433463,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 338f0c │ │ │ │ ldr r3, [pc, #136] @ (33905c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 338e92 │ │ │ │ @@ -433489,49 +433489,49 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 338e92 │ │ │ │ - bge.n 339040 │ │ │ │ + bge.n 339060 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r3, #4] │ │ │ │ + ldrb r6, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #90 @ 0x5a │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ adds r2, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 338f3c │ │ │ │ + bls.n 338f5c │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ movs r0, r7 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ movs r0, r7 │ │ │ │ - movs r0, #16 │ │ │ │ + movs r0, #32 │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r4, #26] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -433548,15 +433548,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 21e988 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54de3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -433586,26 +433586,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 21cef8 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 338d90 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 33913a │ │ │ │ ldr r3, [pc, #176] @ (3391d0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (3391d4 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33cc2c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 3e1628 │ │ │ │ @@ -433629,15 +433629,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #592 @ 0x250 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 21c3e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -433650,29 +433650,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3391e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r4, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -433791,29 +433791,29 @@ │ │ │ │ ldr r1, [pc, #20] @ (339334 ) │ │ │ │ ldr r0, [pc, #20] @ (339338 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033933c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5412b8 │ │ │ │ + bl 5412c0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 3391ec │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -433824,15 +433824,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (3393ec ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 339398 │ │ │ │ bl 3391ec │ │ │ │ cmp r4, r5 │ │ │ │ @@ -433861,25 +433861,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (3393f4 ) │ │ │ │ ldr r0, [pc, #32] @ (3393f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #648 @ 0x288 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strb r6, [r3, #13] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r5, r5 │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r6, #28] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003393fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -434074,34 +434074,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #520] @ (339824 ) │ │ │ │ ldr r1, [pc, #520] @ (339828 ) │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (33982c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434124,15 +434124,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (339838 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3394c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 338d90 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -434192,34 +434192,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (339848 ) │ │ │ │ ldr r1, [pc, #236] @ (33984c ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (33982c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434243,15 +434243,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (339854 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3394c2 │ │ │ │ ldr r3, [pc, #116] @ (339858 ) │ │ │ │ movw r2, #1783 @ 0x6f7 │ │ │ │ ldr r1, [pc, #112] @ (33985c ) │ │ │ │ ldr r0, [pc, #116] @ (339860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -434266,57 +434266,57 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 339788 │ │ │ │ + bne.n 3397a8 │ │ │ │ movs r7, r6 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + adds r6, r3, r0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ movs r0, r7 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r5, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 339744 │ │ │ │ + beq.n 339764 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r0, #12] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -434340,15 +434340,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5412b8 │ │ │ │ + bl 5412c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3391ec │ │ │ │ │ │ │ │ 003398d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -434404,24 +434404,24 @@ │ │ │ │ ldr r1, [pc, #488] @ (339b50 ) │ │ │ │ add sl, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, sl, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #468] @ (339b54 ) │ │ │ │ ldr r1, [pc, #468] @ (339b58 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1136] @ 0x470 │ │ │ │ add.w sl, r4, r9 │ │ │ │ str.w r3, [sl, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 339a5e │ │ │ │ @@ -434456,24 +434456,24 @@ │ │ │ │ ldr r1, [pc, #356] @ (339b64 ) │ │ │ │ add sl, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, sl, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #336] @ (339b68 ) │ │ │ │ ldr r1, [pc, #340] @ (339b6c ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1132] @ 0x46c │ │ │ │ b.n 339998 │ │ │ │ ldr.w r4, [sl, #224] @ 0xe0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -434574,69 +434574,69 @@ │ │ │ │ ldr r1, [pc, #120] @ (339bb0 ) │ │ │ │ ldr r0, [pc, #120] @ (339bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #696 @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r2, #60] @ 0x3c │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r0, r7 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r4, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r0, #1] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r6, #24] │ │ │ │ + strb r2, [r0, #25] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r0, #0] │ │ │ │ + strb r4, [r2, #0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r2, #22] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00339bb8 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -434652,30 +434652,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 339bec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (339c04 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 542b30 │ │ │ │ + b.w 542b38 │ │ │ │ ldr r3, [pc, #24] @ (339c08 ) │ │ │ │ movw r2, #1834 @ 0x72a │ │ │ │ ldr r1, [pc, #24] @ (339c0c ) │ │ │ │ ldr r0, [pc, #24] @ (339c10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bhi.n 339b56 │ │ │ │ - @ instruction: 0xffff6ade │ │ │ │ + vtbx.8 d22, {d31-: │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -434702,19 +434702,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (339c64 ) │ │ │ │ ldr r0, [pc, #20] @ (339c68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #736 @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldr r2, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r1, #20] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00339c6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -434751,47 +434751,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (339ddc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #256] @ (339de0 ) │ │ │ │ ldr r1, [pc, #256] @ (339de4 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 339cb4 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339cc0 │ │ │ │ ldr r3, [pc, #176] @ (339de8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -434805,15 +434805,15 @@ │ │ │ │ bpl.n 339cc0 │ │ │ │ ldr r0, [pc, #164] @ (339df0 ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 339cc8 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 339d9c │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -434834,19 +434834,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (339df8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ ldr r3, [pc, #76] @ (339dfc ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #764] @ 0x2fc │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 339d72 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -434854,37 +434854,37 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r7, #7 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r2, r4, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00339e00 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 339e12 │ │ │ │ @@ -435036,42 +435036,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r2, #9] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r4, #14] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00339f7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a036 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #264] @ (33a0a4 ) │ │ │ │ ldr r2, [pc, #264] @ (33a0a8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #308 @ 0x134 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (33a0ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 33a03a │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -435091,21 +435091,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 33a02c │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 33a036 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #192] @ (33a0bc ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 33a03a │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -435141,15 +435141,15 @@ │ │ │ │ b.n 33a036 │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 33a092 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 33a092 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 33a092 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -435160,27 +435160,27 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 33a06e │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 339ff4 │ │ │ │ b.n 33a036 │ │ │ │ nop │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r0, #112] @ 0x70 │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033a0c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -435280,46 +435280,46 @@ │ │ │ │ bne.n 33a2c0 │ │ │ │ mov r0, fp │ │ │ │ bl 339f7c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a2c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #268] @ (33a2e4 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #260] @ (33a2e8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr r3, [pc, #252] @ (33a2ec ) │ │ │ │ ldr r2, [pc, #256] @ (33a2f0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #256] @ (33a2f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2c0b50 │ │ │ │ ldr r3, [pc, #232] @ (33a2f8 ) │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #216] @ (33a2fc ) │ │ │ │ ldr r3, [pc, #180] @ (33a2dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -435358,15 +435358,15 @@ │ │ │ │ cbnz r2, 33a2c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r5, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a1c2 │ │ │ │ ldr r0, [pc, #120] @ (33a300 ) │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ add.w r9, r1, #1 │ │ │ │ movs r2, #16 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -435384,41 +435384,41 @@ │ │ │ │ movcs r2, #1 │ │ │ │ mov r3, ip │ │ │ │ b.n 33a26c │ │ │ │ ldr r0, [pc, #64] @ (33a304 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e56c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfafa003d │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + @ instruction: 0xfb0a003d │ │ │ │ + strb r2, [r5, #0] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 33a678 │ │ │ │ + b.n 33a698 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ movs r0, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r5, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033a308 : │ │ │ │ cbz r0, 33a362 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -435483,223 +435483,223 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #68] @ (33a400 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #60] @ (33a404 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr.w ip, [pc, #52] @ 33a408 │ │ │ │ ldr r2, [pc, #52] @ (33a40c ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (33a410 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsb.w r0, [r6, sp, lsl #3] │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + vld4.8 {d0-d3}, [r6 :256]! │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033a414 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #68] @ (33a474 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #60] @ (33a478 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr.w ip, [pc, #52] @ 33a47c │ │ │ │ ldr r2, [pc, #52] @ (33a480 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (33a484 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh.w r0, [r2, #61] @ 0x3d │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldrh.w r0, [r2, #61] @ 0x3d │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033a488 : │ │ │ │ - b.w 541384 │ │ │ │ + b.w 54138c │ │ │ │ │ │ │ │ 0033a48c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (33a500 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #88] @ (33a504 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #80] @ (33a508 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr r1, [pc, #72] @ (33a50c ) │ │ │ │ ldr r2, [pc, #72] @ (33a510 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (33a514 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #56] @ (33a518 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r5, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh.w r0, [r4, sp, lsl #3] │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldrh.w r0, [r4, sp, lsl #3] │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 0033a51c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (33a590 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ ldr r1, [pc, #88] @ (33a594 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r1, [pc, #80] @ (33a598 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr r1, [pc, #72] @ (33a59c ) │ │ │ │ ldr r2, [pc, #72] @ (33a5a0 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (33a5a4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #56] @ (33a5a8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r3, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf794003d │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf7a4003d │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r1, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ movs r0, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 0033a5ac : │ │ │ │ ldr r3, [pc, #112] @ (33a620 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -435747,23 +435747,23 @@ │ │ │ │ b.w 33a51c │ │ │ │ lsls r4, r4, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 33a5cc │ │ │ │ + bvs.n 33a5ec │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #696] @ (33a8ec ) │ │ │ │ + ldr r1, [pc, #760] @ (33a92c ) │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [pc, #632] @ (33a8b0 ) │ │ │ │ + ldr r2, [pc, #696] @ (33a8f0 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [pc, #632] @ (33a8b4 ) │ │ │ │ + ldr r2, [pc, #696] @ (33a8f4 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldr r3, [pc, #536] @ (33a858 ) │ │ │ │ + ldr r3, [pc, #600] @ (33a898 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033a640 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -435899,32 +435899,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #184] @ (33a860 ) │ │ │ │ ldr r1, [pc, #184] @ (33a864 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #824 @ 0x338 │ │ │ │ @@ -435937,15 +435937,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (33a86c ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2643 @ 0xa53 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435957,39 +435957,39 @@ │ │ │ │ ldr r0, [pc, #64] @ (33a878 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #792 @ 0x318 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r2, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r0, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r5, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033a87c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -436111,31 +436111,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (33aa24 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 5414f4 │ │ │ │ + bl 5414fc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 33a9fc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 33a9f8 │ │ │ │ ldr.w ip, [pc, #96] @ 33aa28 │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #92] @ (33aa2c ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -436152,19 +436152,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 33a9e6 │ │ │ │ ldrh r4, [r7, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 33a9f0 │ │ │ │ + bls.n 33aa10 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033aa30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -436174,41 +436174,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (33aa90 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #48] @ (33aa94 ) │ │ │ │ ldr r1, [pc, #52] @ (33aa98 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033aa9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -436218,41 +436218,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (33aafc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #48] @ (33ab00 ) │ │ │ │ ldr r1, [pc, #52] @ (33ab04 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033ab08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -436355,15 +436355,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [r0, #108] @ 0x6c │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -436493,44 +436493,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (33adc0 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #64] @ (33adc4 ) │ │ │ │ ldr r1, [pc, #64] @ (33adc8 ) │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 33ad30 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [ip, #352] @ 0x160 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r4, #-352]! @ 0xfffffea0 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev16 r6, r1 │ │ │ │ + rev16 r6, r3 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033adcc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -436576,24 +436576,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (33aea0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #84] @ (33aea4 ) │ │ │ │ ldr r1, [pc, #84] @ (33aea8 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #68] @ (33aeac ) │ │ │ │ ldr r3, [pc, #40] @ (33ae90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -436607,22 +436607,22 @@ │ │ │ │ bx r3 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4], #352 @ 0x160 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [ip], {88} @ 0x58 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 33aec0 │ │ │ │ + cbnz r2, 33aec4 │ │ │ │ movs r7, r6 │ │ │ │ - vshr.u16 d16, d30, #8 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + vshr.u32 d16, d30, #24 │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ + lsls r6, r1, #2 │ │ │ │ movs r2, r7 │ │ │ │ ldc2 0, cr0, [r0], #-352 @ 0xfffffea0 │ │ │ │ │ │ │ │ 0033aeb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -437143,25 +437143,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (33b3e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #844 @ 0x34c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33b8f0 │ │ │ │ + b.n 33b910 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, r4] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r7, r4] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033b3e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -437182,15 +437182,15 @@ │ │ │ │ beq.n 33b4c2 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 33b4c2 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cbz r0, 33b458 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 33c8d4 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -437320,15 +437320,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 33b458 │ │ │ │ b.n 33b56a │ │ │ │ nop │ │ │ │ - rors r6, r7 │ │ │ │ + tst r6, r1 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033b5ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -437339,24 +437339,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (33b634 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #92] @ (33b638 ) │ │ │ │ ldr r1, [pc, #92] @ (33b63c ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33754c │ │ │ │ cbz r0, 33b60c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -437373,22 +437373,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r4, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r6, 33b670 │ │ │ │ + sxth r6, r0 │ │ │ │ movs r7, r6 │ │ │ │ - str.w r0, [ip, lr, lsl #3] │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + ldr.w r0, [ip, lr, lsl #3] │ │ │ │ + strb r0, [r1, #13] │ │ │ │ movs r0, r7 │ │ │ │ - ldr??.w r0, [r4, #57] @ 0x39 │ │ │ │ + vst4.8 {d0-d3}, [r4 :256], r9 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3224] @ 33c2ec │ │ │ │ ldr.w r2, [pc, #3224] @ 33c2f0 │ │ │ │ @@ -437400,23 +437400,23 @@ │ │ │ │ ldr.w r3, [pc, #3216] @ 33c2f8 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r2, [pc, #3196] @ 33c2fc │ │ │ │ add.w r3, r5, #524 @ 0x20c │ │ │ │ ldr.w r1, [pc, #3192] @ 33c300 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr.w r1, [r4, #1752] @ 0x6d8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 33b91e │ │ │ │ cmp r1, #0 │ │ │ │ @@ -437429,50 +437429,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 33b87e │ │ │ │ ldr.w r1, [pc, #3136] @ 33c304 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ cbz r0, 33b6ec │ │ │ │ ldr.w r1, [pc, #3124] @ 33c308 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ cbnz r0, 33b6ec │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #3100] @ 33c30c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 545084 │ │ │ │ + bl 54508c │ │ │ │ cbz r0, 33b706 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #3076] @ 33c310 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r2, [pc, #3064] @ 33c314 │ │ │ │ ldr.w r1, [pc, #3064] @ 33c318 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #524 @ 0x20c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #3052] @ 33c31c │ │ │ │ movs r3, #10 │ │ │ │ ldr.w fp, [pc, #3048] @ 33c320 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #220 @ 0xdc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -437480,36 +437480,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr.w r2, [pc, #2984] @ 33c324 │ │ │ │ ldr.w r1, [pc, #2984] @ 33c328 │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #2968] @ 33c32c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 33b95a │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 33bc90 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -437544,41 +437544,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2852] @ 33c33c │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r4, [pc, #2848] @ 33c340 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #212 @ 0xd4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 33b9a2 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 33b942 │ │ │ │ @@ -437590,15 +437590,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2255 @ 0x8cf │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr.w r2, [pc, #2732] @ 33c350 │ │ │ │ ldr.w r3, [pc, #2640] @ 33c2f8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -437632,26 +437632,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2245 @ 0x8c5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr.w r2, [pc, #2632] @ 33c368 │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2628] @ 33c36c │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2231 @ 0x8b7 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 340a50 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -437673,15 +437673,15 @@ │ │ │ │ ldr.w r1, [pc, #2552] @ 33c374 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1313 @ 0x521 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 21d5c4 │ │ │ │ b.n 33b6ac │ │ │ │ @@ -437692,29 +437692,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr.w r2, [pc, #2480] @ 33c378 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 3dcb60 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 3e2230 │ │ │ │ ldr.w r3, [r4, #1756] @ 0x6dc │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 541d84 │ │ │ │ + bl 541d8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33bd8c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -437907,27 +437907,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #220 @ 0xdc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr.w r2, [pc, #1908] @ 33c388 │ │ │ │ ldr.w r1, [pc, #1908] @ 33c38c │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [pc, #1888] @ 33c390 │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c0de │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 33bfd4 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -437946,15 +437946,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr.w r2, [pc, #1820] @ 33c3a0 │ │ │ │ ldr.w r1, [pc, #1820] @ 33c3a4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 33bd6e │ │ │ │ ldrb.w r5, [r7, #80] @ 0x50 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -437981,15 +437981,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1327 @ 0x52f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33bfc0 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -438015,37 +438015,37 @@ │ │ │ │ ldr.w r1, [pc, #1676] @ 33c3bc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2547 @ 0x9f3 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33bec0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1640] @ 33c3c0 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr.w r2, [pc, #1636] @ 33c3c4 │ │ │ │ ldr.w r1, [pc, #1636] @ 33c3c8 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338af0 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ mov r0, r4 │ │ │ │ bl 3376ec │ │ │ │ b.n 33b8a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 33abbc │ │ │ │ b.n 33b9fc │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -438082,15 +438082,15 @@ │ │ │ │ ldr.w r1, [pc, #1504] @ 33c3d4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1141 @ 0x475 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bb82 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 3418c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33bbe0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -438100,15 +438100,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 33bbe0 │ │ │ │ ldr.w r0, [pc, #1444] @ 33c3d8 │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 68f8d4 │ │ │ │ + bl 68f8dc │ │ │ │ b.n 33bbe0 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 33ba7a │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -438121,29 +438121,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1400] @ 33c3e4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1332 @ 0x534 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1380] @ 33c3e8 │ │ │ │ ldr.w r2, [pc, #1380] @ 33c3ec │ │ │ │ ldr.w r1, [pc, #1380] @ 33c3f0 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33c11e │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 33c164 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -438176,15 +438176,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1280] @ 33c408 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338af0 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b7de │ │ │ │ mov r0, r4 │ │ │ │ bl 33b5ac │ │ │ │ @@ -438207,15 +438207,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1200] @ 33c414 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1351 @ 0x547 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr.w r3, [pc, #1180] @ 33c418 │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -438227,19 +438227,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1337 @ 0x539 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ mov r0, r4 │ │ │ │ bl 3376ec │ │ │ │ b.n 33b8a2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c0da │ │ │ │ @@ -438250,21 +438250,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr.w r2, [pc, #1096] @ 33c428 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2319 @ 0x90f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338af0 │ │ │ │ b.n 33b8a2 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33beca │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -438290,16 +438290,16 @@ │ │ │ │ ldr r1, [pc, #996] @ (33c434 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 540e14 │ │ │ │ + bl 545278 │ │ │ │ + bl 540e1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c23c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #968] @ (33c438 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -438373,15 +438373,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #804] @ (33c44c ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2532 @ 0x9e4 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bd46 │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33c116 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #776] @ (33c450 ) │ │ │ │ ldr r2, [pc, #780] @ (33c454 ) │ │ │ │ @@ -438390,15 +438390,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movw r2, #1155 @ 0x483 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bb82 │ │ │ │ bl 2b7290 │ │ │ │ b.n 33bd46 │ │ │ │ movs r0, #0 │ │ │ │ bl 3d5954 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 33c1d2 │ │ │ │ @@ -438430,15 +438430,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #672] @ (33c460 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (33c464 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bd46 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 21e740 │ │ │ │ mov r7, r0 │ │ │ │ b.n 33c174 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -438449,15 +438449,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #640] @ (33c470 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2564 @ 0xa04 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bd46 │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 33c528 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33c520 │ │ │ │ @@ -438468,15 +438468,15 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 33c048 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ b.n 33c06c │ │ │ │ ldr r3, [pc, #556] @ (33c474 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -438537,193 +438537,193 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r5, [r6, #6] │ │ │ │ strh.w r8, [r6, r3] │ │ │ │ b.n 33c0c6 │ │ │ │ nop │ │ │ │ bics.w r0, ip, #14155776 @ 0xd80000 │ │ │ │ bics.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ - str r2, [r5, r1] │ │ │ │ + str r2, [r7, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r6, #10] │ │ │ │ + strb r0, [r0, #11] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [pc, #712] @ (33c5dc ) │ │ │ │ + ldr r7, [pc, #776] @ (33c61c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r0, r7 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf6d8003e │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + @ instruction: 0xf6e8003e │ │ │ │ + strb r4, [r4, #6] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf7500039 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + @ instruction: 0xf7600039 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [pc, #928] @ (33c6d4 ) │ │ │ │ + ldr r6, [pc, #992] @ (33c714 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ movs r7, r6 │ │ │ │ - addw r0, ip, #2110 @ 0x83e │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + @ instruction: 0xf61c003e │ │ │ │ + strb r2, [r0, #4] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf6b00039 │ │ │ │ - ldr r6, [pc, #296] @ (33c470 ) │ │ │ │ + movt r0, #2105 @ 0x839 │ │ │ │ + ldr r6, [pc, #360] @ (33c4b0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r4, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xf1ee0058 │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cbz r5, 33c384 │ │ │ │ - @ instruction: 0xffff4dd0 │ │ │ │ + vqrdmulh.s q10, , d16[0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r6, r7] │ │ │ │ + ldrh r6, [r0, r0] │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + str r0, [r0, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #848 @ 0x350 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf21e003e │ │ │ │ - ldr r2, [pc, #856] @ (33c6e0 ) │ │ │ │ + @ instruction: 0xf22e003e │ │ │ │ + ldr r2, [pc, #920] @ (33c720 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf2b60039 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + movt r0, #24633 @ 0x6039 │ │ │ │ + str r4, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #408] @ (33c530 ) │ │ │ │ + ldr r2, [pc, #472] @ (33c570 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #528] @ (33c5b0 ) │ │ │ │ + ldr r6, [pc, #592] @ (33c5f0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf18c003e │ │ │ │ - ldr r2, [pc, #40] @ (33c3d4 ) │ │ │ │ + @ instruction: 0xf19c003e │ │ │ │ + ldr r2, [pc, #104] @ (33c414 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #152] @ (33c44c ) │ │ │ │ + ldr r6, [pc, #216] @ (33c48c ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #648] @ (33c640 ) │ │ │ │ + ldr r1, [pc, #712] @ (33c680 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [pc, #752] @ (33c6b0 ) │ │ │ │ + ldr r5, [pc, #816] @ (33c6f0 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #440] @ (33c57c ) │ │ │ │ + ldr r1, [pc, #504] @ (33c5bc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf0ac003e │ │ │ │ - ldr r0, [pc, #888] @ (33c748 ) │ │ │ │ + @ instruction: 0xf0bc003e │ │ │ │ + ldr r0, [pc, #952] @ (33c788 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r7, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #992] @ (33c7b8 ) │ │ │ │ + ldr r5, [pc, #32] @ (33c3f8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #472] @ (33c5b8 ) │ │ │ │ + ldr r0, [pc, #536] @ (33c5f8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #536] @ (33c600 ) │ │ │ │ + ldr r4, [pc, #600] @ (33c640 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #280] @ (33c504 ) │ │ │ │ + ldr r0, [pc, #344] @ (33c544 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ movs r7, r6 │ │ │ │ - vmvn.i32 d0, #14 @ 0x0000000e │ │ │ │ + vshr.s16 d0, d30, #16 │ │ │ │ cbnz r7, 33c428 │ │ │ │ vabal.u , d15, d15 │ │ │ │ vcvt.f32.u32 d26, d9, #1 │ │ │ │ - @ instruction: 0xffff47ca │ │ │ │ + vqshl.u64 q10, q5, #63 @ 0x3f │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ movs r7, r6 │ │ │ │ - vqadd.s8 d0, d8, d30 │ │ │ │ - bxns pc │ │ │ │ + vqadd.s16 d0, d8, d30 │ │ │ │ + blxns r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #560] @ (33c648 ) │ │ │ │ + ldr r3, [pc, #624] @ (33c688 ) │ │ │ │ movs r2, r7 │ │ │ │ - bxns r9 │ │ │ │ + bxns fp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r6, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #360] @ (33c58c ) │ │ │ │ + ldr r3, [pc, #424] @ (33c5cc ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #88] @ (33c480 ) │ │ │ │ + ldr r3, [pc, #152] @ (33c4c0 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r2, r0] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ movs r2, r7 │ │ │ │ - mov ip, r0 │ │ │ │ + mov ip, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 33c5d4 ) │ │ │ │ + add r7, pc, #480 @ (adr r7, 33c614 ) │ │ │ │ movs r7, r6 │ │ │ │ - stcl 0, cr0, [r2, #248] @ 0xf8 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldcl 0, cr0, [r2, #248] @ 0xf8 │ │ │ │ + ldrsb r0, [r0, r4] │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #48] @ (33c478 ) │ │ │ │ + ldr r2, [pc, #112] @ (33c4b8 ) │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #816] @ (33c780 ) │ │ │ │ + ldr r1, [pc, #880] @ (33c7c0 ) │ │ │ │ movs r2, r7 │ │ │ │ - cmp sl, r1 │ │ │ │ + cmp sl, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #648] @ (33c6e4 ) │ │ │ │ + ldr r1, [pc, #712] @ (33c724 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #240] @ (33c550 ) │ │ │ │ + ldr r1, [pc, #304] @ (33c590 ) │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r5, r5] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r8, sp │ │ │ │ + add r8, pc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #16] @ (33c480 ) │ │ │ │ + ldr r1, [pc, #80] @ (33c4c0 ) │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c0c6 │ │ │ │ ldr r3, [pc, #380] @ (33c604 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -438734,15 +438734,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33c0c6 │ │ │ │ ldr r0, [pc, #364] @ (33c60c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33c0c6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c0c6 │ │ │ │ ldr r3, [pc, #348] @ (33c610 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -438751,45 +438751,45 @@ │ │ │ │ ldr r3, [pc, #328] @ (33c608 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 33c0c6 │ │ │ │ ldr r0, [pc, #328] @ (33c614 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33c0c6 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #316] @ (33c618 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #312] @ (33c61c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #312] @ (33c620 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2567 @ 0xa07 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bd46 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #288] @ (33c624 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #288] @ (33c628 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #288] @ (33c62c ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2561 @ 0xa01 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33bd46 │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 33c21e │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 33c21e │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -438801,15 +438801,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #248] @ (33c638 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2596 @ 0xa24 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.w 33bd46 │ │ │ │ ldr r3, [pc, #228] @ (33c63c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c2b8 │ │ │ │ @@ -438817,15 +438817,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c2b8 │ │ │ │ ldr r0, [pc, #208] @ (33c640 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33c2b8 │ │ │ │ ldr r3, [pc, #200] @ (33c644 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c29a │ │ │ │ @@ -438836,15 +438836,15 @@ │ │ │ │ bpl.w 33c29a │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #172] @ (33c648 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33c29a │ │ │ │ ldr r3, [pc, #144] @ (33c63c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c2e0 │ │ │ │ @@ -438853,15 +438853,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33c2e0 │ │ │ │ ldr r0, [pc, #132] @ (33c64c ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33c2e0 │ │ │ │ ldr r3, [pc, #124] @ (33c650 ) │ │ │ │ movw r2, #1394 @ 0x572 │ │ │ │ ldr r1, [pc, #120] @ (33c654 ) │ │ │ │ ldr r0, [pc, #124] @ (33c658 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -438878,59 +438878,59 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ movs r2, r7 │ │ │ │ adds r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r2] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ movs r2, r7 │ │ │ │ - rors r2, r6 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, r3 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ movs r2, r7 │ │ │ │ - rors r4, r1 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r8, sp │ │ │ │ + cmp r8, pc │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r0, r7] │ │ │ │ movs r2, r7 │ │ │ │ - sbcs r2, r3 │ │ │ │ + sbcs r2, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, r8 │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ movs r2, r7 │ │ │ │ ldr r2, [pc, #16] @ (33c650 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ movs r2, r7 │ │ │ │ eors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r6, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r7 │ │ │ │ + asrs r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r5 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #928] @ (33c9fc ) │ │ │ │ + ldr r6, [pc, #992] @ (33ca3c ) │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r4 │ │ │ │ + lsrs r0, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #720] @ (33c938 ) │ │ │ │ + ldr r6, [pc, #784] @ (33c978 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033c668 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -438978,26 +438978,26 @@ │ │ │ │ bl 334f68 │ │ │ │ b.n 33c6a0 │ │ │ │ ldr r1, [pc, #32] @ (33c700 ) │ │ │ │ ldr r0, [pc, #36] @ (33c704 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 68f868 │ │ │ │ + bl 68f870 │ │ │ │ blx 21e3a0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ b.n 33bf2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 33cee8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #244 @ 0xf4 │ │ │ │ + ands r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r4, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033c708 : │ │ │ │ ldr.w r2, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r2, 33c71c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439021,15 +439021,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (33c750 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ adds r3, #170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439038,51 +439038,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (33c7c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #72] @ (33c7c4 ) │ │ │ │ ldr r1, [pc, #72] @ (33c7c8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #56] @ (33c7cc ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (33c7d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #52] @ (33c7d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - muls r0, r1 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 33c80e │ │ │ │ + cbz r2, 33c812 │ │ │ │ movs r0, r7 │ │ │ │ - cbz r6, 33c80a │ │ │ │ + cbz r6, 33c80e │ │ │ │ movs r0, r7 │ │ │ │ - add r0, pc, #224 @ (adr r0, 33c8a8 ) │ │ │ │ + add r0, pc, #288 @ (adr r0, 33c8e8 ) │ │ │ │ movs r7, r6 │ │ │ │ - b.n 33c4ec │ │ │ │ + b.n 33c50c │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xb626 │ │ │ │ lsls r7, r2, #1 │ │ │ │ b.n 33cdc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -439097,60 +439097,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (33c868 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #104] @ (33c86c ) │ │ │ │ ldr r1, [pc, #104] @ (33c870 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #84] @ (33c874 ) │ │ │ │ ldr r1, [pc, #88] @ (33c878 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 3e14a4 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 3e14a4 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 3e14a4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 338a54 │ │ │ │ - cmn r4, r0 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 33c8d8 │ │ │ │ + cbnz r2, 33c8dc │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r0, #20] │ │ │ │ + str r2, [r2, #20] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 33c488 │ │ │ │ + b.n 33c4a8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r6, #12] │ │ │ │ + str r4, [r0, #16] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33c5dc │ │ │ │ + b.n 33c5fc │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033c87c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -439292,15 +439292,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 33c8d4 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -439328,19 +439328,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3e1494 │ │ │ │ mov r1, r4 │ │ │ │ b.n 33ca0e │ │ │ │ - cbnz r6, 33ca7c │ │ │ │ + rev r6, r0 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r0, r6] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r5 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (33cbf8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -439352,33 +439352,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #388] @ (33cc04 ) │ │ │ │ ldr r1, [pc, #392] @ (33cc08 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #372] @ (33cc0c ) │ │ │ │ ldr r1, [pc, #372] @ (33cc10 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -439411,15 +439411,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 33c9a4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 33cbc8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (33cc20 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -439486,64 +439486,64 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 33cc10 │ │ │ │ + cbnz r6, 33cc14 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ movs r0, r7 │ │ │ │ - eors r4, r1 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 33d32c │ │ │ │ + b.n 33d34c │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r7, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33c484 │ │ │ │ + b.n 33c4a4 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, r0] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033cc2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3dcb30 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 33c7d8 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ mov r0, r4 │ │ │ │ bl 33ca48 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3df67c │ │ │ │ nop │ │ │ │ │ │ │ │ 0033cc8c : │ │ │ │ @@ -439561,15 +439561,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (33cda8 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -439646,30 +439646,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (33cdb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 53eb1c │ │ │ │ + b.w 53eb24 │ │ │ │ nop │ │ │ │ - subs r6, #10 │ │ │ │ + subs r6, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmn r0, r0 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #76 @ 0x4c │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ - subs r5, #46 @ 0x2e │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033cdb8 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -439714,15 +439714,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #92] @ (33ce90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -439741,19 +439741,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r4, #130 @ 0x82 │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r4, r7, lr} │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r6, [r7, r3] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033ce94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -439768,34 +439768,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (33d04c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #384] @ (33d050 ) │ │ │ │ ldr r1, [pc, #388] @ (33d054 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #372] @ (33d058 ) │ │ │ │ ldr r1, [pc, #372] @ (33d05c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -439819,22 +439819,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (33d068 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d014 │ │ │ │ vldr d7, [pc, #196] @ 33d030 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (33d06c ) │ │ │ │ @@ -439905,43 +439905,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ movs r7, r6 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + svc 110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ blt.n 33d004 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33d058 │ │ │ │ + b.n 33d078 │ │ │ │ movs r1, r7 │ │ │ │ - lsls r6, r0 │ │ │ │ + lsls r6, r2 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ movs r7, r6 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #88] @ (33d0c8 ) │ │ │ │ + ldr r6, [pc, #152] @ (33d108 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #72] @ (33d0bc ) │ │ │ │ + ldr r6, [pc, #136] @ (33d0fc ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [pc, #608] @ (33d2d8 ) │ │ │ │ + ldr r5, [pc, #672] @ (33d318 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [pc, #1008] @ (33d46c ) │ │ │ │ + ldr r6, [pc, #48] @ (33d0ac ) │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r6, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 0033d080 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439953,15 +439953,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (33d150 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 33d126 │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 33d0c2 │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -439975,47 +439975,47 @@ │ │ │ │ bl 3e22f4 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 3e22f4 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 33c7d8 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 544f88 │ │ │ │ + b.w 544f90 │ │ │ │ ldr r1, [pc, #44] @ (33d154 ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (33d158 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #616] @ (33d3c0 ) │ │ │ │ + ldr r4, [pc, #680] @ (33d400 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #688] @ (33d40c ) │ │ │ │ + ldr r4, [pc, #752] @ (33d44c ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d15c : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440141,66 +440141,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (33d31c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33d242 │ │ │ │ ldr r3, [pc, #84] @ (33d320 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (33d324 ) │ │ │ │ ldr r1, [pc, #84] @ (33d328 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33d2c4 │ │ │ │ ldr r3, [pc, #68] @ (33d32c ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (33d330 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (33d334 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33d2c4 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 33d330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 33d3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + subs r0, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #288] @ (33d43c ) │ │ │ │ + ldr r3, [pc, #352] @ (33d47c ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #64] @ (33d360 ) │ │ │ │ + ldr r3, [pc, #128] @ (33d3a0 ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #400] @ (33d4b8 ) │ │ │ │ + ldr r3, [pc, #464] @ (33d4f8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #968] @ (33d6f4 ) │ │ │ │ + ldr r3, [pc, #8] @ (33d334 ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #194 @ 0xc2 │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #512] @ (33d534 ) │ │ │ │ + ldr r3, [pc, #576] @ (33d574 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #848] @ (33d688 ) │ │ │ │ + ldr r2, [pc, #912] @ (33d6c8 ) │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -440215,15 +440215,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d36c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ movs r7, #202 @ 0xca │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -440231,39 +440231,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (33d3c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33d3cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #52] @ (33d3d0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (33d3d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ movs r7, r6 │ │ │ │ - bge.n 33d2dc │ │ │ │ + bge.n 33d2fc │ │ │ │ movs r6, r7 │ │ │ │ add r2, sp, #312 @ 0x138 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0033d3d8 : │ │ │ │ @@ -440285,24 +440285,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ adds r4, #24 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #284] @ (33d538 ) │ │ │ │ ldr r1, [pc, #288] @ (33d53c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 33d43c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -440327,23 +440327,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #204] @ (33d54c ) │ │ │ │ ldr r1, [pc, #204] @ (33d550 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338548 │ │ │ │ ldr r3, [pc, #188] @ (33d554 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33d4dc │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -440384,60 +440384,60 @@ │ │ │ │ ldr r0, [pc, #100] @ (33d560 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33d49e │ │ │ │ ldr r3, [pc, #76] @ (33d564 ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (33d568 ) │ │ │ │ ldr r0, [pc, #80] @ (33d56c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - adds r7, #74 @ 0x4a │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvs.n 33d46c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ movs r7, r6 │ │ │ │ - bge.n 33d570 │ │ │ │ + bge.n 33d590 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r7, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r0, r7 │ │ │ │ - bge.n 33d4a8 │ │ │ │ + bge.n 33d4c8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ movs r7, r6 │ │ │ │ - bls.n 33d4a0 │ │ │ │ + bls.n 33d4c0 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, r2] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ movs r0, r7 │ │ │ │ - bge.n 33d5f0 │ │ │ │ + bge.n 33d610 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #840] @ (33d8ac ) │ │ │ │ + ldr r1, [pc, #904] @ (33d8ec ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #600] @ (33d7c4 ) │ │ │ │ + ldr r1, [pc, #664] @ (33d804 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #664] @ (33d808 ) │ │ │ │ + ldr r1, [pc, #728] @ (33d848 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d570 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440451,26 +440451,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r9, [pc, #292] @ 33d6c8 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #288] @ (33d6cc ) │ │ │ │ ldr r1, [pc, #288] @ (33d6d0 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 33d5d2 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -440511,23 +440511,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #156] @ (33d6e0 ) │ │ │ │ ldr r1, [pc, #160] @ (33d6e4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338548 │ │ │ │ ldr r3, [pc, #144] @ (33d6e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d5f6 │ │ │ │ ldr r3, [pc, #136] @ (33d6ec ) │ │ │ │ @@ -440545,15 +440545,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (33d6f4 ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33d5f6 │ │ │ │ mov r0, r6 │ │ │ │ bl 33b5ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33d5e2 │ │ │ │ b.n 33d5f2 │ │ │ │ ldr r3, [pc, #80] @ (33d6f8 ) │ │ │ │ @@ -440562,49 +440562,49 @@ │ │ │ │ ldr r0, [pc, #80] @ (33d700 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #182 @ 0xb6 │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 33d5cc │ │ │ │ + bhi.n 33d5ec │ │ │ │ movs r6, r7 │ │ │ │ bmi.n 33d688 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r5, r5] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - bls.n 33d71c │ │ │ │ + bls.n 33d73c │ │ │ │ movs r1, r7 │ │ │ │ - adds r5, #28 │ │ │ │ + adds r5, #44 @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 33d6b8 │ │ │ │ + bvc.n 33d6d8 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ movs r0, r7 │ │ │ │ - bhi.n 33d600 │ │ │ │ + bhi.n 33d620 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #456] @ (33d8c0 ) │ │ │ │ + ldr r0, [pc, #520] @ (33d900 ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #16] @ (33d710 ) │ │ │ │ + ldr r0, [pc, #80] @ (33d750 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #80] @ (33d754 ) │ │ │ │ + ldr r0, [pc, #144] @ (33d794 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d704 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440656,28 +440656,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (33d7b4 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33d746 │ │ │ │ nop │ │ │ │ bcc.n 33d89c │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bx r8 │ │ │ │ + bx sl │ │ │ │ movs r2, r7 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 33d7d2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -440746,28 +440746,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (33d890 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (33d894 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33d832 │ │ │ │ nop │ │ │ │ bcs.n 33d7b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r3 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -440790,40 +440790,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (33db54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #612] @ (33db58 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [pc, #592] @ (33db5c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33db2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 606dbc │ │ │ │ + bl 606dc4 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (33db60 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 33d94a │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33db3c │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -440833,59 +440833,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d9e2 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (33db64 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (33db68 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (33db6c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (33db70 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (33db74 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (33db78 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 33daa2 │ │ │ │ ldr.w sl, [pc, #400] @ 33db7c │ │ │ │ ldr r3, [pc, #400] @ (33db80 ) │ │ │ │ ldr.w fp, [pc, #404] @ 33db84 │ │ │ │ add sl, pc │ │ │ │ @@ -440909,25 +440909,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 33daa0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 33d9fe │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -440949,24 +440949,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33da38 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (33db90 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 33dac8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 33dac8 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 33dac8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -440982,27 +440982,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (33db94 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 33da32 │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 33db0c │ │ │ │ ldr r3, [pc, #156] @ (33db98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 33da32 │ │ │ │ ldr r3, [pc, #148] @ (33db9c ) │ │ │ │ add r3, pc │ │ │ │ b.n 33da7c │ │ │ │ ldr r3, [pc, #144] @ (33dba0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 33dafc │ │ │ │ @@ -441010,75 +441010,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (33dba4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 33d954 │ │ │ │ ldr r1, [pc, #120] @ (33dba8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 33d922 │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (33dbac ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 33d94a │ │ │ │ - mov r0, pc │ │ │ │ + mov r8, r1 │ │ │ │ movs r2, r7 │ │ │ │ - mov r0, pc │ │ │ │ + mov r8, r1 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ - mov r0, lr │ │ │ │ - movs r2, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - movs r2, r7 │ │ │ │ - mov lr, r3 │ │ │ │ + mov r8, r0 │ │ │ │ movs r2, r7 │ │ │ │ mov r8, r5 │ │ │ │ movs r2, r7 │ │ │ │ - mov r8, r5 │ │ │ │ + mov lr, r5 │ │ │ │ movs r2, r7 │ │ │ │ - mov ip, r6 │ │ │ │ + mov r8, r7 │ │ │ │ + movs r2, r7 │ │ │ │ + mov r8, r7 │ │ │ │ movs r2, r7 │ │ │ │ mov ip, r8 │ │ │ │ movs r2, r7 │ │ │ │ - mov lr, lr │ │ │ │ + mov ip, sl │ │ │ │ movs r2, r7 │ │ │ │ - bxns fp │ │ │ │ + bx r0 │ │ │ │ movs r2, r7 │ │ │ │ - bx r6 │ │ │ │ + bxns sp │ │ │ │ movs r2, r7 │ │ │ │ - mov lr, sl │ │ │ │ + bx r8 │ │ │ │ movs r2, r7 │ │ │ │ - add sl, fp │ │ │ │ + mov lr, ip │ │ │ │ movs r2, r7 │ │ │ │ - mov r0, r6 │ │ │ │ + add sl, sp │ │ │ │ movs r2, r7 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r0, r8 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, fp │ │ │ │ + mov r2, r8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + add r2, sp │ │ │ │ + movs r2, r7 │ │ │ │ + subs r4, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - add r8, r8 │ │ │ │ + add r8, sl │ │ │ │ movs r2, r7 │ │ │ │ - add r0, ip │ │ │ │ + add r0, lr │ │ │ │ movs r2, r7 │ │ │ │ - add r4, lr │ │ │ │ + add ip, r0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033dbb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -441105,15 +441105,15 @@ │ │ │ │ bne.n 33dbde │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33dbd8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 66a294 │ │ │ │ + b.w 66a29c │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [pc, #0] @ (33dc08 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0033dc08 : │ │ │ │ @@ -441156,23 +441156,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (33dd8c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #272] @ (33dd90 ) │ │ │ │ ldr r1, [pc, #276] @ (33dd94 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338548 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (33dd98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -441194,15 +441194,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 33dda4 │ │ │ │ ldr.w r8, [pc, #204] @ 33dda8 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 33dd30 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -441219,15 +441219,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 33dcec │ │ │ │ ldr r2, [pc, #116] @ (33ddb0 ) │ │ │ │ ldr r3, [pc, #64] @ (33dd7c ) │ │ │ │ add r2, pc │ │ │ │ @@ -441255,41 +441255,41 @@ │ │ │ │ blx 21df1c <__snprintf_chk@plt> │ │ │ │ b.n 33dc60 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ movs r7, r6 │ │ │ │ - bne.n 33dce0 │ │ │ │ + bne.n 33dd00 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #592] @ (33dfe4 ) │ │ │ │ + ldr r4, [pc, #656] @ (33e024 ) │ │ │ │ movs r0, r7 │ │ │ │ - bcs.n 33de38 │ │ │ │ + bcs.n 33de58 │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r2, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, sl │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, #154 @ 0x9a │ │ │ │ + subs r2, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - add r8, ip │ │ │ │ + add r8, lr │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp │ │ │ │ + add r4, pc │ │ │ │ movs r2, r7 │ │ │ │ ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, r1 │ │ │ │ + add r6, r3 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033ddb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -441305,15 +441305,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -441335,15 +441335,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (33e088 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 421c50 │ │ │ │ ldr r2, [pc, #580] @ (33e08c ) │ │ │ │ ldr r3, [pc, #560] @ (33e078 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -441359,114 +441359,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (33e090 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6800d8 │ │ │ │ + bl 6800e0 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 342b10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33dfe6 │ │ │ │ ldr r1, [pc, #516] @ (33e094 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 67fea8 │ │ │ │ + bl 67feb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33e056 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 338780 │ │ │ │ ldr r1, [pc, #496] @ (33e098 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 6801c8 │ │ │ │ + bl 6801d0 │ │ │ │ cbz r0, 33decc │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (33e09c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 67fea8 │ │ │ │ + bl 67feb0 │ │ │ │ cbz r0, 33dee4 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (33e0a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 67fea8 │ │ │ │ + bl 67feb0 │ │ │ │ cbz r0, 33defc │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (33e0a4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #412] @ (33e0a8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #400] @ (33e0ac ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #388] @ (33e0b0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #376] @ (33e0b4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #364] @ (33e0b8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #352] @ (33e0bc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ ldr r1, [pc, #340] @ (33e0c0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 680124 │ │ │ │ + bl 68012c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 3422f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33e01c │ │ │ │ @@ -441479,52 +441479,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #288] @ (33e0d0 ) │ │ │ │ ldr r1, [pc, #288] @ (33e0d4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 338548 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (33e0d8 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 606e48 │ │ │ │ + bl 606e50 │ │ │ │ b.n 33de3c │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 684e60 │ │ │ │ + bl 684e68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33e03a │ │ │ │ ldr r1, [pc, #228] @ (33e0dc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 6801c8 │ │ │ │ + bl 6801d0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 33de9c │ │ │ │ ldr r3, [pc, #208] @ (33e0e0 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (33e0e4 ) │ │ │ │ ldr r1, [pc, #212] @ (33e0e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -441538,118 +441538,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (33e0f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ b.n 33de3c │ │ │ │ ldr r3, [pc, #188] @ (33e0f8 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (33e0fc ) │ │ │ │ ldr r1, [pc, #188] @ (33e100 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33de3c │ │ │ │ ldr r3, [pc, #172] @ (33e104 ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (33e108 ) │ │ │ │ ldr r1, [pc, #172] @ (33e10c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33de3c │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #240 @ 0xf0 │ │ │ │ + movs r1, #0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r5, #130 @ 0x82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mvns r4, r5 │ │ │ │ + mvns r4, r7 │ │ │ │ movs r2, r7 │ │ │ │ - bics r2, r7 │ │ │ │ + mvns r2, r1 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r4, {r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ - mvns r4, r1 │ │ │ │ + mvns r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - mvns r2, r4 │ │ │ │ + mvns r2, r6 │ │ │ │ + movs r2, r7 │ │ │ │ + mvns r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ mvns r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ - mvns r0, r1 │ │ │ │ + bics r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - bics r4, r4 │ │ │ │ + bics r6, r6 │ │ │ │ + movs r2, r7 │ │ │ │ + bics r6, r5 │ │ │ │ movs r2, r7 │ │ │ │ bics r6, r4 │ │ │ │ movs r2, r7 │ │ │ │ - bics r6, r3 │ │ │ │ + muls r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ - bics r6, r2 │ │ │ │ + bics r6, r1 │ │ │ │ movs r2, r7 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r0 │ │ │ │ movs r2, r7 │ │ │ │ muls r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ - muls r6, r6 │ │ │ │ - movs r2, r7 │ │ │ │ - muls r6, r5 │ │ │ │ - movs r2, r7 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #392] @ (33e25c ) │ │ │ │ + ldr r1, [pc, #456] @ (33e29c ) │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - orrs r0, r5 │ │ │ │ + orrs r0, r7 │ │ │ │ movs r2, r7 │ │ │ │ - negs r6, r3 │ │ │ │ + negs r6, r5 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + rors r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ - rors r0, r2 │ │ │ │ + rors r0, r4 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmn r0, r0 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r2, r7 │ │ │ │ - sbcs r0, r7 │ │ │ │ + rors r0, r1 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rors r0, r7 │ │ │ │ + tst r0, r1 │ │ │ │ movs r2, r7 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - tst r0, r1 │ │ │ │ + tst r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ - sbcs r2, r0 │ │ │ │ + sbcs r2, r2 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (33e400 ) │ │ │ │ @@ -441919,23 +441919,23 @@ │ │ │ │ bl 33e110 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 33e3d8 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ movs r2, r7 │ │ │ │ stmia r7!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0033e418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -442041,15 +442041,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (33e604 ) │ │ │ │ ldr r1, [pc, #228] @ (33e608 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -442070,26 +442070,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (33e610 ) │ │ │ │ ldr r1, [pc, #168] @ (33e614 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33e534 │ │ │ │ ldr.w ip, [pc, #152] @ 33e618 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (33e61c ) │ │ │ │ ldr r1, [pc, #152] @ (33e620 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33e534 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -442117,37 +442117,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ movs r0, #1 │ │ │ │ b.n 33e536 │ │ │ │ nop │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #160 @ 0xa0 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r6, #22 │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (33e6b4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -442194,26 +442194,26 @@ │ │ │ │ bpl.n 33e64c │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (33e6c4 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33e64c │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #22 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -442285,15 +442285,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (33e7b0 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33e700 │ │ │ │ b.n 33e716 │ │ │ │ ldr r3, [pc, #40] @ (33e7b4 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (33e7b8 ) │ │ │ │ ldr r0, [pc, #40] @ (33e7bc ) │ │ │ │ @@ -442307,21 +442307,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033e7c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -442330,15 +442330,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [pc, #280] @ (33e908 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 33e806 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -442385,32 +442385,32 @@ │ │ │ │ bl 33a414 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 5412c4 │ │ │ │ + bl 5412cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e848 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ cbz r7, 33e8b0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33e898 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442437,23 +442437,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (33e914 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33e8be │ │ │ │ ldr r3, [pc, #184] @ (33e9c4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033e918 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442495,17 +442495,17 @@ │ │ │ │ ldrh r7, [r3, #14] │ │ │ │ cbz r7, 33e99c │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 33e984 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 21c3e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -442599,37 +442599,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (33eabc ) │ │ │ │ ldr r0, [pc, #56] @ (33eac0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r6, #46 @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #10 │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #80 @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033eac4 : │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cbz r3, 33ead8 │ │ │ │ add.w ip, r3, r1 │ │ │ │ mov r3, r2 │ │ │ │ @@ -442645,19 +442645,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33eb04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #160 @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033eb08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -442670,16 +442670,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (33edec ) │ │ │ │ ldr r2, [pc, #704] @ (33edf0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r3, [pc, #692] @ (33edf4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33ec2e │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -442717,15 +442717,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 33ec82 │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 33ec9e │ │ │ │ @@ -442785,15 +442785,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (33ee04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -442809,39 +442809,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #303 @ 0x12f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ec5e │ │ │ │ ldr r3, [pc, #372] @ (33ee14 ) │ │ │ │ mov.w r2, #308 @ 0x134 │ │ │ │ ldr r4, [pc, #368] @ (33ee18 ) │ │ │ │ ldr r1, [pc, #372] @ (33ee1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ec5e │ │ │ │ ldr r3, [pc, #356] @ (33ee20 ) │ │ │ │ ldr r2, [pc, #356] @ (33ee24 ) │ │ │ │ ldr r1, [pc, #360] @ (33ee28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ec5e │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -442914,15 +442914,15 @@ │ │ │ │ ldr r1, [pc, #164] @ (33ee34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ec5e │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 33ecdc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -442933,72 +442933,72 @@ │ │ │ │ add.w r3, r8, #128 @ 0x80 │ │ │ │ ldr r1, [pc, #128] @ (33ee3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #285 @ 0x11d │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ec5e │ │ │ │ ldr r2, [pc, #112] @ (33ee40 ) │ │ │ │ add.w r3, r8, #128 @ 0x80 │ │ │ │ ldr r1, [pc, #108] @ (33ee44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ec5e │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r7, r6 │ │ │ │ @ instruction: 0x47de │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xf969ffff │ │ │ │ - subs r2, r7, #5 │ │ │ │ + subs r2, r1, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #12 │ │ │ │ + subs r1, #28 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #220 @ 0xdc │ │ │ │ + adds r6, #236 @ 0xec │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r6, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #102 @ 0x66 │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + subs r0, r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #120 @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + adds r7, #248 @ 0xf8 │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r6, #240 @ 0xf0 │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #110 @ 0x6e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033ee48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -443021,24 +443021,24 @@ │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33eee6 │ │ │ │ ldr r5, [pc, #348] @ (33efe0 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r2, [pc, #340] @ (33efe4 ) │ │ │ │ ldr r1, [pc, #340] @ (33efe8 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #10 │ │ │ │ add.w ip, r5, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ef3e │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 33ef5a │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -443093,46 +443093,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #208] @ (33f000 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ef56 │ │ │ │ ldr r2, [pc, #196] @ (33f004 ) │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #192] @ (33f008 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #377 @ 0x179 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33eee8 │ │ │ │ ldr r4, [pc, #176] @ (33f00c ) │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #172] @ (33f010 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ef56 │ │ │ │ ldr r2, [pc, #156] @ (33f014 ) │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #156] @ (33f018 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33ef56 │ │ │ │ blx 21de34 │ │ │ │ ldr r3, [pc, #136] @ (33f01c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -443161,43 +443161,43 @@ │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ pop {r1, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #160 @ 0xa0 │ │ │ │ + subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r7 │ │ │ │ add r2, fp │ │ │ │ lsls r6, r4, #1 │ │ │ │ cbnz r4, 33f05e │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r6, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r3, #2 │ │ │ │ + adds r2, r5, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #24 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #12 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #76 @ 0x4c │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ movs r2, r7 │ │ │ │ bics r6, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -443302,26 +443302,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (33f148 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33f0f6 │ │ │ │ nop │ │ │ │ cbnz r2, 33f172 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033f14c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 33f15c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443420,19 +443420,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33f258 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r2, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033f25c : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -443470,19 +443470,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33f2d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #168 @ 0xa8 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033f2d4 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 33f2e8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -443567,15 +443567,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 54d8c4 │ │ │ │ + bl 54d8cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -443585,15 +443585,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 54de3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 33f434 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -443653,48 +443653,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 33f4ee │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 2bed68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #64] @ (33f518 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2b41dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 33f4a2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r0, 33f532 │ │ │ │ + cbnz r0, 33f536 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r3, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [pc, #0] @ (33f51c ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443869,26 +443869,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (33f87c ) │ │ │ │ ldr r7, [pc, #412] @ (33f880 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f7e0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 33f862 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -443960,15 +443960,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (33f8a0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 33f62e │ │ │ │ ldr r3, [pc, #192] @ (33f8a4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 33f716 │ │ │ │ ldr.w lr, [pc, #192] @ 33f8a8 │ │ │ │ add lr, pc │ │ │ │ b.n 33f79e │ │ │ │ @@ -444032,73 +444032,73 @@ │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #3] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xb734 │ │ │ │ + @ instruction: 0xb744 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6, #23 │ │ │ │ + asrs r2, r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #336] @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r5, #30 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 33fb14 │ │ │ │ + b.n 33fb34 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 33f93e │ │ │ │ + cbnz r6, 33f942 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33fafc │ │ │ │ + b.n 33fb1c │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 33f946 │ │ │ │ + cbnz r4, 33f94a │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33fae4 │ │ │ │ + b.n 33fb04 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 33f94e │ │ │ │ + cbnz r0, 33f952 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + cmp r6, #72 @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 33fac0 │ │ │ │ + b.n 33fae0 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 33f954 │ │ │ │ + cbnz r0, 33f958 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -444311,19 +444311,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33fb14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r3, #7 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ movs r2, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -444453,23 +444453,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33fcfc │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -444519,15 +444519,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (33fd6c ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444540,30 +444540,30 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 33fce2 │ │ │ │ nop │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r4, #244 @ 0xf4 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r2, #31 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r1, #222 @ 0xde │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fd70 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5413b4 │ │ │ │ + b.w 5413bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0033fd78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -444577,22 +444577,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 33fe14 │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 33fe14 │ │ │ │ @@ -444629,15 +444629,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (33feac ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444646,15 +444646,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (33feb4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 33fe36 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 33f470 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -444665,29 +444665,29 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 33fdfa │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #6 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033feb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -444809,17 +444809,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (340058 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53e984 │ │ │ │ + bl 53e98c │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444838,21 +444838,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6], #-336 @ 0xfffffeb0 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r6, #19 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034005c : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -444873,15 +444873,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 3400c6 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 21c3e8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -445017,22 +445017,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (34021c ) │ │ │ │ ldr r1, [pc, #28] @ (340220 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3401ee │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r0, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340224 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -445106,25 +445106,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3402f4 ) │ │ │ │ ldr r0, [pc, #32] @ (3402f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r0, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 3403a0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445142,15 +445142,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (3403b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8cc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -445179,21 +445179,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ movs r2, r7 │ │ │ │ add r7, pc, #448 @ (adr r7, 34056c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2d00038 │ │ │ │ + @ instruction: 0xf2e00038 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ add r7, pc, #136 @ (adr r7, 340444 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445206,15 +445206,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (340440 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8cc │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (340444 ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -445238,19 +445238,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r6, #5 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf2260038 │ │ │ │ + @ instruction: 0xf2360038 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #112] @ (3404cc ) │ │ │ │ @@ -445263,15 +445263,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 2bed68 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (3404d8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 3404a2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445285,31 +445285,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [pc, #40] @ (3404dc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2b41dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 544f88 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + b.w 544f90 │ │ │ │ + add r1, sp, #792 @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, #52] @ 0x34 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ movs r7, r6 │ │ │ │ add r6, pc, #80 @ (adr r6, 34052c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [pc, #0] @ (3404e0 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445474,15 +445474,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (340790 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54522c │ │ │ │ + bl 545234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 340730 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -445564,21 +445564,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (34079c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r2, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #220 @ 0xdc │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003407a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -445643,15 +445643,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34082a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (340884 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (340888 ) │ │ │ │ ldr r0, [pc, #32] @ (34088c ) │ │ │ │ @@ -445662,19 +445662,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ add r2, pc, #896 @ (adr r2, 340bfc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #424 @ (adr r2, 340a2c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r5, #6 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + movs r0, #2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340890 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -445700,23 +445700,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r5, pc │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 3381c8 │ │ │ │ cbnz r0, 34093a │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -445742,44 +445742,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3408fc │ │ │ │ movs r2, #9 │ │ │ │ b.n 3408fe │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ed84 │ │ │ │ + bl 68ed8c │ │ │ │ b.n 340910 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #960 @ (adr r1, 340d38 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r1, r4] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ movs r7, r6 │ │ │ │ - add r5, pc, #408 @ (adr r5, 340b18 ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 340b58 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ movs r0, r7 │ │ │ │ - add r5, pc, #992 @ (adr r5, 340d70 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 3409b0 ) │ │ │ │ movs r1, r7 │ │ │ │ add r1, pc, #528 @ (adr r1, 340ba4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00340994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445798,59 +445798,59 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add r5, pc │ │ │ │ - bl 541414 │ │ │ │ + bl 54141c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 3381c8 │ │ │ │ cbnz r0, 3409fe │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3407a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3409ec │ │ │ │ movs r2, #9 │ │ │ │ b.n 3409ee │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r0] │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ movs r7, r6 │ │ │ │ - add r4, pc, #400 @ (adr r4, 340bc4 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 340c04 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r2, #14 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r1, #5 │ │ │ │ + subs r6, r3, #5 │ │ │ │ movs r0, r7 │ │ │ │ - add r5, pc, #32 @ (adr r5, 340a60 ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 340aa0 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00340a40 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 33a8c0 │ │ │ │ │ │ │ │ @@ -445897,19 +445897,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (340ac0 ) │ │ │ │ ldr r0, [pc, #20] @ (340ac4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + adds r6, r4, #5 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r6, #5 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340ac8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -445934,19 +445934,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (340b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r2, #4 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #112 @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00340b20 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -446051,15 +446051,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (340ce4 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 340c2c │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -446070,15 +446070,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (340cf0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 340c68 │ │ │ │ add sp, #12 │ │ │ │ @@ -446094,73 +446094,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (340cf8 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (340cfc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (340d00 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (340d04 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (340d08 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r6, #4 │ │ │ │ + adds r0, r0, #5 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r5, #30] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r4, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ movs r0, r7 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r2, #4 │ │ │ │ movs r0, r7 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r3, r4] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ movs r7, r6 │ │ │ │ - add r1, pc, #464 @ (adr r1, 340ed4 ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 340f14 ) │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r2, r5 │ │ │ │ + subs r2, r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + subs r4, r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -446174,24 +446174,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r3, 340d70 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -446246,24 +446246,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 340da4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3404e0 │ │ │ │ b.n 340da4 │ │ │ │ - movs r0, r4 │ │ │ │ + movs r0, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ movs r0, r7 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + adds r0, r4, #0 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00340e0c : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5413b4 │ │ │ │ + b.w 5413bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00340e14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -446291,38 +446291,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr r2, [pc, #396] @ (341010 ) │ │ │ │ ldr r1, [pc, #396] @ (341014 ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 340f7e │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -446334,19 +446334,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 340f2a │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 340fbe │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -446363,15 +446363,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 340f30 │ │ │ │ mov r0, r5 │ │ │ │ bl 3404e0 │ │ │ │ b.n 340f30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #228] @ (341018 ) │ │ │ │ ldr r3, [pc, #204] @ (341000 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -446391,35 +446391,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 340ec8 │ │ │ │ b.n 340f2a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (341024 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (341028 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 340f30 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 340f04 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -446431,56 +446431,56 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 340f30 │ │ │ │ mov r0, r5 │ │ │ │ bl 3403bc │ │ │ │ mov r0, r5 │ │ │ │ bl 3404e0 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 340f30 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r2, r4 │ │ │ │ movs r0, r7 │ │ │ │ ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 15, cr0, cr12, cr9, {2} │ │ │ │ - ldr r6, [r4, r5] │ │ │ │ + vhadd.u8 q0, q6, │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ movs r0, r7 │ │ │ │ - add r0, pc, #296 @ (adr r0, 341140 ) │ │ │ │ + add r0, pc, #360 @ (adr r0, 341180 ) │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r5, r5 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r1, r5 │ │ │ │ + adds r0, r3, r5 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r7, r1 │ │ │ │ movs r2, r7 │ │ │ │ - stc2 0, cr0, [r4, #292] @ 0x124 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + ldc2 0, cr0, [r4, #292] @ 0x124 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + adds r4, r1, r1 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341038 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -446566,54 +446566,54 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8cc │ │ │ │ ldr r2, [pc, #72] @ (341188 ) │ │ │ │ ldr r1, [pc, #72] @ (34118c ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 53e984 │ │ │ │ + b.w 53e98c │ │ │ │ ldr r3, [pc, #48] @ (341190 ) │ │ │ │ ldr r2, [pc, #52] @ (341194 ) │ │ │ │ ldr r1, [pc, #52] @ (341198 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 341098 │ │ │ │ b.n 3410a2 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [lr], #-292 @ 0xfffffedc │ │ │ │ - b.n 340b64 │ │ │ │ + ldc2l 0, cr0, [lr], #-292 @ 0xfffffedc │ │ │ │ + b.n 340b84 │ │ │ │ movs r0, r7 │ │ │ │ - mcr2 0, 2, r0, cr14, cr9, {1} │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + mrc2 0, 2, r0, cr14, cr9, {1} │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ movs r7, r6 │ │ │ │ - strb r6, [r7, r4] │ │ │ │ + strb r6, [r1, r5] │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xfbe60049 │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + @ instruction: 0xfbf60049 │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0034119c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446669,15 +446669,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (34127c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (341280 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8cc │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 341252 │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -446692,22 +446692,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (341288 ) │ │ │ │ ldr r0, [pc, #32] @ (34128c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb1e0049 │ │ │ │ - ldc2 0, cr0, [lr, #-228]! @ 0xffffff1c │ │ │ │ - b.n 341a1c │ │ │ │ + @ instruction: 0xfb2e0049 │ │ │ │ + stc2l 0, cr0, [lr, #-228] @ 0xffffff1c │ │ │ │ + b.n 341a3c │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xfade0049 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + @ instruction: 0xfaee0049 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341290 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -446904,25 +446904,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #504] @ (3416a8 ) │ │ │ │ ldr r1, [pc, #508] @ (3416ac ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8cc │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 338548 │ │ │ │ ldr r2, [pc, #476] @ (3416b0 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -446932,15 +446932,15 @@ │ │ │ │ bl 33a108 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3415f8 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 34157c │ │ │ │ ldr r3, [pc, #436] @ (3416b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -447012,15 +447012,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (3416d8 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 3413e8 │ │ │ │ b.n 3413c6 │ │ │ │ ldr.w ip, [pc, #272] @ 3416dc │ │ │ │ add ip, pc │ │ │ │ b.n 341566 │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -447102,76 +447102,76 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r4, #73] @ 0x49 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + str.w r0, [r4, #73] @ 0x49 │ │ │ │ + strh r2, [r6, r4] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfabc0039 │ │ │ │ - b.n 341940 │ │ │ │ + @ instruction: 0xfacc0039 │ │ │ │ + b.n 341960 │ │ │ │ movs r0, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, #9] │ │ │ │ + strb r6, [r5, #9] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r3, #9] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #608] @ 0x260 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r1, #2 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r6, #1 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + asrs r2, r5, #1 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r4} │ │ │ │ + stmia r3!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r7, #5] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00341720 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447497,48 +447497,48 @@ │ │ │ │ nop │ │ │ │ str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - usat r0, #9, r8, asr #1 │ │ │ │ - lsrs r6, r4, #25 │ │ │ │ + @ instruction: 0xf3b80049 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf3900049 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + usat r0, #9, r0, asr #1 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf3780049 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + usat r0, #9, r8, lsl #1 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r1, #26 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ movs r2, r7 │ │ │ │ - bfi r0, r0, #1, #9 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + @ instruction: 0xf3700049 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ movs r2, r7 │ │ │ │ - sbfx r0, r8, #1, #10 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + @ instruction: 0xf3580049 │ │ │ │ + lsrs r6, r2, #24 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + asrs r0, r1, #32 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf3300049 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + sbfx r0, r0, #1, #10 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r7, #30 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf3180049 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + ssat r0, #10, r8, asr #1 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r2, #30 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341aa0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447549,15 +447549,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (341b64 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8cc │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 341ae0 │ │ │ │ @@ -447605,17 +447605,17 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 341ae0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2900049 │ │ │ │ - @ instruction: 0xf4b00039 │ │ │ │ - blt.n 341be4 │ │ │ │ + subw r0, r0, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf4c00039 │ │ │ │ + blt.n 341c04 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00341b68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447779,18 +447779,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3418c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 341c96 │ │ │ │ nop │ │ │ │ - orns r0, lr, #73 @ 0x49 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + eor.w r0, lr, #73 @ 0x49 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r6, #22 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341d08 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 341d18 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -447850,18 +447850,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (341db4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vmla.i32 d0, d12, d9[0] │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + vext.8 q0, q6, , #0 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341db8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448071,28 +448071,28 @@ │ │ │ │ ldr r1, [pc, #40] @ (341fec ) │ │ │ │ ldr r0, [pc, #44] @ (341ff0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vhadd.s16 q0, q4, │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + vhadd.s32 q0, q4, │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ movs r2, r7 │ │ │ │ - vhadd.s8 q0, q2, │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + vhadd.s16 q0, q2, │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r7, #13 │ │ │ │ movs r2, r7 │ │ │ │ - cdp 0, 15, cr0, cr0, cr9, {2} │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + vhadd.s8 q0, q0, │ │ │ │ + lsrs r6, r2, #13 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -448168,24 +448168,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (3420f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r8, #292]! @ 0x124 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ - movs r2, r7 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + cdp 0, 0, cr0, cr8, cr9, {2} │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ movs r2, r7 │ │ │ │ - stcl 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ movs r2, r7 │ │ │ │ + ldcl 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ lsrs r0, r1, #9 │ │ │ │ movs r2, r7 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ + movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 335dac │ │ │ │ cbz r0, 342124 │ │ │ │ @@ -448323,22 +448323,22 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 342240 │ │ │ │ nop │ │ │ │ - mcrr 0, 4, r0, r8, cr9 │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + mrrc 0, 4, r0, r8, cr9 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342294 : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 21c3e4 │ │ │ │ │ │ │ │ 0034229c : │ │ │ │ @@ -448367,18 +448367,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3422f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - rsbs r0, sl, r9, lsl #1 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + @ instruction: 0xebea0049 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003422f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -448482,24 +448482,24 @@ │ │ │ │ beq.w 342676 │ │ │ │ ldr.w r1, [pc, #1160] @ 3428b0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ - bl 541414 │ │ │ │ + bl 545278 │ │ │ │ + bl 54141c │ │ │ │ ldr.w r2, [pc, #1140] @ 3428b4 │ │ │ │ ldr.w r1, [pc, #1140] @ 3428b8 │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ bl 33c8c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 342486 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 342486 │ │ │ │ mov r0, r4 │ │ │ │ @@ -448883,30 +448883,30 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaec0049 │ │ │ │ - mvns r0, r6 │ │ │ │ + @ instruction: 0xeafc0049 │ │ │ │ + add r0, r0 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r4, #19 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ movs r1, r7 │ │ │ │ strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 342504 │ │ │ │ + b.n 342524 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ movs r2, r7 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 003428cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -449028,19 +449028,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ strh r6, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 342368 │ │ │ │ + b.n 342388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342a40 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -449357,18 +449357,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (342d88 ) │ │ │ │ ldr r0, [pc, #20] @ (342d8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 343120 │ │ │ │ + b.n 343140 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vmvn.i32 d16, #169 @ 0x000000a9 │ │ │ │ - vshr.u16 d16, d25, #12 │ │ │ │ + vshr.u16 d16, d25, #14 │ │ │ │ + vshr.u32 d16, d25, #28 │ │ │ │ │ │ │ │ 00342d90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -449537,19 +449537,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (342f60 ) │ │ │ │ ldr r0, [pc, #20] @ (342f64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + b.n 342f68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00342f68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -449742,35 +449742,35 @@ │ │ │ │ ldr r0, [pc, #24] @ (343174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - ble.n 343140 │ │ │ │ + ble.n 343160 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r2, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3431a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldmia r4, {r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -449779,35 +449779,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (343280 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (343284 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (343288 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #156] @ (34328c ) │ │ │ │ ldr r1, [pc, #160] @ (343290 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #144] @ (343294 ) │ │ │ │ ldr r3, [pc, #148] @ (343298 ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (34329c ) │ │ │ │ @@ -449820,20 +449820,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r1, [pc, #112] @ (3432a8 ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #104] @ (3432ac ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (3432b0 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -449849,36 +449849,36 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ble.n 3431cc │ │ │ │ + ble.n 3431ec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #6 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r5, r7] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf7560037 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + @ instruction: 0xf7660037 │ │ │ │ + str r4, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ movs r0, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb600039 │ │ │ │ + @ instruction: 0xfb700039 │ │ │ │ ldr r6, [pc, #928] @ (34364c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #22 │ │ │ │ @@ -449941,24 +449941,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #424] @ (34350c ) │ │ │ │ ldr r1, [pc, #428] @ (343510 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (343514 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 33ce94 │ │ │ │ @@ -449994,15 +449994,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 343494 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 3433e4 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3434e4 │ │ │ │ - bl 68f33c │ │ │ │ + bl 68f344 │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -450066,18 +450066,18 @@ │ │ │ │ b.n 343450 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 3433d8 │ │ │ │ ldr r1, [pc, #128] @ (343520 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ b.n 343442 │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3398d4 │ │ │ │ b.n 343416 │ │ │ │ @@ -450100,42 +450100,42 @@ │ │ │ │ ldr r1, [pc, #72] @ (343534 ) │ │ │ │ ldr r0, [pc, #76] @ (343538 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bgt.n 34356c │ │ │ │ + bgt.n 34358c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r3, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 34355c │ │ │ │ + bgt.n 34357c │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xfa320039 │ │ │ │ - cbnz r2, 343586 │ │ │ │ + @ instruction: 0xfa420039 │ │ │ │ + cbnz r2, 34358a │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ movs r1, r7 │ │ │ │ strb r6, [r7, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst4.8 {d16-d19}, [r4 :256], r9 │ │ │ │ - str r0, [r7, #24] │ │ │ │ + ldr??.w r0, [r4, r9, lsl #3] │ │ │ │ + str r0, [r1, #28] │ │ │ │ movs r0, r7 │ │ │ │ - bge.n 343450 │ │ │ │ + bge.n 343470 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh.w r0, [lr, #57] @ 0x39 │ │ │ │ - str??.w r0, [r6, #57] @ 0x39 │ │ │ │ - bge.n 343434 │ │ │ │ + str.w r0, [lr, #57] @ 0x39 │ │ │ │ + ldr??.w r0, [r6, #57] @ 0x39 │ │ │ │ + bge.n 343454 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh.w r0, [sl, #57] @ 0x39 │ │ │ │ - str??.w r0, [sl, #57] @ 0x39 │ │ │ │ + ldrh.w r0, [sl, #57] @ 0x39 │ │ │ │ + ldr??.w r0, [sl, #57] @ 0x39 │ │ │ │ │ │ │ │ 0034353c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3435b4 ) │ │ │ │ @@ -450147,99 +450147,99 @@ │ │ │ │ ldr r2, [pc, #100] @ (3435bc ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 343582 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33fc3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (3435c0 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (3435c4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bge.n 3435e8 │ │ │ │ + bge.n 343608 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3e00037 │ │ │ │ - ldr r6, [pc, #352] @ (343720 ) │ │ │ │ + @ instruction: 0xf3f00037 │ │ │ │ + ldr r6, [pc, #416] @ (343760 ) │ │ │ │ movs r0, r7 │ │ │ │ - strb.w r0, [r4, r9, lsl #3] │ │ │ │ - ldr??.w r0, [r8, r9, lsl #3] │ │ │ │ + ldrb.w r0, [r4, r9, lsl #3] │ │ │ │ + strb.w r0, [r8, #57] @ 0x39 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (343624 ) │ │ │ │ ldr r2, [pc, #76] @ (343628 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (34362c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #64] @ (343630 ) │ │ │ │ ldr r1, [pc, #64] @ (343634 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #48] @ (343638 ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bls.n 343540 │ │ │ │ + bls.n 343560 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #776] @ (34393c ) │ │ │ │ + ldr r5, [pc, #840] @ (34397c ) │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf3440037 │ │ │ │ - str.w r0, [r0, r9, lsl #3] │ │ │ │ + @ instruction: 0xf3540037 │ │ │ │ + ldr.w r0, [r0, r9, lsl #3] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (3436bc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (3436c0 ) │ │ │ │ @@ -450247,15 +450247,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3436c4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a8c0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -450279,18 +450279,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 340064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33d080 │ │ │ │ - bls.n 3436f0 │ │ │ │ + bls.n 343710 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf73c0039 │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + @ instruction: 0xf74c0039 │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 343700 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450298,24 +450298,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #36] @ (343708 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 340080 │ │ │ │ nop │ │ │ │ - bhi.n 343618 │ │ │ │ + bhi.n 343638 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #832] @ (343a48 ) │ │ │ │ + ldr r4, [pc, #896] @ (343a88 ) │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf2520037 │ │ │ │ + @ instruction: 0xf2620037 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 343768 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #72] @ (34376c ) │ │ │ │ @@ -450323,15 +450323,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (343770 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ce18 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 34375c │ │ │ │ add sp, #12 │ │ │ │ @@ -450342,19 +450342,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33fb2c │ │ │ │ - bhi.n 3437f8 │ │ │ │ + bhi.n 343818 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #560] @ (3439a0 ) │ │ │ │ + ldr r4, [pc, #624] @ (3439e0 ) │ │ │ │ movs r0, r7 │ │ │ │ - addw r0, lr, #55 @ 0x37 │ │ │ │ + @ instruction: 0xf21e0037 │ │ │ │ │ │ │ │ 00343774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #76] @ (3437d0 ) │ │ │ │ @@ -450366,15 +450366,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3437d8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 3437bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -450384,21 +450384,21 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (3437e0 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0d4 │ │ │ │ - bvc.n 343794 │ │ │ │ + bvc.n 3437b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub.w r0, r8, #55 @ 0x37 │ │ │ │ - ldr r4, [pc, #128] @ (34385c ) │ │ │ │ + subs.w r0, r8, #55 @ 0x37 │ │ │ │ + ldr r4, [pc, #192] @ (34389c ) │ │ │ │ movs r0, r7 │ │ │ │ - rsbs r0, r2, #12124160 @ 0xb90000 │ │ │ │ - subw r0, r4, #2105 @ 0x839 │ │ │ │ + @ instruction: 0xf5e20039 │ │ │ │ + @ instruction: 0xf6b40039 │ │ │ │ │ │ │ │ 003437e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (34385c ) │ │ │ │ @@ -450410,51 +450410,51 @@ │ │ │ │ ldr r2, [pc, #100] @ (343864 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34382a │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33fd78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454c8 │ │ │ │ + bl 5454d0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (343868 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (34386c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvc.n 343940 │ │ │ │ + bvc.n 343760 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf1380037 │ │ │ │ - ldr r3, [pc, #704] @ (343b28 ) │ │ │ │ + adc.w r0, r8, #55 @ 0x37 │ │ │ │ + ldr r3, [pc, #768] @ (343b68 ) │ │ │ │ movs r0, r7 │ │ │ │ - adcs.w r0, ip, #12124160 @ 0xb90000 │ │ │ │ - rsbs r0, r0, #12124160 @ 0xb90000 │ │ │ │ + sbc.w r0, ip, #12124160 @ 0xb90000 │ │ │ │ + @ instruction: 0xf5e00039 │ │ │ │ │ │ │ │ 00343870 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4} │ │ │ │ @@ -450486,18 +450486,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3438dc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450506,15 +450506,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #120] @ (343974 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #8 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ mov.w ip, #640 @ 0x280 │ │ │ │ mov r2, r6 │ │ │ │ mov.w r5, #469762048 @ 0x1c000000 │ │ │ │ strh r1, [r3, #4] │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ @@ -450544,19 +450544,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvc.n 3439fc │ │ │ │ + bvc.n 343a1c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #752] @ (343c64 ) │ │ │ │ + ldr r2, [pc, #816] @ (343ca4 ) │ │ │ │ movs r0, r7 │ │ │ │ - bics.w r0, sl, #55 @ 0x37 │ │ │ │ + orr.w r0, sl, #55 @ 0x37 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (343a10 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #136] @ (343a14 ) │ │ │ │ @@ -450564,35 +450564,35 @@ │ │ │ │ ldr r1, [pc, #136] @ (343a18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #116] @ (343a1c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (343a20 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #100] @ (343a24 ) │ │ │ │ ldr r1, [pc, #104] @ (343a28 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #88] @ (343a2c ) │ │ │ │ ldr r3, [pc, #92] @ (343a30 ) │ │ │ │ mov.w r1, #1536 @ 0x600 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #16 │ │ │ │ @@ -450609,26 +450609,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bvs.n 343974 │ │ │ │ + bvs.n 343994 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #136] @ (343aa0 ) │ │ │ │ + ldr r2, [pc, #200] @ (343ae0 ) │ │ │ │ movs r0, r7 │ │ │ │ - vshr.s32 d0, d23, #30 │ │ │ │ - cmp r6, #14 │ │ │ │ + vshr.s32 d0, d23, #14 │ │ │ │ + cmp r6, #30 │ │ │ │ movs r7, r6 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r6, #60 @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -450717,15 +450717,15 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3df67c │ │ │ │ bl 3e8d6c │ │ │ │ mov r1, r5 │ │ │ │ bl 3e14a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ ldr.w r2, [r4, #1352] @ 0x548 │ │ │ │ ldr.w r3, [r4, #1360] @ 0x550 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 343a68 │ │ │ │ bl 3e8d7c │ │ │ │ ldr r2, [pc, #160] @ (343bf0 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -450744,15 +450744,15 @@ │ │ │ │ bl 3e1484 │ │ │ │ b.n 343a84 │ │ │ │ bl 3e8d6c │ │ │ │ add.w r1, r5, #8 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 3e14a4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ ldr.w r2, [r4, #1368] @ 0x558 │ │ │ │ ldr.w r3, [r4, #1376] @ 0x560 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 343aa0 │ │ │ │ ldr r2, [pc, #84] @ (343bf4 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -450769,23 +450769,23 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3e1484 │ │ │ │ b.n 343aba │ │ │ │ bl 3e8d6c │ │ │ │ mov r1, r5 │ │ │ │ bl 3e14a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ ldr.w r2, [r4, #1408] @ 0x580 │ │ │ │ ldr.w r3, [r4, #1416] @ 0x588 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 343ad6 │ │ │ │ nop │ │ │ │ - and.w r0, r2, #12124160 @ 0xb90000 │ │ │ │ - @ instruction: 0xf39e0039 │ │ │ │ - @ instruction: 0xf3540039 │ │ │ │ + ands.w r0, r2, #12124160 @ 0xb90000 │ │ │ │ + @ instruction: 0xf3ae0039 │ │ │ │ + @ instruction: 0xf3640039 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r5, [r0, #1384] @ 0x568 │ │ │ │ @@ -450857,15 +450857,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ ldr r0, [pc, #88] @ (343d38 ) │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 343c7c │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #8144 @ 0x1fd0 │ │ │ │ mov r5, r7 │ │ │ │ b.n 343c72 │ │ │ │ add.w r8, r7, #5920 @ 0x1720 │ │ │ │ bl 3e8d6c │ │ │ │ @@ -450885,15 +450885,15 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2300039 │ │ │ │ + movw r0, #57 @ 0x39 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 343bf8 │ │ │ │ @@ -450915,15 +450915,15 @@ │ │ │ │ movs r3, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #756] @ (344078 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #3 │ │ │ │ movs r4, #7 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #5 │ │ │ │ ldrb.w r2, [r3, #2272] @ 0x8e0 │ │ │ │ add.w sl, r0, #4576 @ 0x11e0 │ │ │ │ @@ -451121,18 +451121,18 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 343a34 │ │ │ │ nop.w │ │ │ │ and.w r1, r0, #255 @ 0xff │ │ │ │ and.w r0, r0, #255 @ 0xff │ │ │ │ ... │ │ │ │ - bcs.n 343ff0 │ │ │ │ + bcs.n 344010 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rsbs r0, r4, #57 @ 0x39 │ │ │ │ - @ instruction: 0xf1e80039 │ │ │ │ + @ instruction: 0xf1e40039 │ │ │ │ + @ instruction: 0xf1f80039 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [pc, #116] @ (344108 ) │ │ │ │ @@ -451146,15 +451146,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r6, [pc, #108] @ (344114 ) │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w ip, [pc, #96] @ 344118 │ │ │ │ add.w r1, r8, #4096 @ 0x1000 │ │ │ │ ldr.w lr, [r0, #1256] @ 0x4e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ @@ -451178,19 +451178,19 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r2, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r2, r7 │ │ │ │ + sxtb r2, r1 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ ldr r4, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -451202,47 +451202,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (344188 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #72] @ (34418c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #56] @ (344190 ) │ │ │ │ ldr r1, [pc, #60] @ (344194 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r3, [pc, #48] @ (344198 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ tst r2, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ pop {r1, r2, r3, r5, pc} │ │ │ │ @@ -451258,26 +451258,26 @@ │ │ │ │ ldr r1, [pc, #352] @ (344318 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #336] @ (34431c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #336] @ (344320 ) │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [pc, #328] @ (344324 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ vldr d7, [pc, #284] @ 344300 │ │ │ │ add.w r5, r4, #5920 @ 0x1720 │ │ │ │ ldr r3, [pc, #316] @ (344328 ) │ │ │ │ adds r5, #24 │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, r7, #156 @ 0x9c │ │ │ │ @@ -451376,38 +451376,38 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [ip, #228] @ 0xe4 │ │ │ │ - ldc 0, cr0, [r0, #228]! @ 0xe4 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + stc 0, cr0, [ip, #228]! @ 0xe4 │ │ │ │ + stcl 0, cr0, [r0, #228] @ 0xe4 │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - cbz r2, 344324 │ │ │ │ + cbz r2, 344328 │ │ │ │ movs r0, r7 │ │ │ │ pop {r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip, #-228]! @ 0xffffff1c │ │ │ │ - stcl 0, cr0, [sl, #-228]! @ 0xffffff1c │ │ │ │ + stc 0, cr0, [ip, #228] @ 0xe4 │ │ │ │ + ldcl 0, cr0, [sl, #-228]! @ 0xffffff1c │ │ │ │ ldr r6, [r4, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r1, #0] │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [lr, #-228]! @ 0xffffff1c │ │ │ │ + ldc 0, cr0, [lr, #-228]! @ 0xffffff1c │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip, #-228] @ 0xffffff1c │ │ │ │ - ldcl 0, cr0, [ip], #228 @ 0xe4 │ │ │ │ - stcl 0, cr0, [r4], #228 @ 0xe4 │ │ │ │ + stc 0, cr0, [ip, #-228]! @ 0xffffff1c │ │ │ │ + stc 0, cr0, [ip, #-228] @ 0xffffff1c │ │ │ │ + ldcl 0, cr0, [r4], #228 @ 0xe4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #108] @ (3443cc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #108] @ 3443d0 │ │ │ │ @@ -451426,15 +451426,15 @@ │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (3443dc ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #63488 @ 0xf800 │ │ │ │ movt r2, #255 @ 0xff │ │ │ │ mvns r3, r3 │ │ │ │ ands r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -451452,19 +451452,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #916] @ (344788 ) │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -451687,15 +451687,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 344440 │ │ │ │ ldr r0, [pc, #316] @ (3447a8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 344440 │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ ldr.w r5, [r3, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #264] @ (34478c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -451715,25 +451715,25 @@ │ │ │ │ ldr r0, [pc, #264] @ (3447b0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34442e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldr r0, [pc, #240] @ (3447b4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [pc, #188] @ (34478c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34442e │ │ │ │ ldr r3, [pc, #180] @ (34478c ) │ │ │ │ ldr.w r5, [r6, #3424] @ 0xd60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34442e │ │ │ │ @@ -451757,15 +451757,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (3447b8 ) │ │ │ │ ldr r0, [pc, #176] @ (3447bc ) │ │ │ │ strd r5, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34442e │ │ │ │ ldr r3, [pc, #108] @ (34478c ) │ │ │ │ ldr.w r5, [r0, #1568] @ 0x620 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34442e │ │ │ │ movw r5, #65518 @ 0xffee │ │ │ │ @@ -451789,55 +451789,55 @@ │ │ │ │ ldr r0, [pc, #108] @ (3447c4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34442e │ │ │ │ ldr r1, [pc, #88] @ (3447c8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #88] @ (3447cc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34442e │ │ │ │ nop │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strd r0, r0, [r4, #-228] @ 0xe4 │ │ │ │ + ldrd r0, r0, [r4, #-228] @ 0xe4 │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [sl, #228]! @ 0xe4 │ │ │ │ - strd r0, r0, [r2, #-228]! @ 0xe4 │ │ │ │ + and.w r0, sl, r9, rrx │ │ │ │ + ldrd r0, r0, [r2, #-228]! @ 0xe4 │ │ │ │ + ldmdb r2!, {r0, r3, r4, r5} │ │ │ │ + ldrd r0, r0, [r6, #-228]! @ 0xe4 │ │ │ │ stmdb r2!, {r0, r3, r4, r5} │ │ │ │ - strd r0, r0, [r6, #-228]! @ 0xe4 │ │ │ │ - ldmdb r2, {r0, r3, r4, r5} │ │ │ │ - ldmia.w lr!, {r0, r3, r4, r5} │ │ │ │ - strd r0, r0, [sl], #-228 @ 0xe4 │ │ │ │ - ldrd r0, r0, [r2], #-228 @ 0xe4 │ │ │ │ - stmia.w r4!, {r0, r3, r4, r5} │ │ │ │ - @ instruction: 0xe8580039 │ │ │ │ + @ instruction: 0xe8ce0039 │ │ │ │ + ldrd r0, r0, [sl], #-228 @ 0xe4 │ │ │ │ + stmia.w r2, {r0, r3, r4, r5} │ │ │ │ + ldmia.w r4!, {r0, r3, r4, r5} │ │ │ │ + strd r0, r0, [r8], #-228 @ 0xe4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1228] @ 344cb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [pc, #1228] @ 344cb4 │ │ │ │ @@ -452050,15 +452050,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 344806 │ │ │ │ ldr r0, [pc, #756] @ (344cc4 ) │ │ │ │ strd r4, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 344806 │ │ │ │ cmp.w r1, #800 @ 0x320 │ │ │ │ bhi.n 344a52 │ │ │ │ movw r3, #779 @ 0x30b │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 344966 │ │ │ │ @@ -452087,15 +452087,15 @@ │ │ │ │ bpl.w 3448e6 │ │ │ │ mov r2, r7 │ │ │ │ lsls r3, r7, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr r3, [pc, #628] @ (344cb8 ) │ │ │ │ ldr r0, [pc, #644] @ (344ccc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 344a2e │ │ │ │ @@ -452186,15 +452186,15 @@ │ │ │ │ ldr r0, [pc, #448] @ (344cf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ ldr.w r2, [r9] │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ bic.w r3, r4, #4227858432 @ 0xfc000000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3448e6 │ │ │ │ @@ -452318,68 +452318,68 @@ │ │ │ │ nop │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb lr!, {r0, r3, r4, r5} │ │ │ │ + ldmdb lr!, {r0, r3, r4, r5} │ │ │ │ subs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 344a64 │ │ │ │ + b.n 344a84 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344ca8 │ │ │ │ + b.n 344cc8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344b24 │ │ │ │ + b.n 344b44 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 344674 │ │ │ │ + b.n 344694 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3449a4 │ │ │ │ + b.n 3449c4 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3448e4 │ │ │ │ + b.n 344904 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3448d8 │ │ │ │ + b.n 3448f8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3448a8 │ │ │ │ + b.n 3448c8 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3446d4 │ │ │ │ + b.n 3446f4 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344b54 │ │ │ │ + b.n 344b74 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344638 │ │ │ │ + b.n 344658 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344ac8 │ │ │ │ + b.n 344ae8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3445ac │ │ │ │ + b.n 3445cc │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344a54 │ │ │ │ + b.n 344a74 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 345498 │ │ │ │ + b.n 3454b8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3449d0 │ │ │ │ + b.n 3449f0 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344758 │ │ │ │ + b.n 344778 │ │ │ │ movs r1, r7 │ │ │ │ ldrh.w r0, [r0, #640] @ 0x280 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ strb.w r3, [r0, #-217] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (344d30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ sxtb r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -452388,35 +452388,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (344dd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #124] @ (344ddc ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #120] @ (344de0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #108] @ (344de4 ) │ │ │ │ ldr r1, [pc, #112] @ (344de8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #96] @ (344dec ) │ │ │ │ ldr r3, [pc, #100] @ (344df0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #96] @ (344df4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -452429,39 +452429,39 @@ │ │ │ │ ldr r2, [pc, #92] @ (344e00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r7, r1 │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r2, #12] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r7, r6 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r2, r2 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ + cmp r5, #62 @ 0x3e │ │ │ │ movs r0, r7 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r5, #32 │ │ │ │ movs r0, r7 │ │ │ │ asrs r1, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ sxth r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r7, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -452648,63 +452648,63 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #40] @ (345058 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5429a4 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + b.w 5429ac │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 3455e0 │ │ │ │ + b.n 345600 │ │ │ │ movs r1, r7 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r2, r2 │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r3, [r0, #644] @ 0x284 │ │ │ │ ldr r2, [pc, #100] @ (3450c8 ) │ │ │ │ add r2, pc │ │ │ │ cbnz r3, 34506e │ │ │ │ ldr.w r0, [r0, #652] @ 0x28c │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #76] @ (3450cc ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #7 │ │ │ │ ldr.w r0, [r4, #648] @ 0x288 │ │ │ │ it cs │ │ │ │ movcs r3, #7 │ │ │ │ adds r1, r3, #1 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ umull r2, r3, r0, r3 │ │ │ │ ldr.w r0, [r4, #652] @ 0x28c │ │ │ │ lsrs r2, r2, #15 │ │ │ │ orr.w r2, r2, r3, lsl #17 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc.w r3, r5, r3, lsr #15 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ ldrh r6, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r2, [r0, #644] @ 0x284 │ │ │ │ cbnz r2, 3450d8 │ │ │ │ b.n 34505c │ │ │ │ @@ -452717,15 +452717,15 @@ │ │ │ │ orn r2, r2, #63 @ 0x3f │ │ │ │ strb.w r2, [r0, #452] @ 0x1c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 2fee74 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ bl 2feeec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 345118 │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ mov r0, r3 │ │ │ │ @@ -452744,15 +452744,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (3451d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ bl 293220 │ │ │ │ movs r3, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldrh.w r2, [r4, #570] @ 0x23a │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -452790,28 +452790,28 @@ │ │ │ │ bl 2910a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2910a8 │ │ │ │ nop │ │ │ │ - itee hi │ │ │ │ - lslhi r1, r1, #1 │ │ │ │ - bls.n 345538 @ unpredictable branch in IT block │ │ │ │ + ittt ls │ │ │ │ + lslls r1, r1, #1 │ │ │ │ + bls.n 345558 @ unpredictable branch in IT block │ │ │ │ │ │ │ │ movls r1, r7 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3454f0 │ │ │ │ + b.n 345510 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #204] @ 3452c0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -452830,15 +452830,15 @@ │ │ │ │ blx 21dfb4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r3, [pc, #168] @ (3452cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -452849,15 +452849,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 3452b8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [sp] │ │ │ │ blx 21d884 <__gmtime64_r@plt> │ │ │ │ ldrsb.w r3, [r4, #451] @ 0x1c3 │ │ │ │ @@ -452934,44 +452934,44 @@ │ │ │ │ lsls r2, r2, #15 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsl.w r6, r6, ip │ │ │ │ str.w r6, [r5, #648] @ 0x288 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #392 @ (adr r3, 3454d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ cmp r8, r7 │ │ │ │ ite eq │ │ │ │ moveq r4, #0 │ │ │ │ andne.w r4, r4, #1 │ │ │ │ add r3, pc, #364 @ (adr r3, 3454d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 345430 │ │ │ │ ldrd r4, r3, [r5, #616] @ 0x268 │ │ │ │ mov r1, r7 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r4, r4, #15 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #332 @ (adr r3, 3454d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r7, r4 │ │ │ │ add r3, pc, #316 @ (adr r3, 3454d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ subs.w r4, sl, r0 │ │ │ │ sbc.w r9, fp, r9 │ │ │ │ adds.w r1, r4, r8 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r9, r7 │ │ │ │ blt.w 3454be │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ @@ -453003,21 +453003,21 @@ │ │ │ │ lsrs r3, r3, #15 │ │ │ │ adds r2, #1 │ │ │ │ orr.w r3, r3, r4, lsl #17 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ strd r2, r3, [r5, #616] @ 0x268 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #608] @ 0x260 │ │ │ │ strd r3, r3, [r5, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r9, r4 │ │ │ │ bne.n 3453d8 │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ @@ -453025,15 +453025,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ subs r4, r6, #1 │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and.w r4, r4, sl │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r3, r0 │ │ │ │ it eq │ │ │ │ cmpeq r8, r6 │ │ │ │ beq.n 3453d0 │ │ │ │ @@ -453043,15 +453043,15 @@ │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ adc.w r1, r9, #0 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r9, r3 │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r8, r6 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -453082,25 +453082,25 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #108 @ 0x6c │ │ │ │ + udf #124 @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ - udf #144 @ 0x90 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ - udf #108 @ 0x6c │ │ │ │ + udf #124 @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r5, #0 │ │ │ │ @@ -453124,30 +453124,30 @@ │ │ │ │ ldrh.w r3, [r4, #640] @ 0x280 │ │ │ │ cmp r3, #19 │ │ │ │ it hi │ │ │ │ strhhi.w r5, [r4, #640] @ 0x280 │ │ │ │ bl 2fee74 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ bl 2feeec │ │ │ │ cbz r0, 345584 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5429a4 │ │ │ │ + b.w 5429ac │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 34505c │ │ │ │ @@ -453325,27 +453325,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (3457c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 3451e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 345598 │ │ │ │ - cbnz r6, 3457cc │ │ │ │ + cbnz r6, 3457d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 34587c │ │ │ │ + blt.n 34589c │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #140] @ (345864 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -453359,33 +453359,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 547b94 │ │ │ │ + bl 547b9c │ │ │ │ mov r1, sp │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 345598 │ │ │ │ mov r0, sp │ │ │ │ - bl 684cc0 │ │ │ │ + bl 684cc8 │ │ │ │ ldr r3, [pc, #96] @ (345870 ) │ │ │ │ strd r0, r1, [r5, #576] @ 0x240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [r5, #584] @ 0x248 │ │ │ │ bl 3f2178 │ │ │ │ mov r2, r7 │ │ │ │ - bl 64e1dc │ │ │ │ + bl 64e1e4 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r2, [pc, #60] @ (345874 ) │ │ │ │ ldr r3, [pc, #44] @ (345868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -453426,15 +453426,15 @@ │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ beq.w 345b3e │ │ │ │ ldr.w r2, [pc, #1728] @ 345f64 │ │ │ │ mov.w r5, #51712 @ 0xca00 │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ ldr r7, [r3, r2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r2, [r4, #584] @ 0x248 │ │ │ │ umull r3, r6, r3, r5 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ @@ -453445,19 +453445,19 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w r6, r6, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ addw r3, pc, #1644 @ 0x66c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r7, r1, #0 │ │ │ │ subs r6, r0, r6 │ │ │ │ mov r0, r4 │ │ │ │ sbc.w r7, r7, r8 │ │ │ │ bl 3451e4 │ │ │ │ ldrb.w r8, [r4, #441] @ 0x1b9 │ │ │ │ @@ -453614,31 +453614,31 @@ │ │ │ │ bmi.n 345b44 │ │ │ │ lsls r3, r3, #26 │ │ │ │ itt pl │ │ │ │ movpl r6, r5 │ │ │ │ movpl r7, r0 │ │ │ │ bmi.n 345b44 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 69fa38 │ │ │ │ + bl 69fa40 │ │ │ │ cmp r1, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, r6 │ │ │ │ beq.n 345b70 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69f204 │ │ │ │ + b.w 69f20c │ │ │ │ lsls r0, r2, #24 │ │ │ │ bmi.w 345f40 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69ef1c │ │ │ │ + b.w 69ef24 │ │ │ │ cmp.w sl, #192 @ 0xc0 │ │ │ │ beq.w 345d2a │ │ │ │ ldrb.w sl, [r4, #444] @ 0x1bc │ │ │ │ and.w ip, sl, #192 @ 0xc0 │ │ │ │ cmp.w ip, #192 @ 0xc0 │ │ │ │ beq.w 345cd8 │ │ │ │ mov ip, sl │ │ │ │ @@ -453796,15 +453796,15 @@ │ │ │ │ beq.w 345eae │ │ │ │ mov ip, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 345e00 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, sl │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ uxtb.w ip, r1 │ │ │ │ tst.w sl, #128 @ 0x80 │ │ │ │ bne.w 345ba0 │ │ │ │ adds r1, r3, #1 │ │ │ │ beq.n 345e36 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -453988,19 +453988,19 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 345f8c │ │ │ │ + cbz r2, 345f90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 345f18 │ │ │ │ + bcc.n 345f38 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 345fb4 │ │ │ │ + bmi.n 345fd4 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 345ff4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -454008,15 +454008,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #108] @ (345ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldrb.w r3, [r0, #455] @ 0x1c7 │ │ │ │ ldrb.w r2, [r0, #451] @ 0x1c3 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ str r0, [sp, #12] │ │ │ │ itt ne │ │ │ │ movne r3, #0 │ │ │ │ strbne.w r3, [r0, #455] @ 0x1c7 │ │ │ │ @@ -454037,19 +454037,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbz r6, 346006 │ │ │ │ + cbz r6, 34600a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 3460c4 │ │ │ │ + bcc.n 3460e4 │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #224] @ (3460f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -454101,28 +454101,28 @@ │ │ │ │ bl 345878 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 346024 │ │ │ │ ldr r3, [pc, #104] @ (3460f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrd r3, r2, [r4, #616] @ 0x268 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w ip, r1, r2 │ │ │ │ bcc.n 3460b8 │ │ │ │ mov.w ip, #22528 @ 0x5800 │ │ │ │ movt ip, #63559 @ 0xf847 │ │ │ │ adds.w r3, r3, ip │ │ │ │ adc.w r2, r2, #13 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r1 │ │ │ │ bcs.n 346054 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r4, #648] @ 0x288 │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -454268,22 +454268,22 @@ │ │ │ │ itett ne │ │ │ │ ornne r3, r3, #127 @ 0x7f │ │ │ │ andeq.w r3, r3, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ strbne.w r3, [r4, #452] @ 0x1c4 │ │ │ │ it eq │ │ │ │ strbeq.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ strb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3461d0 │ │ │ │ ldr r3, [pc, #336] @ (3463bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 3452f4 │ │ │ │ @@ -454314,15 +454314,15 @@ │ │ │ │ orrs r3, r5 │ │ │ │ strb.w r3, [r4, #450] @ 0x1c2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3461d0 │ │ │ │ ldr r3, [pc, #224] @ (3463bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 3452f4 │ │ │ │ @@ -454337,15 +454337,15 @@ │ │ │ │ ldrb.w r3, [r4, #450] @ 0x1c2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ cmp r3, #32 │ │ │ │ bhi.n 346236 │ │ │ │ ldr r3, [pc, #168] @ (3463bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -454356,15 +454356,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 3463a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #592] @ 0x250 │ │ │ │ bl 3457c8 │ │ │ │ b.n 346236 │ │ │ │ lsls r2, r0, #24 │ │ │ │ bmi.n 346380 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ @@ -454416,15 +454416,15 @@ │ │ │ │ bl 3451e4 │ │ │ │ ldr r3, [pc, #152] @ (346480 ) │ │ │ │ ldrb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldrb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ ldrd r2, r3, [r4, #632] @ 0x278 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ itt cc │ │ │ │ movcc r1, #16 │ │ │ │ movcc r2, r1 │ │ │ │ @@ -454444,15 +454444,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 345878 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 345878 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ bl 3f2ff8 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ @@ -454469,19 +454469,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop @ (mov r8, r8) │ │ │ │ lsls r0, r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r4, r5, r7} │ │ │ │ + ldmia r6, {r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #628] @ (346718 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -454501,24 +454501,24 @@ │ │ │ │ ldr r6, [pc, #616] @ (34672c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #600] @ (346730 ) │ │ │ │ ldr r1, [pc, #604] @ (346734 ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movw r3, #550 @ 0x226 │ │ │ │ movt r3, #32768 @ 0x8000 │ │ │ │ str.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr.w r3, [r0, #572] @ 0x23c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r3, #2000 @ 0x7d0 │ │ │ │ itt eq │ │ │ │ @@ -454534,31 +454534,31 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ add r0, sp, #16 │ │ │ │ blx 21dfb4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 3f2060 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 684cc0 │ │ │ │ + bl 684cc8 │ │ │ │ ldr r3, [pc, #508] @ (346744 ) │ │ │ │ strd r0, r1, [r8, #576] @ 0x240 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #584] @ 0x248 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, r3, [r8, #592] @ 0x250 │ │ │ │ mov r0, r8 │ │ │ │ bl 344e04 │ │ │ │ @@ -454574,44 +454574,44 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #424] @ (34674c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ str.w r8, [r4, #608] @ 0x260 │ │ │ │ movs r0, #32 │ │ │ │ ldr.w r8, [r6] │ │ │ │ blx 21c0bc │ │ │ │ ldr r3, [pc, #392] @ (346750 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 69ee88 │ │ │ │ + bl 69ee90 │ │ │ │ mov r0, r4 │ │ │ │ str.w r6, [r4, #624] @ 0x270 │ │ │ │ bl 345878 │ │ │ │ ldr r3, [pc, #364] @ (346754 ) │ │ │ │ add.w r0, r4, #672 @ 0x2a0 │ │ │ │ ldr r6, [pc, #360] @ (346758 ) │ │ │ │ add r3, pc │ │ │ │ @@ -454657,15 +454657,15 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ bl 3e10c8 │ │ │ │ ldr r2, [pc, #244] @ (346764 ) │ │ │ │ ldr r1, [pc, #244] @ (346768 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54897c │ │ │ │ + bl 548984 │ │ │ │ ldr r2, [pc, #236] @ (34676c ) │ │ │ │ ldr r3, [pc, #164] @ (346724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -454684,15 +454684,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (346778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ ldr r2, [pc, #184] @ (34677c ) │ │ │ │ ldr r3, [pc, #96] @ (346724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -454710,75 +454710,75 @@ │ │ │ │ add.w r3, fp, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #144] @ (346784 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #911 @ 0x38f │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3466c0 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #144 @ 0x90 │ │ │ │ + add r4, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp ip, ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ movs r0, r7 │ │ │ │ cmp ip, sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4} │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ movs r1, r7 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #784 @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r5, #14 │ │ │ │ movs r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb49ffff │ │ │ │ vrecps.f32 , , │ │ │ │ ldc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ b.n 3465ae │ │ │ │ @ instruction: 0xffff999a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ bl 44c766 │ │ │ │ - lsrs r2, r1, #7 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r0, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5, {r1, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ mvns r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [pc, #516] @ (346990 ) │ │ │ │ ands.w r1, r2, #1 │ │ │ │ add r3, pc │ │ │ │ beq.n 346858 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -454806,24 +454806,24 @@ │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 34689c │ │ │ │ and.w r2, r1, #112 @ 0x70 │ │ │ │ cmp r2, #32 │ │ │ │ bhi.n 34689c │ │ │ │ ldr.w r0, [r3, #624] @ 0x270 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69f234 │ │ │ │ + bl 69f23c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 346944 │ │ │ │ ldr r2, [pc, #416] @ (346994 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov.w ip, #51712 @ 0xca00 │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ ldr.w r2, [r3, #576] @ 0x240 │ │ │ │ ldrd r6, lr, [r3, #588] @ 0x24c │ │ │ │ ldrd r4, r5, [r3, #580] @ 0x244 │ │ │ │ ldr.w r7, [r3, #596] @ 0x254 │ │ │ │ @@ -454833,15 +454833,15 @@ │ │ │ │ sbc.w r2, r2, r6 │ │ │ │ adds.w r3, r3, lr │ │ │ │ adc.w r2, r2, r7 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r2, r1 │ │ │ │ add r3, pc, #336 @ (adr r3, 346988 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ movw r1, #4179 @ 0x1053 │ │ │ │ movt r1, #15255 @ 0x3b97 │ │ │ │ cmp r1, r2 │ │ │ │ mov.w r2, #0 │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ bge.n 34689c │ │ │ │ orr.w r8, r9, #128 @ 0x80 │ │ │ │ @@ -454880,15 +454880,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb.w r4, [r3, #452] @ 0x1c4 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r8, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ tst.w r4, #48 @ 0x30 │ │ │ │ strb.w r1, [r3, #452] @ 0x1c4 │ │ │ │ bne.n 34693a │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34689c │ │ │ │ @@ -454904,15 +454904,15 @@ │ │ │ │ orn r2, r1, #63 @ 0x3f │ │ │ │ strb.w r2, [r3, #452] @ 0x1c4 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 2fee74 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 5429a4 │ │ │ │ + bl 5429ac │ │ │ │ bl 2feeec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34689c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ @@ -454929,22 +454929,22 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r3 │ │ │ │ bl 345878 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3468ce │ │ │ │ ldr.w r0, [r3, #624] @ 0x270 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69fa38 │ │ │ │ + bl 69fa40 │ │ │ │ ldr r2, [pc, #68] @ (346994 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69f2d8 │ │ │ │ + bl 69f2e0 │ │ │ │ movw r2, #18004 @ 0x4654 │ │ │ │ movt r2, #65532 @ 0xfffc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r2, r5, r2 │ │ │ │ sbc.w ip, r4, #0 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r1, r1, ip │ │ │ │ @@ -455001,19 +455001,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3469fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #920 @ (adr r6, 346d90 ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 346dd0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00346a00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -455031,82 +455031,82 @@ │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #140] @ (346acc ) │ │ │ │ movs r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #128] @ (346ad0 ) │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #124] @ (346ad4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 53ff78 │ │ │ │ + bl 53ff80 │ │ │ │ ldr r3, [pc, #116] @ (346ad8 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 300698 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 346aac │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2b3fbc │ │ │ │ - bl 5417c4 │ │ │ │ + bl 5417cc │ │ │ │ ldr r3, [pc, #80] @ (346adc ) │ │ │ │ ldr r1, [pc, #84] @ (346ae0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548dbc │ │ │ │ + bl 548dc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb.w r2, [r4, #569] @ 0x239 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3002b8 │ │ │ │ b.n 346a84 │ │ │ │ nop │ │ │ │ - mcr2 0, 5, r0, cr0, cr8, {1} │ │ │ │ - add r6, pc, #656 @ (adr r6, 346d54 ) │ │ │ │ + mrc2 0, 5, r0, cr0, cr8, {1} │ │ │ │ + add r6, pc, #720 @ (adr r6, 346d94 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc2 0, cr0, [lr, #216] @ 0xd8 │ │ │ │ - mvns r4, r4 │ │ │ │ + ldc2 0, cr0, [lr, #216] @ 0xd8 │ │ │ │ + mvns r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ ands r4, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mcr2 0, 6, r0, cr14, cr8, {1} │ │ │ │ + mrc2 0, 6, r0, cr14, cr8, {1} │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00346ae4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -455225,15 +455225,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r6, #188 @ 0xbc │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (346c68 ) │ │ │ │ @@ -455241,25 +455241,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (346c70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #80] @ (346c74 ) │ │ │ │ ldr r1, [pc, #84] @ (346c78 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #68] @ (346c7c ) │ │ │ │ ldr r5, [pc, #68] @ (346c80 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (346c84 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (346c88 ) │ │ │ │ @@ -455275,21 +455275,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #536 @ (adr r5, 346e84 ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 346ec4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfba80036 │ │ │ │ - @ instruction: 0xfa700038 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + @ instruction: 0xfbb80036 │ │ │ │ + @ instruction: 0xfa800038 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ movs r0, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #88 @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -455298,17 +455298,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r1, [pc, #8] @ (346ca4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 689744 │ │ │ │ + b.w 68974c │ │ │ │ nop │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -455317,42 +455317,42 @@ │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 59551c │ │ │ │ + bl 595524 │ │ │ │ ldr r3, [pc, #20] @ (346cf4 ) │ │ │ │ ldr r1, [pc, #20] @ (346cf8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69baf4 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + b.w 69bafc │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ movs r1, r7 │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (346d20 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 346d80 │ │ │ │ @@ -455361,15 +455361,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (346d88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r1, [pc, #56] @ (346d8c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 346d90 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (346d94 ) │ │ │ │ @@ -455379,39 +455379,39 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54040c │ │ │ │ + b.w 540414 │ │ │ │ nop │ │ │ │ - add r4, pc, #360 @ (adr r4, 346eec ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 346f2c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfa780036 │ │ │ │ - lsrs r6, r1 │ │ │ │ + @ instruction: 0xfa880036 │ │ │ │ + lsrs r6, r3 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r5, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #115 @ 0x73 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 58dcf0 │ │ │ │ + bl 58dcf8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 346f30 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 346f44 │ │ │ │ @@ -455827,15 +455827,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3471be │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 347188 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 347188 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -455875,19 +455875,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 3471c2 │ │ │ │ nop │ │ │ │ - add r0, pc, #144 @ (adr r0, 3472ac ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 3472ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 347278 │ │ │ │ sub sp, #8 │ │ │ │ @@ -455896,15 +455896,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (347280 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r2, [pc, #48] @ (347284 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 3d3770 │ │ │ │ @@ -455912,21 +455912,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r3} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - b.n 347380 │ │ │ │ + b.n 3473a0 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 3472e8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -455935,15 +455935,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (3472f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2bea08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (3472f4 ) │ │ │ │ @@ -455956,21 +455956,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 347390 │ │ │ │ sub sp, #12 │ │ │ │ @@ -455979,19 +455979,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (347398 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5415fc │ │ │ │ + bl 541604 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ cbz r0, 347368 │ │ │ │ ldr r0, [pc, #92] @ (34739c ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -456023,23 +456023,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (347558 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -456054,24 +456054,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #392] @ (347568 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #155 @ 0x9b │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 3474b0 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -456082,15 +456082,15 @@ │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 34746e │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 347492 │ │ │ │ mov r8, r0 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3474fc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -456102,15 +456102,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 347448 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347542 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34746a │ │ │ │ dmb ish │ │ │ │ @@ -456142,25 +456142,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (347574 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3474ca │ │ │ │ ldr r4, [pc, #196] @ (347578 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (34757c ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -456169,15 +456169,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (347584 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3474ca │ │ │ │ ldr r3, [pc, #136] @ (347588 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 347428 │ │ │ │ @@ -456188,73 +456188,73 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3474ca │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (347598 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34746e │ │ │ │ b.n 34750c │ │ │ │ ldr r3, [pc, #88] @ (34759c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (3475a0 ) │ │ │ │ ldr r0, [pc, #88] @ (3475a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #214 @ 0xd6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + stmia r1!, {r6} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ movs r1, r7 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors.w r0, r4, #55 @ 0x37 │ │ │ │ - @ instruction: 0xf0a80037 │ │ │ │ + @ instruction: 0xf0a40037 │ │ │ │ + @ instruction: 0xf0b80037 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (3476e4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -456290,25 +456290,25 @@ │ │ │ │ bne.n 3476a2 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34768c │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 54dce0 │ │ │ │ + bl 54dce8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54d8c4 │ │ │ │ + bl 54d8cc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e330 │ │ │ │ + bl 54e338 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e330 │ │ │ │ + bl 54e338 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 347648 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -456320,15 +456320,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3475ea │ │ │ │ mov r0, r7 │ │ │ │ bl 346c98 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dce0 │ │ │ │ + bl 54dce8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -456378,44 +456378,44 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7fe0036 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + strb.w r0, [lr, r6, lsl #3] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + bkpt 0x00b2 │ │ │ │ movs r1, r7 │ │ │ │ - ittt vc │ │ │ │ - movvc r1, r7 │ │ │ │ - ldrvc r3, [sp, #8] │ │ │ │ - lslvc r1, r1, #1 │ │ │ │ - bkpt 0x008c │ │ │ │ + itee hi │ │ │ │ + movhi r1, r7 │ │ │ │ + ldrls r3, [sp, #72] @ 0x48 │ │ │ │ + lslls r1, r1, #1 │ │ │ │ + bkpt 0x009c │ │ │ │ movs r1, r7 │ │ │ │ - it le │ │ │ │ - movle r1, r7 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + it al │ │ │ │ + moval r1, r7 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x0076 │ │ │ │ + bkpt 0x0086 │ │ │ │ movs r1, r7 │ │ │ │ - itet ls │ │ │ │ - movls r1, r7 │ │ │ │ - ldrhi r2, [sp, #856] @ 0x358 │ │ │ │ - lslls r1, r1, #1 │ │ │ │ - bkpt 0x0060 │ │ │ │ + itte ge │ │ │ │ + movge r1, r7 │ │ │ │ + ldrge r2, [sp, #920] @ 0x398 │ │ │ │ + lsllt r1, r1, #1 │ │ │ │ + bkpt 0x0070 │ │ │ │ movs r1, r7 │ │ │ │ - ite vs │ │ │ │ - movvs r1, r7 │ │ │ │ - ldrvc r2, [sp, #776] @ 0x308 │ │ │ │ + itt vc │ │ │ │ + movvc r1, r7 │ │ │ │ + ldrvc r2, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x005c │ │ │ │ movs r1, r7 │ │ │ │ - sev │ │ │ │ + sevl │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (3477f8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -456498,23 +456498,23 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6640036 │ │ │ │ + @ instruction: 0xf6740036 │ │ │ │ bl 4f80e │ │ │ │ adds r2, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r3, r4, r5, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ movs r1, r7 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x003c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -456545,19 +456545,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -456616,20 +456616,20 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ adds r1, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + adds.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (347bb0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -456647,52 +456647,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 347bc4 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #484] @ 0x1e4 │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 347aa6 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 347a30 │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 68954c │ │ │ │ + bl 689554 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #472 @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r1, [pc, #536] @ (347bc8 ) │ │ │ │ ldr r2, [pc, #540] @ (347bcc ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (347bd0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 3479ce │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 347a06 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ ldr r2, [pc, #504] @ (347bd4 ) │ │ │ │ ldr r3, [pc, #476] @ (347bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -456712,25 +456712,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (347be0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr r1, [pc, #448] @ (347be4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2c1db0 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 3479da │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 347a54 │ │ │ │ ldr r3, [pc, #416] @ (347be8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -456745,15 +456745,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 34714c │ │ │ │ cbz r0, 347a72 │ │ │ │ ldr.w r5, [r0, #484] @ 0x1e4 │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347b9a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 347a96 │ │ │ │ dmb ish │ │ │ │ @@ -456775,15 +456775,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #484] @ 0x1e4 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 347ada │ │ │ │ ldr r3, [pc, #280] @ (347be8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -456797,15 +456797,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 34714c │ │ │ │ cbz r0, 347b26 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347b9a │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 347b16 │ │ │ │ dmb ish │ │ │ │ @@ -456826,107 +456826,107 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 347994 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (347bec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ b.n 347b16 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (347bec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 347a9a │ │ │ │ str.w r7, [r4, #484] @ 0x1e4 │ │ │ │ b.n 347994 │ │ │ │ ldr r3, [pc, #148] @ (347bf0 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (347bf4 ) │ │ │ │ ldr r1, [pc, #148] @ (347bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3479da │ │ │ │ ldr r3, [pc, #128] @ (347bfc ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (347c00 ) │ │ │ │ ldr r1, [pc, #132] @ (347c04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 3479da │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (347c08 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (347c0c ) │ │ │ │ ldr r0, [pc, #108] @ (347c10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 347c36 │ │ │ │ + cbnz r0, 347c3a │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 347c42 │ │ │ │ + pop {r1, r2, r3} │ │ │ │ movs r1, r7 │ │ │ │ adds r1, #42 @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r0, 347c34 │ │ │ │ + cbnz r0, 347c38 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r2, 347c3e │ │ │ │ + cbnz r2, 347c42 │ │ │ │ movs r1, r7 │ │ │ │ adds r0, #186 @ 0xba │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc 0, cr0, [ip, #216]! @ 0xd8 │ │ │ │ - adds r4, #2 │ │ │ │ + ldc 0, cr0, [ip, #216]! @ 0xd8 │ │ │ │ + adds r4, #18 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r0, 347c44 │ │ │ │ + cbnz r0, 347c48 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r0, 347c2a │ │ │ │ + cbnz r0, 347c2e │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 347c4c │ │ │ │ + cbnz r2, 347c50 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r2, 347c2e │ │ │ │ + cbnz r2, 347c32 │ │ │ │ movs r1, r7 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics.w r0, ip, r7, rrx │ │ │ │ - orrs.w r0, r0, r7, rrx │ │ │ │ + orr.w r0, ip, r7, rrx │ │ │ │ + orn r0, r0, r7, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ ldr r5, [pc, #168] @ (347cd4 ) │ │ │ │ @@ -456959,15 +456959,15 @@ │ │ │ │ cbnz r2, 347ca8 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 58df04 │ │ │ │ + bl 58df0c │ │ │ │ ldr r3, [pc, #88] @ (347cdc ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -456992,41 +456992,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (347ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 347c6a │ │ │ │ cmp r6, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (347ee4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 347d24 │ │ │ │ + cbnz r4, 347d28 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00347cec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (347da0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 347d38 │ │ │ │ @@ -457036,15 +457036,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 34714c │ │ │ │ mov r5, r0 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 347d8c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 347d6a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -457062,15 +457062,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347d56 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (347da8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ b.n 347d56 │ │ │ │ ldr r3, [pc, #28] @ (347dac ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (347db0 ) │ │ │ │ ldr r0, [pc, #32] @ (347db4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457079,31 +457079,31 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strex r0, r0, [sl, #220] @ 0xdc │ │ │ │ - @ instruction: 0xe85e0037 │ │ │ │ + @ instruction: 0xe85a0037 │ │ │ │ + strd r0, r0, [lr], #-220 @ 0xdc │ │ │ │ │ │ │ │ 00347db8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (347e60 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 347df6 │ │ │ │ ldr r4, [pc, #120] @ (347e64 ) │ │ │ │ @@ -457113,16 +457113,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34714c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 347e08 │ │ │ │ - bl 545914 │ │ │ │ - bl 693b98 │ │ │ │ + bl 54591c │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 347e4c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 347e2a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -457140,15 +457140,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347e16 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (347e68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ b.n 347e16 │ │ │ │ ldr r3, [pc, #28] @ (347e6c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (347e70 ) │ │ │ │ ldr r0, [pc, #32] @ (347e74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457157,58 +457157,58 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 347d88 │ │ │ │ + b.n 347da8 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 347db4 │ │ │ │ + b.n 347dd4 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00347e78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #60] @ 347ecc │ │ │ │ ldr r2, [pc, #60] @ (347ed0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #60] @ (347ed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 347eb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6be │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00347ed8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -457218,15 +457218,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (347f40 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53eb28 │ │ │ │ + bl 53eb30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 347f44 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (347f48 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (347f4c ) │ │ │ │ @@ -457234,27 +457234,27 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53e9ac │ │ │ │ + b.w 53e9b4 │ │ │ │ nop │ │ │ │ push {r2, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + @ instruction: 0xb634 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia.w r4!, {r1, r2, r4, r5} │ │ │ │ - b.n 347e24 │ │ │ │ + ldmia.w r4!, {r1, r2, r4, r5} │ │ │ │ + b.n 347e44 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00347f50 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -457280,43 +457280,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 596190 │ │ │ │ + bl 596198 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 348084 │ │ │ │ ldr r0, [pc, #296] @ (3480c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 541074 │ │ │ │ + bl 54107c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (3480cc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 21c13c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5479e8 │ │ │ │ + bl 5479f0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c3e8 │ │ │ │ ldr r3, [pc, #264] @ (3480d0 ) │ │ │ │ ldr r2, [pc, #268] @ (3480d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (3480d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 21cef8 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -457329,46 +457329,46 @@ │ │ │ │ bl 3d3464 │ │ │ │ ldr r6, [pc, #220] @ (3480dc ) │ │ │ │ ldr r1, [pc, #220] @ (3480e0 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 53ff38 │ │ │ │ + bl 53ff40 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5462a8 │ │ │ │ + bl 5462b0 │ │ │ │ cbz r0, 348022 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 53fe98 │ │ │ │ + bl 53fea0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 34803e │ │ │ │ ldr r6, [pc, #188] @ (3480e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5462a8 │ │ │ │ + bl 5462b0 │ │ │ │ cbz r0, 34803e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 53fff4 │ │ │ │ + bl 53fffc │ │ │ │ ldr r1, [pc, #168] @ (3480e8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2c09d4 │ │ │ │ cbz r0, 3480ae │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 541384 │ │ │ │ + bl 54138c │ │ │ │ cbz r0, 3480ae │ │ │ │ ldr r2, [pc, #144] @ (3480ec ) │ │ │ │ ldr r3, [pc, #100] @ (3480c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -457380,67 +457380,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5949d0 │ │ │ │ + bl 5949d8 │ │ │ │ cbz r0, 3480b6 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 3480a8 │ │ │ │ ldr r0, [pc, #92] @ (3480f0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 347fa2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 68f3e4 │ │ │ │ + bl 68f3ec │ │ │ │ movs r5, #0 │ │ │ │ b.n 34805a │ │ │ │ ldr r0, [pc, #72] @ (3480f4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 347fa2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 544f88 │ │ │ │ + bl 544f90 │ │ │ │ b.n 3480a4 │ │ │ │ ldr r0, [pc, #64] @ (3480f8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 347fa2 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r1, r7 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ movs r1, r7 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb72e │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb724 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #88] @ (348140 ) │ │ │ │ + ldr r4, [pc, #152] @ (348180 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #248] @ (3481e4 ) │ │ │ │ + ldr r3, [pc, #312] @ (348224 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r4, #25] │ │ │ │ movs r0, r7 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 003480fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -457465,46 +457465,46 @@ │ │ │ │ blx 21dfb4 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 68f6c4 │ │ │ │ + bl 68f6cc │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 348196 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 56eac8 │ │ │ │ + bl 56ead0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34818c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 6920d0 │ │ │ │ + bl 6920d8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (3481d8 ) │ │ │ │ - bl 594a9c │ │ │ │ + bl 594aa4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 347f5c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 34815a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 68f6dc │ │ │ │ + bl 68f6e4 │ │ │ │ ldr r2, [pc, #60] @ (3481dc ) │ │ │ │ ldr r3, [pc, #48] @ (3481d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -457549,15 +457549,15 @@ │ │ │ │ add r2, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r8, [r1, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (3482bc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #168] @ (3482c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ blx 21e988 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457571,19 +457571,19 @@ │ │ │ │ str.w r8, [r4] │ │ │ │ str r3, [r4, #16] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd fp, sl, [r4, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ ldr.w r0, [r9, #20] │ │ │ │ - bl 545914 │ │ │ │ + bl 54591c │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 6908e0 │ │ │ │ + bl 6908e8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 348270 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #80] @ (3482c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -457607,31 +457607,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348278 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #40] @ (3482d0 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348278 │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 347e28 │ │ │ │ + b.n 347e48 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 347ba4 │ │ │ │ + b.n 347bc4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003482d4 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -457657,15 +457657,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 58dfa4 │ │ │ │ + bl 58dfac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #187] @ 0xbb │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3482fa │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -457689,34 +457689,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (348374 ) │ │ │ │ ldr r0, [pc, #20] @ (348378 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 3483a8 │ │ │ │ + cbz r0, 3483ac │ │ │ │ movs r1, r7 │ │ │ │ - cbz r6, 3483f6 │ │ │ │ + cbz r6, 3483fa │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034837c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 58dfa4 │ │ │ │ + bl 58dfac │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -457734,15 +457734,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3483f6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 58df04 │ │ │ │ + bl 58df0c │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -457764,41 +457764,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (348440 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3483d4 │ │ │ │ nop │ │ │ │ movs r6, #206 @ 0xce │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (34863c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxth r2, r3 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348444 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #788] @ 348768 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 58dd8c │ │ │ │ + bl 58dd94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 3487d2 │ │ │ │ @@ -457876,15 +457876,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd3c │ │ │ │ + bl 58dd44 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -458162,19 +458162,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (34885c ) │ │ │ │ ldr r0, [pc, #20] @ (348860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #928 @ 0x3a0 │ │ │ │ movs r1, r7 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348864 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -458190,26 +458190,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 348ccc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r3, [pc, #1064] @ 348cd0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 348cd4 │ │ │ │ ldr.w r1, [pc, #1064] @ 348cd8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 21dfb4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -458250,15 +458250,15 @@ │ │ │ │ beq.w 348b36 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 3481e0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 69c040 │ │ │ │ + bl 69c048 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -458359,15 +458359,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 348992 │ │ │ │ ldr r0, [pc, #664] @ (348cf8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348992 │ │ │ │ ldr r3, [pc, #624] @ (348ce0 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3489fa │ │ │ │ ldr r3, [pc, #636] @ (348cfc ) │ │ │ │ @@ -458383,15 +458383,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (348d00 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3489fa │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348992 │ │ │ │ ldr r3, [pc, #592] @ (348d04 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -458407,15 +458407,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (348d08 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348992 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348992 │ │ │ │ ldr r3, [pc, #532] @ (348d0c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -458427,38 +458427,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 348992 │ │ │ │ ldr r0, [pc, #508] @ (348d10 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348992 │ │ │ │ ldr r3, [pc, #496] @ (348d14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 3488fc │ │ │ │ ldr r0, [pc, #492] @ (348d18 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 348938 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #476] @ (348d1c ) │ │ │ │ ldr r2, [pc, #480] @ (348d20 ) │ │ │ │ ldr r1, [pc, #480] @ (348d24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348ca2 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -458506,15 +458506,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (348d34 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 348bbc │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -458533,15 +458533,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 348992 │ │ │ │ ldr r0, [pc, #284] @ (348d3c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348992 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 3488fc │ │ │ │ ldrb.w r3, [r5, #187] @ 0xbb │ │ │ │ cbnz r3, 348c74 │ │ │ │ ldr r3, [pc, #260] @ (348d40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -458561,15 +458561,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (348d44 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3489fa │ │ │ │ ldr.w r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 348b70 │ │ │ │ ldr r3, [pc, #200] @ (348d48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -458577,18 +458577,18 @@ │ │ │ │ b.n 3488fc │ │ │ │ ldr r0, [pc, #192] @ (348d4c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348bbc │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ - bl 69c040 │ │ │ │ + bl 69c048 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (348d50 ) │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ ldr r1, [pc, #160] @ (348d54 ) │ │ │ │ ldr r0, [pc, #160] @ (348d58 ) │ │ │ │ @@ -458599,19 +458599,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ movs r2, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #760 @ 0x2f8 │ │ │ │ movs r1, r7 │ │ │ │ strb r6, [r7, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -458619,63 +458619,63 @@ │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r0, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #312 @ 0x138 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #752] @ (348ff0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ movs r1, r7 │ │ │ │ str r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r2, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r4, [r0, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ movs r1, r7 │ │ │ │ strb r0, [r7, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #920 @ 0x398 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #744 @ 0x2e8 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ movs r1, r7 │ │ │ │ strb r0, [r7, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r6, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348d5c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458740,25 +458740,25 @@ │ │ │ │ bpl.n 348da0 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #484] @ 0x1e4 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (348e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 348da0 │ │ │ │ adds r0, r5, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #944] @ (3491cc ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #80 @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348e24 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -458794,17 +458794,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 348e7e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -458816,19 +458816,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (348ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 34909c ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 3490dc ) │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #528 @ (adr r6, 3490d8 ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 349118 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348ec8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -458861,19 +458861,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (348f34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ bl 21f2c0 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #32 @ (adr r6, 348f54 ) │ │ │ │ + add r6, pc, #96 @ (adr r6, 348f94 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #148] @ (348fe0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -458883,15 +458883,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #144] @ (348fe8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #444 @ 0x1bc │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 69c040 │ │ │ │ + bl 69c048 │ │ │ │ ldr.w r4, [r7, #472] @ 0x1d8 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 348f82 │ │ │ │ mov r9, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -458911,17 +458911,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 348e48 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 348f94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 545a34 │ │ │ │ + bl 545a3c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 595540 │ │ │ │ + bl 595548 │ │ │ │ cbz r6, 348fbc │ │ │ │ mov r0, r6 │ │ │ │ blx 21ce94 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21c3e4 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -458935,15 +458935,15 @@ │ │ │ │ bne.n 348f72 │ │ │ │ b.n 348f82 │ │ │ │ bl 21f2c0 │ │ │ │ subs r2, r1, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #142 @ 0x8e │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (3490c4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -458962,21 +458962,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 54de3c │ │ │ │ + bl 54de44 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 54e438 │ │ │ │ + bl 54e440 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54e438 │ │ │ │ + bl 54e440 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 348864 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -458995,15 +458995,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 347888 │ │ │ │ mov r0, fp │ │ │ │ bl 348e48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54e03c │ │ │ │ + bl 54e044 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 34901e │ │ │ │ ldr r2, [pc, #52] @ (3490cc ) │ │ │ │ ldr r3, [pc, #44] @ (3490c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -459087,33 +459087,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3490ee │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (349198 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3490ee │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #476] @ 0x1dc │ │ │ │ b.n 34912c │ │ │ │ nop │ │ │ │ adds r2, r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 349110 │ │ │ │ + bgt.n 349130 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #968 @ (adr r7, 349564 ) │ │ │ │ + add r0, sp, #8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034919c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -459157,15 +459157,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3491ca │ │ │ │ ldr r0, [pc, #64] @ (349250 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3491ca │ │ │ │ ldr r3, [pc, #56] @ (349254 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3491e8 │ │ │ │ ldr r3, [pc, #36] @ (34924c ) │ │ │ │ @@ -459173,28 +459173,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3491e8 │ │ │ │ ldr r0, [pc, #36] @ (349258 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6949d4 │ │ │ │ + b.w 6949dc │ │ │ │ adds r0, r5, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #696 @ (adr r7, 34950c ) │ │ │ │ + add r7, pc, #760 @ (adr r7, 34954c ) │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #328 @ (adr r7, 3493a4 ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 3493e4 ) │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ sub sp, #12 │ │ │ │ @@ -459336,15 +459336,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3492f6 │ │ │ │ ldr r0, [pc, #112] @ (349448 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3492f6 │ │ │ │ ldr r3, [pc, #100] @ (34944c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349362 │ │ │ │ ldr r3, [pc, #84] @ (349444 ) │ │ │ │ @@ -459353,15 +459353,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 349362 │ │ │ │ ldr r0, [pc, #84] @ (349450 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 349362 │ │ │ │ ldr r3, [pc, #72] @ (349454 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r1, [pc, #72] @ (349458 ) │ │ │ │ ldr r0, [pc, #72] @ (34945c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -459381,31 +459381,31 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #288 @ (adr r6, 34956c ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 3495ac ) │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #944 @ (adr r5, 349804 ) │ │ │ │ + add r5, pc, #1008 @ (adr r5, 349844 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 34949c ) │ │ │ │ + add r1, pc, #128 @ (adr r1, 3494dc ) │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #360 @ (adr r6, 3495c8 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 349608 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #992 @ (adr r0, 349848 ) │ │ │ │ + add r1, pc, #32 @ (adr r1, 349488 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #136 @ (adr r6, 3494f4 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 349534 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034946c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -459417,15 +459417,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 58e2d0 │ │ │ │ + bl 58e2d8 │ │ │ │ ldr r2, [pc, #144] @ (34952c ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -459479,25 +459479,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21e2f4 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ asrs r2, r2, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #816] @ (34985c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #920 @ (adr r5, 3498c8 ) │ │ │ │ + add r5, pc, #984 @ (adr r5, 349908 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #888 @ (adr r5, 3498ac ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 3498ec ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #752 @ (adr r5, 349828 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 349868 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #896 @ (adr r5, 3498bc ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 3498fc ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #768 @ (adr r5, 349840 ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 349880 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #600 @ (adr r5, 34979c ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 3497dc ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349544 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -459531,15 +459531,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348e48 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34957a │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ @@ -459573,25 +459573,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #14] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, pc, #936 @ (adr r4, 3499d0 ) │ │ │ │ + add r4, pc, #1000 @ (adr r4, 349a10 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, pc, #216 @ (adr r0, 34970c ) │ │ │ │ + add r0, pc, #280 @ (adr r0, 34974c ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (3496c0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -459605,15 +459605,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34968e │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 58df04 │ │ │ │ + bl 58df0c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 349544 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -459638,28 +459638,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3496d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34965a │ │ │ │ nop │ │ │ │ asrs r6, r1, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (3498d0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + add r0, pc, #40 @ (adr r0, 349700 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (349764 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -459673,15 +459673,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 349732 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 58df04 │ │ │ │ + bl 58df0c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 349544 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -459706,28 +459706,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (349778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 3496fe │ │ │ │ nop │ │ │ │ asrs r2, r5, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (349974 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 34978c │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 3492c0 │ │ │ │ b.w 349544 │ │ │ │ @@ -459781,15 +459781,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #188 @ 0xbc │ │ │ │ ldr.w r1, [r1, #440] @ 0x1b8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 58dfa4 │ │ │ │ + bl 58dfac │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34996c │ │ │ │ bl 347e78 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -459842,15 +459842,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 21d150 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 21d150 │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349b0a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -459873,15 +459873,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 349a46 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 349908 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 349908 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -459977,25 +459977,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 58de58 │ │ │ │ + bl 58de60 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 34982a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 349acc │ │ │ │ ldr r3, [pc, #404] @ (349bd8 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 349986 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 693b98 │ │ │ │ + bl 693ba0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349b6e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349ae8 │ │ │ │ @@ -460062,15 +460062,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 349a5e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (349be4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68bc2c │ │ │ │ + bl 68bc34 │ │ │ │ b.n 349a5e │ │ │ │ ldr r3, [pc, #220] @ (349be8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 3498de │ │ │ │ @@ -460096,19 +460096,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 6848cc │ │ │ │ + bl 6848d4 │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 684b18 │ │ │ │ + bl 684b20 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 34984c │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 349a4a │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (349bf4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -460142,19 +460142,19 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r0, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r1, r7 │ │ │ │ subs r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -460162,35 +460162,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #80 @ (adr r0, 349c40 ) │ │ │ │ + add r0, pc, #144 @ (adr r0, 349c80 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r0, pc, #112 @ (adr r0, 349c64 ) │ │ │ │ + add r0, pc, #176 @ (adr r0, 349ca4 ) │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - strb r4, [r1, #24] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ movs r1, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 349544 │ │ │ │ @@ -460244,15 +460244,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ mov r0, r4 │ │ │ │ bl 348e48 │ │ │ │ ldr r2, [pc, #144] @ (349d54 ) │ │ │ │ ldr r3, [pc, #136] @ (349d4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -460266,15 +460266,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 58e418 │ │ │ │ + bl 58e420 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 349d00 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 349544 │ │ │ │ b.n 349cc0 │ │ │ │ @@ -460309,25 +460309,25 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r2, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [sp, #224] @ 0xe0 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r6, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349d70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460337,32 +460337,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 349d90 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348e48 │ │ │ │ ldr r3, [pc, #20] @ (349dbc ) │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ ldr r1, [pc, #20] @ (349dc0 ) │ │ │ │ ldr r0, [pc, #20] @ (349dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349dc8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -460373,30 +460373,30 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 349e50 │ │ │ │ cbz r5, 349df2 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 6908ec │ │ │ │ + bl 6908f4 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbnz r3, 349e1c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349e8e │ │ │ │ adds r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 3490d0 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 349e30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 595824 │ │ │ │ + b.w 59582c │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r3, 349e76 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -460405,15 +460405,15 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 349e3c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 348e48 │ │ │ │ ldr r3, [pc, #72] @ (349e9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -460424,15 +460424,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349de6 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (349ea4 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 349de6 │ │ │ │ ldr r3, [pc, #48] @ (349ea8 ) │ │ │ │ movw r2, #1684 @ 0x694 │ │ │ │ ldr r1, [pc, #44] @ (349eac ) │ │ │ │ ldr r0, [pc, #48] @ (349eb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460445,21 +460445,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 349dc8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00349ebc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -460486,30 +460486,30 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 3490d0 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 349f18 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5957e0 │ │ │ │ + b.w 5957e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 349f24 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 690924 │ │ │ │ + bl 69092c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348e48 │ │ │ │ ldr r3, [pc, #72] @ (349f84 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -460520,15 +460520,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349ed8 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (349f8c ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 349ed8 │ │ │ │ ldr r3, [pc, #48] @ (349f90 ) │ │ │ │ mov.w r2, #1704 @ 0x6a8 │ │ │ │ ldr r1, [pc, #44] @ (349f94 ) │ │ │ │ ldr r0, [pc, #48] @ (349f98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460541,21 +460541,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #784] @ 0x310 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349f9c : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -460793,25 +460793,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #484] @ 0x1e4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (34a1d8 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34a162 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #944] @ (34a584 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (34a274 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -460819,15 +460819,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #136] @ (34a27c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (34a280 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 34a210 │ │ │ │ bl 3f2c1c │ │ │ │ ldr r3, [pc, #112] @ (34a284 ) │ │ │ │ @@ -460837,71 +460837,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 34772c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 595d90 │ │ │ │ + bl 595d98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 34a12c │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 689588 │ │ │ │ + bl 689590 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w ip, [pc, #68] @ 34a28c │ │ │ │ ldr r2, [pc, #68] @ (34a290 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #68] @ (34a294 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 34a268 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 56e8a0 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + b.w 56e8a8 │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r2, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034a298 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (34a2c8 ) │ │ │ │ add r1, pc │ │ │ │ bl 34772c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 595d90 │ │ │ │ + bl 595d98 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 34a12c │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ │ │ │ │ @@ -460913,17 +460913,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 69c040 │ │ │ │ + bl 69c048 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 34a384 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 34a36c │ │ │ │ @@ -460966,15 +460966,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a328 │ │ │ │ ldr r0, [pc, #76] @ (34a3ac ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 34a328 │ │ │ │ ldr r3, [pc, #64] @ (34a3b0 ) │ │ │ │ movw r2, #1813 @ 0x715 │ │ │ │ ldr r1, [pc, #64] @ (34a3b4 ) │ │ │ │ ldr r0, [pc, #64] @ (34a3b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -460995,27 +460995,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #688] @ 0x2b0 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034a3c8 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (34a494 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 34a418 │ │ │ │ @@ -461023,17 +461023,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69c040 │ │ │ │ + bl 69c048 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 34a47c │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 34a464 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -461076,15 +461076,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a42e │ │ │ │ ldr r0, [pc, #76] @ (34a4a4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34a42e │ │ │ │ ldr r3, [pc, #64] @ (34a4a8 ) │ │ │ │ movw r2, #1835 @ 0x72b │ │ │ │ ldr r1, [pc, #64] @ (34a4ac ) │ │ │ │ ldr r0, [pc, #64] @ (34a4b0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -461105,27 +461105,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bx r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #720] @ 0x2d0 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ movs r1, r7 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r7 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ movs r1, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 34a506 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 34a4fc │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -461328,22 +461328,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (34a708 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 544e30 │ │ │ │ + bl 544e38 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 544e30 │ │ │ │ + b.w 544e38 │ │ │ │ ldrh r4, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -461355,20 +461355,20 @@ │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 34a962 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b5aac │ │ │ │ + bl 6b5ab4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34a93a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -461385,20 +461385,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #488] @ 0x1e8 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6b6308 │ │ │ │ + bl 6b6310 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b5850 │ │ │ │ + bl 6b5858 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 34a7cc │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 34a890 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -461458,15 +461458,15 @@ │ │ │ │ bne.n 34a8fe │ │ │ │ ldr r3, [pc, #280] @ (34a980 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 595828 │ │ │ │ + bl 595830 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34a94e │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -461515,15 +461515,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a864 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (34a98c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34a864 │ │ │ │ ldr r3, [pc, #104] @ (34a990 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (34a994 ) │ │ │ │ ldr r0, [pc, #104] @ (34a998 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -461559,39 +461559,39 @@ │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -461696,24 +461696,24 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (34aafc ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34aaa8 │ │ │ │ vshr.u32 q8, , #6 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #288] @ (34ac18 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (34ac98 ) │ │ │ │ @@ -461728,15 +461728,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr r3, [pc, #360] @ (34aca4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -461748,29 +461748,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 34ac84 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58e300 │ │ │ │ + bl 58e308 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 596028 │ │ │ │ + bl 596030 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 596090 │ │ │ │ + bl 596098 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 34abba │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 34ac5c │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 34abe2 │ │ │ │ @@ -461812,17 +461812,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 34abc4 │ │ │ │ b.n 34abd8 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 34ab62 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 34ac36 │ │ │ │ @@ -461832,15 +461832,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 34ab72 │ │ │ │ b.n 34abce │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58e12c │ │ │ │ + bl 58e134 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 34ac6e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -461853,15 +461853,15 @@ │ │ │ │ b.n 34abe0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 3483b4 │ │ │ │ b.n 34abce │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 58e1a4 │ │ │ │ + bl 58e1ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ac4a │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 34ab72 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (34acb4 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -461874,35 +461874,35 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ vmov.i32 q0, #135 @ 0x00000087 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u64 q8, q2, │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r7 │ │ │ │ mrc2 0, 5, r0, cr2, cr7, {2} │ │ │ │ - str r0, [r7, #116] @ 0x74 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ movs r1, r7 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34ae14 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34ad62 │ │ │ │ @@ -461966,23 +461966,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 6a5620 │ │ │ │ + bl 6a5628 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r3, [pc, #112] @ (34ae30 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -462002,15 +462002,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 348e48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 597124 │ │ │ │ + bl 59712c │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 34ad7c │ │ │ │ ldr r3, [pc, #28] @ (34ae34 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (34ae38 ) │ │ │ │ ldr r0, [pc, #28] @ (34ae3c ) │ │ │ │ add r3, pc │ │ │ │ @@ -462019,19 +462019,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -462039,65 +462039,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 34ae7c │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 58f6a4 │ │ │ │ + bl 58f6ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 34acc0 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 58f6a8 │ │ │ │ + bl 58f6b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 34acc0 │ │ │ │ ldr r3, [pc, #20] @ (34aea8 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (34aeac ) │ │ │ │ ldr r0, [pc, #20] @ (34aeb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r3, #62] @ 0x3e │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (34b1d8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5454d4 │ │ │ │ + bl 5454dc │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 5f98a4 │ │ │ │ + bl 5f98ac │ │ │ │ ldr r2, [pc, #760] @ (34b1dc ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b110 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 58dca4 │ │ │ │ + bl 58dcac │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 34af64 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 34b1bc │ │ │ │ @@ -462188,15 +462188,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 596184 │ │ │ │ + bl 59618c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b10e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 34b138 │ │ │ │ ldr r1, [pc, #512] @ (34b1e0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -462348,15 +462348,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34b0b0 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (34b200 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34b0b0 │ │ │ │ ldr r3, [pc, #120] @ (34b204 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34afee │ │ │ │ ldr r3, [pc, #100] @ (34b1fc ) │ │ │ │ @@ -462364,15 +462364,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34afee │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (34b208 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34afee │ │ │ │ mov r0, r4 │ │ │ │ bl 349544 │ │ │ │ b.n 34b07a │ │ │ │ blx 21e3a0 │ │ │ │ ldr r3, [pc, #72] @ (34b20c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -462383,41 +462383,41 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbc00057 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #640] @ (34b488 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r1, #26] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (34b2c8 ) │ │ │ │ @@ -462472,15 +462472,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ blx 21e3a0 │ │ │ │ str??.w r0, [r6, r7, lsl #1] │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 699884 │ │ │ │ + b.w 69988c │ │ │ │ b.w 34a3c8 │ │ │ │ b.w 34a2cc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (34b338 ) │ │ │ │ @@ -462521,15 +462521,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b4aa │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 34b36e │ │ │ │ - bl 5f972c │ │ │ │ + bl 5f9734 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b48e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2a9908 │ │ │ │ cbnz r0, 34b392 │ │ │ │ @@ -462538,17 +462538,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 597130 │ │ │ │ + bl 597138 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 34b3ac │ │ │ │ ldrb.w r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b4d6 │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ cbnz r1, 34b3c6 │ │ │ │ @@ -462556,15 +462556,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2a9c2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b37e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5960fc │ │ │ │ + bl 596104 │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -462596,29 +462596,29 @@ │ │ │ │ blx 21d7a0 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 34b578 │ │ │ │ ldr.w r2, [r4, #588] @ 0x24c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34b4c6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 596190 │ │ │ │ + bl 596198 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34b55c │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 34b598 │ │ │ │ ldr r1, [pc, #336] @ (34b5a8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 594f1c │ │ │ │ + bl 594f24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 595218 │ │ │ │ + bl 595220 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3d37e4 │ │ │ │ add sp, #20 │ │ │ │ @@ -462635,27 +462635,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (34b5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34b37e │ │ │ │ ldr r3, [pc, #268] @ (34b5b8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (34b5bc ) │ │ │ │ ldr r1, [pc, #268] @ (34b5c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34b37e │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 34b514 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ b.n 34b43a │ │ │ │ @@ -462665,21 +462665,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (34b5cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34b37e │ │ │ │ ldr.w r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34b43a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5946d0 │ │ │ │ + bl 5946d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b43a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b43a │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ @@ -462691,17 +462691,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (34b5d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34b37e │ │ │ │ - bl 6848cc │ │ │ │ + bl 6848d4 │ │ │ │ blx 21e740 │ │ │ │ str.w r0, [r4, #572] @ 0x23c │ │ │ │ b.n 34b412 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e988 │ │ │ │ ldr r3, [pc, #144] @ (34b5dc ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -462718,75 +462718,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (34b5e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34b37e │ │ │ │ ldr r3, [pc, #112] @ (34b5ec ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (34b5f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (34b5f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34b37e │ │ │ │ ldr r1, [pc, #92] @ (34b5f8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 594f1c │ │ │ │ + bl 594f24 │ │ │ │ b.n 34b462 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #600] @ (34b804 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r7, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #240] @ 0xf0 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r6, [r6, #2] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r2, [r0, r2] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r2, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ movs r1, r7 │ │ │ │ ldr r4, [pc, #336] @ (34b74c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -462833,15 +462833,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34b340 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (34b9c0 ) │ │ │ │ ldr.w ip, [r0, #492] @ 0x1ec │ │ │ │ @@ -463052,15 +463052,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 34b782 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 34b8d2 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 5961fc │ │ │ │ + bl 596204 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b94c │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -463143,17 +463143,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 34b782 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (34bae8 ) │ │ │ │ @@ -463257,19 +463257,19 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ @ instruction: 0xf0b80057 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s32 q8, , #12 │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r7, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r7, #16] │ │ │ │ + strh r0, [r1, #18] │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -463280,15 +463280,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -463313,24 +463313,24 @@ │ │ │ │ str.w r3, [r4, #488] @ 0x1e8 │ │ │ │ cbz r1, 34bbc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 34b340 │ │ │ │ - bl 69c50c │ │ │ │ + bl 69c514 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 594448 │ │ │ │ + bl 594450 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 594d74 │ │ │ │ + bl 594d7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34bb58 │ │ │ │ ldr r3, [pc, #64] @ (34bbf0 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (34bbf4 ) │ │ │ │ ldr r0, [pc, #64] @ (34bbf8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -463349,34 +463349,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 34b340 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (34bcac ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 546e1c │ │ │ │ + bl 546e24 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 34bc7c │ │ │ │ mov r0, r4 │ │ │ │ blx 21d7a0 │ │ │ │ adds r0, #1 │ │ │ │ blx 21c0bc │ │ │ │ mov r2, r5 │ │ │ │ @@ -463390,15 +463390,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (34bcb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ str.w r7, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -463414,36 +463414,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (34bcc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r2, #6] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ movs r1, r7 │ │ │ │ - ldrsb r0, [r0, r6] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r0, #4] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3d3874 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -463456,15 +463456,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 595748 │ │ │ │ + bl 595750 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -463492,25 +463492,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 34a298 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5956f8 │ │ │ │ + bl 595700 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6b63a8 │ │ │ │ + bl 6b63b0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 34bd90 │ │ │ │ @@ -463586,21 +463586,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 54e394 │ │ │ │ + bl 54e39c │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e330 │ │ │ │ + bl 54e338 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e330 │ │ │ │ + bl 54e338 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 34be80 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 34be9c │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 34be92 │ │ │ │ @@ -463609,19 +463609,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e330 │ │ │ │ + bl 54e338 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54d8c4 │ │ │ │ + b.w 54d8cc │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 34bec0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -463662,25 +463662,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34beec │ │ │ │ ldr r0, [pc, #32] @ (34bf3c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 34beec │ │ │ │ rsb r0, lr, r7, lsr #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #656] @ (34c1c8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (34c0e4 ) │ │ │ │ @@ -463698,15 +463698,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c0a4 │ │ │ │ ldrh.w r3, [r4, #598] @ 0x256 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34c038 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 5fb37c │ │ │ │ + bl 5fb384 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 34c054 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 34c086 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463768,19 +463768,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (34c0f0 ) │ │ │ │ ldr r0, [pc, #184] @ (34c0f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 68fadc │ │ │ │ + bl 68fae4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 5fb37c │ │ │ │ + bl 5fb384 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 34bf86 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (34c0f8 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (34c0fc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -463788,92 +463788,92 @@ │ │ │ │ ldr r1, [pc, #156] @ (34c100 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 68f0bc │ │ │ │ + bl 68f0c4 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 34c010 │ │ │ │ ldr r1, [pc, #136] @ (34c104 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68ec58 │ │ │ │ + bl 68ec60 │ │ │ │ b.n 34c010 │ │ │ │ ldr r3, [pc, #128] @ (34c108 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (34c10c ) │ │ │ │ ldr r1, [pc, #128] @ (34c110 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34c010 │ │ │ │ ldr r3, [pc, #108] @ (34c114 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (34c118 ) │ │ │ │ ldr r1, [pc, #112] @ (34c11c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34c010 │ │ │ │ ldr r3, [pc, #92] @ (34c120 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (34c124 ) │ │ │ │ ldr r1, [pc, #92] @ (34c128 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 68f040 │ │ │ │ + bl 68f048 │ │ │ │ b.n 34c010 │ │ │ │ blx 21c65c <__stack_chk_fail@plt> │ │ │ │ adc.w r0, r2, r7, lsr #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, r4, r7, lsr #1 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r1, #4] │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r5, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r6, r5] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r6, #6] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r1, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #48] @ (34c164 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 34c144 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463962,17 +463962,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34c274 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #5 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ ldr r3, [pc, #200] @ (34c314 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -463987,37 +463987,37 @@ │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 34c240 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #116] @ (34c318 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 59587c │ │ │ │ + bl 595884 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -464041,19 +464041,19 @@ │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe8d20057 │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r1, #13] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -464179,15 +464179,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 34c734 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5961fc │ │ │ │ + bl 596204 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c7aa │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 34c36c │ │ │ │ ldr.w r3, [pc, #1132] @ 34c914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -464205,24 +464205,24 @@ │ │ │ │ beq.w 34c610 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 34c64a │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 58dca4 │ │ │ │ + bl 58dcac │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c642 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 34c642 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 596184 │ │ │ │ + bl 59618c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c704 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -464238,31 +464238,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 34c73e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 34c550 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a2620 │ │ │ │ + bl 6a2628 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c7f0 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 348e24 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -464275,15 +464275,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (34c918 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5955d4 │ │ │ │ + bl 5955dc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34c618 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 34c77c │ │ │ │ @@ -464299,17 +464299,17 @@ │ │ │ │ blt.n 34c5e4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 34c696 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #5 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ ldr r3, [pc, #812] @ (34c91c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -464354,28 +464354,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34c464 │ │ │ │ ldr r0, [pc, #704] @ (34c92c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 34c46c │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 34c47c │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 596204 │ │ │ │ + bl 59620c │ │ │ │ b.n 34c47c │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 34c5e4 │ │ │ │ - bl 596184 │ │ │ │ + bl 59618c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c7d8 │ │ │ │ movs r0, #12 │ │ │ │ blx 21c0bc │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -464405,15 +464405,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34c4b4 │ │ │ │ ldr r0, [pc, #568] @ (34c934 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34c4b4 │ │ │ │ ldr r2, [pc, #560] @ (34c938 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -464454,17 +464454,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (34c948 ) │ │ │ │ ldr r0, [pc, #476] @ (34c94c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 21c62c <__assert_fail@plt> │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #5 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ ldr r3, [pc, #408] @ (34c920 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -464475,33 +464475,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (34c93c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 34c748 │ │ │ │ mov r0, r4 │ │ │ │ bl 348e24 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r1, [pc, #392] @ (34c950 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5958c4 │ │ │ │ + bl 5958cc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34c618 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r1, #5 │ │ │ │ - bl 58f6ac │ │ │ │ + bl 58f6b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (34c938 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 34c70a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 21c0bc │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -464535,21 +464535,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 597124 │ │ │ │ + bl 59712c │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 6a5620 │ │ │ │ + bl 6a5628 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 34c89e │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ @@ -464566,34 +464566,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 34c87c │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 348e24 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59736c │ │ │ │ + bl 597374 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 58f51c │ │ │ │ + bl 58f524 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (34c954 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 595794 │ │ │ │ + bl 59579c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34c618 │ │ │ │ ldr r0, [pc, #116] @ (34c958 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c406 │ │ │ │ @@ -464601,15 +464601,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 34c406 │ │ │ │ ldr r0, [pc, #96] @ (34c95c ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 34c408 │ │ │ │ nop │ │ │ │ b.n 34c7bc │ │ │ │ lsls r7, r2, #1 │ │ │ │ @@ -464621,39 +464621,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, sl │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ movs r1, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #600] @ (34cba0 ) │ │ │ │ + ldr r4, [pc, #664] @ (34cbe0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r7, #11] │ │ │ │ movs r1, r7 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -464693,24 +464693,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (34ca44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34c9a8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58dd8c │ │ │ │ + bl 58dd94 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 34ca1e │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6a46b4 │ │ │ │ + bl 6a46bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 34c9fc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 21bf58 │ │ │ │ b.n 34c9a8 │ │ │ │ @@ -464724,15 +464724,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c9f2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (34ca4c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6949d4 │ │ │ │ + bl 6949dc │ │ │ │ b.n 34c9f2 │ │ │ │ ldr r3, [pc, #48] @ (34ca50 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (34ca54 ) │ │ │ │ ldr r0, [pc, #48] @ (34ca58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -464746,21 +464746,21 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [pc, #880] @ (34cdc4 ) │ │ │ │ + ldr r1, [pc, #944] @ (34ce04 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 34ca98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -464768,25 +464768,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (34caa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 545270 │ │ │ │ + bl 545278 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e73c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #568] @ (34ccd4 ) │ │ │ │ + ldr r1, [pc, #632] @ (34cd14 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (34cb60 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -464795,25 +464795,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (34cb68 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #156] @ (34cb6c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (34cb70 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #140] @ (34cb74 ) │ │ │ │ ldr r3, [pc, #140] @ (34cb78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (34cb7c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (34cb80 ) │ │ │ │ @@ -464823,21 +464823,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (34cb88 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #120] @ (34cb8c ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5355c8 │ │ │ │ + bl 5355d0 │ │ │ │ cbnz r0, 34cb38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -464847,48 +464847,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (34cb94 ) │ │ │ │ ldr r2, [pc, #88] @ (34cb98 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #76] @ (34cb9c ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 548ea4 │ │ │ │ + b.w 548eac │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #288] @ (34cc84 ) │ │ │ │ + ldr r1, [pc, #352] @ (34ccc4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 34d214 │ │ │ │ + b.n 34d234 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r1, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 524b7a │ │ │ │ + bl 524b7a │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 1bcb82 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r1, #31] │ │ │ │ movs r1, r7 │ │ │ │ itt al │ │ │ │ lslal r6, r2, #1 │ │ │ │ addal r6, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ movs r1, r7 │ │ │ │ bl 406b96 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + strb r6, [r3, #30] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (34cc1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -464897,33 +464897,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (34cc24 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #92] @ (34cc28 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (34cc2c ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #76] @ (34cc30 ) │ │ │ │ ldr r1, [pc, #76] @ (34cc34 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 541740 │ │ │ │ + bl 541748 │ │ │ │ ldr r1, [pc, #64] @ (34cc38 ) │ │ │ │ ldr r2, [pc, #68] @ (34cc3c ) │ │ │ │ ldr r3, [pc, #68] @ (34cc40 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -464933,25 +464933,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #304] @ (34cd50 ) │ │ │ │ + ldr r0, [pc, #368] @ (34cd90 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 34d0d4 │ │ │ │ + b.n 34d0f4 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r3, #18] │ │ │ │ + strb r4, [r5, #18] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ bl 46cc36 │ │ │ │ bl 420c3a │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 34cbba │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -464964,35 +464964,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (34cd04 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (34cd08 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (34cd0c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #132] @ (34cd10 ) │ │ │ │ ldr r1, [pc, #132] @ (34cd14 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r3, [pc, #120] @ (34cd18 ) │ │ │ │ ldr r2, [pc, #120] @ (34cd1c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (34cd20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (34cd24 ) │ │ │ │ @@ -465012,51 +465012,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (34cd38 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #92] @ (34cd3c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blx r5 │ │ │ │ + blx r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 34d06c │ │ │ │ + b.n 34d08c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ movs r1, r7 │ │ │ │ - bl 5e8d1a │ │ │ │ + bl 5e8d1a │ │ │ │ ble.n 34cdd2 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vcvt.f32.u32 d27, d26, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ble.n 34cc46 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vrsubhn.i d23, , q11 │ │ │ │ + vqshlu.s32 d23, d22, #31 │ │ │ │ movs r1, r7 │ │ │ │ adds r5, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -465067,25 +465067,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (34ce00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #152] @ (34ce04 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (34ce08 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 545394 │ │ │ │ + bl 54539c │ │ │ │ ldr r2, [pc, #136] @ (34ce0c ) │ │ │ │ ldr r3, [pc, #136] @ (34ce10 ) │ │ │ │ ldr r1, [pc, #140] @ (34ce14 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -465095,21 +465095,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (34ce1c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #28 │ │ │ │ - bl 54040c │ │ │ │ + bl 540414 │ │ │ │ ldr r3, [pc, #116] @ (34ce20 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5355c8 │ │ │ │ + bl 5355d0 │ │ │ │ cbnz r0, 34cdd2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -465119,46 +465119,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (34ce28 ) │ │ │ │ ldr r2, [pc, #80] @ (34ce2c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 548748 │ │ │ │ + bl 548750 │ │ │ │ ldr r2, [pc, #72] @ (34ce30 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 548ea4 │ │ │ │ - mov ip, r5 │ │ │ │ + b.w 548eac │ │ │ │ + mov ip, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 34cf74 │ │ │ │ + b.n 34cf94 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ mov TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes